TWI803320B - 逆變器以及畫素電路 - Google Patents
逆變器以及畫素電路 Download PDFInfo
- Publication number
- TWI803320B TWI803320B TW111118369A TW111118369A TWI803320B TW I803320 B TWI803320 B TW I803320B TW 111118369 A TW111118369 A TW 111118369A TW 111118369 A TW111118369 A TW 111118369A TW I803320 B TWI803320 B TW I803320B
- Authority
- TW
- Taiwan
- Prior art keywords
- electrode
- electrically connected
- metal oxide
- gate
- channel structure
- Prior art date
Links
Images
Landscapes
- Thin Film Transistor (AREA)
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
- Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
- Non-Volatile Memory (AREA)
- Semiconductor Integrated Circuits (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
- Electrodes Of Semiconductors (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Bipolar Transistors (AREA)
- Design And Manufacture Of Integrated Circuits (AREA)
- Transforming Light Signals Into Electric Signals (AREA)
- Semiconductor Memories (AREA)
- Manufacturing Of Printed Circuit Boards (AREA)
- Formation Of Insulating Films (AREA)
- Ceramic Capacitors (AREA)
- Techniques For Improving Reliability Of Storages (AREA)
- Confectionery (AREA)
- Glass Compositions (AREA)
- External Artificial Organs (AREA)
Abstract
一種逆變器,包括二極體以及開關薄膜電晶體。二極體包括第一半導體通道結構、第一電極、第二電極以及第三電極。第一電極重疊且分離於第一半導體通道結構的第一通道區。第二電極以及第三電極分別電性連接第一半導體通道結構。第二電極電性連接至第一電極。開關薄膜電晶體包括第二半導體通道結構、閘極、汲極以及源極。閘極重疊且分離於第二半導體通道結構的第二通道區。第一通道區的載子遷移率大於第二通道區的載子遷移率。汲極電性連接至二極體的第三電極。
Description
本發明是有關於一種逆變器以及畫素電路。
在常見的顯示裝置中,畫素電路中包含開關元件以及驅動元件,其中開關元件用於控制驅動元件的閘極,並藉由調整驅動元件的閘極電壓以控制驅動元件的輸出電流。電流經由驅動元件傳遞至發光元件,並點亮發光元件。一般而言,若要使發光元件長時間維持點亮狀態,則必須讓驅動元件長時間的輸出電流。然而,這會導致驅動元件因為長時間的電流應力(Current stress)而出現衰退,進而影響發光元件的亮度。
本發明提供一種逆變器,其輸出電流大小容易調整。
本發明提供一種畫素電路,能改善驅動電晶體的衰退問題。
本發明的至少一實施例提供一種逆變器。逆變器包括二極體以及開關薄膜電晶體。二極體包括第一半導體通道結構、第
一電極、第二電極以及第三電極。第一電極重疊且分離於第一半導體通道結構的第一通道區。第二電極以及第三電極分別電性連接第一半導體通道結構。第二電極電性連接至第一電極。開關薄膜電晶體包括第二半導體通道結構、閘極、汲極以及源極。閘極重疊且分離於第二半導體通道結構的第二通道區。第一通道區的載子遷移率大於第二通道區的載子遷移率。汲極以及源極分別電性連接至第二半導體通道結構,且汲極電性連接至二極體的第三電極。
本發明的至少一實施例提供一種畫素電路。畫素電路包括開關元件、逆變器、第一驅動電晶體以及第二驅動電晶體。開關元件電性連接至掃描線以及資料線。逆變器包括二極體以及開關薄膜電晶體。開關薄膜電晶體電性連接至二極體。二極體的第一半導體通道結構的第一通道區的載子遷移率大於開關薄膜電晶體的第二半導體通道結構的第二通道區的載子遷移率。第一驅動電晶體的第一閘極電性連接開關元件。第二驅動電晶體的第二閘極透過逆變器而電性連接開關元件。
100:基板
112:第一緩衝層
114:第二緩衝層
120:閘介電層
130:層間介電層
a:第一節點
b:第二節點
C1:第一儲存電容
C2:第二儲存電容
c:第三節點
d:第四節點
ch1~ch6:通道區
D1:第二電極
D2:汲極
EL:發光二極體
G1:第一電極
G2:閘極
GND:接地電壓
IVT:逆變器
ND:法線方向
OS1:第一金屬氧化物層
OS2:第二金屬氧化物層
OS3:第三金屬氧化物層
OS4:第四金屬氧化物層
OS5:第五金屬氧化物層
OS6:第六金屬氧化物層
OS7:第七金屬氧化物層
OS8:第八金屬氧化物層
OS9:第九金屬氧化物層
PX:畫素電路
S1:第三電極
S2:源極
SM1:第一半導體通道結構
SM2:第二半導體通道結構
SMsw,SMdr1,SMdr2,SMse:半導體通道結構
sr1~sr6:源極區
Tse:重置電晶體
Tload:二極體
Tsw1:開關薄膜電晶體
Tsw2:開關元件
Tdr1:第一驅動電晶體
Tdr2:第二驅動電晶體
t1,t2:厚度
VDD1,VDD2,Vsus,Vdr1,Vdr2,Vgs:電壓
Vdata:資料線電壓
Vdata+:高電壓準位
Vdata-:低電壓準位
Vin:輸入電壓
Vref:參考電壓準位
Vreset:重置電壓
Vout:輸出電壓
Vscan:掃描線電壓
V1:第一接觸孔
V2:第二接觸孔
V3:第三接觸孔
V4:第四接觸孔
V5:第五接觸孔
V6:第六接觸孔
V7:第七接觸孔
V8:第八接觸孔
V9:第九接觸孔
V10:第十接觸孔
V11:第十一接觸孔
V12:第十二接觸孔
V13:第十三接觸孔
V14:第十四接觸孔
V15:第十五接觸孔
圖1A是依照本發明的一實施例的一種逆變器的等效電路示意圖。
圖1B是依照本發明的一實施例的一種逆變器的剖面示意圖。
圖2A是依照本發明的一實施例的一種畫素電路的等效電路示意圖。
圖2B是依照本發明的一實施例的一種畫素電路的開關元件、第一驅動電晶體以及第二驅動電晶體的剖面示意圖。
圖2C是依照本發明的一實施例的一種畫素電路的重置電晶體的剖面示意圖。
圖3是依照本發明的一實施例的一種畫素電路的操作訊號時序圖。
圖4是依照本發明的一實施例的一種畫素電路的逆變器的輸入電壓與輸出電壓曲線圖。
圖1A是依照本發明的一實施例的一種逆變器的等效電路示意圖。圖1B是依照本發明的一實施例的一種逆變器的剖面示意圖。
請參考圖1A與圖1B,逆變器IVT包括二極體Tload以及開關薄膜電晶體Tsw1。在本實施例中,逆變器IVT還包括基板100、第一緩衝層112、第二緩衝層114、閘介電層120以及層間介電層130。
基板100之材質可為玻璃、石英、有機聚合物或是不透光/反射材料(例如:導電材料、金屬、晶圓、陶瓷或其他可適用的材料)或是其他可適用的材料。若使用導電材料或金屬時,則
在基板100上覆蓋一層絕緣層(未繪示),以避免短路間題。在一些實施例中,基板100為軟性基板,且基板100的材料例如為聚乙烯對苯二甲酸酯(polyethylene terephthalate,PET)、聚二甲酸乙二醇酯(polyethylene naphthalate,PEN)、聚酯(polyester,PES)、聚甲基丙烯酸甲酯(polymethylmethacrylate,PMMA)、聚碳酸酯(polycarbonate,PC)、聚醯亞胺(polyimide,PI)或金屬軟板(Metal Foil)或其他可撓性材質。
第一緩衝層112位於基板100上。第二緩衝層114位於第一緩衝層112上。第一緩衝層112以及第二緩衝層114的材料可以包括氮化矽、氧化矽、氮氧化矽或其他合適的材料或上述材料的堆疊層,但本發明不以此為限。
二極體Tload以及開關薄膜電晶體Tsw1位於基板100之上。在本實施例中,二極體Tload以及開關薄膜電晶體Tsw1位於第二緩衝層114上。
二極體Tload包括第一半導體通道結構SM1、第一電極G1、第二電極D1以及第三電極S1,其中第一半導體通道結構SM1包括第一金屬氧化物層OS1以及第二金屬氧化物層OS2的堆疊。開關薄膜電晶體Tsw1包括第二半導體通道結構SM2、閘極G2、汲極D2以及源極S2,其中第二半導體通道結構SM2包括第三金屬氧化物層OS3。
第一金屬氧化物層OS1位於基板100之上。在本實施例中,第一金屬氧化物層OS1位於第二緩衝層114上。在一些實施
例中,第一金屬氧化物層OS1的材料包括氧化銦鎵鋅(IGZO)、氧化銦錫鋅(ITZO)、氧化鋁鋅錫(AZTO)、氧化銦鎢鋅(IWZO)等四元金屬化合物或包含鎵(Ga)、鋅(Zn)、銦(In)、錫(Sn)、鋁(Al)、鎢(W)中之任三者的三元金屬構成的氧化物。在一些實施例中,第一金屬氧化物層OS1的厚度t1為5奈米至25奈米。
第二金屬氧化物層OS2以及第三金屬氧化物層OS3位於第一金屬氧化物層OS1以及基板100之上。在本實施例中,第二金屬氧化物層OS2以及第三金屬氧化物層OS3位於第一金屬氧化物層OS1以及第二緩衝層114上。第二金屬氧化物層OS2覆蓋第一金屬氧化物層OS1的頂面以及側壁,並自第一金屬氧化物層OS1的側壁向外延伸。在一些實施例中,第二金屬氧化物層OS2以及第三金屬氧化物層OS3的材料包括氧化銦鎵鋅(IGZO)、氧化銦錫鋅(ITZO)、氧化鋁鋅錫(AZTO)、氧化銦鎢鋅(IWZO)等四元金屬化合物或包含鎵(Ga)、鋅(Zn)、銦(In)、錫(Sn)、鋁(Al)、鎢(W)中之任三者的三元金屬構成的氧化物。在一些實施例中,第二金屬氧化物層OS2以及第三金屬氧化物層OS3屬於相同圖案化膜層。換句話說,第二金屬氧化物層OS2以及第三金屬氧化物層OS3是於同一個圖案化製程中所定義出來。在一些實施例中,第二金屬氧化物層OS2以及第三金屬氧化物層OS3的厚度t2為15奈米至25奈米。
在一些實施例中,第一半導體通道結構SM1包括源極區sr1、汲極區dr1以及位於源極區sr1與汲極區dr1之間的通道區
ch1,其中通道區ch1包括第一金屬氧化物層OS1以及第二金屬氧化物層OS2的重疊部分,而源極區sr1與汲極區dr1包括第二金屬氧化物層OS2未重疊於第一金屬氧化物層OS1的部分。因此,通道區ch1的厚度大於源極區sr1以及汲極區dr1的厚度。在一些實施例中,源極區sr1以及汲極區dr1經摻雜而具有比通道區ch1更低的電阻率。在一些實施例中,在通道區ch1中的第一金屬氧化物層OS1具有比第二金屬氧化物層OS2更高的載子遷移率。舉例來說,第一金屬氧化物層OS1與第二金屬氧化物層OS2皆包括氧化銦鎵鋅,而第一金屬氧化物層OS1中的銦濃度大於第二金屬氧化物層OS2中的銦濃度。
第二半導體通道結構SM2包括源極區sr2、汲極區dr2以及位於源極區sr2與汲極區dr2之間的通道區ch2。在一些實施例中,源極區sr2以及汲極區dr2經摻雜而具有比通道區ch2更低的電阻率。在本實施例中,藉由第一金屬氧化物層OS1的設置,第一半導體通道結構SM1的通道區ch1的載子遷移率大於第二半導體通道結構SM2的通道區ch2的載子遷移率。
閘介電層120覆蓋第一半導體通道結構SM1以及第二半導體通道結構SM2。在一些實施例中,閘介電層120的材料包括氧化矽、氮化矽、氮氧化矽、氧化鉿、氧化鋁或其他絕緣材料。在一些實施例中,閘介電層120的厚度為50奈米至200奈米。
第一電極G1以及閘極G2位於閘介電層120上,且在基板100的頂面的法線方向ND上分別重疊於第一半導體通道結構
SM1的通道區ch1以及第二半導體通道結構SM2的通道區ch2。閘介電層120位於第一半導體通道結構SM1與第一電極G1之間以及第二半導體通道結構SM2與閘極G2之間,第一電極G1分離於第一半導體通道結構SM1的通道區ch1,且閘極G2分離於第二半導體通道結構SM2的通道區ch2。
在一些實施例中,第一電極G1以及閘極G2的材料可包括金屬,例如鉻(Cr)、金(Au)、銀(Ag)、銅(Cu)、錫(Sn)、鉛(Pb)、鉿(Hf)、鎢(W)、鉬(Mo)、釹(Nd)、鈦(Ti)、鉭(Ta)、鋁(Al)、鋅(Zn)或上述金屬的任意組合之合金或上述金屬及/或合金之疊層,但本發明不以此為限。第一電極G1以及閘極G2也可以使用其他導電材料,例如:金屬的氮化物、金屬的氧化物、金屬的氮氧化物、金屬與其它導電材料的堆疊層或是其他具有導電性質之材料。
層間介電層130位於閘介電層120、閘極G2以及第一電極G1上。在一些實施例中,層間介電層130的材料包括氧化矽、氮化矽、氮氧化矽、氧化鉿、氧化鋁或其他絕緣材料。在一些實施例中,層間介電層130的厚度為100奈米至600奈米。
第二電極D1、第三電極S1、汲極D2以及源極S2位於層間介電層130上。第二電極D1以及第三電極S1分別透過穿過層間介電層130以及閘介電層120的第一接觸孔V1以及第二接觸孔V2而電性連接至第一半導體通道結構SM1的汲極區dr1以及源極區sr1。汲極D2以及源極S2分別透過穿過層間介電層130
以及閘介電層120的第三接觸孔V3以及第四接觸孔V4而電性連接至第二半導體通道結構SM2的汲極區dr2以及源極區sr2。第二電極D1透過穿過層間介電層130的第五接觸孔V5而電性連接至第一電極G1。汲極D2電性連接至第三電極S1。舉例來說,汲極D2與第三電極S1電性連接至第一節點a。在本實施例中,汲極D2與第三電極S1連成一體。
在一些實施例中,第二電極D1、第三電極S1、汲極D2以及源極S2的材料可包括金屬,例如鉻、金、銀、銅、錫、鉛、鉿、鎢、鉬、釹、鈦、鉭、鋁、鋅或上述金屬的任意組合之合金或上述金屬及/或合金之疊層,但本發明不以此為限。第二電極D1、第三電極S1、汲極D2以及源極S2也可以使用其他導電材料,例如:金屬的氮化物、金屬的氧化物、金屬的氮氧化物、金屬與其它導電材料的堆疊層或是其他具有導電性質之材料。
二極體Tload的第一電極G1以及第二電極D1電性連接至訊號線,並透過訊號線而電性連接至電壓VDD1。開關薄膜電晶體Tsw1的源極S2電性連接於接地電壓GND。輸入電壓Vin施加於開關薄膜電晶體Tsw1的閘極G2,以控制開關薄膜電晶體Tsw1的開啟或關閉。二極體Tload的源極S1具有輸出電壓Vout。
在本實施例中,由於二極體Tload的第一半導體通道結構SM1的通道區ch1的載子遷移率大於開關薄膜電晶體Tsw1的第二半導體通道結構SM2的通道區ch2的載子遷移率,二極體Tload的阻值與開關薄膜電晶體Tsw1的阻值的比值小,進而使輸出電壓
Vout的大小可以較輕易的透過調整輸入電壓Vin而改變,甚至使逆變器IVT得以輸出類比訊號。
圖2A是依照本發明的一實施例的一種畫素電路的等效電路示意圖。圖2B是依照本發明的一實施例的一種畫素電路的開關元件、第一驅動電晶體以及第二驅動電晶體的剖面示意圖。圖2C是依照本發明的一實施例的一種畫素電路的重置電晶體的剖面示意圖。在此必須說明的是,圖2A至圖2C的實施例沿用圖1A和圖1B的實施例的元件標號與部分內容,其中採用相同或近似的標號來表示相同或近似的元件,並且省略了相同技術內容的說明。關於省略部分的說明可參考前述實施例,在此不贅述。
請參考圖2A至圖2C,畫素電路PX包括開關元件Tsw2、逆變器IVT、第一驅動電晶體Tdr1以及第二驅動電晶體Tdr2。在本實施例中,畫素電路PX還包括發光二極體EL、第一儲存電容C1、第二儲存電容C2以及重置電晶體Tse。
開關元件Tsw2、第一驅動電晶體Tdr1、第二驅動電晶體Tdr2以及重置電晶體Tse位於基板100之上。在本實施例中,開關元件Tsw2、第一驅動電晶體Tdr1、第二驅動電晶體Tdr2以及重置電晶體Tse位於第二緩衝層114上。
開關元件Tsw2包括半導體通道結構SMsw、閘極Gsw、汲極Dsw以及源極Ssw,其中半導體通道結構SMsw包括第四金屬氧化物層OS4。第一驅動電晶體Tdr1包括半導體通道結構SMdr1、閘極Gdr1、汲極Ddr1以及源極Sdr1,其中半導體通道結
構SMdr1包括第五金屬氧化物層OS5以及第六金屬氧化物層OS6的堆疊。第二驅動電晶體Tdr2包括半導體通道結構SMdr2、閘極Gdr2、汲極Ddr2以及源極Sdr2,其中半導體通道結構SMdr2包括第七金屬氧化物層OS7以及第八金屬氧化物層OS8的堆疊。重置電晶體Tse包括半導體通道結構SMse、閘極Gse、汲極Dse以及源極Sse,其中半導體通道結構SMse包括第九金屬氧化物層OS9。
第五金屬氧化物層OS5以及第七金屬氧化物層OS7位於基板100之上。在本實施例中,第五金屬氧化物層OS5以及第七金屬氧化物層OS7位於第二緩衝層114上。在一些實施例中,第五金屬氧化物層OS5、第七金屬氧化物層OS7以及第一金屬氧化物層OS1(請參考圖1B)屬於相同圖案化膜層。換句話說,第五金屬氧化物層OS5、第七金屬氧化物層OS7以及第一金屬氧化物層OS1是於同一個圖案化製程中所定義出來。在一些實施例中,第五金屬氧化物層OS5、第七金屬氧化物層OS7以及第一金屬氧化物層OS1具有相同的材料以及相同的厚度。
第四金屬氧化物層OS4、第六金屬氧化物層OS6、第八金屬氧化物層OS8以及第九金屬氧化物層OS9位於第五金屬氧化物層OS5、第七金屬氧化物層OS7以及基板100之上。在本實施例中,第四金屬氧化物層OS4、第六金屬氧化物層OS6、第八金屬氧化物層OS8以及第九金屬氧化物層OS9位於第五金屬氧化物層OS5、第七金屬氧化物層OS7以及第二緩衝層114上。第六金
屬氧化物層OS6覆蓋第五金屬氧化物層OS5的頂面以及側壁,並自第五金屬氧化物層OS5的側壁向外延伸。第八金屬氧化物層OS8覆蓋第七金屬氧化物層OS7的頂面以及側壁,並自第七金屬氧化物層OS7的側壁向外延伸。在一些實施例中,第二金屬氧化物層OS2(請參考圖1B)、第三金屬氧化物層OS3(請參考圖1B)、第四金屬氧化物層OS4、第六金屬氧化物層OS6、第八金屬氧化物層OS8以及第九金屬氧化物層OS9屬於相同圖案化膜層。換句話說,第二金屬氧化物層OS2、第三金屬氧化物層OS3、第四金屬氧化物層OS4、第六金屬氧化物層OS6、第八金屬氧化物層OS8以及第九金屬氧化物層OS9是於同一個圖案化製程中所定義出來。在一些實施例中,第二金屬氧化物層OS2、第三金屬氧化物層OS3、第四金屬氧化物層OS4、第六金屬氧化物層OS6、第八金屬氧化物層OS8以及第九金屬氧化物層OS9具有相同的材料以及相同的厚度。
半導體通道結構SMsw包括源極區sr3、汲極區dr3以及位於源極區sr3與汲極區dr3之間的通道區ch3。在一些實施例中,源極區sr3以及汲極區dr3經摻雜而具有比通道區ch3更低的電阻率。
在一些實施例中,半導體通道結構SMdr1包括源極區sr4、汲極區dr4以及位於源極區sr4與汲極區dr4之間的通道區ch4,其中通道區ch4包括第五金屬氧化物層OS5以及第六金屬氧化物層OS6的重疊部分,而源極區sr4與汲極區dr4包括第六金
屬氧化物層OS6未重疊於第五金屬氧化物層OS5的部分。因此,通道區ch4的厚度大於源極區sr4以及汲極區dr4的厚度。在一些實施例中,源極區sr4以及汲極區dr4經摻雜而具有比通道區ch4更低的電阻率。在一些實施例中,在通道區ch4中的第五金屬氧化物層OS5具有比第六金屬氧化物層OS6更高的載子遷移率。
在一些實施例中,半導體通道結構SMdr2包括源極區sr5、汲極區dr5以及位於源極區sr5與汲極區dr5之間的通道區ch5,其中通道區ch5包括第七金屬氧化物層OS7以及第八金屬氧化物層OS8的重疊部分,而源極區sr5與汲極區dr5包括第八金屬氧化物層OS8未重疊於第七金屬氧化物層OS7的部分。因此,通道區ch5的厚度大於源極區sr5以及汲極區dr5的厚度。在一些實施例中,源極區sr5以及汲極區dr5經摻雜而具有比通道區ch5更低的電阻率。在一些實施例中,在通道區ch5中的第七金屬氧化物層OS7具有比第八金屬氧化物層OS8更高的載子遷移率。
半導體通道結構SMse包括源極區sr6、汲極區dr6以及位於源極區sr6與汲極區dr6之間的通道區ch6。在一些實施例中,源極區sr6以及汲極區dr6經摻雜而具有比通道區ch6更低的電阻率。
在本實施例中,半導體通道結構SMsw、半導體通道結構SMdr1、半導體通道結構SMdr2以及半導體通道結構SMse包括金屬氧化物半導體材料,但本發明不以此為限。在其他實施例中,半導體通道結構SMsw、半導體通道結構SMdr1、半導體通道結構
SMdr2以及半導體通道結構SMse包括多晶矽、非晶矽、微晶矽、有機半導體或其他合適的半導體材料。在本實施例中,半導體通道結構SMdr1以及半導體通道結構SMdr2皆為多層結構,但本發明不以此為限。在其他實施例中,半導體通道結構SMdr1以及半導體通道結構SMdr2可以為單層結構,例如只分別具有第五金屬氧化物層OS5以及第七金屬氧化物層OS7或只分別具有第六金屬氧化物層OS6以及第八金屬氧化物層OS8。
閘介電層120覆蓋半導體通道結構SMsw、半導體通道結構SMdr1、半導體通道結構SMdr2以及半導體通道結構SMse。
閘極Gsw、閘極Gdr1、閘極Gdr2以及閘極Gse位於閘介電層120上,且在基板100的頂面的法線方向ND上分別重疊於半導體通道結構SMsw的通道區ch3、半導體通道結構SMdr1的通道區ch4、半導體通道結構SMdr2的通道區ch5以及半導體通道結構SMse的通道區ch6。
在一些實施例中,閘極Gsw、閘極Gdr1、閘極Gdr2、閘極Gse、第一電極G1(請參考圖1B)以及閘極G2(請參考圖1B)屬於相同圖案化膜層。換句話說,閘極Gsw、閘極Gdr1、閘極Gdr2、閘極Gse、第一電極G1以及閘極G2是於同一個圖案化製程中所定義出來。在一些實施例中,閘極Gsw、閘極Gdr1、閘極Gdr2、閘極Gse、第一電極G1以及閘極G2具有相同的材料。開關元件Tsw2的閘極Gsw電性連接至掃描線(未繪出),並透過掃描線而電性連接至掃描線電壓Vscan。重置電晶體Tse的閘極Gse電性連
接至重置訊號線(未繪出),並透過重置訊號線而電性連接至重置電壓Vreset。
層間介電層130位於閘介電層120、閘極Gsw、閘極Gdr1、閘極Gdr2以及閘極Gse上。
汲極Dsw、源極Ssw、汲極Ddr1、源極Sdr1、汲極Ddr2、源極Sdr2、汲極Dse以及源極Sse位於層間介電層130上。汲極Dsw以及源極Ssw分別透過穿過層間介電層130以及閘介電層120的第六接觸孔V6以及第七接觸孔V7而電性連接至半導體通道結構SMsw的汲極區dr3以及源極區sr3。汲極Ddr1以及源極Sdr1分別透過穿過層間介電層130以及閘介電層120的第八接觸孔V8以及第九接觸孔V9而電性連接至半導體通道結構SMdr1的汲極區dr4以及源極區sr4。汲極Ddr2以及源極Sdr2分別透過穿過層間介電層130以及閘介電層120的第十接觸孔V10以及第十一接觸孔V11而電性連接至半導體通道結構SMdr2的汲極區dr5以及源極區sr5。
開關元件Tsw2的汲極Dsw電性連接至資料線(未繪出),並透過資料線而電性連接至資料線電壓Vdata。
開關元件Tsw2的源極Ssw、開關薄膜電晶體Tsw1的閘極G(請參考圖1B)、第一儲存電容C1的一端以及第一驅動電晶體Tdr1的閘極Gdr1電性連接至第二節點b。舉例來說,源極Ssw透過穿過層間介電層130的第十二接觸孔V12而電性連接至閘極Gdr1,並透過穿過層間介電層130的其他接觸孔(未繪出)而電
性連接至開關薄膜電晶體Tsw1的閘極G(請參考圖1B)。
第一節點a、第二儲存電容C2的一端以及第二驅動電晶體Tdr2的閘極Gdr2電性連接至第三節點c。舉例來說,二極體的第三電極S1及/或開關薄膜電晶體的汲極D2透過穿過層間介電層130的第十三接觸孔V13而電性連接至閘極Gdr2。基於前述,第二驅動電晶體Tdr2的閘極Gdr2透過逆變器IVT而電性連接開關元件Tsw2的源極Ssw。
汲極Dse以及源極Sse分別透過穿過層間介電層130以及閘介電層120的第十四接觸孔V14以及第十五接觸孔V15而電性連接至半導體通道結構SMse的汲極區dr6以及源極區sr6。
在一些實施例中,第二電極D1(請參考圖1B)、第三電極S1(請參考圖1B)、汲極D2(請參考圖1B)、源極S2(請參考圖1B)、汲極Dsw、源極Ssw、汲極Ddr1、源極Sdr1、汲極Ddr2、源極Sdr2、汲極Dse以及源極Sse屬於相同圖案化膜層。換句話說,第二電極D1、第三電極S1、汲極D2、源極S2、汲極Dsw、源極Ssw、汲極Ddr1、源極Sdr1、汲極Ddr2、源極Sdr2、汲極Dse以及源極Sse是於同一個圖案化製程中所定義出來。在一些實施例中,第二電極D1、第三電極S1、汲極D2、源極S2、汲極Dsw、源極Ssw、汲極Ddr1、源極Sdr1、汲極Ddr2、源極Sdr2、汲極Dse以及源極Sse具有相同的材料。
第一驅動電晶體Tdr1的汲極Ddr1與第二驅動電晶體Tdr2的汲極Ddr2彼此電性連接。汲極Ddr1與汲極Ddr2電性連
接至訊號線,並透過訊號線而電性連接至電壓VDD2。在一些實施例中,電壓VDD1實質上等於電壓VDD2。第一驅動電晶體Tdr1的源極Sdr1、第二驅動電晶體Tdr2的源極Sdr2、第一儲存電容C1的另一端、第二儲存電容C2的另一端、重置電晶體Tse的汲極Dse以及發光二極體的一端電性連接至第四節點d。
第一儲存電容C1電性連接第一驅動電晶體Tdr1的閘極Gdr1以及第一驅動電晶體Tdr1的源極Sdr1。第二儲存電容C2電性連接第二驅動電晶體Tdr2的閘極Gdr2以及第二驅動電晶體Tdr2的源極Sdr2。發光二極體EL電性連接第一驅動電晶體Tdr1的源極Sdr1以及第二驅動電晶體Tdr2的源極Sdr2。重置電晶體Tse的汲極Dse電性連接至驅動電晶體Tdr1的源極Sdr1以及第二驅動電晶體Tdr2的源極Sdr2。重置電晶體Tse的源極Sse電性連接至電壓Vsus。發光二極體EL例如是微型發光二極體、有機發光二極體或其他發光元件。
圖3是依照本發明的一實施例的一種畫素電路的操作訊號時序圖。在圖3中,橫向表示時間,縱向表示電壓的大小。另外,圖3中的電壓Vd表示第四節點d上的電壓。
請同時參考圖2A以及圖3,首先重置畫素電路PX的訊號。具體地說,提高掃描線電壓Vscan以及重置電壓Vreset以開啟開關元件Tsw2的閘極Gsw以及重置電晶體Tse的閘極Gse。同時,將資料線電壓Vdata調整至參考電壓準位Vref。此時,第一驅動電晶體Tdr1的閘極Gdr1以及第二驅動電晶體Tdr2的閘極
Gdr2皆為關閉狀態,其中閘極Gdr1上的電壓Vdr1實質上等於逆變器IVT的輸入電壓Vin,且閘極Gdr2上的電壓Vdr2實質上等於逆變器IVT的輸出電壓Vout。在一些實施例中,在重置畫素電路PX的訊號時,逆變器IVT的輸入電壓Vin等於輸出電壓Vout。
接著,對第一儲存電容C1充電。具體地說,降低重置電壓Vreset以關閉重置電晶體Tse的閘極Gse。同時,持續開啟開關元件Tsw2的閘極Gsw,並將資料線電壓Vdata調整至高電壓準位Vdata+(例如為正電壓),藉此提升第一驅動電晶體Tdr1的閘極Gdr1上的電壓Vdr1,以開啟第一驅動電晶體Tdr1的閘極Gdr1。同時,逆變器IVT的輸入電壓Vin亦被提升,因此,開關薄膜電晶體Tsw1的閘極G會被開啟,並使逆變器IVT的輸出電壓Vout下降。這導致了第二驅動電晶體Tdr2的閘極Gdr2上的電壓Vdr2下降,並關閉第二驅動電晶體Tdr2的閘極Gdr2。經如此操作後,第一儲存電容C1的兩端存在電壓差,藉此可以對第一儲存電容C1進行充電。
然後,降低掃描線電壓Vscan,並將資料線電壓Vdata降至參考電壓準位Vref。由於第一儲存電容C1電性連接至第一驅動電晶體Tdr1的閘極Gdr1,即使關閉開關元件Tsw2的閘極Gsw,第一驅動電晶體Tdr1的閘極Gdr1仍可維持開啟一段時間。由於第一驅動電晶體Tdr1的閘極Gdr1已被開啟,發光二極體EL可以由通過第一驅動電晶體Tdr1的電流點亮。同時,由於第二驅動電晶體Tdr2的閘極Gdr2已被關閉,電流不會通過第二驅動電晶體
Tdr2(或只有很少量的電流可以通過)。
接著,再次重置畫素電路PX的訊號,具體地說,提高掃描線電壓Vscan以及重置電壓Vreset以開啟開關元件Tsw2的閘極Gsw以及重置電晶體Tse的閘極Gse。同時,維持資料線電壓Vdata於參考電壓準位Vref。此時,第一驅動電晶體Tdr1的閘極Gdr1以及第二驅動電晶體Tdr2的閘極Gdr2皆為關閉狀態。
然後,對第二儲存電容C2充電。具體地說,降低重置電壓Vreset以關閉重置電晶體Tse的閘極Gse。同時,持續開啟開關元件Tsw2的閘極Gsw,並將資料線電壓Vdata調整至低電壓準位Vdata-(例如為負電壓),藉此降低第一驅動電晶體Tdr1的閘極Gdr1上的電壓Vdr1,並關閉第一驅動電晶體Tdr1的閘極Gdr1。同時,逆變器IVT的輸入電壓Vin亦被降低,因此,開關薄膜電晶體Tsw1的閘極G會被關閉,並使逆變器IVT的輸出電壓Vout上降。這導致了第二驅動電晶體Tdr2的閘極Gdr2上的電壓Vdr2上升,並開啟第二驅動電晶體Tdr2的閘極Gdr2。經如此操作後,第二儲存電容C2的兩端存在電壓差,藉此可以對第二儲存電容C2進行充電。
然後,降低掃描線電壓Vscan,並將資料線電壓Vdata提升至參考電壓準位Vref。由於第二儲存電容C2電性連接至第二驅動電晶體Tdr2的閘極Gdr2。由於第二驅動電晶體Tdr2的閘極Gdr2已被開啟,發光二極體EL可以由通過第二驅動電晶體Tdr2的電流點亮。同時,由於第一驅動電晶體Tdr1的閘極Gdr1已被關閉,
電流不會通過第一驅動電晶體Tdr1(或只有很少量的電流可以通過)。在一些實施例中,電壓VDD1在第二驅動電晶體Tdr2開啟後轉為0電位,此時二極體Tload的閘極關閉,加上開關薄膜電晶體Tsw1已關閉,因此,此時逆變器不工作。由於第二儲存電容C2電性連接至第二驅動電晶體Tdr2的閘極Gdr2,即使關閉逆變器,第二驅動電晶體Tdr2的閘極Gdr2仍可維持開啟一段時間。在其他實施例中,電壓VDD1為固定電位,當第二驅動電晶體Tdr2開啟時第二儲存電容C2只作為穩定第二驅動電晶體Tdr2的閘極電壓之作用。
基於上述,由於輪流透過第一驅動電晶體Tdr1以及第二驅動電晶體Tdr2點亮發光二極體EL,可以降低第一驅動電晶體Tdr1以及第二驅動電晶體Tdr2各自受到電流壓力的時間,藉此改善第一驅動電晶體Tdr1以及第二驅動電晶體Tdr2的衰退問題。
圖4是依照本發明的一實施例的一種畫素電路的逆變器的輸入電壓與輸出電壓曲線圖。關於畫素電路的具體結構可以參考前述實施例,於此不再贅述。表1顯示了發光二極體EL的亮度為L0以及亮度為L255時的逆變器的輸入電壓Vin、輸出電壓Vout、電壓Vsus以及電壓Vgs,其中電壓Vgs為第一驅動電晶體Tdr1的閘極與源極之間的壓差或第二驅動電晶體Tdr2的閘極與源極之間的壓差。
請參考圖2A、圖3、圖4以及表1,在資料線電壓為低電壓準位Vdata-的期間,逆變器IVT的輸入電壓Vin為負值且輸出電壓Vout為正值,此時第一驅動電晶體Tdr1的閘極關閉而第二驅動電晶體Tdr2的閘極開啟。在輸出電壓Vout為5V且輸入電壓Vin為-10V時,第二驅動電晶體Tdr2提供的電流使發光二極體EL的亮度為L255。
在輸出電壓Vout為0V且輸入電壓Vin為0V時,發光二極體EL不發光(亮度為L0)。
在資料線電壓為高電壓準位Vdata+的期間,逆變器IVT的輸入電壓Vin為正值且輸出電壓Vout為負值,此時第二驅動電晶體Tdr2的閘極關閉而第一驅動電晶體Tdr1的閘極開啟。在輸出電壓Vout為-3V且輸入電壓Vin為5V時,第一驅動電晶體Tdr1提供的電流使發光二極體EL的亮度為L255。
在一些實施例中,資料線電壓Vdata為-10V至5V,逆
變器IVT的輸出電壓Vout為-3V至5V,且第一驅動電晶體Tdr1的閘極與源極之間的壓差以及第二驅動電晶體Tdr2的閘極與源極之間的壓差Vgs為-4V至4V。
a:第一節點
GND:接地電壓
IVT:逆變器
Tload:二極體
Tsw1:開關薄膜電晶體
VDD1:電壓
Vin:輸入電壓
Vout:輸出電壓
Claims (9)
- 一種逆變器,包括:一二極體,包括:一第一半導體通道結構,其中該第一半導體通道結構包括:一第一金屬氧化物層;以及一第二金屬氧化物層,位於該第一金屬氧化物層上;一第一電極,重疊且分離於該第一半導體通道結構的一第一通道區,其中該第一通道區包括該第一金屬氧化物層與該第二金屬氧化物層的重疊部分;以及一第二電極以及一第三電極,分別電性連接該第一半導體通道結構,其中該第二電極電性連接至該第一電極;以及一開關薄膜電晶體,包括:一第二半導體通道結構;一閘極,重疊且分離於該第二半導體通道結構的一第二通道區,其中該第一通道區的載子遷移率大於該第二通道區的載子遷移率;以及一汲極以及一源極,分別電性連接至該第二半導體通道結構,且該汲極電性連接至該二極體的該第三電極。
- 如請求項1所述的逆變器,更包括:一閘介電層,位於該第一半導體通道結構與該第一電極之間 以及該第二半導體通道結構與該閘極之間;以及一層間介電層,位於該閘介電層、該閘極以及該第一電極上,其中該第二電極以及該第三電極分別透過穿過該層間介電層以及該閘介電層的一第一接觸孔以及一第二接觸孔而電性連接至該第一半導體通道結構,該汲極以及該源極分別透過穿過該層間介電層以及該閘介電層的一第三接觸孔以及一第四接觸孔而電性連接至該第二半導體通道結構,且該第二電極透過穿過該層間介電層的一第五接觸孔而電性連接至該第一電極。
- 如請求項1所述的逆變器,其中該第二金屬氧化物層覆蓋該第一金屬氧化物層的頂面以及側壁,並自該第一金屬氧化物層的該側壁向外延伸。
- 如請求項1所述的逆變器,其中該第一半導體通道結構包括一第三金屬氧化物層,其中該第三金屬氧化物層與該第二金屬氧化物層屬於相同圖案化膜層。
- 一種畫素電路,包括:一開關元件,電性連接至一掃描線以及一資料線;一逆變器,包括:一二極體;以及一開關薄膜電晶體,電性連接至該二極體,其中該二極體的一第一半導體通道結構的一第一通道區的載子遷移率大於該開關薄膜電晶體的一第二半導體通道結構的一第二通道區的載子遷移率; 一第一驅動電晶體,該第一驅動電晶體的一第一閘極電性連接該開關元件;以及一第二驅動電晶體,該第二驅動電晶體的一第二閘極透過該逆變器而電性連接該開關元件。
- 如請求項5所述的畫素電路,其中該逆變器包括:該二極體,包括:該第一半導體通道結構;一第一電極,重疊且分離於該第一半導體通道結構的該第一通道區;以及一第二電極以及一第三電極,分別電性連接該第一半導體通道結構,其中該第二電極電性連接至該第一電極;以及該開關薄膜電晶體,包括:該第二半導體通道結構;一閘極,重疊且分離於該第二半導體通道結構的該第二通道區,其中該第一通道區的載子遷移率大於該第二通道區的載子遷移率;以及一汲極以及一源極,分別電性連接至該第二半導體通道結構,且該汲極電性連接至該二極體的該第三電極。
- 如請求項5所述的畫素電路,更包括:一發光二極體,電性連接該第一驅動電晶體的一第一源極以及該第二驅動電晶體的一第二源極;一第一儲存電容,電性連接該第一驅動電晶體的該第一閘極 以及該第一驅動電晶體的該第一源極;以及一第二儲存電容,電性連接該第二驅動電晶體的該第二閘極以及該第二驅動電晶體的該第二源極。
- 如請求項7所述的畫素電路,更包括:一重置電晶體,電性連接至該第一源極以及該第二源極。
- 如請求項5所述的畫素電路,其中該第一驅動電晶體的一第一汲極電性連接至該第二驅動電晶體的一第二汲極。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202210826223.8A CN115064116A (zh) | 2021-12-09 | 2022-07-13 | 逆变器以及像素电路 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US202163287695P | 2021-12-09 | 2021-12-09 | |
US63/287,695 | 2021-12-09 |
Publications (2)
Publication Number | Publication Date |
---|---|
TWI803320B true TWI803320B (zh) | 2023-05-21 |
TW202324339A TW202324339A (zh) | 2023-06-16 |
Family
ID=83782380
Family Applications (27)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111110923A TWI813217B (zh) | 2021-12-09 | 2022-03-23 | 半導體裝置及其製造方法 |
TW111114109A TWI814340B (zh) | 2021-12-09 | 2022-04-13 | 半導體裝置及其製造方法 |
TW111114336A TW202230615A (zh) | 2021-12-09 | 2022-04-14 | 半導體元件 |
TW111114337A TW202230798A (zh) | 2021-12-09 | 2022-04-14 | 半導體元件 |
TW111115009A TWI824495B (zh) | 2021-12-09 | 2022-04-20 | 半導體裝置及其製造方法 |
TW111115197A TWI812181B (zh) | 2021-12-09 | 2022-04-21 | 半導體裝置及其製造方法 |
TW111115389A TWI841954B (zh) | 2021-12-09 | 2022-04-22 | 主動元件基板及其製造方法 |
TW111116518A TWI804300B (zh) | 2021-12-09 | 2022-04-29 | 薄膜電晶體及其製作方法 |
TW111116869A TWI799253B (zh) | 2021-12-09 | 2022-05-04 | 半導體裝置及其製造方法 |
TW111116754A TWI819592B (zh) | 2021-12-09 | 2022-05-04 | 半導體裝置及其製作方法 |
TW111116874A TWI799254B (zh) | 2021-12-09 | 2022-05-04 | 半導體裝置及其製作方法 |
TW111117040A TWI806591B (zh) | 2021-12-09 | 2022-05-05 | 主動元件基板 |
TW111116903A TWI814369B (zh) | 2021-12-09 | 2022-05-05 | 感光元件基板及其製造方法 |
TW111117041A TWI813276B (zh) | 2021-12-09 | 2022-05-05 | 半導體裝置及其製造方法 |
TW111117042A TWI804302B (zh) | 2021-12-09 | 2022-05-05 | 半導體裝置及其製造方法 |
TW111117309A TWI803311B (zh) | 2021-12-09 | 2022-05-09 | 半導體裝置及其製造方法 |
TW111117305A TWI828142B (zh) | 2021-12-09 | 2022-05-09 | 半導體裝置 |
TW111118368A TWI805369B (zh) | 2021-12-09 | 2022-05-17 | 半導體裝置及其製造方法 |
TW111118369A TWI803320B (zh) | 2021-12-09 | 2022-05-17 | 逆變器以及畫素電路 |
TW111119084A TWI829169B (zh) | 2021-12-09 | 2022-05-23 | 半導體裝置及其製造方法 |
TW111120041A TWI793027B (zh) | 2021-12-09 | 2022-05-30 | 逆變器 |
TW111120152A TWI816413B (zh) | 2021-12-09 | 2022-05-31 | 半導體裝置及其製造方法 |
TW111120547A TWI829183B (zh) | 2021-12-09 | 2022-06-02 | 半導體裝置及其製造方法 |
TW111122489A TWI798110B (zh) | 2021-12-09 | 2022-06-16 | 主動元件基板、電容裝置以及主動元件基板的製造方法 |
TW111122796A TWI822129B (zh) | 2021-12-09 | 2022-06-20 | 半導體裝置及其製造方法 |
TW111126381A TWI813378B (zh) | 2021-12-09 | 2022-07-14 | 記憶體裝置、記憶體電路及記憶體電路的製造方法 |
TW111142545A TWI814636B (zh) | 2021-12-09 | 2022-11-08 | 主動元件基板 |
Family Applications Before (18)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111110923A TWI813217B (zh) | 2021-12-09 | 2022-03-23 | 半導體裝置及其製造方法 |
TW111114109A TWI814340B (zh) | 2021-12-09 | 2022-04-13 | 半導體裝置及其製造方法 |
TW111114336A TW202230615A (zh) | 2021-12-09 | 2022-04-14 | 半導體元件 |
TW111114337A TW202230798A (zh) | 2021-12-09 | 2022-04-14 | 半導體元件 |
TW111115009A TWI824495B (zh) | 2021-12-09 | 2022-04-20 | 半導體裝置及其製造方法 |
TW111115197A TWI812181B (zh) | 2021-12-09 | 2022-04-21 | 半導體裝置及其製造方法 |
TW111115389A TWI841954B (zh) | 2021-12-09 | 2022-04-22 | 主動元件基板及其製造方法 |
TW111116518A TWI804300B (zh) | 2021-12-09 | 2022-04-29 | 薄膜電晶體及其製作方法 |
TW111116869A TWI799253B (zh) | 2021-12-09 | 2022-05-04 | 半導體裝置及其製造方法 |
TW111116754A TWI819592B (zh) | 2021-12-09 | 2022-05-04 | 半導體裝置及其製作方法 |
TW111116874A TWI799254B (zh) | 2021-12-09 | 2022-05-04 | 半導體裝置及其製作方法 |
TW111117040A TWI806591B (zh) | 2021-12-09 | 2022-05-05 | 主動元件基板 |
TW111116903A TWI814369B (zh) | 2021-12-09 | 2022-05-05 | 感光元件基板及其製造方法 |
TW111117041A TWI813276B (zh) | 2021-12-09 | 2022-05-05 | 半導體裝置及其製造方法 |
TW111117042A TWI804302B (zh) | 2021-12-09 | 2022-05-05 | 半導體裝置及其製造方法 |
TW111117309A TWI803311B (zh) | 2021-12-09 | 2022-05-09 | 半導體裝置及其製造方法 |
TW111117305A TWI828142B (zh) | 2021-12-09 | 2022-05-09 | 半導體裝置 |
TW111118368A TWI805369B (zh) | 2021-12-09 | 2022-05-17 | 半導體裝置及其製造方法 |
Family Applications After (8)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW111119084A TWI829169B (zh) | 2021-12-09 | 2022-05-23 | 半導體裝置及其製造方法 |
TW111120041A TWI793027B (zh) | 2021-12-09 | 2022-05-30 | 逆變器 |
TW111120152A TWI816413B (zh) | 2021-12-09 | 2022-05-31 | 半導體裝置及其製造方法 |
TW111120547A TWI829183B (zh) | 2021-12-09 | 2022-06-02 | 半導體裝置及其製造方法 |
TW111122489A TWI798110B (zh) | 2021-12-09 | 2022-06-16 | 主動元件基板、電容裝置以及主動元件基板的製造方法 |
TW111122796A TWI822129B (zh) | 2021-12-09 | 2022-06-20 | 半導體裝置及其製造方法 |
TW111126381A TWI813378B (zh) | 2021-12-09 | 2022-07-14 | 記憶體裝置、記憶體電路及記憶體電路的製造方法 |
TW111142545A TWI814636B (zh) | 2021-12-09 | 2022-11-08 | 主動元件基板 |
Country Status (1)
Country | Link |
---|---|
TW (27) | TWI813217B (zh) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI862313B (zh) * | 2023-11-30 | 2024-11-11 | 友達光電股份有限公司 | 半導體裝置及其製造方法 |
TWI867946B (zh) * | 2024-01-24 | 2024-12-21 | 友達光電股份有限公司 | 半導體裝置 |
CN118197227B (zh) * | 2024-05-20 | 2024-09-13 | 南京邮电大学 | 一种有源驱动电路及Micro-LED器件多色显示方法 |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111710289A (zh) * | 2020-06-24 | 2020-09-25 | 天津中科新显科技有限公司 | 一种主动发光器件的像素驱动电路及驱动方法 |
CN113257841A (zh) * | 2021-07-19 | 2021-08-13 | 深圳市柔宇科技股份有限公司 | Tft基板及其制备方法、显示器以及电子设备 |
TW202133377A (zh) * | 2008-10-03 | 2021-09-01 | 日商半導體能源研究所股份有限公司 | 顯示裝置 |
Family Cites Families (71)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5371026A (en) * | 1992-11-30 | 1994-12-06 | Motorola Inc. | Method for fabricating paired MOS transistors having a current-gain differential |
JP2002076352A (ja) * | 2000-08-31 | 2002-03-15 | Semiconductor Energy Lab Co Ltd | 表示装置及びその作製方法 |
JP4802364B2 (ja) * | 2000-12-07 | 2011-10-26 | ソニー株式会社 | 半導体層のドーピング方法、薄膜半導体素子の製造方法、及び半導体層の抵抗制御方法 |
US6724012B2 (en) * | 2000-12-14 | 2004-04-20 | Semiconductor Energy Laboratory Co., Ltd. | Display matrix with pixels having sensor and light emitting portions |
TW595005B (en) * | 2003-08-04 | 2004-06-21 | Au Optronics Corp | Thin film transistor and pixel structure with the same |
KR100719366B1 (ko) * | 2005-06-15 | 2007-05-17 | 삼성전자주식회사 | 트렌치 소자분리막을 갖는 반도체 소자의 형성 방법 |
JP4220509B2 (ja) * | 2005-09-06 | 2009-02-04 | 株式会社ルネサステクノロジ | 半導体装置の製造方法 |
JP5337380B2 (ja) * | 2007-01-26 | 2013-11-06 | 株式会社半導体エネルギー研究所 | 半導体装置及びその作製方法 |
JP5294651B2 (ja) * | 2007-05-18 | 2013-09-18 | キヤノン株式会社 | インバータの作製方法及びインバータ |
JP5480554B2 (ja) * | 2008-08-08 | 2014-04-23 | 株式会社半導体エネルギー研究所 | 半導体装置 |
US8202773B2 (en) * | 2008-08-29 | 2012-06-19 | Texas Instruments Incorporated | Engineered oxygen profile in metal gate electrode and nitrided high-k gate dielectrics structure for high performance PMOS devices |
KR101529575B1 (ko) * | 2008-09-10 | 2015-06-29 | 삼성전자주식회사 | 트랜지스터, 이를 포함하는 인버터 및 이들의 제조방법 |
KR20160063402A (ko) * | 2008-09-12 | 2016-06-03 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 디스플레이 장치 |
KR101016266B1 (ko) * | 2008-11-13 | 2011-02-25 | 한국과학기술원 | 투명 전자소자용 투명 메모리. |
US8367486B2 (en) * | 2009-02-05 | 2013-02-05 | Semiconductor Energy Laboratory Co., Ltd. | Transistor and method for manufacturing the transistor |
EP3236504A1 (en) * | 2009-06-30 | 2017-10-25 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device |
CN102576732B (zh) * | 2009-07-18 | 2015-02-25 | 株式会社半导体能源研究所 | 半导体装置与用于制造半导体装置的方法 |
KR101915251B1 (ko) * | 2009-10-16 | 2018-11-06 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 |
JP5727204B2 (ja) * | 2009-12-11 | 2015-06-03 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US8842229B2 (en) * | 2010-04-16 | 2014-09-23 | Sharp Kabushiki Kaisha | Thin film transistor substrate, method for producing same, and display device |
TWI434409B (zh) * | 2010-08-04 | 2014-04-11 | Au Optronics Corp | 有機電激發光顯示單元及其製造方法 |
WO2012172746A1 (en) * | 2011-06-17 | 2012-12-20 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
US8952377B2 (en) * | 2011-07-08 | 2015-02-10 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US8952379B2 (en) * | 2011-09-16 | 2015-02-10 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
KR20130053053A (ko) * | 2011-11-14 | 2013-05-23 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조방법 |
KR101881895B1 (ko) * | 2011-11-30 | 2018-07-26 | 삼성디스플레이 주식회사 | 박막트랜지스터 어레이 기판, 이를 포함하는 유기 발광 표시 장치 및 박막트랜지스터 어레이 기판의 제조 방법 |
TWI478353B (zh) * | 2011-12-14 | 2015-03-21 | E Ink Holdings Inc | 薄膜電晶體及其製造方法 |
TWI580047B (zh) * | 2011-12-23 | 2017-04-21 | 半導體能源研究所股份有限公司 | 半導體裝置 |
KR101884738B1 (ko) * | 2011-12-23 | 2018-08-31 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조방법 |
US9006733B2 (en) * | 2012-01-26 | 2015-04-14 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing thereof |
TWI498220B (zh) * | 2012-10-31 | 2015-09-01 | Au Optronics Corp | 顯示面板及其製造方法 |
GB2511541B (en) * | 2013-03-06 | 2015-01-28 | Toshiba Res Europ Ltd | Field effect transistor device |
TWI690085B (zh) * | 2013-05-16 | 2020-04-01 | 日商半導體能源研究所股份有限公司 | 半導體裝置 |
JP6374221B2 (ja) * | 2013-06-05 | 2018-08-15 | 株式会社半導体エネルギー研究所 | 半導体装置 |
KR102281300B1 (ko) * | 2013-09-11 | 2021-07-26 | 삼성디스플레이 주식회사 | 박막 트랜지스터, 박막 트랜지스터의 제조 방법 및 박막 트랜지스터를 포함하는 표시장치 |
CN104576381B (zh) * | 2013-10-14 | 2018-01-09 | 中国科学院微电子研究所 | 一种非对称超薄soimos晶体管结构及其制造方法 |
TWI535034B (zh) * | 2014-01-29 | 2016-05-21 | 友達光電股份有限公司 | 畫素結構及其製作方法 |
US9929279B2 (en) * | 2014-02-05 | 2018-03-27 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
WO2016076168A1 (ja) * | 2014-11-11 | 2016-05-19 | シャープ株式会社 | 半導体装置およびその製造方法 |
US9859391B2 (en) * | 2015-10-27 | 2018-01-02 | Nlt Technologies, Ltd. | Thin film transistor, display device, and method for manufacturing thin film transistor |
TWI579974B (zh) * | 2015-12-25 | 2017-04-21 | 國立交通大學 | 一種具有非晶態金屬氧化物之組成物的電阻式記憶體、電阻式記憶體單元及薄膜電晶體 |
DE112017001488T5 (de) * | 2016-03-22 | 2018-12-20 | Semiconductor Energy Laboratory Co., Ltd. | Halbleitervorrichtung und Anzeigevorrichtung, die diese umfasst |
TWI606283B (zh) * | 2016-04-08 | 2017-11-21 | 群創光電股份有限公司 | 顯示裝置 |
US10468434B2 (en) * | 2016-04-08 | 2019-11-05 | Innolux Corporation | Hybrid thin film transistor structure, display device, and method of making the same |
CN106098784A (zh) * | 2016-06-13 | 2016-11-09 | 武汉华星光电技术有限公司 | 共平面型双栅电极氧化物薄膜晶体管及其制备方法 |
CN108022937B (zh) * | 2016-10-31 | 2021-10-01 | 乐金显示有限公司 | 具有双层氧化物半导体的薄膜晶体管基板 |
WO2018211724A1 (ja) * | 2017-05-16 | 2018-11-22 | 住友電気工業株式会社 | 酸化物焼結体およびその製造方法、スパッタターゲット、酸化物半導体膜、ならびに半導体デバイスの製造方法 |
KR102439133B1 (ko) * | 2017-09-05 | 2022-09-02 | 삼성디스플레이 주식회사 | 박막트랜지스터 기판, 이의 제조 방법 및 이를 포함하는 표시 장치의 제조 방법 |
KR20190062695A (ko) * | 2017-11-29 | 2019-06-07 | 엘지디스플레이 주식회사 | 박막 트랜지스터, 그 제조방법 및 이를 포함하는 표시장치 |
KR102482856B1 (ko) * | 2017-12-15 | 2022-12-28 | 엘지디스플레이 주식회사 | 박막 트랜지스터, 그 제조방법 및 이를 포함하는 표시장치 |
CN108538789A (zh) * | 2018-03-30 | 2018-09-14 | 武汉华星光电技术有限公司 | Cmos晶体管的制备方法、阵列基板的制备方法 |
TWI703735B (zh) * | 2018-06-26 | 2020-09-01 | 鴻海精密工業股份有限公司 | 半導體基板、陣列基板、逆變器電路及開關電路 |
TWI666767B (zh) * | 2018-08-31 | 2019-07-21 | 友達光電股份有限公司 | 主動元件基板 |
JP7066585B2 (ja) * | 2018-09-19 | 2022-05-13 | キオクシア株式会社 | 記憶装置 |
JP6799123B2 (ja) * | 2018-09-19 | 2020-12-09 | シャープ株式会社 | アクティブマトリクス基板およびその製造方法 |
TWI685696B (zh) * | 2018-10-01 | 2020-02-21 | 友達光電股份有限公司 | 主動元件基板及其製造方法 |
KR102546780B1 (ko) * | 2018-12-28 | 2023-06-21 | 엘지디스플레이 주식회사 | 두께 차를 갖는 액티브층을 포함하는 박막 트랜지스터 및 이를 포함하는 표시장치 |
KR102759614B1 (ko) * | 2019-01-28 | 2025-01-31 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 유기 발광 표시 장치의 제조 방법 |
CN109997230A (zh) * | 2019-01-29 | 2019-07-09 | 京东方科技集团股份有限公司 | 像素单元及其制造方法和双面oled显示装置 |
CN112055893B (zh) * | 2019-03-18 | 2024-04-05 | 京东方科技集团股份有限公司 | 显示面板及其制作方法 |
KR102767334B1 (ko) * | 2019-06-25 | 2025-02-14 | 엘지디스플레이 주식회사 | 센서를 포함하는 표시장치 |
US11594533B2 (en) * | 2019-06-27 | 2023-02-28 | Intel Corporation | Stacked trigate transistors with dielectric isolation between first and second semiconductor fins |
TWI712844B (zh) * | 2019-07-03 | 2020-12-11 | 友達光電股份有限公司 | 元件基板及其製造方法 |
TWI726348B (zh) * | 2019-07-03 | 2021-05-01 | 友達光電股份有限公司 | 半導體基板 |
TWI715344B (zh) * | 2019-12-10 | 2021-01-01 | 友達光電股份有限公司 | 主動元件基板及其製造方法 |
KR102698154B1 (ko) * | 2019-12-31 | 2024-08-22 | 엘지디스플레이 주식회사 | 박막 트랜지스터 및 이를 포함하는 표시장치 |
US11631671B2 (en) * | 2019-12-31 | 2023-04-18 | Tokyo Electron Limited | 3D complementary metal oxide semiconductor (CMOS) device and method of forming the same |
US11663455B2 (en) * | 2020-02-12 | 2023-05-30 | Ememory Technology Inc. | Resistive random-access memory cell and associated cell array structure |
US11410999B2 (en) * | 2020-02-21 | 2022-08-09 | Taiwan Semiconductor Manufacturing Company, Ltd. | Boundary design for high-voltage integration on HKMG technology |
KR20210117389A (ko) * | 2020-03-18 | 2021-09-29 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 제조 방법 |
KR20210142046A (ko) * | 2020-05-15 | 2021-11-24 | 삼성디스플레이 주식회사 | 표시 장치 및 표시 장치의 제조 방법 |
-
2022
- 2022-03-23 TW TW111110923A patent/TWI813217B/zh active
- 2022-04-13 TW TW111114109A patent/TWI814340B/zh active
- 2022-04-14 TW TW111114336A patent/TW202230615A/zh unknown
- 2022-04-14 TW TW111114337A patent/TW202230798A/zh unknown
- 2022-04-20 TW TW111115009A patent/TWI824495B/zh active
- 2022-04-21 TW TW111115197A patent/TWI812181B/zh active
- 2022-04-22 TW TW111115389A patent/TWI841954B/zh active
- 2022-04-29 TW TW111116518A patent/TWI804300B/zh active
- 2022-05-04 TW TW111116869A patent/TWI799253B/zh active
- 2022-05-04 TW TW111116754A patent/TWI819592B/zh active
- 2022-05-04 TW TW111116874A patent/TWI799254B/zh active
- 2022-05-05 TW TW111117040A patent/TWI806591B/zh active
- 2022-05-05 TW TW111116903A patent/TWI814369B/zh active
- 2022-05-05 TW TW111117041A patent/TWI813276B/zh active
- 2022-05-05 TW TW111117042A patent/TWI804302B/zh active
- 2022-05-09 TW TW111117309A patent/TWI803311B/zh active
- 2022-05-09 TW TW111117305A patent/TWI828142B/zh active
- 2022-05-17 TW TW111118368A patent/TWI805369B/zh active
- 2022-05-17 TW TW111118369A patent/TWI803320B/zh active
- 2022-05-23 TW TW111119084A patent/TWI829169B/zh active
- 2022-05-30 TW TW111120041A patent/TWI793027B/zh active
- 2022-05-31 TW TW111120152A patent/TWI816413B/zh active
- 2022-06-02 TW TW111120547A patent/TWI829183B/zh active
- 2022-06-16 TW TW111122489A patent/TWI798110B/zh active
- 2022-06-20 TW TW111122796A patent/TWI822129B/zh active
- 2022-07-14 TW TW111126381A patent/TWI813378B/zh active
- 2022-11-08 TW TW111142545A patent/TWI814636B/zh active
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW202133377A (zh) * | 2008-10-03 | 2021-09-01 | 日商半導體能源研究所股份有限公司 | 顯示裝置 |
CN111710289A (zh) * | 2020-06-24 | 2020-09-25 | 天津中科新显科技有限公司 | 一种主动发光器件的像素驱动电路及驱动方法 |
CN113257841A (zh) * | 2021-07-19 | 2021-08-13 | 深圳市柔宇科技股份有限公司 | Tft基板及其制备方法、显示器以及电子设备 |
Also Published As
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI803320B (zh) | 逆變器以及畫素電路 | |
CN108987482B (zh) | 薄膜晶体管、包括其的栅极驱动器、以及包括该栅极驱动器的显示装置 | |
US20240282863A1 (en) | Thin-film transistor and display device including the same | |
US8629819B2 (en) | Semiconductor device and driving method thereof | |
US8575611B2 (en) | Light-emitting display device and manufacturing method for light-emitting display device | |
JP2012190032A (ja) | 表示装置、モジュール、電子機器、及び表示装置の駆動方法 | |
KR102738791B1 (ko) | 표시 장치 및 표시 장치의 구동 방법 | |
US8441418B2 (en) | Light-emitting device and driving method thereof | |
TWI751765B (zh) | 薄膜電晶體、包含該薄膜電晶體的閘極驅動器及包含該薄膜電晶體的顯示裝置 | |
JP2021192406A (ja) | アクティブマトリクス基板およびその製造方法 | |
JP2007279701A (ja) | 画素回路、及び当該画素回路を有する画像表示装置 | |
US12087835B2 (en) | Thin film transistor array substrate and electronic device including the same | |
JP2019078788A (ja) | 有機el表示装置およびアクティブマトリクス基板 | |
CN116234366A (zh) | 有机发光显示设备及其制造方法 | |
KR102159684B1 (ko) | 박막 트랜지스터 | |
US11881531B2 (en) | Thin film transistor array substrate and electronic device including the same | |
CN115064116A (zh) | 逆变器以及像素电路 | |
US11769454B2 (en) | Display panel and display device having emission control driver | |
KR102523400B1 (ko) | 표시 장치 | |
TWI802478B (zh) | 主動元件基板 | |
US20240222518A1 (en) | Display device | |
CN115763492A (zh) | 薄膜晶体管及其制造方法和包括薄膜晶体管的显示装置 | |
KR20240152438A (ko) | 표시 장치 | |
CN116072734A (zh) | 薄膜晶体管以及包括薄膜晶体管的显示装置 | |
CN117133777A (zh) | 薄膜晶体管基板、其制造方法以及包括其的显示设备 |