JP4479755B2 - 有機エレクトロルミネッセンス素子、及び、有機エレクトロルミネッセンス表示装置 - Google Patents
有機エレクトロルミネッセンス素子、及び、有機エレクトロルミネッセンス表示装置 Download PDFInfo
- Publication number
- JP4479755B2 JP4479755B2 JP2007175540A JP2007175540A JP4479755B2 JP 4479755 B2 JP4479755 B2 JP 4479755B2 JP 2007175540 A JP2007175540 A JP 2007175540A JP 2007175540 A JP2007175540 A JP 2007175540A JP 4479755 B2 JP4479755 B2 JP 4479755B2
- Authority
- JP
- Japan
- Prior art keywords
- transistor
- source
- node
- light emitting
- drain region
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000015572 biosynthetic process Effects 0.000 claims description 130
- 239000010410 layer Substances 0.000 claims description 123
- 238000005401 electroluminescence Methods 0.000 claims description 97
- 239000003990 capacitor Substances 0.000 claims description 87
- 230000009977 dual effect Effects 0.000 claims description 25
- 239000011229 interlayer Substances 0.000 claims description 18
- 239000011159 matrix material Substances 0.000 claims description 10
- 238000000034 method Methods 0.000 description 93
- 230000008569 process Effects 0.000 description 73
- 238000010586 diagram Methods 0.000 description 67
- 230000008859 change Effects 0.000 description 43
- 238000012937 correction Methods 0.000 description 26
- 230000003071 parasitic effect Effects 0.000 description 26
- 238000012986 modification Methods 0.000 description 21
- 230000004048 modification Effects 0.000 description 21
- 238000012545 processing Methods 0.000 description 20
- 238000013461 design Methods 0.000 description 14
- 239000004065 semiconductor Substances 0.000 description 11
- 230000000694 effects Effects 0.000 description 9
- 238000004020 luminiscence type Methods 0.000 description 8
- 238000013459 approach Methods 0.000 description 5
- 230000007423 decrease Effects 0.000 description 5
- 230000005525 hole transport Effects 0.000 description 5
- 230000008878 coupling Effects 0.000 description 4
- 238000010168 coupling process Methods 0.000 description 4
- 238000005859 coupling reaction Methods 0.000 description 4
- 238000007781 pre-processing Methods 0.000 description 4
- 239000000758 substrate Substances 0.000 description 4
- 239000010409 thin film Substances 0.000 description 4
- 239000000969 carrier Substances 0.000 description 3
- 230000005684 electric field Effects 0.000 description 3
- 239000010408 film Substances 0.000 description 3
- 230000008901 benefit Effects 0.000 description 2
- 230000001771 impaired effect Effects 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 206010047571 Visual impairment Diseases 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 229920001940 conductive polymer Polymers 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1213—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being TFTs
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0421—Structural details of the set of electrodes
- G09G2300/0426—Layout of electrodes and connections
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
- G09G2300/0866—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0254—Control of polarity reversal in general, other than for liquid crystal displays
- G09G2310/0256—Control of polarity reversal in general, other than for liquid crystal displays with the purpose of reversing the voltage across a light emitting or modulating element within a pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0233—Improving the luminance or brightness uniformity across the screen
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0238—Improving the black level
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Geometry (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Description
=k・μ・(VSig−VOfs−ΔV)2 (C)
(1)走査回路、
(2)映像信号出力回路、
(3)第1の方向にN個、第1の方向とは異なる第2の方向にM個、合計N×M個の、2次元マトリクス状に配列された有機エレクトロルミネッセンス素子、
(4)走査回路に接続され、第1の方向に延びるM本の走査線、
(5)映像信号出力回路に接続され、第2の方向に延びるN本のデータ線、並びに、
(6)電流供給部、
を備えた有機エレクトロルミネッセンス表示装置に関する。
(A)駆動トランジスタ、
(B)映像信号書込みトランジスタ、及び、
(C)一対の電極を備えたコンデンサ部、
から構成されており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電流供給部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続され、且つ、コンデンサ部の一方の電極に接続されており、第2ノードを構成している。
第1トランジスタの一方のソース/ドレイン領域は、データ線に接続されており、
第2トランジスタの他方のソース/ドレイン領域は、駆動トランジスタのゲート電極、且つ、コンデンサ部の他方の電極に接続されており、第1ノードを構成し、
第1トランジスタの第1ゲート電極、及び、第2トランジスタの第2ゲート電極は、走査線に接続されており、
第1トランジスタの第1ゲート電極は、第1チャネル形成領域の一方の面とゲート絶縁層を介して対向しており、
第2トランジスタの第2ゲート電極は、第2チャネル形成領域の一方の面とゲート絶縁層を介して対向しており、
第2トランジスタは、第2チャネル形成領域の他方の面と絶縁層を介して対向したシールド電極を有しており、
シールド電極は、第2トランジスタの他方のソース/ドレイン領域に接続されていることを特徴とする。
(A)駆動トランジスタ、
(B)映像信号書込みトランジスタ、
(C)一対の電極を備えたコンデンサ部、及び、
(D)第1ノード初期化トランジスタ、
から構成されており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電流供給部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続され、且つ、コンデンサ部の一方の電極に接続されており、第2ノードを構成し、
映像信号書込みトランジスタにおいては、
(B−1)一方のソース/ドレイン領域は、データ線に接続されており、
(B−2)他方のソース/ドレイン領域は、駆動トランジスタのゲート電極、且つ、コンデンサ部の他方の電極に接続されており、第1ノードを構成し、
(B−3)ゲート電極は、走査線に接続されている。
第1トランジスタの一方のソース/ドレイン領域は、第1ノード初期化電圧供給線に接続されており、
第2トランジスタの他方のソース/ドレイン領域は、第1ノードに接続されており、
第1トランジスタの第1ゲート電極、及び、第2トランジスタの第2ゲート電極は、第1ノード初期化トランジスタ制御線に接続されており、
第1トランジスタの第1ゲート電極は、第1チャネル形成領域の一方の面とゲート絶縁層を介して対向しており、
第2トランジスタの第2ゲート電極は、第2チャネル形成領域の一方の面とゲート絶縁層を介して対向しており、
第2トランジスタは、第2チャネル形成領域の他方の面と絶縁層を介して対向したシールド電極を有しており、
シールド電極は、第2トランジスタの他方のソース/ドレイン領域に接続されていることを特徴とする。
(1)走査回路101、
(2)映像信号出力回路102、
(3)第1の方向にN個、第1の方向とは異なる第2の方向(具体的には、第1の方向に直交する方向)にM個、合計N×M個の、2次元マトリクス状に配列された有機EL素子10、
(4)走査回路101に接続され、第1の方向に延びるM本の走査線SCL、
(5)映像信号出力回路102に接続され、第2の方向に延びるN本のデータ線DTL、並びに、
(6)電流供給部100、
を備えている。後述する実施例2乃至実施例10においても同様である。
(A−1)一方のソース/ドレイン領域は、電流供給部100に接続されており、
(A−2)他方のソース/ドレイン領域は、発光部ELPに備えられたアノード電極に接続され、且つ、コンデンサ部C1の一方の電極に接続されており、第2ノードND2を構成する。後述する実施例2乃至実施例10においても同様である。
μ :実効的な移動度
L :チャネル長
W :チャネル幅
Vgs:ゲート電極とソース領域との間の電位差
Vth:閾値電圧
Cox:(ゲート絶縁層の比誘電率)×(真空の誘電率)/(ゲート絶縁層の厚さ)
k≡(1/2)・(W/L)・Cox
とする。後述する実施例2乃至実施例10においても同様である。
・・・0ボルト〜15ボルト
VCC :発光部ELPの発光を制御するための電流供給部の電圧
・・・20ボルト
VOfs :駆動トランジスタTDrvのゲート電極の電位(第1ノードND1の電位)を初期化するための電圧
・・・0ボルト
VSS :駆動トランジスタTDrvのソース領域の電位(第2ノードND2の電位)を初期化するための電圧
・・・−10ボルト
Vth :駆動トランジスタTDrvの閾値電圧
・・・3ボルト
VCat :発光部ELPのカソード電極に印加される電圧
・・・0ボルト
Vth-EL:発光部ELPの閾値電圧
・・・3ボルト
この[期間−TP(5)-1]は、例えば、前の表示フレームにおける動作であり、前回の各種の処理完了後に第(n,m)番目の有機EL素子10が発光状態にある期間である。即ち、第(n,m)番目の副画素を構成する有機EL素子10における発光部ELPには、後述する式(5)に基づくドレイン電流I’dsが流れており、第(n,m)番目の副画素を構成する有機EL素子10の輝度は、係るドレイン電流I’dsに対応した値である。ここで、映像信号書込みトランジスタTSig、第1ノード初期化トランジスタTND1及び第2ノード初期化トランジスタTND2はオフ状態であり、発光制御トランジスタTEL_C及び駆動トランジスタTDrvはオン状態である。第(n,m)番目の有機EL素子10の発光状態は、第(m+m’)行目に配列された有機EL素子10の水平走査期間の開始直前まで継続される。
上述したように、この[期間−TP(5)0]において、第(n,m)番目の有機EL素子10は、非発光状態にある。映像信号書込みトランジスタTSig、第1ノード初期化トランジスタTND1、第2ノード初期化トランジスタTND2はオフ状態である。また、[期間−TP(5)-1]から[期間−TP(5)0]に移る時点で、発光制御トランジスタTEL_Cがオフ状態となるが故に、第2ノードND2(駆動トランジスタTDrvのソース領域あるいは発光部ELPのアノード電極)の電位は、(Vth-EL+VCat)まで低下し、発光部ELPは非発光状態となる。また、第2ノードND2の電位低下に倣うように、浮遊状態の第1ノードND1(駆動トランジスタTDrvのゲート電極)の電位も低下する。
この[期間−TP(5)1]において、後述する閾値電圧キャンセル処理を行うための前処理が行われる。即ち、[期間−TP(5)1]の開始時、第1ノード初期化トランジスタ制御回路104及び第2ノード初期化トランジスタ制御回路105の動作に基づき第1ノード初期化トランジスタ制御線AZND1及び第2ノード初期化トランジスタ制御線AZND2をハイレベルとすることによって、第1ノード初期化トランジスタTND1及び第2ノード初期化トランジスタTND2をオン状態とする。その結果、第1ノードND1の電位は、VOfs(例えば、0ボルト)となる。一方、第2ノードND2の電位は、VSS(例えば、−10ボルト)となる。そして、この[期間−TP(5)1]の完了以前において、第2ノード初期化トランジスタ制御回路105の動作に基づき第2ノード初期化トランジスタ制御線AZND2をローレベルとすることによって、第2ノード初期化トランジスタTND2をオフ状態とする。尚、第1ノード初期化トランジスタTND1のオン状態及び第2ノード初期化トランジスタTND2を同時にオン状態としてもよいし、第1ノード初期化トランジスタTND1を先にオン状態としてもよいし、第2ノード初期化トランジスタTND2を先にオン状態としてもよい。
次に、閾値電圧キャンセル処理が行われる。即ち、第1ノード初期化トランジスタTND1のオン状態を維持したまま、発光制御トランジスタ制御回路103の動作に基づき発光制御トランジスタ制御線CLEL_Cをハイレベルとすることによって、発光制御トランジスタTEL_Cをオン状態とする。その結果、第1ノードND1の電位は変化しないが(VOfs=0ボルトを維持)、第1ノードND1の電位から駆動トランジスタTDrvの閾値電圧Vthを減じた電位に向かって、第2ノードND2の電位は変化する。即ち、浮遊状態の第2ノードND2の電位が上昇する。そして、駆動トランジスタTDrvのゲート電極とソース領域との間の電位差がVthに達すると、駆動トランジスタTDrvがオフ状態となる。具体的には、浮遊状態の第2ノードND2の電位が(VOfs−Vth=−3ボルト>VSS)に近づき、最終的に(VOfs−Vth)となる。ここで、以下の式(2)が保証されていれば、云い換えれば、式(2)を満足するように電位を選択、決定しておけば、発光部ELPが発光することはない。
その後、第1ノード初期化トランジスタTND1のオン状態を維持したまま、発光制御トランジスタ制御回路103の動作に基づき発光制御トランジスタ制御線CLEL_Cをローレベルとすることによって、発光制御トランジスタTEL_Cをオフ状態とする。その結果、第1ノードND1の電位は変化せず(VOfs=0ボルトを維持)、浮遊状態の第2ノードND2の電位も変化せず、(VOfs−Vth=−3ボルト)を保持する。
次いで、第1ノード初期化トランジスタ制御回路104の動作に基づき第1ノード初期化トランジスタ制御線AZND1をローレベルとすることによって、第1ノード初期化トランジスタTND1をオフ状態とする。第1ノードND1及び第2ノードND2の電位は、実質上、変化しない。実際には、寄生容量等の静電結合により電位変化が生じ得るが、通常、これらは無視することができる。
その後、駆動トランジスタTDrvに対する書込み処理を実行する。具体的には、第1ノード初期化トランジスタTND1、第2ノード初期化トランジスタTND2、及び、発光制御トランジスタTEL_Cのオフ状態を維持したまま、映像信号出力回路102の動作に基づき、データ線DTLの電位を、発光部ELPにおける輝度を制御するための映像信号VSigとし、次いで、走査回路101の動作に基づき走査線SCLをハイレベルとすることによって、映像信号書込みトランジスタTSigをオン状態とする(尚、映像信号書込みトランジスタTSigのオン状態とは、第1トランジスタTSig_1と第2トランジスタTSig_2の双方がオン状態であることを意味し、映像信号書込みトランジスタTSigのオフ状態とは、第1トランジスタTSig_1と第2トランジスタTSig_2の少なくとも一方がオフ状態であることを意味する)。その結果、第1ノードND1の電位は、VSigへと上昇する。
Vs ≒VOfs−Vth
Vgs≒VSig−(VOfs−Vth) (3)
その後、駆動トランジスタTDrvの移動度μの大小に基づく駆動トランジスタTDrvのソース領域(第2ノードND2)の電位の補正(移動度補正処理)を行う。
以上の操作によって、閾値電圧キャンセル処理、書込み処理、移動度補正処理が完了する。ところで、走査回路101の動作に基づき走査線SCLがローレベルとなる結果、映像信号書込みトランジスタTSigがオフ状態となり、第1ノードND1、即ち、駆動トランジスタTDrvのゲート電極は浮遊状態となる。一方、発光制御トランジスタTEL_Cはオン状態を維持しており、発光制御トランジスタTEL_Cのドレイン領域は、発光部ELPの発光を制御するための電流供給部100(電圧VCC、例えば20ボルト)に接続された状態にある。従って、以上の結果として、第2ノードND2の電位は上昇する。
(B−1)一方のソース/ドレイン領域は、データ線DTLに接続されており、
(B−2)他方のソース/ドレイン領域は、駆動トランジスタTDrvのゲート電極、且つ、コンデンサ部C1の他方の電極に接続されており、第1ノードND1を構成し、
(B−3)ゲート電極は、走査線SCLに接続されている。後述する実施例6乃至実施例8、実施例10においても同様である。
4Tr/1C駆動回路の等価回路図を図16に示し、有機EL表示装置の概念図を図17に示し、駆動のタイミングチャートを模式的に図18に示し、各トランジスタのオン/オフ状態等を模式的に図19の(A)〜(D)及び図20の(A)〜(D)に示す。尚、図19の(A)〜(D)及び図20の(A)〜(D)においては、便宜上、駆動トランジスタを除く各トランジスタを、シングルゲート型であるかデュアルゲート型であるかに拘わらず、一つのスイッチで表現した。
発光制御トランジスタTEL_Cの構成は、実施例1において説明した発光制御トランジスタTEL_Cの構成と同じであるので、詳細な説明は省略する。
駆動トランジスタTDrvの構成は、実施例1において説明した駆動トランジスタTDrvの構成と同じであるので、詳細な説明は省略する。
第2ノード初期化トランジスタTND2の構成は、実施例1において説明した第2ノード初期化トランジスタTND2の構成と同じであるので、詳細な説明は省略する。
映像信号書込みトランジスタTSigの構成は、実施例1において説明した映像信号書込みトランジスタTSigの構成と同じであるので、詳細な説明は省略する。但し、映像信号書込みトランジスタTSigの一方のソース/ドレイン領域は、データ線DTLに接続されているが、映像信号出力回路102から、発光部ELPにおける輝度を制御するための映像信号VSigだけでなく、駆動トランジスタTDrvのゲート電極を初期化するための電圧VOfsも供給される。この点が、実施例1において説明した映像信号書込みトランジスタTSigの動作と相違している。尚、映像信号出力回路102から、データ線DTLを介して、VSigやVOfs以外の信号・電圧(例えば、プリチャージ駆動のための信号)が、一方のソース/ドレイン領域に供給されてもよい。
発光部ELPの構成は、実施例1において説明した発光部ELPの構成と同じであるので、詳細な説明は省略する。
この[期間−TP(4)-1]は、例えば、前の表示フレームにおける動作であり、実施例1において説明した[期間−TP(5)-1]と同じ動作である。
この[期間−TP(4)0]は、例えば、前の表示フレームから現表示フレームにおける動作であり、実施例1において説明した[期間−TP(5)0]と、実質的に同じ動作である。
この[期間−TP(4)1]は、実施例1において説明した[期間−TP(5)1]に相当する。この[期間−TP(4)1]において、後述する閾値電圧キャンセル処理を行うための前処理が行われる。[期間−TP(4)1]の開始時、第2ノード初期化トランジスタ制御回路105の動作に基づき第2ノード初期化トランジスタ制御線AZND2をハイレベルとすることによって、第2ノード初期化トランジスタTND2をオン状態とする。その結果、第2ノードND2の電位は、VSS(例えば、−10ボルト)となる。また、第2ノードND2の電位低下に倣うように、浮遊状態の第1ノードND1(駆動トランジスタTDrvのゲート電極)の電位も低下する。尚、[期間−TP(4)1]における第1ノードND1の電位は、[期間−TP(4)-1]における第1ノードND1の電位(前フレームのVSigの値に応じて定まる)により左右されるので、一定の値をとるものではない。
その後、映像信号出力回路102の動作に基づきデータ線DTLの電位をVOfsとし、走査回路101の動作に基づき走査線SCLをハイレベルとすることによって、映像信号書込みトランジスタTSigをオン状態とする。その結果、第1ノードND1の電位は、VOfs(例えば、0ボルト)となる。第2ノードND2の電位はVSS(例えば、−10ボルト)を保持する。その後、第2ノード初期化トランジスタ制御回路105の動作に基づき第2ノード初期化トランジスタ制御線AZND2をローレベルとすることによって、第2ノード初期化トランジスタTND2をオフ状態とする。
次に、閾値電圧キャンセル処理が行われる。即ち、映像信号書込みトランジスタTSigのオン状態を維持したまま、発光制御トランジスタ制御回路103の動作に基づき発光制御トランジスタ制御線CLEL_Cをハイレベルとすることによって、発光制御トランジスタTEL_Cをオン状態とする。その結果、第1ノードND1の電位は変化しないが(VOfs=0ボルトを維持)、第1ノードND1の電位から駆動トランジスタTDrvの閾値電圧Vthを減じた電位に向かって、第2ノードND2の電位は変化する。即ち、浮遊状態の第2ノードND2の電位が上昇する。そして、駆動トランジスタTDrvのゲート電極とソース領域との間の電位差がVthに達すると、駆動トランジスタTDrvがオフ状態となる。具体的には、浮遊状態の第2ノードND2の電位が(VOfs−Vth=−3ボルト)に近づき、最終的に(VOfs−Vth)となる。ここで、上述した式(2)が保証されていれば、云い換えれば、式(2)を満足するように電位を選択、決定しておけば、発光部ELPが発光することはない。
その後、映像信号書込みトランジスタTSigのオン状態を維持したまま、発光制御トランジスタ制御回路103の動作に基づき発光制御トランジスタ制御線CLEL_Cをローレベルとすることによって、発光制御トランジスタTEL_Cをオフ状態とする。その結果、第1ノードND1の電位は変化せず(VOfs=0ボルトを維持)、浮遊状態の第2ノードND2の電位も、実質上、変化せず(実際には、寄生容量等の静電結合により電位変化が生じ得るが、通常、これらは無視することができる)、(VOfs−Vth=−3ボルト)を保持する。
次に、駆動トランジスタTDrvに対する書込み処理を実行する。具体的には、映像信号書込みトランジスタTSigのオン状態を維持し、第2ノード初期化トランジスタTND2、及び、発光制御トランジスタTEL_Cのオフ状態を維持したまま、映像信号出力回路102の動作に基づきデータ線DTLの電位を、VOfsから、発光部ELPにおける輝度を制御するための映像信号VSigに切り替える。その結果、第1ノードND1の電位は、VSigへと上昇する。尚、映像信号書込みトランジスタTSigを、一旦、オフ状態とし、映像信号書込みトランジスタTSig、第2ノード初期化トランジスタTND2、及び、発光制御トランジスタTEL_Cのオフ状態を維持したまま、映像信号出力回路102の動作に基づきデータ線DTLの電位を、発光部ELPにおける輝度を制御するための映像信号VSigに変更し、その後、第2ノード初期化トランジスタTND2、及び、発光制御トランジスタTEL_Cのオフ状態を維持したまま、走査線SCLをハイレベルとすることによって、映像信号書込みトランジスタTSigをオン状態としてもよい。
その後、駆動トランジスタTDrvの移動度μの大小に基づく駆動トランジスタTDrvのソース領域(第2ノードND2)の電位の補正(移動度補正処理)を行う。具体的には、実施例1において説明した[期間−TP(5)6]と同じ動作を行えばよい。尚、移動度補正処理を実行するための所定の時間([期間−TP(4)6]の全時間t0)は、有機EL表示装置の設計の際、設計値として予め決定しておけばよい。
以上の操作によって、閾値電圧キャンセル処理、書込み処理、移動度補正処理が完了する。そして、実施例1において説明した[期間−TP(5)7]と同じ処理がなされ、第2ノードND2の電位が上昇し、(Vth-EL+VCat)を越えるので、発光部ELPは発光を開始する。このとき、発光部ELPを流れる電流は、前述した式(5)にて得ることができるので、発光部ELPを流れる電流Idsは、発光部ELPの閾値電圧Vth-EL、及び、駆動トランジスタTDrvの閾値電圧Vthには依存しない。即ち、発光部ELPの発光量(輝度)は、発光部ELPの閾値電圧Vth-ELの影響、及び、駆動トランジスタTDrvの閾値電圧Vthの影響を受けない。加えて、駆動トランジスタTDrvにおける移動度μのばらつきに起因したドレイン電流Idsのばらつき発生を抑制することができる。
3Tr/1C駆動回路の等価回路図を図21に示し、有機EL表示装置の概念図を図22に示し、駆動のタイミングチャートを模式的に図23に示し、各トランジスタのオン/オフ状態等を模式的に図24の(A)〜(D)及び図25の(A)〜(E)に示す。尚、図24の(A)〜(D)及び図25の(A)〜(E)においては、便宜上、駆動トランジスタを除く各トランジスタを、シングルゲート型であるかデュアルゲート型であるかに拘わらず、一つのスイッチで表現した。
発光制御トランジスタTEL_Cの構成は、実施例1において説明した発光制御トランジスタTEL_Cの構成と同じであるので、詳細な説明は省略する。
駆動トランジスタTDrvの構成は、実施例1において説明した駆動トランジスタTDrvの構成と同じであるので、詳細な説明は省略する。
映像信号書込みトランジスタTSigの構成は、実施例1において説明した映像信号書込みトランジスタTSigの構成と同じであるので、詳細な説明は省略する。但し、映像信号書込みトランジスタTSigの一方のソース/ドレイン領域は、データ線DTLに接続されているが、映像信号出力回路102から、発光部ELPにおける輝度を制御するための映像信号VSigだけでなく、駆動トランジスタTDrvのゲート電極を初期化するための電圧VOfs-H及び電圧VOfs-Lも供給される。この点が、実施例1において説明した映像信号書込みトランジスタTSigの動作と相違している。尚、映像信号出力回路102から、データ線DTLを介して、VSigやVOfs-H/VOfs-L以外の信号・電圧(例えば、プリチャージ駆動のための信号)が、一方のソース/ドレイン領域に供給されてもよい。電圧VOfs-H及び電圧VOfs-Lの値として、限定するものではないが、例えば、
VOfs-H=約30ボルト
VOfs-L=約0ボルト
を例示することができる。
後述するように、3Tr/1C駆動回路においては、データ線DTLを利用して第2ノードND2の電位を変化させる必要がある。上述した実施例1の駆動回路や4Tr/1Cの駆動回路においては、値cELは、値c1及び値cgsと比較して十分に大きな値であるとし、駆動トランジスタTDrvのゲート電極の電位の変化分(VSig−VOfs)に基づく駆動トランジスタTDrvのソース領域(第2ノードND2)の電位の変化を考慮せずに説明を行った。一方、3Tr/1C駆動回路においては、値c1を、設計上、他の駆動回路よりも大きい値(例えば、値c1を値cELの約1/4〜1/3程度)に設定する。従って、他の駆動回路よりも、第1ノードND1の電位変化により生ずる第2ノードND2の電位変化の程度は大きい。このため、3Tr/1Cの説明においては、第1ノードND1の電位変化により生ずる第2ノードND2の電位変化を考慮して説明を行う。尚、図23に示した駆動のタイミングチャートも、第1ノードND1の電位変化により生ずる第2ノードND2の電位変化を考慮して示した。
発光部ELPの構成は、実施例1において説明した発光部ELPの構成と同じであるので、詳細な説明は省略する。
この[期間−TP(3)-1]は、例えば、前の表示フレームにおける動作であり、実質的に、実施例1において説明した[期間−TP(5)-1]と同じ動作である。
この[期間−TP(3)0]は、例えば、前の表示フレームから現表示フレームにおける動作であり、実施例1において説明した[期間−TP(5)0]と、実質的に同じ動作である。
そして、現表示フレームにおける第m行目の水平走査期間が開始する。[期間−TP(3)1]の開始時、映像信号出力回路102の動作に基づきデータ線DTLの電位を、駆動トランジスタTDrvのゲート電極を初期化するための電圧VOfs-Hとし、次いで、走査回路101の動作に基づき走査線SCLをハイレベルとすることによって、映像信号書込みトランジスタTSigをオン状態とする。その結果、第1ノードND1の電位は、VOfs-Hとなる。上述したように、コンデンサ部C1の値c1を、設計上、他の駆動回路よりも大きい値としたので、ソース領域の電位(第2ノードND2の電位)は上昇する。そして、発光部ELPの両端の電位差が閾値電圧Vth-ELを超えるので、電位発光部ELPは導通状態となるが、駆動トランジスタTDrvのソース領域の電位は、再び、(Vth-EL+VCat)まで、直ちに低下する。尚、この過程において、発光部ELPが発光し得るが、発光は一瞬であり、実用上、問題とはならない。一方、駆動トランジスタTDrvのゲート電極は電圧VOfs-Hを保持する。
その後、映像信号出力回路102の動作に基づき、データ線DTLの電位を、駆動トランジスタTDrvのゲート電極を初期化するための電圧VOfs-Hから電圧VOfs-Lへと変更することによって、第1ノードND1の電位は、VOfs-Lとなる。そして、第1ノードND1の電位の低下に伴い、第2ノードND2の電位も低下する。即ち、駆動トランジスタTDrvのゲート電極の電位の変化分(VOfs-L−VOfs-H)に基づく電荷が、コンデンサ部C1、発光部ELPの寄生容量CEL、駆動トランジスタTDrvのゲート電極とソース領域との間の寄生容量に振り分けられる。尚、後述する[期間−TP(3)3]における動作の前提として、[期間−TP(3)2]の終期において、第2ノードND2の電位がVOfs-L−Vthよりも低いことが必要となる。VOfs-Hの値等は、この条件を満たすように設定されている。即ち、以上の処理により、駆動トランジスタTDrvのゲート電極とソース領域との間の電位差がVth以上となり、駆動トランジスタTDrvはオン状態となる。
次に、閾値電圧キャンセル処理が行われる。即ち、映像信号書込みトランジスタTSigのオン状態を維持したまま、発光制御トランジスタ制御回路103の動作に基づき発光制御トランジスタ制御線CLEL_Cをハイレベルとすることによって、発光制御トランジスタTEL_Cをオン状態とする。その結果、第1ノードND1の電位は変化しないが(VOfs-L=0ボルトを維持)、第1ノードND1の電位から駆動トランジスタTDrvの閾値電圧Vthを減じた電位に向かって、第2ノードND2の電位は変化する。即ち、浮遊状態の第2ノードND2の電位が上昇する。そして、駆動トランジスタTDrvのゲート電極とソース領域との間の電位差がVthに達すると、駆動トランジスタTDrvがオフ状態となる。具体的には、浮遊状態の第2ノードND2の電位が(VOfs-L−Vth=−3ボルト)に近づき、最終的に(VOfs-L−Vth)となる。ここで、上述した式(2)が保証されていれば、云い換えれば、式(2)を満足するように電位を選択、決定しておけば、発光部ELPが発光することはない。
その後、映像信号書込みトランジスタTSigのオン状態を維持したまま、発光制御トランジスタ制御回路103の動作に基づき発光制御トランジスタ制御線CLEL_Cをローレベルとすることによって、発光制御トランジスタTEL_Cをオフ状態とする。その結果、第1ノードND1の電位は変化せず(VOfs-L=0ボルトを維持)、浮遊状態の第2ノードND2の電位も変化せず、(VOfs-L−Vth=−3ボルト)を保持する。
次に、駆動トランジスタTDrvに対する書込み処理を実行する。具体的には、映像信号書込みトランジスタTSigのオン状態を維持し、発光制御トランジスタTEL_Cのオフ状態を維持したまま、映像信号出力回路102の動作に基づき、データ線DTLの電位を、発光部ELPにおける輝度を制御するための映像信号VSigとする。その結果、第1ノードND1の電位は、VSigへと上昇する。尚、映像信号書込みトランジスタTSigを、一旦、オフ状態とし、映像信号書込みトランジスタTSig、及び、発光制御トランジスタTEL_Cのオフ状態を維持したまま、データ線DTLの電位を、発光部ELPにおける輝度を制御するための映像信号VSigに変更し、その後、発光制御トランジスタTEL_Cのオフ状態を維持したまま、走査線SCLをハイレベルとすることによって、映像信号書込みトランジスタTSigをオン状態としてもよい。
その後、駆動トランジスタTDrvの移動度μの大小に基づく駆動トランジスタTDrvのソース領域(第2ノードND2)の電位の補正(移動度補正処理)を行う。具体的には、実施例1において説明した[期間−TP(5)6]と同じ動作を行えばよい。尚、移動度補正処理を実行するための所定の時間([期間−TP(3)6]の全時間t0)は、有機EL表示装置の設計の際、設計値として予め決定しておけばよい。
以上の操作によって、閾値電圧キャンセル処理、書込み処理、移動度補正処理が完了する。そして、実施例1において説明した[期間−TP(5)7]と同じ処理がなされ、第2ノードND2の電位が上昇し、(Vth-EL+VCat)を越えるので、発光部ELPは発光を開始する。このとき、発光部ELPを流れる電流は、前述した式(5)にて得ることができるので、発光部ELPを流れる電流Idsは、発光部ELPの閾値電圧Vth-EL、及び、駆動トランジスタTDrvの閾値電圧Vthには依存しない。即ち、発光部ELPの発光量(輝度)は、発光部ELPの閾値電圧Vth-ELの影響、及び、駆動トランジスタTDrvの閾値電圧Vthの影響を受けない。加えて、駆動トランジスタTDrvにおける移動度μのばらつきに起因したドレイン電流Idsのばらつき発生を抑制することができる。
2Tr/1C駆動回路の等価回路図を図26に示し、有機EL表示装置の概念図を図27に示し、駆動のタイミングチャートを模式的に図28に示し、各トランジスタのオン/オフ状態等を模式的に図29の(A)〜(F)に示す。尚、図29の(A)〜(F)においては、便宜上、駆動トランジスタを除く各トランジスタを、シングルゲート型であるかデュアルゲート型であるかに拘わらず、一つのスイッチで表現した。
駆動トランジスタTDrvの構成は、実施例1において説明した駆動トランジスタTDrvの構成と同じであるので、詳細な説明は省略する。但し、駆動トランジスタTDrvのドレイン領域は電流供給部100に接続されている。尚、電流供給部100からは、発光部ELPの発光を制御するための電圧VCC-H、及び、駆動トランジスタTDrvのソース領域の電位を制御するための電圧VCC-Lが供給される。ここで、電圧VCC-H及びVCC-Lの値として、
VCC-H= 20ボルト
VCC-L=−10ボルト
を例示することができるが、これらの値に限定するものではない。尚、後述する実施例10においても同様である。
映像信号書込みトランジスタTSigの構成は、実施例1において説明した映像信号書込みトランジスタTSigの構成と同じであるので、詳細な説明は省略する。
発光部ELPの構成は、実施例1において説明した発光部ELPの構成と同じであるので、詳細な説明は省略する。
この[期間−TP(2)-1]は、例えば、前の表示フレームにおける動作であり、実質的に、実施例1において説明した[期間−TP(5)-1]と同じ動作である。
この[期間−TP(2)0]は、例えば、前の表示フレームから現表示フレームにおける動作である。即ち、この[期間−TP(2)0]は、前の表示フレームにおける第(m+m’)番目の水平走査期間から、現表示フレームにおける第(m−1)番目の水平走査期間までの期間である。そして、この[期間−TP(2)0]において、第(n,m)番目の有機EL素子10は、非発光状態にある。ここで、[期間−TP(2)-1]から[期間−TP(2)0]に移る時点で、電流供給部100から供給される電圧を、VCC-Hから電圧VCC-Lに切り替える。その結果、第2ノードND2(駆動トランジスタTDrvのソース領域あるいは発光部ELPのアノード電極)の電位はVCC-Lまで低下し、発光部ELPは非発光状態となる。また、第2ノードND2の電位低下に倣うように、浮遊状態の第1ノードND1(駆動トランジスタTDrvのゲート電極)の電位も低下する。
そして、現表示フレームにおける第m行目の水平走査期間が開始する。[期間−TP(2)1]の開始時、走査回路101の動作に基づき走査線SCLをハイレベルとすることによって、映像信号書込みトランジスタTSigをオン状態とする。その結果、第1ノードND1の電位は、VOfs(例えば、0ボルト)となる。第2ノードND2の電位はVCC-L(例えば、−10ボルト)を保持する。
次に、閾値電圧キャンセル処理が行われる。即ち、映像信号書込みトランジスタTSigのオン状態を維持したまま、電流供給部100から供給される電圧を、VCC-Lから電圧VCC-Hに切り替える。その結果、第1ノードND1の電位は変化しないが(VOfs=0ボルトを維持)、第1ノードND1の電位から駆動トランジスタTDrvの閾値電圧Vthを減じた電位に向かって、第2ノードND2の電位は変化する。即ち、浮遊状態の第2ノードND2の電位が上昇する。そして、駆動トランジスタTDrvのゲート電極とソース領域との間の電位差がVthに達すると、駆動トランジスタTDrvがオフ状態となる。具体的には、浮遊状態の第2ノードND2の電位が(VOfs−Vth=−3ボルト)に近づき、最終的に(VOfs−Vth)となる。ここで、上述した式(2)が保証されていれば、云い換えれば、式(2)を満足するように電位を選択、決定しておけば、発光部ELPが発光することはない。
次に、駆動トランジスタTDrvに対する書込み処理、及び、駆動トランジスタTDrvの移動度μの大小に基づく駆動トランジスタTDrvのソース領域(第2ノードND2)の電位の補正(移動度補正処理)を行う。具体的には、映像信号書込みトランジスタTSigのオン状態を維持したまま、映像信号出力回路102の動作に基づき、データ線DTLの電位を、発光部ELPにおける輝度を制御するための映像信号VSigとする。その結果、第1ノードND1の電位はVSigへと上昇し、駆動トランジスタTDrvはオン状態となる。尚、映像信号書込みトランジスタTSigを、一旦、オフ状態とし、データ線DTLの電位を、発光部ELPにおける輝度を制御するための映像信号VSigに変更し、その後、走査線SCLをハイレベルとすることによって、映像信号書込みトランジスタTSigをオン状態とすることで、駆動トランジスタTDrvをオン状態としてもよい。
以上の操作によって、閾値電圧キャンセル処理、書込み処理、移動度補正処理が完了する。そして、実施例1において説明した[期間−TP(5)7]と同じ処理がなされ、第2ノードND2の電位が上昇し、(Vth-EL+VCat)を越えるので、発光部ELPは発光を開始する。このとき、発光部ELPを流れる電流は、前述した式(5)にて得ることができるので、発光部ELPを流れる電流Idsは、発光部ELPの閾値電圧Vth-EL、及び、駆動トランジスタTDrvの閾値電圧Vthには依存しない。即ち、発光部ELPの発光量(輝度)は、発光部ELPの閾値電圧Vth-ELの影響、及び、駆動トランジスタTDrvの閾値電圧Vthの影響を受けない。加えて、駆動トランジスタTDrvにおける移動度μのばらつきに起因したドレイン電流Idsのばらつき発生を抑制することができる。
駆動トランジスタTDrvの構成は、実施例1において説明したと同様であるので、詳細な説明は省略する。但し、実施例9の変形例3で説明したと同様に、駆動トランジスタTDrvのドレイン領域は電流供給部100に接続されている。電圧VCC-H及びVCC-Lは、実施例9の変形例3で説明したと同様であるので、詳細な説明は省略する。
駆動トランジスタTSigの構成は、実施例5において説明したと同様であるので、詳細な説明は省略する。
第1ノード初期化トランジスタTND1の構成は、実施例5等において説明した第1ノード初期化トランジスタTND1の構成と同じであるので、詳細な説明は省略する。
発光部ELPの構成は、実施例1において説明した発光部ELPの構成と同じであるので、詳細な説明は省略する。
この[期間−TP(32)-1]は、例えば、前の表示フレームにおける動作であり、実質的に、実施例1において説明した[期間−TP(5)-1]と同じ動作である。
この[期間−TP(32)0]は、例えば、前の表示フレームから現表示フレームにおける動作である。即ち、この[期間−TP(32)0]は、前の表示フレームにおける第(m+m’)番目の水平走査期間から、現表示フレームにおける第(m−1)番目の水平走査期間までの期間である。そして、この[期間−TP(32)0]において、第(n,m)番目の有機EL素子10は、原則として非発光状態にある。ここで、[期間−TP(32)-1]から[期間−TP(32)0]に移る時点で、電流供給部100から供給される電圧を、VCC-Hから電圧VCC-Lに切り替える。その結果、第2ノードND2(駆動トランジスタTDrvのソース領域あるいは発光部ELPのアノード電極)の電位はVCC-Lまで低下し、発光部ELPは非発光状態となる。また、第2ノードND2の電位低下に倣うように、浮遊状態の第1ノードND1(駆動トランジスタTDrvのゲート電極)の電位も低下する。
そして、[期間−TP(32)1]の開始時、第1ノード初期化トランジスタ制御回路104の動作に基づき第1ノード初期化トランジスタ制御線AZND1をハイレベルとすることによって、第1ノード初期化トランジスタTND1をオン状態とする。その結果、第1ノードND1の電位は、VOfs(例えば、0ボルト)となる。第2ノードND2の電位はVCC-L(例えば、−10ボルト)を保持する。
次に、閾値電圧キャンセル処理が行われる。即ち、第1ノード初期化トランジスタTND1のオン状態を維持したまま、電流供給部100から供給される電圧を、VCC-Lから電圧VCC-Hに切り替える。その結果、第1ノードND1の電位は変化しないが(VOfs=0ボルトを維持)、第1ノードND1の電位から駆動トランジスタTDrvの閾値電圧Vthを減じた電位に向かって、第2ノードND2の電位は変化する。即ち、浮遊状態の第2ノードND2の電位が上昇する。そして、駆動トランジスタTDrvのゲート電極とソース領域との間の電位差がVthに達すると、駆動トランジスタTDrvがオフ状態となる。即ち、浮遊状態の第2ノードND2の電位が上昇する。そして、駆動トランジスタTDrvのゲート電極とソース領域との間の電位差がVthに達すると、駆動トランジスタTDrvがオフ状態となる。具体的には、浮遊状態の第2ノードND2の電位が(VOfs−Vth=−3ボルト)に近づき、最終的に(VOfs−Vth)となる。ここで、上述した式(3)が保証されていれば、云い換えれば、式(3)を満足するように電位を選択、決定しておけば、発光部ELPが発光することはない。
次いで、第1ノード初期化トランジスタ制御回路104の動作に基づき第1ノード初期化トランジスタ制御線AZND1をローレベルとすることによって、第1ノード初期化トランジスタTND1をオフ状態とする。第1ノードND1及び第2ノードND2の電位は、実質上、変化しない。実際には、寄生容量等の静電結合により電位変化が生じ得るが、通常、これらは無視することができる。
次に、駆動トランジスタTDrvに対する書込み処理、及び、駆動トランジスタTDrvの移動度μの大小に基づく駆動トランジスタTDrvのソース領域(第2ノードND2)の電位の補正(移動度補正処理)を行う。映像信号出力回路102の動作に基づき、データ線DTLの電位を、発光部ELPにおける輝度を制御するための映像信号VSigとし、次いで、走査回路101の動作に基づき走査線SCLをハイレベルとすることによって、映像信号書込みトランジスタTSigをオン状態とする。その結果、第1ノードND1の電位は、VSigへと上昇し、駆動トランジスタTDrvはオン状態となる。
以上の操作によって、閾値電圧キャンセル処理、書込み処理、移動度補正処理が完了する。そして、実施例1において説明した[期間−TP(5)7]と同じ処理がなされ、第2ノードND2の電位が上昇し、(Vth-EL+VCat)を越えるので、発光部ELPは発光を開始する。このとき、発光部ELPを流れる電流は、前述した式(5)にて得ることができるので、発光部ELPを流れる電流Idsは、発光部ELPの閾値電圧Vth-EL、及び、駆動トランジスタTDrvの閾値電圧Vthには依存しない。即ち、発光部ELPの発光量(輝度)は、発光部ELPの閾値電圧Vth-ELの影響、及び、駆動トランジスタTDrvの閾値電圧Vthの影響を受けない。加えて、駆動トランジスタTDrvにおける移動度μのばらつきに起因したドレイン電流Idsのばらつき発生を抑制することができる。
Claims (10)
- 有機エレクトロルミネッセンス発光部、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路を備えた有機エレクトロルミネッセンス素子であって、
有機エレクトロルミネッセンス発光部は層間絶縁層を介して駆動回路の上に形成されており、
駆動回路は、
(A)駆動トランジスタ、
(B)映像信号書込みトランジスタ、及び、
(C)一対の電極を備えたコンデンサ部、
から構成されており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電流供給部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続され、且つ、コンデンサ部の一方の電極に接続された、第2ノードを構成し、
映像信号書込みトランジスタは、デュアルゲート型のトランジスタから成り、第1ゲート電極と第1チャネル形成領域とを備えた第1トランジスタ、及び、第2ゲート電極と第2チャネル形成領域とを備えた第2トランジスタから構成されており、
第1トランジスタの一方のソース/ドレイン領域は、データ線に接続されており、
第2トランジスタの他方のソース/ドレイン領域は、駆動トランジスタのゲート電極に接続され、且つ、コンデンサ部の他方の電極に接続された、第1ノードを構成し、
第1トランジスタの第1ゲート電極、及び、第2トランジスタの第2ゲート電極は、走査線に接続されており、
第1トランジスタの第1ゲート電極は、第1チャネル形成領域の一方の面とゲート絶縁層を介して対向しており、
第2トランジスタの第2ゲート電極は、第2チャネル形成領域の一方の面とゲート絶縁層を介して対向しており、
第2トランジスタは、第2チャネル形成領域と有機エレクトロルミネッセンス発光部に備えられたアノード電極との間に配置されたシールド電極を有しており、
シールド電極は、第2チャネル形成領域の他方の面と絶縁層を介して対向しており、第2トランジスタの他方のソース/ドレイン領域に接続されている有機エレクトロルミネッセンス素子。 - 第2トランジスタは、更に、第2チャネル形成領域と有機エレクトロルミネッセンス発光部に備えられたアノード電極との間に配置された第2のシールド電極を有しており、
第2のシールド電極は、第2チャネル形成領域の他方の面と絶縁層を介して対向しており、第1トランジスタの他方のソース/ドレイン領域と第2トランジスタの一方のソース/ドレイン領域とを兼ねる共通領域に接続されている請求項1に記載の有機エレクトロルミネッセンス素子。 - 第1トランジスタは、更に、第1チャネル形成領域と有機エレクトロルミネッセンス発光部に備えられたアノード電極との間に配置された第3のシールド電極を有しており、
第3のシールド電極は、第1チャネル形成領域の他方の面と絶縁層を介して対向しており、第1トランジスタの一方のソース/ドレイン領域に接続されている請求項1に記載の有機エレクトロルミネッセンス素子。 - 第2トランジスタは、更に、第2チャネル形成領域と有機エレクトロルミネッセンス発光部に備えられたアノード電極との間に配置された第2のシールド電極を有しており、
第2のシールド電極は、第2チャネル形成領域の他方の面と絶縁層を介して対向しており、
第1トランジスタは、更に、第1チャネル形成領域と有機エレクトロルミネッセンス発光部に備えられたアノード電極との間に配置された第3のシールド電極及び第4のシールド電極を有しており、
第3のシールド電極及び第4のシールド電極は、第1チャネル形成領域の他方の面と絶縁層を介して対向しており、
第2のシールド電極と第4のシールド電極とは、第1トランジスタの他方のソース/ドレイン領域と第2トランジスタの一方のソース/ドレイン領域とを兼ねる共通領域に接続されており、
第3のシールド電極は、第1トランジスタの一方のソース/ドレイン領域に接続されている請求項1に記載の有機エレクトロルミネッセンス素子。 - 有機エレクトロルミネッセンス発光部、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路を備えた有機エレクトロルミネッセンス素子であって、
有機エレクトロルミネッセンス発光部は層間絶縁層を介して駆動回路の上に形成されており、
駆動回路は、
(A)駆動トランジスタ、
(B)映像信号書込みトランジスタ、
(C)一対の電極を備えたコンデンサ部、及び、
(D)第1ノード初期化トランジスタ、
から構成されており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電流供給部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続され、且つ、コンデンサ部の一方の電極に接続された、第2ノードを構成し、
映像信号書込みトランジスタにおいては、
(B−1)一方のソース/ドレイン領域は、データ線に接続されており、
(B−2)他方のソース/ドレイン領域は、駆動トランジスタのゲート電極に接続され、且つ、コンデンサ部の他方の電極に接続された、第1ノードを構成し、
(B−3)ゲート電極は、走査線に接続されており、
第1ノード初期化トランジスタは、デュアルゲート型のトランジスタから成り、第1ゲート電極と第1チャネル形成領域とを備えた第1トランジスタ、及び、第2ゲート電極と第2チャネル形成領域とを備えた第2トランジスタから構成されており、
第1トランジスタの一方のソース/ドレイン領域は、第1ノード初期化電圧供給線に接続されており、
第2トランジスタの他方のソース/ドレイン領域は、第1ノードに接続されており、
第1トランジスタの第1ゲート電極、及び、第2トランジスタの第2ゲート電極は、第1ノード初期化トランジスタ制御線に接続されており、
第1トランジスタの第1ゲート電極は、第1チャネル形成領域の一方の面とゲート絶縁層を介して対向しており、
第2トランジスタの第2ゲート電極は、第2チャネル形成領域の一方の面とゲート絶縁層を介して対向しており、
第2トランジスタは、第2チャネル形成領域と有機エレクトロルミネッセンス発光部に備えられたアノード電極との間に配置されたシールド電極を有しており、
シールド電極は、第2チャネル形成領域の他方の面と絶縁層を介して対向しており、第2トランジスタの他方のソース/ドレイン領域に接続されている有機エレクトロルミネッセンス素子。 - 第2トランジスタは、更に、第2チャネル形成領域と有機エレクトロルミネッセンス発光部に備えられたアノード電極との間に配置された第2のシールド電極を有しており、
第2のシールド電極は、第2チャネル形成領域の他方の面と絶縁層を介して対向しており、第1トランジスタの他方のソース/ドレイン領域と第2トランジスタの一方のソース/ドレイン領域とを兼ねる共通領域に接続されている請求項5に記載の有機エレクトロルミネッセンス素子。 - 第1トランジスタは、更に、第1チャネル形成領域と有機エレクトロルミネッセンス発光部に備えられたアノード電極との間に配置された第3のシールド電極を有しており、
第3のシールド電極は、第1チャネル形成領域の他方の面と絶縁層を介して対向しており、第1トランジスタの一方のソース/ドレイン領域に接続されている請求項5に記載の有機エレクトロルミネッセンス素子。 - 第2トランジスタは、更に、第2チャネル形成領域と有機エレクトロルミネッセンス発光部に備えられたアノード電極との間に配置された第2のシールド電極を有しており、
第2のシールド電極は、第2チャネル形成領域の他方の面と絶縁層を介して対向しており、
第1トランジスタは、更に、第1チャネル形成領域と有機エレクトロルミネッセンス発光部に備えられたアノード電極との間に配置された第3のシールド電極及び第4のシールド電極を有しており、
第3のシールド電極及び第4のシールド電極は、第1チャネル形成領域の他方の面と絶縁層を介して対向しており、
第2のシールド電極と第4のシールド電極とは、第1トランジスタの他方のソース/ドレイン領域と第2トランジスタの一方のソース/ドレイン領域とを兼ねる共通領域に接続されており、
第3のシールド電極は、第1トランジスタの一方のソース/ドレイン領域に接続されている請求項5に記載の有機エレクトロルミネッセンス素子。 - (1)走査回路、
(2)映像信号出力回路、
(3)第1の方向にN個、第1の方向とは異なる第2の方向にM個、合計M×N個の、2次元マトリクス状に配列された有機エレクトロルミネッセンス素子、
(4)走査回路に接続され、第1の方向に延びるM本の走査線、
(5)映像信号出力回路に接続され、第2の方向に延びるN本のデータ線、並びに、
(6)電流供給部、
を備えた有機エレクトロルミネッセンス表示装置であって、
各有機エレクトロルミネッセンス素子は、有機エレクトロルミネッセンス発光部、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路を備えており、
有機エレクトロルミネッセンス発光部は層間絶縁層を介して駆動回路の上に形成されており、
駆動回路は、
(A)駆動トランジスタ、
(B)映像信号書込みトランジスタ、及び、
(C)一対の電極を備えたコンデンサ部、
から構成されており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電流供給部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続され、且つ、コンデンサ部の一方の電極に接続された、第2ノードを構成し、
映像信号書込みトランジスタは、デュアルゲート型のトランジスタから成り、第1ゲート電極と第1チャネル形成領域とを備えた第1トランジスタ、及び、第2ゲート電極と第2チャネル形成領域とを備えた第2トランジスタから構成されており、
第1トランジスタの一方のソース/ドレイン領域は、データ線に接続されており、
第2トランジスタの他方のソース/ドレイン領域は、駆動トランジスタのゲート電極に接続され、且つ、コンデンサ部の他方の電極に接続された、第1ノードを構成し、
第1トランジスタの第1ゲート電極、及び、第2トランジスタの第2ゲート電極は、走査線に接続されており、
第1トランジスタの第1ゲート電極は、第1チャネル形成領域の一方の面とゲート絶縁層を介して対向しており、
第2トランジスタの第2ゲート電極は、第2チャネル形成領域の一方の面とゲート絶縁層を介して対向しており、
第2トランジスタは、第2チャネル形成領域と有機エレクトロルミネッセンス発光部に備えられたアノード電極との間に配置されたシールド電極を有しており、
シールド電極は、第2チャネル形成領域の他方の面と絶縁層を介して対向しており、第2トランジスタの他方のソース/ドレイン領域に接続されている有機エレクトロルミネッセンス表示装置。 - (1)走査回路、
(2)映像信号出力回路、
(3)第1の方向にN個、第1の方向とは異なる第2の方向にM個、合計N×M個の、2次元マトリクス状に配列された有機エレクトロルミネッセンス素子、
(4)走査回路に接続され、第1の方向に延びるM本の走査線、
(5)映像信号出力回路に接続され、第2の方向に延びるN本のデータ線、並びに、
(6)電流供給部、
を備えた有機エレクトロルミネッセンス表示装置であって、
各有機エレクトロルミネッセンス素子は、有機エレクトロルミネッセンス発光部、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路を備えており、
有機エレクトロルミネッセンス発光部は層間絶縁層を介して駆動回路の上に形成されており、
駆動回路は、
(A)駆動トランジスタ、
(B)映像信号書込みトランジスタ、
(C)一対の電極を備えたコンデンサ部、及び、
(D)第1ノード初期化トランジスタ、
から構成されており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電流供給部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続され、且つ、コンデンサ部の一方の電極に接続された、第2ノードを構成し、
映像信号書込みトランジスタにおいては、
(B−1)一方のソース/ドレイン領域は、データ線に接続されており、
(B−2)他方のソース/ドレイン領域は、駆動トランジスタのゲート電極に接続され、且つ、コンデンサ部の他方の電極に接続された、第1ノードを構成し、
(B−3)ゲート電極は、走査線に接続されており、
第1ノード初期化トランジスタは、デュアルゲート型のトランジスタから成り、第1ゲート電極と第1チャネル形成領域とを備えた第1トランジスタ、及び、第2ゲート電極と第2チャネル形成領域とを備えた第2トランジスタから構成されており、
第1トランジスタの一方のソース/ドレイン領域は、第1ノード初期化電圧供給線に接続されており、
第2トランジスタの他方のソース/ドレイン領域は、第1ノードに接続されており、
第1トランジスタの第1ゲート電極、及び、第2トランジスタの第2ゲート電極は、第1ノード初期化トランジスタ制御線に接続されており、
第1トランジスタの第1ゲート電極は、第1チャネル形成領域の一方の面とゲート絶縁層を介して対向しており、
第2トランジスタの第2ゲート電極は、第2チャネル形成領域の一方の面とゲート絶縁層を介して対向しており、
第2トランジスタは、第2チャネル形成領域と有機エレクトロルミネッセンス発光部に備えられたアノード電極との間に配置されたシールド電極を有しており、
シールド電極は、第2チャネル形成領域の他方の面と絶縁層を介して対向しており、第2トランジスタの他方のソース/ドレイン領域に接続されている有機エレクトロルミネッセンス表示装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007175540A JP4479755B2 (ja) | 2007-07-03 | 2007-07-03 | 有機エレクトロルミネッセンス素子、及び、有機エレクトロルミネッセンス表示装置 |
TW097120801A TWI402801B (zh) | 2007-07-03 | 2008-06-04 | 有機電致發光器件與有機電致發光顯示裝置 |
US12/139,017 US8022903B2 (en) | 2007-07-03 | 2008-06-13 | Organic EL device and organic EL display apparatus |
KR1020080063314A KR101474565B1 (ko) | 2007-07-03 | 2008-07-01 | 유기 el 소자, 및, 유기 el 표시 장치 |
CN2008101272811A CN101339735B (zh) | 2007-07-03 | 2008-07-03 | 有机电致发光器件和有机电致发光显示装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007175540A JP4479755B2 (ja) | 2007-07-03 | 2007-07-03 | 有機エレクトロルミネッセンス素子、及び、有機エレクトロルミネッセンス表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009014933A JP2009014933A (ja) | 2009-01-22 |
JP4479755B2 true JP4479755B2 (ja) | 2010-06-09 |
Family
ID=40213790
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007175540A Expired - Fee Related JP4479755B2 (ja) | 2007-07-03 | 2007-07-03 | 有機エレクトロルミネッセンス素子、及び、有機エレクトロルミネッセンス表示装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8022903B2 (ja) |
JP (1) | JP4479755B2 (ja) |
KR (1) | KR101474565B1 (ja) |
CN (1) | CN101339735B (ja) |
TW (1) | TWI402801B (ja) |
Families Citing this family (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2009009441A2 (en) | 2007-07-06 | 2009-01-15 | Cedars-Sinai Medical Center | Self-assembling complex for targeting chemical agents to cells |
JP2009288767A (ja) * | 2008-05-01 | 2009-12-10 | Sony Corp | 表示装置及びその駆動方法 |
KR100922065B1 (ko) * | 2008-06-11 | 2009-10-19 | 삼성모바일디스플레이주식회사 | 화소 및 이를 이용한 유기전계발광 표시장치 |
KR101056240B1 (ko) | 2009-03-02 | 2011-08-11 | 삼성모바일디스플레이주식회사 | 유기전계발광 표시장치 |
JP2010266490A (ja) * | 2009-05-12 | 2010-11-25 | Sony Corp | 表示装置 |
JP5494115B2 (ja) | 2010-03-29 | 2014-05-14 | ソニー株式会社 | 表示装置及び電子機器 |
KR101871188B1 (ko) * | 2011-02-17 | 2018-06-28 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 및 그의 구동방법 |
JP5682385B2 (ja) | 2011-03-10 | 2015-03-11 | セイコーエプソン株式会社 | 電気光学装置および電子機器 |
JP5832399B2 (ja) * | 2011-09-16 | 2015-12-16 | 株式会社半導体エネルギー研究所 | 発光装置 |
JP6056175B2 (ja) * | 2012-04-03 | 2017-01-11 | セイコーエプソン株式会社 | 電気光学装置及び電子機器 |
KR102115630B1 (ko) | 2012-08-03 | 2020-05-27 | 세다르스-신나이 메디칼 센터 | 약물 전달 단백질의 수송-증진 돌연변이체의 단리 |
JP2014160203A (ja) * | 2013-02-20 | 2014-09-04 | Sony Corp | 表示装置およびその駆動方法、並びに電子機器 |
KR20140141373A (ko) * | 2013-05-31 | 2014-12-10 | 삼성디스플레이 주식회사 | 유기발광 디스플레이 장치 및 그 제조방법 |
CN103474473B (zh) * | 2013-09-10 | 2016-02-03 | 深圳市华星光电技术有限公司 | 一种薄膜晶体管开关及其制造方法 |
TW202339281A (zh) | 2013-10-10 | 2023-10-01 | 日商半導體能源研究所股份有限公司 | 液晶顯示裝置 |
KR102111747B1 (ko) * | 2014-02-25 | 2020-05-18 | 삼성디스플레이 주식회사 | 유기전계발광 표시장치 |
KR101640192B1 (ko) * | 2014-08-05 | 2016-07-18 | 삼성디스플레이 주식회사 | 디스플레이 장치 |
KR102417120B1 (ko) * | 2015-01-21 | 2022-07-06 | 삼성디스플레이 주식회사 | 유기발광표시장치 |
KR102455618B1 (ko) | 2015-02-05 | 2022-10-17 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102302373B1 (ko) * | 2015-02-10 | 2021-09-16 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
CN113948560A (zh) * | 2016-04-22 | 2022-01-18 | 索尼公司 | 显示装置与电子设备 |
KR102570832B1 (ko) | 2016-05-23 | 2023-08-24 | 엘지디스플레이 주식회사 | Oled 표시 장치 및 그의 구동 방법 |
CN106448562A (zh) | 2016-10-21 | 2017-02-22 | 京东方科技集团股份有限公司 | 显示面板及显示设备 |
CN106531074B (zh) * | 2017-01-10 | 2019-02-05 | 上海天马有机发光显示技术有限公司 | 有机发光像素驱动电路、驱动方法以及有机发光显示面板 |
CN107481668B (zh) * | 2017-09-01 | 2020-07-24 | 上海天马有机发光显示技术有限公司 | 一种显示面板及显示装置 |
CN107799062B (zh) | 2017-11-27 | 2019-08-13 | 合肥鑫晟光电科技有限公司 | 一种像素电路及其驱动方法、显示装置 |
CN115472129A (zh) * | 2018-02-20 | 2022-12-13 | 索尼半导体解决方案公司 | 像素电路、显示装置、驱动像素电路的方法以及电子设备 |
US10490128B1 (en) * | 2018-06-05 | 2019-11-26 | Apple Inc. | Electronic devices having low refresh rate display pixels with reduced sensitivity to oxide transistor threshold voltage |
US11527200B2 (en) * | 2019-03-28 | 2022-12-13 | Sharp Kabushiki Kaisha | Display device and driving method thereof |
KR20200128925A (ko) * | 2019-05-07 | 2020-11-17 | 엘지디스플레이 주식회사 | 폴더블 디스플레이와 그 구동 방법 |
KR102637829B1 (ko) * | 2019-10-28 | 2024-02-19 | 엘지디스플레이 주식회사 | 터치 디스플레이 장치 |
CN110853575B (zh) * | 2019-11-04 | 2021-07-06 | 深圳市华星光电半导体显示技术有限公司 | 显示面板的电压调节方法及存储介质 |
CN111261111A (zh) * | 2020-03-13 | 2020-06-09 | 深圳市华星光电半导体显示技术有限公司 | 像素驱动电路及其驱动方法、显示面板 |
CN111369944A (zh) * | 2020-04-08 | 2020-07-03 | 深圳市华星光电半导体显示技术有限公司 | 像素结构及其驱动方法、显示装置 |
CN111477179B (zh) * | 2020-05-20 | 2021-10-22 | 京东方科技集团股份有限公司 | 一种像素驱动电路及其驱动方法、显示装置 |
CN111816119B (zh) * | 2020-08-31 | 2022-02-25 | 武汉天马微电子有限公司 | 显示面板及显示装置 |
CN112216244B (zh) * | 2020-10-30 | 2022-04-29 | 武汉天马微电子有限公司 | 显示面板及其驱动方法和显示模组 |
WO2022160125A1 (zh) | 2021-01-27 | 2022-08-04 | 京东方科技集团股份有限公司 | 像素驱动电路及其驱动方法、显示基板、显示装置 |
CN114822416B (zh) * | 2021-01-29 | 2024-05-14 | 北京小米移动软件有限公司 | 驱动方法、驱动装置、终端设备及存储介质 |
CN113917751B (zh) * | 2021-10-25 | 2023-05-02 | 深圳市华星光电半导体显示技术有限公司 | 阵列基板及液晶显示面板 |
CN114822384A (zh) * | 2022-05-23 | 2022-07-29 | 深圳市华星光电半导体显示技术有限公司 | 像素电路及显示面板 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2000214800A (ja) | 1999-01-20 | 2000-08-04 | Sanyo Electric Co Ltd | エレクトロルミネッセンス表示装置 |
US7248236B2 (en) * | 2001-02-16 | 2007-07-24 | Ignis Innovation Inc. | Organic light emitting diode display having shield electrodes |
JP2002244588A (ja) | 2001-02-19 | 2002-08-30 | Matsushita Electric Ind Co Ltd | 画像表示装置 |
JP4091322B2 (ja) | 2002-03-19 | 2008-05-28 | 東芝松下ディスプレイテクノロジー株式会社 | 表示装置 |
EP1624435A1 (en) * | 2003-05-07 | 2006-02-08 | Toshiba Matsushita Display Technology Co., Ltd. | El display and its driving method |
JP4062179B2 (ja) * | 2003-06-04 | 2008-03-19 | ソニー株式会社 | 画素回路、表示装置、および画素回路の駆動方法 |
JP4474900B2 (ja) | 2003-10-29 | 2010-06-09 | カシオ計算機株式会社 | 静電気保護回路およびそれを備えた電子回路 |
JP4131227B2 (ja) * | 2003-11-10 | 2008-08-13 | ソニー株式会社 | 画素回路、表示装置、および画素回路の駆動方法 |
JP4401971B2 (ja) * | 2004-04-29 | 2010-01-20 | 三星モバイルディスプレイ株式會社 | 発光表示装置 |
JP4923410B2 (ja) * | 2005-02-02 | 2012-04-25 | ソニー株式会社 | 画素回路及び表示装置 |
TWI330726B (en) * | 2005-09-05 | 2010-09-21 | Au Optronics Corp | Display apparatus, thin-film-transistor discharge method and electrical driving method therefor |
JP4923505B2 (ja) | 2005-10-07 | 2012-04-25 | ソニー株式会社 | 画素回路及び表示装置 |
JP2008046427A (ja) * | 2006-08-18 | 2008-02-28 | Sony Corp | 画像表示装置 |
JP2008226491A (ja) * | 2007-03-08 | 2008-09-25 | Sony Corp | 有機エレクトロルミネッセンス表示装置 |
-
2007
- 2007-07-03 JP JP2007175540A patent/JP4479755B2/ja not_active Expired - Fee Related
-
2008
- 2008-06-04 TW TW097120801A patent/TWI402801B/zh not_active IP Right Cessation
- 2008-06-13 US US12/139,017 patent/US8022903B2/en not_active Expired - Fee Related
- 2008-07-01 KR KR1020080063314A patent/KR101474565B1/ko not_active IP Right Cessation
- 2008-07-03 CN CN2008101272811A patent/CN101339735B/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009014933A (ja) | 2009-01-22 |
CN101339735B (zh) | 2011-02-09 |
US8022903B2 (en) | 2011-09-20 |
CN101339735A (zh) | 2009-01-07 |
KR101474565B1 (ko) | 2014-12-18 |
KR20090004635A (ko) | 2009-01-12 |
TW200910299A (en) | 2009-03-01 |
US20090009441A1 (en) | 2009-01-08 |
TWI402801B (zh) | 2013-07-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4479755B2 (ja) | 有機エレクトロルミネッセンス素子、及び、有機エレクトロルミネッセンス表示装置 | |
JP4844634B2 (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
US8525758B2 (en) | Method for driving display element and method for driving display device | |
US8248334B2 (en) | Method of driving organic electroluminescence emission portion | |
US20080218455A1 (en) | Organic electroluminescence display | |
JP2008256916A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP5141192B2 (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP4957713B2 (ja) | 有機エレクトロルミネッセンス表示装置の駆動方法 | |
KR20090115693A (ko) | 표시장치 및 그 구동방법 | |
JP2008233502A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
CN101271665B (zh) | 用于有机电致发光发光部的驱动方法 | |
JP2010113188A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP5098508B2 (ja) | 有機エレクトロルミネッセンス表示装置、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路、並びに、有機エレクトロルミネッセンス発光部の駆動方法 | |
JP4844641B2 (ja) | 表示装置及びその駆動方法 | |
JP5157317B2 (ja) | 有機エレクトロルミネッセンス発光部の駆動方法、及び、有機エレクトロルミネッセンス表示装置 | |
JP2008176141A (ja) | 有機エレクトロルミネッセンス表示装置 | |
JP2008281612A (ja) | 有機エレクトロルミネッセンス発光部を駆動するための駆動回路、有機エレクトロルミネッセンス発光部の駆動方法、及び、有機エレクトロルミネッセンス表示装置 | |
JP2009098166A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP2008242369A (ja) | 有機エレクトロルミネッセンス素子及び有機エレクトロルミネッセンス表示装置 | |
JP2008292612A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090622 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090811 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20091006 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20100223 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20100308 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130326 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140326 Year of fee payment: 4 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |