JP4957713B2 - 有機エレクトロルミネッセンス表示装置の駆動方法 - Google Patents
有機エレクトロルミネッセンス表示装置の駆動方法 Download PDFInfo
- Publication number
- JP4957713B2 JP4957713B2 JP2008311805A JP2008311805A JP4957713B2 JP 4957713 B2 JP4957713 B2 JP 4957713B2 JP 2008311805 A JP2008311805 A JP 2008311805A JP 2008311805 A JP2008311805 A JP 2008311805A JP 4957713 B2 JP4957713 B2 JP 4957713B2
- Authority
- JP
- Japan
- Prior art keywords
- period
- node
- transistor
- potential
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 192
- 238000005401 electroluminescence Methods 0.000 title claims description 105
- 230000008569 process Effects 0.000 claims description 93
- 239000003990 capacitor Substances 0.000 claims description 41
- 238000007781 pre-processing Methods 0.000 claims description 19
- 239000011159 matrix material Substances 0.000 claims description 13
- 238000012545 processing Methods 0.000 claims description 12
- 230000007423 decrease Effects 0.000 claims description 6
- 239000010410 layer Substances 0.000 description 45
- 238000010586 diagram Methods 0.000 description 44
- 230000008859 change Effects 0.000 description 37
- 238000012937 correction Methods 0.000 description 18
- 239000011229 interlayer Substances 0.000 description 13
- 238000012986 modification Methods 0.000 description 8
- 230000004048 modification Effects 0.000 description 8
- 238000013459 approach Methods 0.000 description 7
- 230000006866 deterioration Effects 0.000 description 7
- 230000003071 parasitic effect Effects 0.000 description 7
- 230000008901 benefit Effects 0.000 description 6
- 238000013461 design Methods 0.000 description 6
- 230000000694 effects Effects 0.000 description 5
- 230000005525 hole transport Effects 0.000 description 5
- 239000004065 semiconductor Substances 0.000 description 5
- 239000000758 substrate Substances 0.000 description 5
- 230000004913 activation Effects 0.000 description 4
- 230000015572 biosynthetic process Effects 0.000 description 4
- 206010047571 Visual impairment Diseases 0.000 description 3
- 238000004020 luminiscence type Methods 0.000 description 3
- 239000010409 thin film Substances 0.000 description 3
- 239000011368 organic material Substances 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 239000003086 colorant Substances 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 229920001940 conductive polymer Polymers 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 239000012044 organic layer Substances 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 238000000059 patterning Methods 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
- G09G2300/0866—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0254—Control of polarity reversal in general, other than for liquid crystal displays
- G09G2310/0256—Control of polarity reversal in general, other than for liquid crystal displays with the purpose of reversing the voltage across a light emitting or modulating element within a pixel
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/04—Maintaining the quality of display appearance
- G09G2320/043—Preventing or counteracting the effects of ageing
- G09G2320/045—Compensation of drifts in the characteristics of light emitting or modulating elements
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
Vs ≒VOfs−Vth
Vgs≒VSig_m−(VOfs−Vth) (A)
=k・μ・(VSig_m−VOfs−ΔV)2 (C)
(1)走査回路、
(2)信号出力回路、
(3)第1の方向にN個、第1の方向とは異なる第2の方向にM個、合計N×M個の、2次元マトリクス状に配列され、それぞれが有機エレクトロルミネッセンス発光部、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路を備えている有機エレクトロルミネッセンス表示素子、
(4)走査回路に接続され、第1の方向に延びるM本の走査線、
(5)信号出力回路に接続され、第2の方向に延びるN本のデータ線、並びに、
(6)電源部、
を備え、
前記駆動回路は、書込みトランジスタ、駆動トランジスタ、及び、容量部から構成されており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電源部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続され、且つ、容量部の一方の電極に接続されており、第2ノードを構成し、
(A−3)ゲート電極は、書込みトランジスタの他方のソース/ドレイン領域に接続され、且つ、容量部の他方の電極に接続されており、第1ノードを構成し、
書込みトランジスタにおいては、
(B−1)一方のソース/ドレイン領域は、データ線に接続されており、
(B−2)ゲート電極は、走査線に接続されている、
有機エレクトロルミネッセンス表示装置の駆動方法であって、
第1行目乃至第M行目の有機エレクトロルミネッセンス表示素子は線順次走査され、各行の有機エレクトロルミネッセンス表示素子を走査するために割り当てられた期間を水平走査期間と表すとき、各水平走査期間にあっては、信号出力回路から第1ノード初期化電圧をデータ線に印加する初期化期間と、次いで、信号出力回路から映像信号をデータ線に印加する映像信号期間とが存在する、
有機エレクトロルミネッセンス表示装置を用いた駆動方法に関する。
第m行目(但し、m=1,2,3・・・,M)の有機エレクトロルミネッセンス表示素子に対応する映像信号期間を含む水平走査期間を水平走査期間Hmと表し、水平走査期間Hmに対しP個(但し、Pは、1<P<Mの関係を満たし、有機エレクトロルミネッセンス表示装置において所定の値)の水平走査期間分先行する水平走査期間を水平走査期間Hm_pre_Pと表すとき、
第m行、第n列目(但し、n=1,2,3・・・,N)の有機エレクトロルミネッセンス表示素子において、
(a)水平走査期間Hm_pre_Pの終期より前に位置する初期化期間に、走査回路の動作に基づいてオン状態とされた書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加して第1ノードの電位を初期化し、電源部から駆動トランジスタの一方のソース/ドレイン領域に第2ノード初期化電圧を印加して第2ノードの電位を初期化し、以て、第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を超え、且つ、第2ノードと有機エレクトロルミネッセンス発光部に備えられたカソード電極との間の電位差が有機エレクトロルミネッセンス発光部の閾値電圧を超えないように、第1ノードの電位及び第2ノードの電位を初期化する前処理を行い、次いで、
(b)電源部の電圧を第2ノード初期化電圧から駆動電圧に切り替え、電源部から駆動トランジスタの一方のソース/ドレイン領域に駆動電圧を印加した状態を維持し、
(c)走査回路の動作に基づいて書込みトランジスタを初期化期間においてオン状態とし、オン状態とされた書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加した状態で駆動電圧を電源部から駆動トランジスタの一方のソース/ドレイン領域に印加し、以て、水平走査期間Hm_pre_Pにおける初期化期間において第1ノード初期化電圧から駆動トランジスタの閾値電圧を減じた電位に達するまで第2ノードの電位を変化させて駆動トランジスタをオフ状態とする閾値電圧キャンセル処理を行い、次いで、
(d)走査回路の動作に基づいて書込みトランジスタをオフ状態とすることにより第1ノードを浮遊状態とすると共に、駆動トランジスタのオフ状態を維持し、
(e)走査回路の動作に基づいてオン状態とされた書込みトランジスタを介して、水平走査期間Hmにおける映像信号期間に、データ線から映像信号を第1ノードに印加する書込み処理を行い、次いで、
(f)走査回路の動作に基づいて書込みトランジスタをオフ状態とすることにより第1ノードを浮遊状態とし、電源部から駆動トランジスタを介して、第1ノードと第2ノードとの間の電位差の値に応じた電流を有機エレクトロルミネッセンス発光部に流す、
有機エレクトロルミネッセンス表示装置の駆動方法である。
駆動回路は、更に、第1トランジスタを備えており、
第1トランジスタにおいては、
(C−1)他方のソース/ドレイン領域は、第2ノードに接続されており、
(C−2)一方のソース/ドレイン領域には、第2ノードの電位を初期化するための第2ノード初期化電圧が印加され、
(C−3)ゲート電極は、第1トランジスタ制御線に接続されており、
第m行目(但し、m=1,2,3・・・,M)の有機エレクトロルミネッセンス表示素子に対応する映像信号期間を含む水平走査期間を水平走査期間Hmと表し、水平走査期間Hmに対しP個(但し、Pは、1<P<Mの関係を満たし、有機エレクトロルミネッセンス表示装置において所定の値)の水平走査期間分先行する水平走査期間を水平走査期間Hm_pre_Pと表すとき、
第m行、第n列目(但し、n=1,2,3・・・,N)の有機エレクトロルミネッセンス表示素子において、
(a)水平走査期間Hm_pre_Pの終期より前に位置する初期化期間に、走査回路の動作に基づいてオン状態とされた書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加して第1ノードの電位を初期化し、第1トランジスタ制御線からの信号によりオン状態とされた第1トランジスタを介して第2ノードに第2ノード初期化電圧を印加して第2ノードの電位を初期化し、以て、第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を超え、且つ、第2ノードと有機エレクトロルミネッセンス発光部に備えられたカソード電極との間の電位差が有機エレクトロルミネッセンス発光部の閾値電圧を超えないように、第1ノードの電位及び第2ノードの電位を初期化する前処理を行い、次いで、
(b)第1トランジスタ制御線からの信号により第1トランジスタをオン状態からオフ状態とし、
(c)走査回路の動作に基づいて書込みトランジスタを初期化期間においてオン状態とし、オン状態とされた書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加した状態で駆動電圧を電源部から駆動トランジスタの一方のソース/ドレイン領域に印加し、以て、水平走査期間Hm_pre_Pにおける初期化期間において第1ノード初期化電圧から駆動トランジスタの閾値電圧を減じた電位に達するまで第2ノードの電位を変化させて駆動トランジスタをオフ状態とする閾値電圧キャンセル処理を行い、次いで、
(d)走査回路の動作に基づいて書込みトランジスタをオフ状態とすることにより第1ノードを浮遊状態とすると共に、駆動トランジスタのオフ状態を維持し、
(e)走査回路の動作に基づいてオン状態とされた書込みトランジスタを介して、水平走査期間Hmにおける映像信号期間に、データ線から映像信号を第1ノードに印加する書込み処理を行い、次いで、
(f)走査回路の動作に基づいて書込みトランジスタをオフ状態とすることにより第1ノードを浮遊状態とし、電源部から駆動トランジスタを介して、第1ノードと第2ノードとの間の電位差の値に応じた電流を有機エレクトロルミネッセンス発光部に流す、
有機エレクトロルミネッセンス表示装置の駆動方法である。
1.本発明の有機エレクトロルミネッセンス表示装置の駆動方法についてのより詳しい説明
2.各実施例において用いられる有機エレクトロルミネッセンス表示装置の概要の説明
3.実施例1 (2Tr/1C駆動回路の態様)
4.実施例2 (2Tr/1C駆動回路の態様)
5.実施例3 (2Tr/1C駆動回路の態様)
6.実施例4 (2Tr/1C駆動回路の態様)
7.実施例5 (3Tr/1C駆動回路の態様)
8.実施例6 (3Tr/1C駆動回路の態様)
9.実施例7 (3Tr/1C駆動回路の態様)
10.実施例8 (3Tr/1C駆動回路の態様)
11.実施例9 (4Tr/1C駆動回路の態様)
12.実施例10(4Tr/1C駆動回路の態様)
上述した本発明の第1の態様に係る有機エレクトロルミネッセンス表示装置の駆動方法にあっては、前記工程(d)と前記工程(e)との間に、
(g)初期化期間に、走査回路の動作に基づいてオン状態とされた書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加して第1ノードの電位を初期化し、電源部から駆動トランジスタの一方のソース/ドレイン領域に第2ノード初期化電圧を印加して第2ノードの電位を初期化し、以て、第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を超え、且つ、第2ノードと有機エレクトロルミネッセンス発光部に備えられたカソード電極との間の電位差が有機エレクトロルミネッセンス発光部の閾値電圧を超えないように、第1ノードの電位及び第2ノードの電位を初期化する第2の前処理を行い、次いで、
(h)電源部の電圧を第2ノード初期化電圧から駆動電圧に切り替え、電源部から駆動トランジスタの一方のソース/ドレイン領域に駆動電圧を印加した状態を維持し、
(i)走査回路の動作に基づいて書込みトランジスタを初期化期間においてオン状態とし、オン状態とされた書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加した状態で駆動電圧を電源部から駆動トランジスタの一方のソース/ドレイン領域に印加し、以て、水平走査期間Hmの終期より前に位置する初期化期間において第1ノード初期化電圧から駆動トランジスタの閾値電圧を減じた電位に達するまで第2ノードの電位を変化させて駆動トランジスタをオフ状態とする第2の閾値電圧キャンセル処理を行う、
構成とすることができる。
(g)初期化期間に、走査回路の動作に基づいてオン状態とされた書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加して第1ノードの電位を初期化し、第1トランジスタ制御線からの信号によりオン状態とされた第1トランジスタを介して第2ノードに第2ノード初期化電圧を印加して第2ノードの電位を初期化し、以て、第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を超え、且つ、第2ノードと有機エレクトロルミネッセンス発光部に備えられたカソード電極との間の電位差が有機エレクトロルミネッセンス発光部の閾値電圧を超えないように、第1ノードの電位及び第2ノードの電位を初期化する第2の前処理を行い、次いで、
(h)第1トランジスタ制御線からの信号により第1トランジスタをオン状態からオフ状態とし、
(i)走査回路の動作に基づいて書込みトランジスタを初期化期間においてオン状態とし、オン状態とされた書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加した状態で駆動電圧を電源部から駆動トランジスタの一方のソース/ドレイン領域に印加し、以て、水平走査期間Hmの終期より前に位置する初期化期間において第1ノード初期化電圧から駆動トランジスタの閾値電圧を減じた電位に達するまで第2ノードの電位を変化させて駆動トランジスタをオフ状態とする第2の閾値電圧キャンセル処理を行う、
構成とすることができる。
各実施例での使用に適した有機EL表示装置は、複数の画素を備えた有機EL表示装置である。1つの画素は複数の副画素(各実施例にあっては、3つの副画素である赤色発光副画素、緑色発光副画素、青色発光副画素)から構成されている。各副画素は、駆動回路11と、この駆動回路11に接続された発光部(発光部ELP)とが積層された構造を有する有機EL表示素子10から構成されている。
(1)走査回路101、
(2)信号出力回路102、
(3)第1の方向にN個、第1の方向とは異なる第2の方向にM個、合計N×M個の、2次元マトリクス状に配列され、それぞれが発光部ELP、及び、発光部ELPを駆動するための駆動回路11を備えている有機EL表示素子10、
(4)走査回路101に接続され、第1の方向に延びるM本の走査線SCL、
(5)信号出力回路102に接続され、第2の方向に延びるN本のデータ線DTL、並びに、
(6)電源部100、
を備えている。図1、図16及び図27においては、3×3個の有機EL表示素子10を図示しているが、これは、あくまでも例示に過ぎない。尚、便宜のため、図1、図16及び図27においては、図2等に示す給電線PS2の図示を省略した。
(A−1)一方のソース/ドレイン領域は、電源部100に接続されており、
(A−2)他方のソース/ドレイン領域は、発光部ELPに備えられたアノード電極に接続され、且つ、容量部C1の一方の電極に接続されており、第2ノードND2を構成し、
(A−3)ゲート電極は、書込みトランジスタTRWの他方のソース/ドレイン領域に接続され、且つ、容量部C1の他方の電極に接続されており、第1ノードND1を構成する。
(B−1)一方のソース/ドレイン領域は、データ線DTLに接続されており、
(B−2)ゲート電極は、走査線SCLに接続されている。
駆動トランジスタTRDの一方のソース/ドレイン領域は、給電線PS1を介して、電源部100に接続されている。一方、駆動トランジスタTRDの他方のソース/ドレイン領域は、
[1]発光部ELPのアノード電極、及び、
[2]容量部C1の一方の電極、
に接続されており、第2ノードND2を構成する。また、駆動トランジスタTRDのゲート電極は、
[1]書込みトランジスタTRWの他方のソース/ドレイン領域、及び、
[2]容量部C1の他方の電極、
に接続されており、第1ノードND1を構成する。尚、電源部100からは、後述するように、電圧VCC-H、及び、電圧VCC-Lが供給される。
μ :実効的な移動度
L :チャネル長
W :チャネル幅
Vgs:ゲート電極とソース領域との間の電位差
Vth:閾値電圧
Cox:(ゲート絶縁層の比誘電率)×(真空の誘電率)/(ゲート絶縁層の厚さ)
k≡(1/2)・(W/L)・Cox
とする。
書込みトランジスタTRWの他方のソース/ドレイン領域は、上述のとおり、駆動トランジスタTRDのゲート電極に接続されている。一方、書込みトランジスタTRWの一方のソース/ドレイン領域は、データ線DTLに接続されている。そして、信号出力回路102からデータ線DTLを介して、発光部ELPにおける輝度を制御するための映像信号(駆動信号、輝度信号)VSigや、後述する第1ノード初期化電圧が、一方のソース/ドレイン領域に供給される。尚、データ線DTLを介して、他の種々の信号・電圧(例えば、プリチャージ駆動のための信号や各種の基準電圧等)が、一方のソース/ドレイン領域に供給されてもよい。また、書込みトランジスタTRWのオン/オフ動作は、書込みトランジスタTRWのゲート電極に接続された走査線SCLからの信号、具体的には、走査回路101からの信号によって制御される。
発光部ELPのアノード電極は、上述のとおり、駆動トランジスタTRDのソース領域に接続されている。一方、発光部ELPのカソード電極は、電圧VCatが印加される給電線PS2に接続されている。発光部ELPの寄生容量を符号CELで表す。また、発光部ELPの発光に必要とされる閾値電圧をVth-ELとする。即ち、発光部ELPのアノード電極とカソード電極との間にVth-EL以上の電圧が印加されると、発光部ELPは発光する。
・・・0ボルト〜10ボルト
VCC-H :発光部ELPに電流を流すための駆動電圧
・・・20ボルト
VCC-L :第2ノード初期化電圧
・・・−10ボルト
VOfs :駆動トランジスタTRDのゲート電極の電位(第1ノードND1の電位)を初期
化するための第1ノード初期化電圧
・・・0ボルト
Vth :駆動トランジスタTRDの閾値電圧
・・・3ボルト
VCat :発光部ELPのカソード電極に印加される電圧
・・・0ボルト
Vth-EL:発光部ELPの閾値電圧
・・・3ボルト
(a’)第1ノードND1と第2ノードND2との間の電位差が駆動トランジスタTRDの閾値電圧Vthを超え、且つ、第2ノードND2と発光部ELPに備えられたカソード電極との間の電位差が発光部ELPの閾値電圧Vth-ELを超えないように、第1ノードND1の電位及び第2ノードND2の電位を初期化する前処理を行い、次いで、
(b’)第1ノードND1の電位を保った状態で、第1ノードND1の電位から駆動トランジスタTRDの閾値電圧Vthを減じた電位に向かって第2ノードND2の電位を変化させる閾値電圧キャンセル処理を行い、その後、
(c’)走査線SCLからの信号によりオン状態とされた書込みトランジスタTRWを介して、データ線DTLから映像信号VSigを第1ノードND1に印加する書込み処理を行い、次いで、
(d’)走査線SCLからの信号により書込みトランジスタTRWをオフ状態とすることにより第1ノードND1を浮遊状態とし、
(e’)電源部100から駆動トランジスタTRDを介して第1ノードND1と第2ノードND2との間の電位差の値に応じた電流を発光部ELPに流すことによって発光部ELPを駆動した後、
(f’)電源部100から駆動トランジスタTRDを介して第2ノードND2に第2ノード初期化電圧VCC-Lを印加し、発光部ELPを非発光状態とする、
工程を備えている。
この[期間−TP(2)0’]は、例えば、前の表示フレームから現表示フレームにおける動作である。即ち、この[期間−TP(2)0’]は、前の表示フレームにおける第(m+m’)番目の水平走査期間の始期から、現表示フレームにおける第(m−1)番目の水平走査期間までの期間である。尚、「m’」については後述する。そして、この[期間−TP(2)0’]において、第(n,m)番目の有機EL表示素子10は、非発光状態にある。[期間−TP(2)0’]の始期(図示せず)において、電源部100から供給される電圧が駆動電圧VCC-Hから第2ノード初期化電圧VCC-Lに切り替えられる。その結果、第2ノードND2の電位はVCC-Lまで低下し、発光部ELPのアノード電極とカソード電極との間に逆方向電圧が印加され、発光部ELPは非発光状態となる。また、第2ノードND2の電位低下に倣うように、浮遊状態の第1ノードND1(駆動トランジスタTRDのゲート電極)の電位も低下する。
そして、現表示フレームにおける第m番目の水平走査期間Hmが開始する。この[期間−TP(2)1’]において、上記の工程(a’)を行う。
この[期間−TP(2)2’]において、上記の工程(b’)を行う。
この[期間−TP(2)3’]の始期において、走査線SCLからの信号により書込みトランジスタTRWをオフ状態とする。また、データ線DTLに印加される電圧が、第1ノード初期化電圧VOfsから映像信号VSig_mに切り替わる(映像信号期間)。閾値電圧キャンセル処理において駆動トランジスタTRDがオフ状態に達しているとすれば、実質上、第1ノードND1と第2ノードND2の電位は変化しない。尚、閾値電圧キャンセル処理において駆動トランジスタTRDがオフ状態に達していない場合には、[期間−TP(2)3’]においてブートストラップ動作が生じ、第1ノードND1と第2ノードND2の電位は多少上昇する。
この期間内に、上記の工程(c’)を行う。走査線SCLからの信号により書込みトランジスタTRWをオン状態とする。そして、書込みトランジスタTRWを介して、データ線DTLから映像信号VSig_mを第1ノードND1に印加する。その結果、第1ノードND1の電位はVSig_mへと上昇する。駆動トランジスタTRDはオン状態である。尚、場合によっては、[期間−TP(2)3’]において書込みトランジスタTRWのオン状態を保った構成とすることもできる。この構成にあっては、[期間−TP(2)3’]においてデータ線DTLの電圧が第1ノード初期化電圧VOfsから映像信号VSig_mに切り替わると直ちに書込み処理が開始される。
Vs ≒VOfs−Vth
Vgs≒VSig_m−(VOfs−Vth) (3)
以上の操作によって、工程(a’)乃至工程(c’)が完了する。その後、この[期間−TP(2)5’]において、上記の工程(d’)、及び、工程(e’)を行う。即ち、駆動トランジスタTRDの一方のソース/ドレイン領域に電源部100から駆動電圧VCC-Hが印加された状態を維持した状態で、走査回路101の動作に基づき走査線SCLをローレベルとし、書込みトランジスタTRWをオフ状態とし、第1ノードND1、即ち、駆動トランジスタTRDのゲート電極を浮遊状態とする。従って、以上の結果として、第2ノードND2の電位は上昇する。
次いで、上記の工程(f’)を行い、発光部ELPを非発光状態とする。
(a)水平走査期間Hm_pre_Pの終期より前に位置する初期化期間に、走査回路101の動作に基づいてオン状態とされた書込みトランジスタTRWを介してデータ線DTLから第1ノードND1に第1ノード初期化電圧VOfsを印加して第1ノードND1の電位を初期化し、電源部100から駆動トランジスタTRDの一方のソース/ドレイン領域に第2ノード初期化電圧VCC-Lを印加して第2ノードND2の電位を初期化し、以て、第1ノードND1と第2ノードND2との間の電位差が駆動トランジスタTRDの閾値電圧Vthを超え、且つ、第2ノードND2と発光部ELPに備えられたカソード電極との間の電位差が発光部ELPの閾値電圧Vth-ELを超えないように、第1ノードND1の電位及び第2ノードND2の電位を初期化する前処理を行い、次いで、
(b)電源部100の電圧を第2ノード初期化電圧VCC-Lから駆動電圧VCC-Hに切り替え、電源部100から駆動トランジスタTRDの一方のソース/ドレイン領域に駆動電圧VCC-Hを印加した状態を維持し、
(c)走査回路101の動作に基づいて書込みトランジスタTRWを初期化期間においてオン状態とし、オン状態とされた書込みトランジスタTRWを介してデータ線DTLから第1ノードND1に第1ノード初期化電圧VOfsを印加した状態で駆動電圧VCC-Hを電源部100から駆動トランジスタTRDの一方のソース/ドレイン領域に印加し、以て、水平走査期間Hm_pre_Pにおける初期化期間において第1ノード初期化電圧VOfsから駆動トランジスタTRDの閾値電圧Vthを減じた電位に達するまで第2ノードND2の電位を変化させて駆動トランジスタTRDをオフ状態とする閾値電圧キャンセル処理を行い、次いで、
(d)走査回路101の動作に基づいて書込みトランジスタTRWをオフ状態とすることにより第1ノードND1を浮遊状態とすると共に、駆動トランジスタTRDのオフ状態を維持し、
(e)走査回路101の動作に基づいてオン状態とされた書込みトランジスタTRWを介して、水平走査期間Hmにおける映像信号期間に、データ線DTLから映像信号を第1ノードND1に印加する書込み処理を行い、次いで、
(f)走査回路101の動作に基づいて書込みトランジスタTRWをオフ状態とすることにより第1ノードND1を浮遊状態とし、電源部100から駆動トランジスタTRDを介して、第1ノードND1と第2ノードND2との間の電位差の値に応じた電流を発光部ELPに流す、
工程を備えている。後述する実施例2、実施例3及び実施例4に係る有機EL表示装置の駆動方法においても同様である。
この[期間−TP(2)-1]は、例えば、前の表示フレームにおける動作であり、前回の各種の処理完了後に第(n,m)番目の有機EL表示素子10が発光状態にある期間である。即ち、第(n,m)番目の副画素を構成する有機EL表示素子10における発光部ELPには、前述した式(5)に基づくドレイン電流I’dsが流れており、第(n,m)番目の副画素を構成する有機EL表示素子10の輝度は、係るドレイン電流I’dsに対応した値である。ここで、書込みトランジスタTRWはオフ状態であり、駆動トランジスタTRDはオン状態である。
この[期間−TP(2)0]は、例えば、前の表示フレームから現表示フレームに移行する際の動作である。即ち、この[期間−TP(2)0]は、第(m−P)番目の水平走査期間Hm-Pの始期の直前の期間である。この[期間−TP(2)0]において、第(n,m)番目の有機EL表示素子10は非発光状態となる。即ち、電源部100から供給される電圧を駆動電圧VCC-Hから第2ノード初期化電圧VCC-Lに切り替える。その結果、第2ノードND2の電位はVCC-Lまで低下し、発光部ELPのアノード電極とカソード電極との間に逆方向電圧が印加され、発光部ELPは非発光状態となる。また、第2ノードND2の電位低下に倣うように、浮遊状態の第1ノードND1(駆動トランジスタTRDのゲート電極)の電位も低下する。
そして、現表示フレームにおける第(m−P)番目の水平走査期間Hm-Pが開始する。この[期間−TP(2)1]において、工程(a)、即ち、上述した前処理を行う。
この[期間−TP(2)2]において、工程(c)、即ち、上述した閾値電圧キャンセル処理を行う。
[期間−TP(2)3]の始期において書込みトランジスタTRWをオフ状態に切り替える。駆動トランジスタTRDはオフ状態を維持し、第1ノードND1の電位及び第2ノードND2の電位は変化しない。
この[期間−TP(2)4]から、第m番目の水平走査期間が開始する。データ線DTLには第1ノード初期化電圧VOfsが印加される。駆動トランジスタTRDはオフ状態を維持し、第1ノードND1の電位及び第2ノードND2の電位は変化しない。
この[期間−TP(2)5]の始期において、データ線DTLに印加される電圧が、第1ノード初期化電圧VOfsから映像信号VSig_mに切り替わる。駆動トランジスタTRDはオフ状態を維持し、第1ノードND1の電位及び第2ノードND2の電位は変化しない。
この期間内に、工程(e)、即ち、上述した書込み処理を行う。走査線SCLからの信号により書込みトランジスタTRWをオン状態とする。そして、書込みトランジスタTRWを介して、データ線DTLから映像信号VSig_mを第1ノードND1に印加する。その結果、第1ノードND1の電位はVSig_mへと上昇する。駆動トランジスタTRDはオン状態である。尚、場合によっては、[期間−TP(2)4]及び[期間−TP(2)5]において書込みトランジスタTRWをオン状態とする構成とすることもできる。この構成にあっては、[期間−TP(2)5]においてデータ線DTLの電圧が第1ノード初期化電圧VOfsから映像信号VSig_mに切り替わると直ちに書込み処理が開始される。
以上の操作によって、閾値電圧キャンセル処理、書込み処理、移動度補正処理が完了する。その後、この[期間−TP(2)7]において、工程(f)を行う。即ち、駆動トランジスタTRDの一方のソース/ドレイン領域に電源部100から駆動電圧VCC-Hが印加された状態を維持した状態で、走査回路101の動作に基づき走査線SCLをローレベルとし、書込みトランジスタTRWをオフ状態とし、第1ノードND1、即ち、駆動トランジスタTRDのゲート電極を浮遊状態とする。従って、以上の結果として、第2ノードND2の電位は上昇する。
(g)初期化期間に、走査回路101の動作に基づいてオン状態とされた書込みトランジスタTRWを介してデータ線DTLから第1ノードND1に第1ノード初期化電圧VOfsを印加して第1ノードND1の電位を初期化し、電源部100から駆動トランジスタTRDの一方のソース/ドレイン領域に第2ノード初期化電圧VCC-Lを印加して第2ノードND2の電位を初期化し、以て、第1ノードND1と第2ノードND2との間の電位差が駆動トランジスタTRDの閾値電圧Vthを超え、且つ、第2ノードND2と発光部ELPに備えられたカソード電極との間の電位差が発光部ELPの閾値電圧Vth-ELを超えないように、第1ノードND1の電位及び第2ノードND2の電位を初期化する第2の前処理を行い、次いで、
(h)電源部100の電圧を第2ノード初期化電圧VCC-Lから駆動電圧VCC-Hに切り替え、電源部100から駆動トランジスタTRDの一方のソース/ドレイン領域に駆動電圧VCC-Hを印加した状態を維持し、
(i)走査回路101の動作に基づいて書込みトランジスタTRWを初期化期間においてオン状態とし、オン状態とされた書込みトランジスタTRWを介してデータ線DTLから第1ノードND1に第1ノード初期化電圧VOfsを印加した状態で駆動電圧VCC-Hを電源部100から駆動トランジスタTRDの一方のソース/ドレイン領域に印加し、以て、水平走査期間Hmの終期より前に位置する初期化期間において第1ノード初期化電圧VOfsから駆動トランジスタTRDの閾値電圧Vthを減じた電位に達するまで第2ノードND2の電位を変化させて駆動トランジスタTRDをオフ状態とする第2の閾値電圧キャンセル処理を行う、
といった工程を備えている点が主に相違する他は、実施例1の駆動方法と同様の構成である。
これらの期間の動作は、実施例1において図7及び図8の(A)乃至(D)を参照して説明した[期間−TP(2)-1]乃至[期間−TP(2)2]との動作と同様であるので、説明を省略する。[期間−TP(2)2]において、工程(c)、即ち、上述した閾値電圧キャンセル処理を行う。浮遊状態の第2ノードND2の電位が(VOfs−Vth=−3ボルト)に近づき、最終的に(VOfs−Vth)となる。
この期間の動作は、実施例1において図7及び図8の(F)を参照して説明した[期間−TP(2)3]の動作と実質的に同様である。即ち、この[期間−TP(2)3A]において、駆動トランジスタTRDのオフ状態を維持する(上述した工程(d))。
この[期間−TP(2)3B]は、第m番目の水平走査期間Hmの始期の直前の期間である。この[期間−TP(2)3B]の始期において、電源部100から供給される電圧を駆動電圧VCC-Hから第2ノード初期化電圧VCC-Lに切り替える。その結果、第2ノードND2の電位はVCC-Lまで低下する。第1ノードND1の電位も、第2ノードND2の電位変化に倣って低下する。
そして、現表示フレームにおける第m番目の水平走査期間Hmが開始する。この[期間−TP(2)4A]において、工程(g)、即ち、上述した第2の前処理を行う。
この[期間−TP(2) 4B ]において、工程(i)、即ち、上述した第2の閾値電圧キャンセル処理を行う。実施例2にあっては、[期間−TP(2)4B]において書込みトランジスタTRWのオン状態を維持する。
この[期間−TP(2)5]の始期において、走査線SCLからの信号により書込みトランジスタTRWをオフ状態とする。この期間の動作は、実施例1において図7及び図9の(B)を参照して説明した[期間−TP(2)5]の動作と実質的に同様であるので、説明を省略する。
この期間内に、工程(e)、即ち、上述した書込み処理を行う。この期間の動作は、実施例1において図7及び図9の(C)を参照して説明した[期間−TP(2)6]の動作と同様である。即ち、走査線SCLからの信号により書込みトランジスタTRWをオン状態とする。そして、書込みトランジスタTRWを介して、データ線DTLから映像信号VSig_mを第1ノードND1に印加する。その結果、第1ノードND1の電位はVSig_mへと上昇する。駆動トランジスタTRDはオン状態である。尚、場合によっては、[期間−TP(2)5]において書込みトランジスタTRWをオン状態とする構成とすることもできる。この構成にあっては、[期間−TP(2)5]においてデータ線DTLの電圧が第1ノード初期化電圧VOfsから映像信号VSig_mに切り替わると直ちに書込み処理が開始される。
この[期間−TP(2)7]において、工程(f)を行う。この期間の動作は、実施例1において図7及び図9の(D)を参照して説明した[期間−TP(2)7]の動作と同様である。
VOfs1 :第1初期化電圧
・・・0ボルト
VOfs2 :第2初期化電圧
・・・−2ボルト
この期間の動作は、実施例1において図7及び図8の(A)を参照して説明した[期間−TP(2)-1]の動作と同様であるので、説明を省略する。
この期間の動作は、実施例1において図7及び図8の(B)を参照して説明した[期間−TP(2)0]の動作と同様である。この[期間−TP(2)0]は、第(m−P)番目の水平走査期間Hm-Pの始期の直前の期間である。この[期間−TP(2)0]において、第(n,m)番目の有機EL表示素子10は非発光状態となる。電源部100から供給される電圧を駆動電圧VCC-Hから第2ノード初期化電圧VCC-Lに切り替える。その結果、第2ノードND2の電位はVCC-Lまで低下し、発光部ELPのアノード電極とカソード電極との間に逆方向電圧が印加され、発光部ELPは非発光状態となる。また、第2ノードND2の電位低下に倣うように、浮遊状態の第1ノードND1(駆動トランジスタTRDのゲート電極)の電位も低下する。
そして、現表示フレームにおける第(m−P)番目の水平走査期間Hm-Pが開始する。この[期間−TP(2)1]において、工程(a)、即ち、上述した前処理を行う。この期間の動作は、実質的に、実施例1において図7及び図8の(C)を参照して説明した[期間−TP(2)1]の動作と同様である。
この[期間−TP(2)2A]において、工程(c)、即ち、上述した閾値電圧キャンセル処理を行う。この期間の動作は、実質的に、実施例1において図7、図8の(D)及び(E)を参照して説明した[期間−TP(2)2]の動作と同様である。
この期間の始期において、信号出力回路102は、第1初期化電圧VOfs1に替えて、第1初期化電圧VOfs1より低い第2初期化電圧VOfs2を第1ノード初期化電圧としてデータ線DTLに印加する。第1ノードND1の電位は(VOfs1=0ボルト)から、(VOfs2=−2ボルト)に変化する。上述したように、第1ノードND1の電位変化により生ずる第2ノードND2の電位変化は小さいので、第2ノードND1の電位は(VOfs1−Vth)を維持する。駆動トランジスタTRDのゲート電極とソース領域として働く他方のソース/ドレイン領域との間の電位差Vgsは、以下の式(6)で表される。
この期間の動作は、基本的には、実施例1において図7、図8の(F)を参照して説明した[期間−TP(2)3]の動作と同様である。[期間−TP(2)3]において書込みトランジスタTRWをオフ状態に切り替える。駆動トランジスタTRDはオフ状態を維持し、第1ノードND1の電位及び第2ノードND2の電位は変化しない。
この[期間−TP(2)4]から、第m番目の水平走査期間が開始する。この期間の動作は、基本的には、実施例1において図7、図9の(A)を参照して説明した[期間−TP(2)4]の動作と同様である。データ線DTLには第1ノード初期化電圧として第1初期化電圧VOfs1が印加され、次いで、第1初期化電圧VOfs1に替えて第2初期化電圧VOfs2が印加される。駆動トランジスタTRDはオフ状態を維持し、第1ノードND1の電位及び第2ノードND2の電位は変化しない。
この期間の動作は、基本的には、実施例1において図7、図9の(B)を参照して説明した[期間−TP(2)5]の動作と同様である。この[期間−TP(2) 5 ]の始期において、データ線DTLに印加される電圧が、第2初期化電圧VOfs2から映像信号VSig_mに切り替わる。駆動トランジスタTRDはオフ状態を維持し、第1ノードND1の電位及び第2ノードND2の電位は変化しない。
この期間内に、工程(e)、即ち、上述した書込み処理を行う。この期間の動作は、実施例1において図7、図9の(C)を参照して説明した[期間−TP(2)6]の動作と同様である。即ち、走査線SCLからの信号により書込みトランジスタTRWをオン状態とする。そして、書込みトランジスタTRWを介して、データ線DTLから映像信号VSig_mを第1ノードND1に印加する。その結果、第1ノードND1の電位はVSig_mへと上昇する。駆動トランジスタTRDはオン状態である。尚、場合によっては、[期間−TP(2)4]及び[期間−TP(2)5]において書込みトランジスタTRWをオン状態とする構成とすることもできる。この構成にあっては、[期間−TP(2)5]においてデータ線DTLの電圧が第2初期化電圧VOfs2から映像信号VSig_mに切り替わると直ちに書込み処理が開始される。
以上の操作によって、閾値電圧キャンセル処理、書込み処理、移動度補正処理が完了する。その後、この[期間−TP(2)7]において、工程(f)を行う。この期間の動作は、基本的には、実施例1において図7、図9の(D)を参照して説明した[期間−TP(2)7]の動作と同様である。即ち、駆動トランジスタTRDの一方のソース/ドレイン領域に電源部100から駆動電圧VCC-Hが印加された状態を維持した状態で、走査回路101の動作に基づき走査線SCLをローレベルとし、書込みトランジスタTRWをオフ状態とし、第1ノードND1、即ち、駆動トランジスタTRDのゲート電極を浮遊状態とする。従って、以上の結果として、第2ノードND2の電位は上昇する。
この期間の動作は、終期が1水平走査期間先行する点が相違する他は、実施例1において図7及び図8の(A)を参照して説明した[期間−TP(2)-1]の動作と同様であるので、説明を省略する。
この期間の動作は、第(m−P−1)番目の水平走査期間Hm-P-1の始期の直前の期間である点が相違する他は、実施例1において図7及び図8の(B)を参照して説明した[期間−TP(2)0]の動作と同様であるので、説明を省略する。
そして、現表示フレームにおける第(m−P−1)番目の水平走査期間Hm-P-1が開始する。この[期間−TP(2)1]において、工程(a)、即ち、上述した前処理を行う。この期間の動作は、第(m−P−1)番目の水平走査期間における初期化期間における動作である点が相違する他は、実質的に、実施例1において図7及び図8の(C)を参照して説明した[期間−TP(2)1]の動作と同様である。
この[期間−TP(2)2]が充分長ければ、駆動トランジスタTRDのゲート電極と他方のソース/ドレイン領域との間の電位差がVthに達し、駆動トランジスタTRDはオフ状態となる。即ち、浮遊状態の第2ノードND2の電位が(VOfs−Vth=−3ボルト)に近づき、最終的に(VOfs−Vth)となる。しかしながら、実施例4における[期間−TP(2)2]の長さは、第2ノードND2の電位を充分変化させるには足りない長さであり、[期間−TP(2)2]の終期において、第2ノードND2の電位は、VCC-L<VA<(VOfs−Vth)という関係を満たす或る電位VAに達する。
この[期間−TP(2)3A]の始期において、データ線DTLの電圧が第1ノード初期化電圧VOfsから映像信号VSig_m-P-1に切り替わる。第1ノードND1に映像信号VSig_m-P-1が印加されるのを避けるため、この[期間−TP(2)3A]の始期において、走査線SCLからの信号により書込みトランジスタTRWをオフ状態とする。その結果、駆動トランジスタTRDのゲート電極(即ち、第1ノードND1)は浮遊状態となる。
この[期間−TP(2)3B]の始期において、データ線DTLの電圧が映像信号VSig_m-P-1から第1ノード初期化電圧VOfsに切り替わる。この[期間−TP(2)3B]の始期において、走査線SCLからの信号により書込みトランジスタTRWをオン状態とする。その結果、駆動トランジスタTRDのゲート電極(即ち、第1ノードND1)の電位はVOfsに低下すると共に、第2ノードND2の電位も上述した電位VAに低下した後、第1ノードND1の電位から駆動トランジスタTRDの閾値電圧Vthを減じた電位に向かって、第2ノードND2の電位は変化する。即ち、浮遊状態の第2ノードND2の電位が上昇し、最終的に(VOfs−Vth)となる。以て、第1ノード初期化電圧VOfsから駆動トランジスタTRDの閾値電圧Vthを減じた電位に達するまで第2ノードND2の電位を変化させて駆動トランジスタTRDをオフ状態とする閾値電圧キャンセル処理が完了する。
この期間の動作は、実施例1において図7、図8の(F)を参照して説明した[期間−TP(2)3]の動作と同様である。[期間−TP(2)3C]において書込みトランジスタTRWをオフ状態に切り替える。駆動トランジスタTRDはオフ状態を維持し、第1ノードND1の電位及び第2ノードND2の電位は変化しない。
この[期間−TP(2)4]から、第m番目の水平走査期間が開始する。この期間の動作は、実施例1において図7、図9の(A)を参照して説明した[期間−TP(2)4]の動作と同様である。データ線DTLには第1ノード初期化電圧VOfsが印加される。駆動トランジスタTRDはオフ状態を維持し、第1ノードND1の電位及び第2ノードND2の電位は変化しない。
この期間の動作は、実施例1において図7、図9の(B)を参照して説明した[期間−TP(2)5]の動作と同様である。この[期間−TP(2)5]の始期において、データ線DTLに印加される電圧が、第1ノード初期化電圧VOfsから映像信号VSig_mに切り替わる。駆動トランジスタTRDはオフ状態を維持し、第1ノードND1の電位及び第2ノードND2の電位は変化しない。
駆動トランジスタTRDの構成は、実施例1において説明した駆動トランジスタTRDの構成と同じであるので、詳細な説明は省略する。尚、実施例1においては、電源部100から駆動トランジスタTRDの一方のソース/ドレイン領域に電圧VCC-Lを印加することにより、第2ノードND2の電位を初期化した。一方、実施例5においては、後述するように、第1トランジスタTR1を用いて第2ノードND2の電位を初期化する。従って、実施例5においては、第2ノードND2の電位の初期化のために、電源部100から電圧VCC-Lを印加する必要はない。以上の理由により、実施例5においては、電源部100は一定の電圧VCCを印加する。
書込みトランジスタTRWの構成は、実施例1において説明した書込みトランジスタTRWの構成と同じであるので、詳細な説明は省略する。実施例1と同様に、信号出力回路102からデータ線DTLを介して、発光部ELPにおける輝度を制御するための映像信号(駆動信号、輝度信号)VSig、更には、第1ノード初期化電圧VOfsが、一方のソース/ドレイン領域に供給される。
第1トランジスタTR1においては、
(C−1)他方のソース/ドレイン領域は、第2ノードND2に接続されており、
(C−2)一方のソース/ドレイン領域には、第2ノード初期化電圧VSSが印加され、
(C−3)ゲート電極は、第1トランジスタ制御線AZ1に接続されている。電圧VSSについては後述する。
発光部ELPの構成は、実施例1において説明した発光部ELPの構成と同じであるので、詳細な説明は省略する。
・・・20ボルト
VSS :第2ノードND2の電位を初期化するための第2ノード初期化電圧
・・・−10ボルト
(a)水平走査期間Hm_pre_Pの終期より前に位置する初期化期間に、走査回路101の動作に基づいてオン状態とされた書込みトランジスタTRWを介してデータ線DTLから第1ノードND1に第1ノード初期化電圧VOfsを印加して第1ノードND1の電位を初期化し、第1トランジスタ制御線AZ1からの信号によりオン状態とされた第1トランジスタTR1を介して第2ノードND2に第2ノード初期化電圧VSSを印加して第2ノードND2の電位を初期化し、以て、第1ノードND1と第2ノードND2との間の電位差が駆動トランジスタTRDの閾値電圧Vthを超え、且つ、第2ノードND2と発光部ELPに備えられたカソード電極との間の電位差が発光部ELPの閾値電圧Vth-ELを超えないように、第1ノードND1の電位及び第2ノードND2の電位を初期化する前処理を行い、次いで、
(b)第1トランジスタ制御線AZ1からの信号により第1トランジスタTR1をオン状態からオフ状態とし、
(c)走査回路101の動作に基づいて書込みトランジスタTRWを初期化期間においてオン状態とし、オン状態とされた書込みトランジスタTRWを介してデータ線DTLから第1ノードND1に第1ノード初期化電圧VOfsを印加した状態で駆動電圧VCCを電源部100から駆動トランジスタTRDの一方のソース/ドレイン領域に印加し、以て、水平走査期間Hm_pre_Pにおける初期化期間において第1ノード初期化電圧VOfsから駆動トランジスタTRDの閾値電圧Vthを減じた電位に達するまで第2ノードND2の電位を変化させて駆動トランジスタTRDをオフ状態とする閾値電圧キャンセル処理を行い、次いで、
(d)走査回路101の動作に基づいて書込みトランジスタTRWをオフ状態とすることにより第1ノードND1を浮遊状態とすると共に、駆動トランジスタTRDのオフ状態を維持し、
(e)走査回路101の動作に基づいてオン状態とされた書込みトランジスタTRWを介して、水平走査期間Hmにおける映像信号期間に、データ線DTLから映像信号VSigを第1ノードND1に印加する書込み処理を行い、次いで、
(f)走査回路101の動作に基づいて書込みトランジスタTRWをオフ状態とすることにより第1ノードND1を浮遊状態とし、電源部100から駆動トランジスタTRDを介して、第1ノードND1と第2ノードND2との間の電位差の値に応じた電流を発光部ELPに流す、
工程を備えている。後述する実施例6、実施例7、実施例8、実施例9及び実施例10に係る有機EL表示装置の駆動方法においても同様である。
この[期間−TP(3)-1]は、例えば、前の表示フレームにおける動作であり、前回の各種の処理完了後に第(n,m)番目の有機EL表示素子10が発光状態にある期間である。第1トランジスタTR1がオフ状態である点が相違する他、この期間の動作は実質的に、実施例1において説明した[期間−TP(2)-1]と同様である。
この[期間−TP(3)0]は、例えば、前の表示フレームから現表示フレームに移行する際の動作である。即ち、この[期間−TP(3)0]は、第(m−P)番目の水平走査期間Hm-Pの始期の直前の期間である。この[期間−TP(3)0]において、第(n,m)番目の有機EL表示素子10は非発光状態となる。[期間−TP(3)0]の始期において、第1トランジスタ制御線AZ1からの信号により第1トランジスタTR1をオン状態とする。第2ノードND2には、オン状態の第1トランジスタTR1を介して第2ノード初期化電圧VSSが印加される。
そして、現表示フレームにおける第(m−P)番目の水平走査期間Hm-Pが開始する。この[期間−TP(3)1]において、工程(a)、即ち、上述した前処理を行う。この[期間−TP(3)1]の始期において、走査線SCLからの信号により書込みトランジスタTRWをオン状態とし、オン状態の書込みトランジスタTRWを介してデータ線DTLから第1ノードND1に第1ノード初期化電圧VOfsを印加して第1ノードND1の電位を初期化する。また、第1トランジスタ制御線AZ1からの信号によりオン状態とされた第1トランジスタTR1を介して第2ノードND2に第2ノード初期化電圧VSSを印加して第2ノードND2の電位を初期化する。以て、第1ノードND1と第2ノードND2との間の電位差が駆動トランジスタTRDの閾値電圧Vthを超え、且つ、第2ノードND2と発光部ELPに備えられたカソード電極との間の電位差が発光部ELPの閾値電圧Vth-ELを超えないように、第1ノードND1の電位及び第2ノードND2の電位を初期化する前処理を行う。
この[期間−TP(3)2]の始期において、第1トランジスタ制御線AZ1からの信号により第1トランジスタTR1をオン状態からオフ状態とする(上述した工程(b))。尚、第1トランジスタTR1のオフ状態を、後述する[期間−TP(3)7]の終期まで維持する。
この期間内に、工程(e)、即ち、上述した書込み処理を行う。この期間の動作は、実質的に、実施例1において[期間−TP(2)6]について説明した動作と同様であるので、説明を省略する。
この期間内に、工程(f)を行う。この期間の動作は、実質的に、実施例1において[期間−TP(2)7]について説明した動作と同様であるので、説明を省略する。
(g)初期化期間に、走査回路101の動作に基づいてオン状態とされた書込みトランジスタTRWを介してデータ線DTLから第1ノードND1に第1ノード初期化電圧を印加して第1ノードND1の電位を初期化し、第1トランジスタ制御線AZ1からの信号によりオン状態とされた第1トランジスタTR1を介して第2ノードND2に第2ノード初期化電圧VSSを印加して第2ノードND2の電位を初期化し、以て、第1ノードND1と第2ノードND2との間の電位差が駆動トランジスタTRDの閾値電圧Vthを超え、且つ、第2ノードND2と発光部ELPに備えられたカソード電極との間の電位差が発光部ELPの閾値電圧Vth-ELを超えないように、第1ノードND1の電位及び第2ノードND2の電位を初期化する第2の前処理を行い、次いで、
(h)第1トランジスタ制御線AZ1からの信号により第1トランジスタTR1をオン状態からオフ状態とし、
(i)走査回路101の動作に基づいて書込みトランジスタTRWを初期化期間においてオン状態とし、オン状態とされた書込みトランジスタTRWを介してデータ線DTLから第1ノードND1に第1ノード初期化電圧VOfsを印加した状態で駆動電圧VCCを電源部100から駆動トランジスタTRDの一方のソース/ドレイン領域に印加し、以て、水平走査期間Hmの終期より前に位置する初期化期間において第1ノード初期化電圧VOfsから駆動トランジスタTRDの閾値電圧Vthを減じた電位に達するまで第2ノードND2の電位を変化させて駆動トランジスタTRDをオフ状態とする第2の閾値電圧キャンセル処理を行う、
といった工程を備えている点が主に相違する他は、実施例5の駆動方法と同様の構成である。
この期間の動作は、実施例5において図18及び図19の(A)を参照して説明した[期間−TP(3)-1]の動作と同様であるので、説明を省略する。
この期間の動作は、実施例5において図18及び図19の(B)を参照して説明した[期間−TP(3)0]の動作と同様であるので、説明を省略する。
、現表示フレームにおける第(m−P)番目の水平走査期間Hm-Pが開始する。この[期間−TP(3)1]において、工程(a)、即ち、上述した前処理を行う。この期間の動作は、実施例5において図18及び図19の(C)を参照して説明した[期間−TP(3)1]の動作と同様であるので、説明を省略する。
この[期間−TP(3)2]の始期において、第1トランジスタ制御線AZ1からの信号により第1トランジスタTR1をオン状態からオフ状態とする(上述した工程(b))。尚、第1トランジスタTR1のオフ状態を、後述する[期間−TP(3)3A]の終期まで維持する。そして、この[期間−TP(3)2]において、工程(c)、即ち、上述した閾値電圧キャンセル処理を行う。この期間の動作は、実施例5において図18及び図19の(D)及び(E)を参照して説明した[期間−TP(3)2]の動作と同様であるので、説明を省略する。
この期間の動作は、実施例1において図7及び図8の(F)を参照して説明した[期間−TP(2)3]の動作と実質的に同様である。この[期間−TP(3)3A]において、駆動トランジスタTRDのオフ状態を維持する(上述した工程(d))。
この[期間−TP(3)3B]は、第m番目の水平走査期間Hmの始期の直前の期間である。この[期間−TP(3)3B]の始期において、第1トランジスタ制御線AZ1からの信号により第1トランジスタTR1をオン状態とする。その結果、第2ノードND2の電位はVSSまで低下する。
そして、現表示フレームにおける第m番目の水平走査期間Hmが開始する。この[期間−TP(3)4A]において、工程(g)、即ち、上述した第2の前処理を行う。[期間−TP(3)4A]の始期において、走査線SCLからの信号により書込みトランジスタTRWをオン状態とし、オン状態の書込みトランジスタTRWを介してデータ線DTLから第1ノードND1に第1ノード初期化電圧VOfsを印加して第1ノードND1の電位を初期化する。また、第1トランジスタTR1のオン状態を維持し第2ノードND2の電位をVSSに維持する。
この[期間−TP(3)4B]において、工程(i)、即ち、上述した第2の閾値電圧キャンセル処理を行う。この期間の動作は、実施例2において図10及び図11の(D)及び(E)を参照して説明した[期間−TP(2)4B]の動作と実質的に同様であるので、説明を省略する。
この[期間−TP(3)5]において、工程(e)を行う。この期間の動作は、実施例1において図7及び図9の(B)を参照して説明した[期間−TP(2)5]の動作と実質的に同様であるので、説明を省略する。尚、[期間−TP(3)6]以降の各期間の動作は、実施例5において説明したと同様であるので、説明を省略する。
駆動トランジスタTRDの構成は、実施例5において説明した駆動トランジスタTRDの構成と同じであるので、詳細な説明は省略する。実施例5において説明したと同様に、電源部100は一定の電圧VCCを駆動トランジスタTRDの一方のソース/ドレイン領域に印加する。
書込みトランジスタTRWの構成は、実施例1において説明した書込みトランジスタTRWの構成と同じであるので、詳細な説明は省略する。
第1トランジスタTR1の構成は、実施例5において説明した第1トランジスタTR1の構成と同じであるので、詳細な説明は省略する。
電源部100と駆動トランジスタTRDの一方のソース/ドレイン領域とは、第2トランジスタTR2を介して接続されている。そして、第1トランジスタTR1がオン状態であるとき、第2トランジスタTR2をオフ状態とする点が、実施例5乃至実施例8と相違する。
(D−1)一方のソース/ドレイン領域は、電源部100に接続されており、
(D−2)他方のソース/ドレイン領域には、駆動トランジスタTRDの一方のソース/ドレイン領域に接続されており、
(D−3)ゲート電極は、第2トランジスタ制御線CLに接続されている。第2トランジスタ制御線CLの一端は、第2トランジスタ制御回路104に接続されている。
Claims (3)
- (1)走査回路、
(2)信号出力回路、
(3)第1の方向にN個、第1の方向とは異なる第2の方向にM個、合計N×M個の、2次元マトリクス状に配列され、それぞれが有機エレクトロルミネッセンス発光部、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路を備えている有機エレクトロルミネッセンス表示素子、
(4)走査回路に接続され、第1の方向に延びるM本の走査線、
(5)信号出力回路に接続され、第2の方向に延びるN本のデータ線、並びに、
(6)電源部、
を備え、
前記駆動回路は、書込みトランジスタ、駆動トランジスタ、及び、容量部から構成されており、
駆動トランジスタにおいては、
(A−1)ドレイン領域は、電源部に接続されており、
(A−2)ソース領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続され、且つ、容量部の一方の電極に接続されており、第2ノードを構成し、
(A−3)ゲート電極は、書込みトランジスタの他方のソース/ドレイン領域に接続され、且つ、容量部の他方の電極に接続されており、第1ノードを構成し、
書込みトランジスタにおいては、
(B−1)一方のソース/ドレイン領域は、データ線に接続されており、
(B−2)ゲート電極は、走査線に接続されている、
有機エレクトロルミネッセンス表示装置の駆動方法であって、
第1行目乃至第M行目の有機エレクトロルミネッセンス表示素子は線順次走査され、各行の有機エレクトロルミネッセンス表示素子を走査するために割り当てられた期間を水平走査期間と表すとき、各水平走査期間にあっては、信号出力回路から第1ノード初期化電圧をデータ線に印加する初期化期間と、次いで、信号出力回路から映像信号をデータ線に印加する映像信号期間とが存在し、
駆動回路は、更に、第1トランジスタと、第1トランジスタとは異なる導電型のトランジスタから成る第2トランジスタとを備えており、
第1トランジスタにおいては、
(C−1)他方のソース/ドレイン領域は、第2ノードに接続されており、
(C−2)一方のソース/ドレイン領域には、第2ノードの電位を初期化するための第2ノード初期化電圧が印加され、
(C−3)ゲート電極は、第1トランジスタ制御線に接続されており、
電源部と駆動トランジスタのドレイン領域とは第2トランジスタを介して接続されており、第2トランジスタのゲート電極は第1トランジスタ制御線に接続されており、第1トランジスタがオン状態であるとき第2トランジスタはオフ状態となり、
第m行目(但し、m=1,2,3・・・,M)の有機エレクトロルミネッセンス表示素子に対応する映像信号期間を含む水平走査期間を水平走査期間H m と表し、水平走査期間H m に対しP個(但し、Pは、1<P<Mの関係を満たし、有機エレクトロルミネッセンス表示装置において所定の値)の水平走査期間分先行する水平走査期間を水平走査期間H m_pre_P と表すとき、
第m行、第n列目(但し、n=1,2,3・・・,N)の有機エレクトロルミネッセンス表示素子において、
(a)水平走査期間H m_pre_P の終期より前に位置する初期化期間に、走査回路の動作に基づいてオン状態とされた書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加して第1ノードの電位を初期化し、第1トランジスタ制御線からの信号によりオン状態とされた第1トランジスタを介して第2ノードに第2ノード初期化電圧を印加して第2ノードの電位を初期化し、以て、第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を超え、且つ、第2ノードと有機エレクトロルミネッセンス発光部に備えられたカソード電極との間の電位差が有機エレクトロルミネッセンス発光部の閾値電圧を超えないように、第1ノードの電位及び第2ノードの電位を初期化する前処理を行い、次いで、
(b)第1トランジスタ制御線からの信号により第1トランジスタをオン状態からオフ状態とし、
(c)走査回路の動作に基づいて書込みトランジスタを初期化期間においてオン状態とし、オン状態とされた書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加した状態で駆動電圧を電源部から駆動トランジスタのドレイン領域に印加し、以て、水平走査期間H m_pre_P における初期化期間において第1ノード初期化電圧から駆動トランジスタの閾値電圧を減じた電位に達するまで第2ノードの電位を変化させて駆動トランジスタをオフ状態とする閾値電圧キャンセル処理を行い、次いで、
(d)走査回路の動作に基づいて書込みトランジスタをオフ状態とすることにより第1ノードを浮遊状態とすると共に、駆動トランジスタのオフ状態を維持し、
(e)走査回路の動作に基づいてオン状態とされた書込みトランジスタを介して、水平走査期間H m における映像信号期間に、データ線から映像信号を第1ノードに印加する書込み処理を行い、次いで、
(f)走査回路の動作に基づいて書込みトランジスタをオフ状態とすることにより第1ノードを浮遊状態とし、電源部から駆動トランジスタを介して、第1ノードと第2ノードとの間の電位差の値に応じた電流を有機エレクトロルミネッセンス発光部に流す、
有機エレクトロルミネッセンス表示装置の駆動方法。 - 前記工程(d)と前記工程(e)との間に、
(g)初期化期間に、走査回路の動作に基づいてオン状態とされた書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加して第1ノードの電位を初期化し、第1トランジスタ制御線からの信号によりオン状態とされた第1トランジスタを介して第2ノードに第2ノード初期化電圧を印加して第2ノードの電位を初期化し、以て、第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を超え、且つ、第2ノードと有機エレクトロルミネッセンス発光部に備えられたカソード電極との間の電位差が有機エレクトロルミネッセンス発光部の閾値電圧を超えないように、第1ノードの電位及び第2ノードの電位を初期化する第2の前処理を行い、次いで、
(h)第1トランジスタ制御線からの信号により第1トランジスタをオン状態からオフ状態とし、
(i)走査回路の動作に基づいて書込みトランジスタを初期化期間においてオン状態とし、オン状態とされた書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加した状態で駆動電圧を電源部から駆動トランジスタのドレイン領域に印加し、以て、水平走査期間H m の終期より前に位置する初期化期間において第1ノード初期化電圧から駆動トランジスタの閾値電圧を減じた電位に達するまで第2ノードの電位を変化させて駆動トランジスタをオフ状態とする第2の閾値電圧キャンセル処理を行う、
請求項1に記載の有機エレクトロルミネッセンス表示装置の駆動方法。 - 初期化期間において、信号出力回路は、第1ノード初期化電圧として第1初期化電圧をデータ線に印加し、次いで、第1初期化電圧に替えて、第1初期化電圧より低い第2初期化電圧を第1ノード初期化電圧としてデータ線に印加する、
請求項1に記載の有機エレクトロルミネッセンス表示装置の駆動方法。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008311805A JP4957713B2 (ja) | 2008-12-08 | 2008-12-08 | 有機エレクトロルミネッセンス表示装置の駆動方法 |
US12/591,706 US8102388B2 (en) | 2008-12-08 | 2009-11-30 | Method of driving organic electroluminescence display apparatus |
TW098141411A TW201030711A (en) | 2008-12-08 | 2009-12-03 | Method of driving organic electroluminescence display apparatus |
KR1020090119580A KR20100066375A (ko) | 2008-12-08 | 2009-12-04 | 유기 일렉트로루미네선스 표시 장치의 구동 방법 |
CN200910253543A CN101751856A (zh) | 2008-12-08 | 2009-12-08 | 驱动有机电致发光显示设备的方法和显示设备 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2008311805A JP4957713B2 (ja) | 2008-12-08 | 2008-12-08 | 有機エレクトロルミネッセンス表示装置の駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2010134313A JP2010134313A (ja) | 2010-06-17 |
JP4957713B2 true JP4957713B2 (ja) | 2012-06-20 |
Family
ID=42230536
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2008311805A Expired - Fee Related JP4957713B2 (ja) | 2008-12-08 | 2008-12-08 | 有機エレクトロルミネッセンス表示装置の駆動方法 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8102388B2 (ja) |
JP (1) | JP4957713B2 (ja) |
KR (1) | KR20100066375A (ja) |
CN (1) | CN101751856A (ja) |
TW (1) | TW201030711A (ja) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009063719A (ja) * | 2007-09-05 | 2009-03-26 | Sony Corp | 有機エレクトロルミネッセンス発光部の駆動方法 |
SG183417A1 (en) | 2010-03-10 | 2012-09-27 | Ricoh Co Ltd | Toner container and image forming device |
JP6018409B2 (ja) * | 2011-05-13 | 2016-11-02 | 株式会社半導体エネルギー研究所 | 発光装置 |
KR102000041B1 (ko) * | 2011-12-29 | 2019-07-16 | 엘지디스플레이 주식회사 | 발광표시장치 및 그 구동방법 |
KR101322221B1 (ko) * | 2012-05-10 | 2013-10-28 | 주식회사 실리콘웍스 | 시오지 폼 소스 드라이버 집적회로의 오동작 방지 회로 및 그를 채용한 평판 디스플레이 제어 장치 |
KR20140014694A (ko) * | 2012-07-25 | 2014-02-06 | 삼성디스플레이 주식회사 | 표시기기의 영상 보상 장치 및 방법 |
JP2015094773A (ja) * | 2013-11-08 | 2015-05-18 | ソニー株式会社 | 表示装置および電子機器 |
KR102593326B1 (ko) * | 2018-11-26 | 2023-10-25 | 엘지디스플레이 주식회사 | 유기발광 표시장치 |
US10769985B1 (en) * | 2019-04-01 | 2020-09-08 | Mikro Mesa Technology Co., Ltd. | Light-emitting device display |
CN111489701B (zh) * | 2020-05-29 | 2021-09-14 | 上海天马有机发光显示技术有限公司 | 阵列基板及其驱动方法、显示面板和显示装置 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6356026B1 (en) * | 1999-11-24 | 2002-03-12 | Texas Instruments Incorporated | Ion implant source with multiple indirectly-heated electron sources |
JP2003043994A (ja) * | 2001-07-27 | 2003-02-14 | Canon Inc | アクティブマトリックス型ディスプレイ |
JP3613253B2 (ja) * | 2002-03-14 | 2005-01-26 | 日本電気株式会社 | 電流制御素子の駆動回路及び画像表示装置 |
JP4636006B2 (ja) * | 2005-11-14 | 2011-02-23 | ソニー株式会社 | 画素回路及び画素回路の駆動方法、表示装置及び表示装置の駆動方法、並びに、電子機器 |
JP4240059B2 (ja) | 2006-05-22 | 2009-03-18 | ソニー株式会社 | 表示装置及びその駆動方法 |
JP4984715B2 (ja) * | 2006-07-27 | 2012-07-25 | ソニー株式会社 | 表示装置の駆動方法、及び、表示素子の駆動方法 |
JP4203772B2 (ja) * | 2006-08-01 | 2009-01-07 | ソニー株式会社 | 表示装置およびその駆動方法 |
JP2008233501A (ja) * | 2007-03-20 | 2008-10-02 | Sony Corp | 有機エレクトロルミネッセンス発光部の駆動方法 |
JP4306753B2 (ja) * | 2007-03-22 | 2009-08-05 | ソニー株式会社 | 表示装置及びその駆動方法と電子機器 |
JP4715849B2 (ja) * | 2008-01-15 | 2011-07-06 | ソニー株式会社 | 表示装置及びその駆動方法と電子機器 |
JP4640442B2 (ja) * | 2008-05-08 | 2011-03-02 | ソニー株式会社 | 表示装置、表示装置の駆動方法および電子機器 |
JP2010113188A (ja) * | 2008-11-07 | 2010-05-20 | Sony Corp | 有機エレクトロルミネッセンス発光部の駆動方法 |
-
2008
- 2008-12-08 JP JP2008311805A patent/JP4957713B2/ja not_active Expired - Fee Related
-
2009
- 2009-11-30 US US12/591,706 patent/US8102388B2/en not_active Expired - Fee Related
- 2009-12-03 TW TW098141411A patent/TW201030711A/zh unknown
- 2009-12-04 KR KR1020090119580A patent/KR20100066375A/ko not_active Application Discontinuation
- 2009-12-08 CN CN200910253543A patent/CN101751856A/zh active Pending
Also Published As
Publication number | Publication date |
---|---|
CN101751856A (zh) | 2010-06-23 |
KR20100066375A (ko) | 2010-06-17 |
JP2010134313A (ja) | 2010-06-17 |
US8102388B2 (en) | 2012-01-24 |
US20100141627A1 (en) | 2010-06-10 |
TW201030711A (en) | 2010-08-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4844634B2 (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP4957713B2 (ja) | 有機エレクトロルミネッセンス表示装置の駆動方法 | |
JP4479755B2 (ja) | 有機エレクトロルミネッセンス素子、及び、有機エレクトロルミネッセンス表示装置 | |
US8427458B2 (en) | Scan driving circuit and display device including the same | |
JP5278119B2 (ja) | 表示装置の駆動方法 | |
JP5262930B2 (ja) | 表示素子の駆動方法、及び、表示装置の駆動方法 | |
JP2008256916A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP2009271200A (ja) | 表示装置及びその駆動方法 | |
JP5141192B2 (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP2009288767A (ja) | 表示装置及びその駆動方法 | |
JP2008226491A (ja) | 有機エレクトロルミネッセンス表示装置 | |
JP2009063719A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP2009271199A (ja) | 表示装置及び表示装置の駆動方法 | |
JP2010113188A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP2008233501A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP5098508B2 (ja) | 有機エレクトロルミネッセンス表示装置、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路、並びに、有機エレクトロルミネッセンス発光部の駆動方法 | |
JP4844641B2 (ja) | 表示装置及びその駆動方法 | |
JP5293417B2 (ja) | 表示装置の駆動方法 | |
JP2010181788A (ja) | 表示装置及びその駆動方法 | |
JP2011090241A (ja) | 表示装置、及び、表示装置の駆動方法 | |
JP5157317B2 (ja) | 有機エレクトロルミネッセンス発光部の駆動方法、及び、有機エレクトロルミネッセンス表示装置 | |
JP2008176141A (ja) | 有機エレクトロルミネッセンス表示装置 | |
JP2008281612A (ja) | 有機エレクトロルミネッセンス発光部を駆動するための駆動回路、有機エレクトロルミネッセンス発光部の駆動方法、及び、有機エレクトロルミネッセンス表示装置 | |
JP2008242369A (ja) | 有機エレクトロルミネッセンス素子及び有機エレクトロルミネッセンス表示装置 | |
JP2009098166A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20100805 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110301 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110411 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120221 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120305 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150330 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |