JP5098508B2 - 有機エレクトロルミネッセンス表示装置、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路、並びに、有機エレクトロルミネッセンス発光部の駆動方法 - Google Patents
有機エレクトロルミネッセンス表示装置、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路、並びに、有機エレクトロルミネッセンス発光部の駆動方法 Download PDFInfo
- Publication number
- JP5098508B2 JP5098508B2 JP2007210741A JP2007210741A JP5098508B2 JP 5098508 B2 JP5098508 B2 JP 5098508B2 JP 2007210741 A JP2007210741 A JP 2007210741A JP 2007210741 A JP2007210741 A JP 2007210741A JP 5098508 B2 JP5098508 B2 JP 5098508B2
- Authority
- JP
- Japan
- Prior art keywords
- node
- transistor
- source
- drain region
- light emitting
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 150
- 238000005401 electroluminescence Methods 0.000 claims description 100
- 230000008569 process Effects 0.000 claims description 81
- 239000003990 capacitor Substances 0.000 claims description 48
- 230000015572 biosynthetic process Effects 0.000 claims description 26
- 238000012545 processing Methods 0.000 claims description 21
- 230000008859 change Effects 0.000 claims description 17
- 239000011159 matrix material Substances 0.000 claims description 11
- 239000010410 layer Substances 0.000 description 46
- 238000010586 diagram Methods 0.000 description 25
- 238000012937 correction Methods 0.000 description 20
- 230000003071 parasitic effect Effects 0.000 description 14
- 239000011229 interlayer Substances 0.000 description 13
- 238000007781 pre-processing Methods 0.000 description 10
- 238000013461 design Methods 0.000 description 6
- 238000004020 luminiscence type Methods 0.000 description 6
- 239000004065 semiconductor Substances 0.000 description 6
- 230000005525 hole transport Effects 0.000 description 5
- 238000004519 manufacturing process Methods 0.000 description 5
- 230000004044 response Effects 0.000 description 5
- 239000000758 substrate Substances 0.000 description 4
- 239000010409 thin film Substances 0.000 description 4
- 238000013459 approach Methods 0.000 description 2
- 230000008901 benefit Effects 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 230000004043 responsiveness Effects 0.000 description 2
- 206010047571 Visual impairment Diseases 0.000 description 1
- 229910045601 alloy Inorganic materials 0.000 description 1
- 239000000956 alloy Substances 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 229920001940 conductive polymer Polymers 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 230000007423 decrease Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 230000001681 protective effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
- G09G2300/0866—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes by means of changes in the pixel supply voltage
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/06—Details of flat display driving waveforms
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2330/00—Aspects of power supply; Aspects of display protection and defect management
- G09G2330/04—Display protection
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
- Electroluminescent Light Sources (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
(1)走査回路101、
(2)映像信号出力回路102、
(3)第1の方向にN個、第1の方向とは異なる第2の方向(具体的には、第1の方向に直交する方向)にM個、合計N×M個の、2次元マトリクス状に配列され、それぞれが有機エレクトロルミネッセンス発光部ELP、及び、有機エレクトロルミネッセンス発光部ELPを駆動するための駆動回路を備えている有機エレクトロルミネッセンス素子10、
(4)走査回路101に接続され、第1の方向に延びるM本の走査線SCL、
(5)映像信号出力回路102に接続され、第2の方向に延びるN本のデータ線DTL、
(6)電源部100、
(7)発光制御トランジスタ制御回路103、
(8)第1ノード初期化トランジスタ制御回路104、並びに、
(9)第2ノード初期化トランジスタ制御回路105、
を備えている。尚、図13においては、便宜のため3×3個の有機EL素子10を示したが、これは単なる例示に過ぎない。
=k・μ・(VSig−VOfs−ΔV)2 (C)
(1)走査回路、
(2)映像信号出力回路、
(3)第1の方向にN個、第1の方向とは異なる第2の方向にM個、合計N×M個の、2次元マトリクス状に配列され、それぞれが有機エレクトロルミネッセンス発光部、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路を備えている有機エレクトロルミネッセンス素子、
(4)走査回路に接続され、第1の方向に延びるM本の走査線、
(5)映像信号出力回路に接続され、第2の方向に延びるN本のデータ線、並びに、
(6)電源部、
を備えた有機エレクトロルミネッセンス表示装置に関する。
(A)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えたnチャネル型の駆動トランジスタ、
(B)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた映像信号書込みトランジスタ、並びに、
(C)一対の電極を備えたコンデンサ部、
を備えており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電源部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続され、且つ、コンデンサ部の一方の電極に接続されており、第2ノードを構成し、
(A−3)ゲート電極は、映像信号書込みトランジスタの他方のソース/ドレイン領域に接続され、且つ、コンデンサ部の他方の電極に接続されており、第1ノードを構成し、
映像信号書込みトランジスタにおいては、
(B−1)一方のソース/ドレイン領域は、データ線に接続されており、
(B−2)ゲート電極は、走査線に接続されている、
駆動回路に関する。
(D)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた第1ノード初期化トランジスタ、
を更に備えており、
第1ノード初期化トランジスタにおいては、
(D−1)一方のソース/ドレイン領域は、第1ノード初期化電圧供給線に接続されており、
(D−2)他方のソース/ドレイン領域は、第1ノードに接続されており、
(D−3)ゲート電極は、第1ノード初期化トランジスタ制御線に接続されている、
駆動回路に関する。
(a)第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を越えるように、走査線からの信号によりオン状態とされた映像信号書込みトランジスタを介して、データ線から第1ノードに第1ノード初期化電圧を印加し、電源部から駆動トランジスタの一方のソース/ドレイン領域に第2の電圧を印加する前処理を行い、次いで、
(b)走査線からの信号によりオン状態を維持した映像信号書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加した状態で、電源部から駆動トランジスタの一方のソース/ドレイン領域に第1の電圧を印加し、以て、第1ノードの電位を保った状態で、第1ノードの電位から駆動トランジスタの閾値電圧を減じた電位に向かって、第2ノードの電位を変化させる閾値電圧キャンセル処理を行い、その後、
(c)走査線からの信号によりオン状態とされた映像信号書込みトランジスタを介して、データ線から映像信号を第1ノードに印加する書込み処理を行い、次いで、
(d)走査線からの信号により映像信号書込みトランジスタをオフ状態とすることにより第1ノードを浮遊状態とし、電源部から駆動トランジスタを介して、第1ノードと第2ノードとの間の電位差の値に応じた電流を有機エレクトロルミネッセンス発光部に流す、
工程から成ることを特徴とする。
(a)第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を越えるように、第1ノード初期化トランジスタ制御線からの信号によりオン状態とされた第1ノード初期化トランジスタを介して、第1ノード初期化電圧供給線から第1ノードに第1ノード初期化電圧を印加し、電源部から駆動トランジスタの一方のソース/ドレイン領域に第2の電圧を印加する前処理を行い、次いで、
(b)第1ノード初期化トランジスタ制御線からの信号によりオン状態を維持した第1ノード初期化トランジスタを介して第1ノード初期化電圧供給線から第1ノードに第1ノード初期化電圧を印加した状態で、電源部から駆動トランジスタの一方のソース/ドレイン領域に第1の電圧を印加し、以て、第1ノードの電位を保った状態で、第1ノードの電位から駆動トランジスタの閾値電圧を減じた電位に向かって、第2ノードの電位を変化させる閾値電圧キャンセル処理を行い、その後、
(c)走査線からの信号によりオン状態とされた映像信号書込みトランジスタを介して、データ線から映像信号を第1ノードに印加する書込み処理を行い、次いで、
(d)走査線からの信号により映像信号書込みトランジスタをオフ状態とすることにより第1ノードを浮遊状態とし、電源部から駆動トランジスタを介して、第1ノードと第2ノードとの間の電位差の値に応じた電流を有機エレクトロルミネッセンス発光部に流す、
工程から成ることを特徴とする。
(1)走査回路101、
(2)映像信号出力回路102、
(3)第1の方向(実施例1においては水平方向)にN個、第1の方向とは異なる第2の方向(具体的には、第1の方向に直交する方向、実施例1においては垂直方向)にM個、合計N×M個の、2次元マトリクス状に配列された有機EL素子10、
(4)走査回路101に接続され、第1の方向に延びるM本の走査線SCL、
(5)映像信号出力回路102に接続され、第2の方向に延びるN本のデータ線DTL、並びに、
(6)電源部100、
を備えている。後述する他の実施例においても同様である。
(A−1)一方のソース/ドレイン領域は、電源部100に接続されており、
(A−2)他方のソース/ドレイン領域は、発光部ELPに備えられたアノード電極に接続され、且つ、コンデンサ部C1の一方の電極に接続されており、第2ノードND2を構成し、
(A−3)ゲート電極は、映像信号書込みトランジスタTSigの他方のソース/ドレイン領域に接続され、且つ、コンデンサ部C1の他方の電極に接続されており、第1ノードND1を構成する。後述する他の実施例においても同様である。
μ :実効的な移動度
L :チャネル長
W :チャネル幅
Vgs:ゲート電極とソース領域として働く他方のソース/ドレイン領域との間の電位差
Vth:閾値電圧
Cox:(ゲート絶縁層の比誘電率)×(真空の誘電率)/(ゲート絶縁層の厚さ)
k≡(1/2)・(W/L)・Cox
とする。
(B−1)一方のソース/ドレイン領域は、データ線DTLに接続されており、
(B−2)ゲート電極は、走査線SCLに接続されている。後述する他の実施例においても同様である。
・・・0ボルト〜10ボルト
VCC-H :発光部ELPに電流を流すための第1の電圧
・・・20ボルト
VCC-L :第2ノードND2と発光部ELPに備えられたカソード電極との間の電位差が発
光部ELPの閾値電圧Vth-ELを越えないようにするための第2の電圧
・・・−10ボルト
VOfs :駆動トランジスタTDrvのゲート電極の電位(第1ノードND1の電位)を初期
化するための電圧
・・・0ボルト
Vth :駆動トランジスタTDrvの閾値電圧
・・・3ボルト
VCat :発光部ELPのカソード電極に印加される電圧
・・・0ボルト
Vth-EL:発光部ELPの閾値電圧
・・・3ボルト
この[期間−TP(2)-1]は、例えば、前の表示フレームにおける動作であり、前回の各種の処理完了後に第(n,m)番目の有機EL素子10が発光状態にある期間である。即ち、第(n,m)番目の副画素を構成する有機EL素子10における発光部ELPには、後述する式(5)に基づくドレイン電流I’dsが流れており、第(n,m)番目の副画素を構成する有機EL素子10の輝度は、係るドレイン電流I’dsに対応した値である。ここで、映像信号書込みトランジスタTSigはオフ状態であり、駆動トランジスタTDrvはオン状態である。第(n,m)番目の有機EL素子10の発光状態は、第(m+m’)行目に配列された有機EL素子10の水平走査期間の開始直前まで継続される。
この[期間−TP(2)0]は、例えば、前の表示フレームから現表示フレームにおける動作である。即ち、この[期間−TP(2)0]は、前の表示フレームにおける第(m+m’)番目の水平走査期間から、現表示フレームにおける第(m−1)番目の水平走査期間までの期間である。そして、この[期間−TP(2)0]において、第(n,m)番目の有機EL素子は、原則として非発光状態にある。[期間−TP(2)-1]から[期間−TP(2)0]に移る時点で、電源部100から供給される電圧を、第1の電圧VCC-Hから第2の電圧VCC-Lに切り替える。その結果、第2ノードND2(駆動トランジスタTDrvの他方のソース/ドレイン領域あるいは発光部ELPのアノード電極)の電位はVCC-Lまで低下し、発光部ELPは非発光状態となる。また、第2ノードND2の電位低下に倣うように、浮遊状態の第1ノードND1(駆動トランジスタTDrvのゲート電極)の電位も低下する。
この期間内に、上記の工程(a)、即ち、上述した前処理を行う。
この期間内に、上記の工程(b)、即ち、上述した閾値電圧キャンセル処理を行う。
即ち、走査線SCLからの信号によりオン状態を維持した映像信号書込みトランジスタTSigを介してデータ線DTLから第1ノードND1に第1ノード初期化電圧VOfsを印加した状態で、電源部100から供給される電圧を、第2の電圧VCC-Lから第1の電圧VCC-Hに切り替え、電源部100から駆動トランジスタTDrvの一方のソース/ドレイン領域に第1の電圧VCC-Hを印加する。その結果、第1ノードND1の電位は変化しないが(VOfs=0ボルトを維持)、第1ノードND1の電位から駆動トランジスタTDrvの閾値電圧Vthを減じた電位に向かって、第2ノードND2の電位は変化する。即ち、浮遊状態の第2ノードND2の電位が上昇する。そして、駆動トランジスタTDrvのゲート電極と他方のソース/ドレイン領域との間の電位差がVthに達すると、駆動トランジスタTDrvがオフ状態となる。具体的には、浮遊状態の第2ノードND2の電位が(VOfs−Vth=−3ボルト)に近づき、最終的に(VOfs−Vth)となる。ここで、以下の式(2)が保証されていれば、云い換えれば、式(2)を満足するように電位を選択、決定しておけば、発光部ELPが発光することはない。
この期間内に、上記の工程(c)、即ち、上述した書込み処理を行う。
次に、駆動トランジスタTDrvに対する書込み処理を行う。具体的には、映像信号書込みトランジスタTSigのオン状態を維持したまま、データ線DTLの電位を、発光部ELPにおける輝度を制御するための映像信号VSigとする。その結果、第1ノードND1の電位はVSigへと上昇する。駆動トランジスタTDrvはオン状態である。尚、映像信号書込みトランジスタTSigを、一旦、オフ状態とし、データ線DTLの電位を、発光部ELPにおける輝度を制御するための映像信号VSigに変更し、その後、走査線SCLをハイレベルとすることによって、映像信号書込みトランジスタTSigをオン状態としてもよい。
Vs ≒VOfs−Vth
Vgs≒VSig−(VOfs−Vth) (3)
以上の操作によって、閾値電圧キャンセル処理、書込み処理、移動度補正処理が完了する。その後、この期間内に、上記の工程(d)を以下のように行う。即ち、駆動トランジスタTDrvの一方のソース/ドレイン領域に電源部100から第1の電圧VCC-Hが印加された状態を維持した状態で、走査回路101の動作に基づき走査線SCLをローレベルとし、映像信号書込みトランジスタTSigをオフ状態とし、第1ノードND1、即ち、駆動トランジスタTDrvのゲート電極を浮遊状態とする。従って、以上の結果として、第2ノードND2の電位は上昇する。
(D−1)一方のソース/ドレイン領域は、第1ノード初期化電圧供給線PS1に接続されており、
(D−2)他方のソース/ドレイン領域は、第1ノードND1に接続されており、
(D−3)ゲート電極は、第1ノード初期化トランジスタ制御線AZND1に接続されている。
この[期間−TP(3)-1]は、例えば、前の表示フレームにおける動作であり、実質的に、実施例1において説明した[期間−TP(2)-1]と同じ動作である。ここで、映像信号書込みトランジスタTSig及び第1ノード初期化トランジスタTND1はオフ状態であり、駆動トランジスタTDrvはオン状態である。
この[期間−TP(3)0]は、例えば、前の表示フレームから現表示フレームにおける動作であり、実施例1の駆動回路において説明した[期間−TP(2)0]と、実質的に同じ動作である。即ち、[期間−TP(3)-1]から[期間−TP(3)0]に移る時点で、電源部100から供給される電圧を、第1の電圧VCC-Hから第2の電圧VCC-Lに切り替える。その結果、第2ノードND2(駆動トランジスタTDrvの他方のソース/ドレイン領域あるいは発光部ELPのアノード電極)の電位はVCC-Lまで低下し、発光部ELPは非発光状態となる。また、第2ノードND2の電位低下に倣うように、浮遊状態の第1ノードND1(駆動トランジスタTDrvのゲート電極)の電位も低下する。
この期間内に、上記の工程(a)、即ち、上述した前処理を行う。
この期間内に、上記の工程(b)、即ち、上述した閾値電圧キャンセル処理を行う。
その後、第1ノード初期化トランジスタ制御回路104の動作に基づき、第1ノード初期化トランジスタ制御線AZND1をローレベルとすることによって、第1ノード初期化トランジスタTND1をオフ状態とする。その結果、第1ノードND1の電位は変化せず(V Ofs =0ボルトを維持)、浮遊状態の第2ノードND2の電位も変化せず、(V Ofs −Vth=−3ボルト)を保持する。
この期間内に、上記の工程(c)、即ち、上述した書込み処理を行う。映像信号出力回路102の動作に基づき、データ線DTLの電位を、発光部ELPにおける輝度を制御するための映像信号VSigとし、次いで、走査回路101の動作に基づき、走査線SCLからの信号によりオン状態とされた映像信号書込みトランジスタTSigを介して、データ線DTLから映像信号VSigを第1ノードND1に印加する。その結果、第1ノードND1の電位は、VSigへと上昇する。
以上の操作によって、閾値電圧キャンセル処理、書込み処理、移動度補正処理が完了する。その後、この期間内に、上記の工程(d)を以下のように行う。即ち、駆動トランジスタTDrvの一方のソース/ドレイン領域に電源部100から第1の電圧VCC-Hが印加された状態を維持した状態で、走査回路101の動作に基づき走査線SCLをローレベルとし、映像信号書込みトランジスタTSigをオフ状態とし、第1ノードND1、即ち、駆動トランジスタTDrvのゲート電極を浮遊状態とする。従って、以上の結果として、第2ノードND2の電位は上昇し、(Vth-EL+VCat)を越えるので、発光部ELPは発光を開始する。このとき、発光部ELPを流れる電流は、前述した式(5)にて得ることができるので、発光部ELPを流れる電流Idsは、発光部ELPの閾値電圧Vth-EL、及び、駆動トランジスタTDrvの閾値電圧Vthには依存しない。即ち、発光部ELPの発光量(輝度)は、発光部ELPの閾値電圧Vth-ELの影響、及び、駆動トランジスタTDrvの閾値電圧Vthの影響を受けない。加えて、駆動トランジスタTDrvにおける移動度μのばらつきに起因したドレイン電流Idsのばらつき発生を抑制することができる。
Claims (24)
- (A)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた駆動トランジスタ、
(B)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた映像信号書込みトランジスタ、
を備えており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電源部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続されており、第2ノードを構成し、
(A−3)ゲート電極は、映像信号書込みトランジスタの他方のソース/ドレイン領域に接続されており、第1ノードを構成し、
映像信号書込みトランジスタにおいては、
(B−1)一方のソース/ドレイン領域は、データ線に接続されており、
(B−2)ゲート電極は、走査線に接続されており、
駆動トランジスタの一方のソース/ドレイン領域には、駆動トランジスタを介して有機エレクトロルミネッセンス発光部に向かって電流を流すための第1の電圧と、第2ノードと有機エレクトロルミネッセンス発光部に備えられたカソード電極との間の電位差が有機エレクトロルミネッセンス発光部の閾値電圧を越えないようにするための第2の電圧とが、選択的に電源部から印加され、
駆動トランジスタの一方のソース/ドレイン領域側には、LDD構造が形成されており、
(a)第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を越えるように、走査線からの信号によりオン状態とされた映像信号書込みトランジスタを介して、データ線から第1ノードに第1ノード初期化電圧が印加され、電源部から駆動トランジスタの一方のソース/ドレイン領域に第2の電圧が印加される処理が行われ、次いで、
(b)走査線からの信号によりオン状態を維持した映像信号書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧が印加された状態で、電源部から駆動トランジスタの一方のソース/ドレイン領域に第1の電圧が印加され、以て、第1ノードの電位を保った状態で、第1ノードの電位から駆動トランジスタの閾値電圧を減じた電位に向かって、第2ノードの電位を変化させる処理が行われ、その後、
(c)走査線からの信号によりオン状態とされた映像信号書込みトランジスタを介して、データ線から映像信号が第1ノードに印加される処理が行われ、次いで、
(d)走査線からの信号により映像信号書込みトランジスタがオフ状態とされることにより第1ノードが浮遊状態となり、電源部から駆動トランジスタを介して、第1ノードと第2ノードとの間の電位差の値に応じた電流が有機エレクトロルミネッセンス発光部に流される、
有機エレクトロルミネッセンス発光部を駆動するための駆動回路。 - 駆動トランジスタの他方のソース/ドレイン領域側には、第2のLDD構造が形成されていると共に、第2のLDD構造の長さは駆動トランジスタの一方のソース/ドレイン領域側のLDD構造の長さよりも短い請求項1に記載の有機エレクトロルミネッセンス発光部を駆動するための駆動回路。
- 駆動トランジスタはnチャネル型である請求項1または請求項2に記載の有機エレクトロルミネッセンス発光部を駆動するための駆動回路。
- 一対の電極を備えたコンデンサ部が第1ノードと第2ノードとの間に接続されている請求項1ないし請求項3のいずれか1項に記載の有機エレクトロルミネッセンス発光部を駆動するための駆動回路。
- (A)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた駆動トランジスタ、
(B)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた映像信号書込みトランジスタ、
(D)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた第1ノード初期化トランジスタ、
を備えており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電源部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続されており、第2ノードを構成し、
(A−3)ゲート電極は、映像信号書込みトランジスタの他方のソース/ドレイン領域に接続されており、第1ノードを構成し、
映像信号書込みトランジスタにおいては、
(B−1)一方のソース/ドレイン領域は、データ線に接続されており、
(B−2)ゲート電極は、走査線に接続されており、
第1ノード初期化トランジスタにおいては、
(D−1)一方のソース/ドレイン領域は、第1ノード初期化電圧供給線に接続されており、
(D−2)他方のソース/ドレイン領域は、第1ノードに接続されており、
(D−3)ゲート電極は、第1ノード初期化トランジスタ制御線に接続されており、
駆動トランジスタの一方のソース/ドレイン領域には、駆動トランジスタを介して有機エレクトロルミネッセンス発光部に向かって電流を流すための第1の電圧と、第2ノードと有機エレクトロルミネッセンス発光部に備えられたカソード電極との間の電位差が有機エレクトロルミネッセンス発光部の閾値電圧を越えないようにするための第2の電圧とが、選択的に電源部から印加され、
駆動トランジスタの一方のソース/ドレイン領域側には、LDD構造が形成されており、
(a)第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を越えるように、第1ノード初期化トランジスタ制御線からの信号によりオン状態とされた第1ノード初期化トランジスタを介して、第1ノード初期化電圧供給線から第1ノードに第1ノード初期化電圧が印加され、電源部から駆動トランジスタの一方のソース/ドレイン領域に第2の電圧が印加される処理が行われ、次いで、
(b)第1ノード初期化トランジスタ制御線からの信号によりオン状態を維持した第1ノード初期化トランジスタを介して第1ノード初期化電圧供給線から第1ノードに第1ノード初期化電圧が印加された状態で、電源部から駆動トランジスタの一方のソース/ドレイン領域に第1の電圧が印加され、以て、第1ノードの電位を保った状態で、第1ノードの電位から駆動トランジスタの閾値電圧を減じた電位に向かって、第2ノードの電位を変化させる処理が行われ、その後、
(c)走査線からの信号によりオン状態とされた映像信号書込みトランジスタを介して、データ線から映像信号が第1ノードに印加される処理が行われ、次いで、
(d)走査線からの信号により映像信号書込みトランジスタがオフ状態とされることにより第1ノードが浮遊状態となり、電源部から駆動トランジスタを介して、第1ノードと第2ノードとの間の電位差の値に応じた電流が有機エレクトロルミネッセンス発光部に流される、
有機エレクトロルミネッセンス発光部を駆動するための駆動回路。 - 駆動トランジスタの他方のソース/ドレイン領域側には、第2のLDD構造が形成されていると共に、第2のLDD構造の長さは駆動トランジスタの一方のソース/ドレイン領域側のLDD構造の長さよりも短い請求項5に記載の有機エレクトロルミネッセンス発光部を駆動するための駆動回路。
- 駆動トランジスタはnチャネル型である請求項5または請求項6に記載の有機エレクトロルミネッセンス発光部を駆動するための駆動回路。
- 一対の電極を備えたコンデンサ部が第1ノードと第2ノードとの間に接続されている請求項5ないし請求項7のいずれか1項に記載の有機エレクトロルミネッセンス発光部を駆動するための駆動回路。
- (A)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた駆動トランジスタ、
(B)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた映像信号書込みトランジスタ、
を備えており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電源部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続されており、第2ノードを構成し、
(A−3)ゲート電極は、映像信号書込みトランジスタの他方のソース/ドレイン領域に接続されており、第1ノードを構成し、
映像信号書込みトランジスタにおいては、
(B−1)一方のソース/ドレイン領域は、データ線に接続されており、
(B−2)ゲート電極は、走査線に接続されており、
駆動トランジスタの一方のソース/ドレイン領域には、駆動トランジスタを介して有機エレクトロルミネッセンス発光部に向かって電流を流すための第1の電圧と、第2ノードと有機エレクトロルミネッセンス発光部に備えられたカソード電極との間の電位差が有機エレクトロルミネッセンス発光部の閾値電圧を越えないようにするための第2の電圧とが、選択的に電源部から印加され、
駆動トランジスタの一方のソース/ドレイン領域側には、LDD構造が形成されている、
有機エレクトロルミネッセンス発光部を駆動するための駆動回路を用いた有機エレクトロルミネッセンス発光部の駆動方法であって、
(a)第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を越えるように、走査線からの信号によりオン状態とされた映像信号書込みトランジスタを介して、データ線から第1ノードに第1ノード初期化電圧を印加し、電源部から駆動トランジスタの一方のソース/ドレイン領域に第2の電圧を印加する処理を行い、次いで、
(b)走査線からの信号によりオン状態を維持した映像信号書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧を印加した状態で、電源部から駆動トランジスタの一方のソース/ドレイン領域に第1の電圧を印加し、以て、第1ノードの電位を保った状態で、第1ノードの電位から駆動トランジスタの閾値電圧を減じた電位に向かって、第2ノードの電位を変化させる処理を行い、その後、
(c)走査線からの信号によりオン状態とされた映像信号書込みトランジスタを介して、データ線から映像信号を第1ノードに印加する処理を行い、次いで、
(d)走査線からの信号により映像信号書込みトランジスタをオフ状態とすることにより第1ノードを浮遊状態とし、電源部から駆動トランジスタを介して、第1ノードと第2ノードとの間の電位差の値に応じた電流を有機エレクトロルミネッセンス発光部に流す、
工程から成る有機エレクトロルミネッセンス発光部の駆動方法。 - 駆動トランジスタの他方のソース/ドレイン領域側には、第2のLDD構造が形成されていると共に、第2のLDD構造の長さは駆動トランジスタの一方のソース/ドレイン領域側のLDD構造の長さよりも短い請求項9に記載の有機エレクトロルミネッセンス発光部の駆動方法。
- 駆動トランジスタはnチャネル型である請求項9または請求項10に記載の有機エレクトロルミネッセンス発光部の駆動方法。
- 一対の電極を備えたコンデンサ部が第1ノードと第2ノードとの間に接続されている請求項9ないし請求項11のいずれか1項に記載の有機エレクトロルミネッセンス発光部の駆動方法。
- (A)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた駆動トランジスタ、
(B)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた映像信号書込みトランジスタ、
(D)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた第1ノード初期化トランジスタ、
を備えており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電源部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続されており、第2ノードを構成し、
(A−3)ゲート電極は、映像信号書込みトランジスタの他方のソース/ドレイン領域に接続されており、第1ノードを構成し、
映像信号書込みトランジスタにおいては、
(B−1)一方のソース/ドレイン領域は、データ線に接続されており、
(B−2)ゲート電極は、走査線に接続されており、
第1ノード初期化トランジスタにおいては、
(D−1)一方のソース/ドレイン領域は、第1ノード初期化電圧供給線に接続されており、
(D−2)他方のソース/ドレイン領域は、第1ノードに接続されており、
(D−3)ゲート電極は、第1ノード初期化トランジスタ制御線に接続されており、
駆動トランジスタの一方のソース/ドレイン領域には、駆動トランジスタを介して有機エレクトロルミネッセンス発光部に向かって電流を流すための第1の電圧と、第2ノードと有機エレクトロルミネッセンス発光部に備えられたカソード電極との間の電位差が有機エレクトロルミネッセンス発光部の閾値電圧を越えないようにするための第2の電圧とが、選択的に電源部から印加され、
駆動トランジスタの一方のソース/ドレイン領域側には、LDD構造が形成されている、
有機エレクトロルミネッセンス発光部を駆動するための駆動回路を用いた有機エレクトロルミネッセンス発光部の駆動方法であって、
(a)第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を越えるように、第1ノード初期化トランジスタ制御線からの信号によりオン状態とされた第1ノード初期化トランジスタを介して、第1ノード初期化電圧供給線から第1ノードに第1ノード初期化電圧を印加し、電源部から駆動トランジスタの一方のソース/ドレイン領域に第2の電圧を印加する処理を行い、次いで、
(b)第1ノード初期化トランジスタ制御線からの信号によりオン状態を維持した第1ノード初期化トランジスタを介して第1ノード初期化電圧供給線から第1ノードに第1ノード初期化電圧を印加した状態で、電源部から駆動トランジスタの一方のソース/ドレイン領域に第1の電圧を印加し、以て、第1ノードの電位を保った状態で、第1ノードの電位から駆動トランジスタの閾値電圧を減じた電位に向かって、第2ノードの電位を変化させる処理を行い、その後、
(c)走査線からの信号によりオン状態とされた映像信号書込みトランジスタを介して、データ線から映像信号を第1ノードに印加する処理を行い、次いで、
(d)走査線からの信号により映像信号書込みトランジスタをオフ状態とすることにより第1ノードを浮遊状態とし、電源部から駆動トランジスタを介して、第1ノードと第2ノードとの間の電位差の値に応じた電流を有機エレクトロルミネッセンス発光部に流す、
工程から成る有機エレクトロルミネッセンス発光部の駆動方法。 - 駆動トランジスタの他方のソース/ドレイン領域側には、第2のLDD構造が形成されていると共に、第2のLDD構造の長さは駆動トランジスタの一方のソース/ドレイン領域側のLDD構造の長さよりも短い請求項13に記載の有機エレクトロルミネッセンス発光部の駆動方法。
- 駆動トランジスタはnチャネル型である請求項13または請求項14に記載の有機エレクトロルミネッセンス発光部の駆動方法。
- 一対の電極を備えたコンデンサ部が第1ノードと第2ノードとの間に接続されている請求項13ないし請求項15のいずれか1項に記載の有機エレクトロルミネッセンス発光部の駆動方法。
- (1)走査回路、
(2)映像信号出力回路、
(3)第1の方向にN個、第1の方向とは異なる第2の方向にM個、合計N×M個の、2次元マトリクス状に配列され、それぞれが有機エレクトロルミネッセンス発光部、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路を備えている有機エレクトロルミネッセンス素子、
(4)走査回路に接続され、第1の方向に延びるM本の走査線、
(5)映像信号出力回路に接続され、第2の方向に延びるN本のデータ線、並びに、
(6)電源部、
を備えた有機エレクトロルミネッセンス表示装置であって、
駆動回路は、
(A)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた駆動トランジスタ、
(B)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた映像信号書込みトランジスタ、
を備えており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電源部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続されており、第2ノードを構成し、
(A−3)ゲート電極は、映像信号書込みトランジスタの他方のソース/ドレイン領域に接続されており、第1ノードを構成し、
映像信号書込みトランジスタにおいては、
(B−1)一方のソース/ドレイン領域は、データ線に接続されており、
(B−2)ゲート電極は、走査線に接続されており、
駆動トランジスタの一方のソース/ドレイン領域には、駆動トランジスタを介して有機エレクトロルミネッセンス発光部に向かって電流を流すための第1の電圧と、第2ノードと有機エレクトロルミネッセンス発光部に備えられたカソード電極との間の電位差が有機エレクトロルミネッセンス発光部の閾値電圧を越えないようにするための第2の電圧とが、選択的に電源部から印加され、
駆動トランジスタの一方のソース/ドレイン領域側には、LDD構造が形成されており、
(a)第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を越えるように、走査線からの信号によりオン状態とされた映像信号書込みトランジスタを介して、データ線から第1ノードに第1ノード初期化電圧が印加され、電源部から駆動トランジスタの一方のソース/ドレイン領域に第2の電圧が印加される処理が行われ、次いで、
(b)走査線からの信号によりオン状態を維持した映像信号書込みトランジスタを介してデータ線から第1ノードに第1ノード初期化電圧が印加された状態で、電源部から駆動トランジスタの一方のソース/ドレイン領域に第1の電圧が印加され、以て、第1ノードの電位を保った状態で、第1ノードの電位から駆動トランジスタの閾値電圧を減じた電位に向かって、第2ノードの電位を変化させる処理が行われ、その後、
(c)走査線からの信号によりオン状態とされた映像信号書込みトランジスタを介して、データ線から映像信号が第1ノードに印加される処理が行われ、次いで、
(d)走査線からの信号により映像信号書込みトランジスタがオフ状態とされることにより第1ノードが浮遊状態となり、電源部から駆動トランジスタを介して、第1ノードと第2ノードとの間の電位差の値に応じた電流が有機エレクトロルミネッセンス発光部に流される、
有機エレクトロルミネッセンス表示装置。 - 駆動トランジスタの他方のソース/ドレイン領域側には、第2のLDD構造が形成されていると共に、第2のLDD構造の長さは駆動トランジスタの一方のソース/ドレイン領域側のLDD構造の長さよりも短い請求項17に記載の有機エレクトロルミネッセンス表示装置。
- 駆動トランジスタはnチャネル型である請求項17または請求項18に記載の有機エレクトロルミネッセンス表示装置。
- 一対の電極を備えたコンデンサ部が第1ノードと第2ノードとの間に接続されている請求項17ないし請求項19のいずれか1項に記載の有機エレクトロルミネッセンス表示装置。
- (1)走査回路、
(2)映像信号出力回路、
(3)第1の方向にN個、第1の方向とは異なる第2の方向にM個、合計N×M個の、2次元マトリクス状に配列され、それぞれが有機エレクトロルミネッセンス発光部、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路を備えている有機エレクトロルミネッセンス素子、
(4)走査回路に接続され、第1の方向に延びるM本の走査線、
(5)映像信号出力回路に接続され、第2の方向に延びるN本のデータ線、並びに、
(6)電源部、
を備えた有機エレクトロルミネッセンス表示装置であって、
駆動回路は、
(A)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた駆動トランジスタ、
(B)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた映像信号書込みトランジスタ、
(D)ソース/ドレイン領域、チャネル形成領域、及び、ゲート電極を備えた第1ノード初期化トランジスタ、
を備えており、
駆動トランジスタにおいては、
(A−1)一方のソース/ドレイン領域は、電源部に接続されており、
(A−2)他方のソース/ドレイン領域は、有機エレクトロルミネッセンス発光部に備えられたアノード電極に接続されており、第2ノードを構成し、
(A−3)ゲート電極は、映像信号書込みトランジスタの他方のソース/ドレイン領域に接続されており、第1ノードを構成し、
映像信号書込みトランジスタにおいては、
(B−1)一方のソース/ドレイン領域は、データ線に接続されており、
(B−2)ゲート電極は、走査線に接続されており、
第1ノード初期化トランジスタにおいては、
(D−1)一方のソース/ドレイン領域は、第1ノード初期化電圧供給線に接続されており、
(D−2)他方のソース/ドレイン領域は、第1ノードに接続されており、
(D−3)ゲート電極は、第1ノード初期化トランジスタ制御線に接続されており、
駆動トランジスタの一方のソース/ドレイン領域には、駆動トランジスタを介して有機エレクトロルミネッセンス発光部に向かって電流を流すための第1の電圧と、第2ノードと有機エレクトロルミネッセンス発光部に備えられたカソード電極との間の電位差が有機エレクトロルミネッセンス発光部の閾値電圧を越えないようにするための第2の電圧とが、選択的に電源部から印加され、
駆動トランジスタの一方のソース/ドレイン領域側には、LDD構造が形成されており、
(a)第1ノードと第2ノードとの間の電位差が駆動トランジスタの閾値電圧を越えるように、第1ノード初期化トランジスタ制御線からの信号によりオン状態とされた第1ノード初期化トランジスタを介して、第1ノード初期化電圧供給線から第1ノードに第1ノード初期化電圧が印加され、電源部から駆動トランジスタの一方のソース/ドレイン領域に第2の電圧が印加される処理が行われ、次いで、
(b)第1ノード初期化トランジスタ制御線からの信号によりオン状態を維持した第1ノード初期化トランジスタを介して第1ノード初期化電圧供給線から第1ノードに第1ノード初期化電圧が印加された状態で、電源部から駆動トランジスタの一方のソース/ドレイン領域に第1の電圧が印加され、以て、第1ノードの電位を保った状態で、第1ノードの電位から駆動トランジスタの閾値電圧を減じた電位に向かって、第2ノードの電位を変化させる処理が行われ、その後、
(c)走査線からの信号によりオン状態とされた映像信号書込みトランジスタを介して、データ線から映像信号が第1ノードに印加される処理が行われ、次いで、
(d)走査線からの信号により映像信号書込みトランジスタがオフ状態とされることにより第1ノードが浮遊状態となり、電源部から駆動トランジスタを介して、第1ノードと第2ノードとの間の電位差の値に応じた電流が有機エレクトロルミネッセンス発光部に流される、
有機エレクトロルミネッセンス表示装置。 - 駆動トランジスタの他方のソース/ドレイン領域側には、第2のLDD構造が形成されていると共に、第2のLDD構造の長さは駆動トランジスタの一方のソース/ドレイン領域側のLDD構造の長さよりも短い請求項21に記載の有機エレクトロルミネッセンス表示装置。
- 駆動トランジスタはnチャネル型である請求項21または請求項22に記載の有機エレクトロルミネッセンス表示装置。
- 一対の電極を備えたコンデンサ部が第1ノードと第2ノードとの間に接続されている請求項21ないし請求項23のいずれか1項に記載の有機エレクトロルミネッセンス表示装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007210741A JP5098508B2 (ja) | 2007-08-13 | 2007-08-13 | 有機エレクトロルミネッセンス表示装置、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路、並びに、有機エレクトロルミネッセンス発光部の駆動方法 |
US12/219,991 US8085258B2 (en) | 2007-08-13 | 2008-07-31 | Organic electroluminescence display apparatus, driving circuit for driving organic electroluminescence light emitting portion, and driving method for organic electroluminescence light emitting portion |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007210741A JP5098508B2 (ja) | 2007-08-13 | 2007-08-13 | 有機エレクトロルミネッセンス表示装置、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路、並びに、有機エレクトロルミネッセンス発光部の駆動方法 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2009047718A JP2009047718A (ja) | 2009-03-05 |
JP2009047718A5 JP2009047718A5 (ja) | 2010-04-22 |
JP5098508B2 true JP5098508B2 (ja) | 2012-12-12 |
Family
ID=40362613
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007210741A Expired - Fee Related JP5098508B2 (ja) | 2007-08-13 | 2007-08-13 | 有機エレクトロルミネッセンス表示装置、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路、並びに、有機エレクトロルミネッセンス発光部の駆動方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8085258B2 (ja) |
JP (1) | JP5098508B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US12089461B2 (en) | 2022-01-17 | 2024-09-10 | Samsung Display Co., Ltd. | Display device |
Families Citing this family (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008233501A (ja) * | 2007-03-20 | 2008-10-02 | Sony Corp | 有機エレクトロルミネッセンス発光部の駆動方法 |
KR20090132858A (ko) * | 2008-06-23 | 2009-12-31 | 삼성전자주식회사 | 표시 장치 및 그 구동 방법 |
US8665187B2 (en) * | 2009-12-14 | 2014-03-04 | Sharp Kabushiki Kaisha | Pixel array substrate and display device |
JP5531720B2 (ja) * | 2010-03-30 | 2014-06-25 | ソニー株式会社 | 表示装置、表示装置の製造方法、及び、電子機器 |
US9576868B2 (en) * | 2012-07-30 | 2017-02-21 | General Electric Company | Semiconductor device and method for reduced bias temperature instability (BTI) in silicon carbide devices |
KR102357390B1 (ko) | 2015-02-09 | 2022-02-03 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 그 구동 방법 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH11121757A (ja) * | 1997-10-20 | 1999-04-30 | Toshiba Corp | 半導体装置およびその製造方法 |
JP2000124462A (ja) * | 1998-10-20 | 2000-04-28 | Seiko Epson Corp | 半導体装置の製造方法、および液晶装置の製造方法 |
JP4641582B2 (ja) * | 1998-12-18 | 2011-03-02 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US6512504B1 (en) * | 1999-04-27 | 2003-01-28 | Semiconductor Energy Laborayory Co., Ltd. | Electronic device and electronic apparatus |
US6356026B1 (en) * | 1999-11-24 | 2002-03-12 | Texas Instruments Incorporated | Ion implant source with multiple indirectly-heated electron sources |
JP2002098990A (ja) * | 2000-09-21 | 2002-04-05 | Toshiba Corp | 液晶表示装置 |
JP2003043994A (ja) * | 2001-07-27 | 2003-02-14 | Canon Inc | アクティブマトリックス型ディスプレイ |
JP3613253B2 (ja) * | 2002-03-14 | 2005-01-26 | 日本電気株式会社 | 電流制御素子の駆動回路及び画像表示装置 |
JP3750616B2 (ja) * | 2002-03-05 | 2006-03-01 | 日本電気株式会社 | 画像表示装置及び該画像表示装置に用いられる制御方法 |
JP2004095671A (ja) * | 2002-07-10 | 2004-03-25 | Seiko Epson Corp | 薄膜トランジスタ、スイッチング回路、アクティブ素子基板、電気光学装置、電子機器、サーマルヘッド、液滴吐出ヘッド、印刷装置、薄膜トランジスタ駆動発光表示装置 |
KR20050115346A (ko) * | 2004-06-02 | 2005-12-07 | 삼성전자주식회사 | 표시 장치 및 그 구동 방법 |
JP4923410B2 (ja) | 2005-02-02 | 2012-04-25 | ソニー株式会社 | 画素回路及び表示装置 |
JP5025242B2 (ja) * | 2005-12-02 | 2012-09-12 | 株式会社半導体エネルギー研究所 | 半導体装置、表示装置、モジュール、及び電子機器 |
JP2008203661A (ja) * | 2007-02-21 | 2008-09-04 | Sony Corp | 表示装置及びその駆動方法 |
-
2007
- 2007-08-13 JP JP2007210741A patent/JP5098508B2/ja not_active Expired - Fee Related
-
2008
- 2008-07-31 US US12/219,991 patent/US8085258B2/en not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US12089461B2 (en) | 2022-01-17 | 2024-09-10 | Samsung Display Co., Ltd. | Display device |
Also Published As
Publication number | Publication date |
---|---|
US20090046088A1 (en) | 2009-02-19 |
JP2009047718A (ja) | 2009-03-05 |
US8085258B2 (en) | 2011-12-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4479755B2 (ja) | 有機エレクトロルミネッセンス素子、及び、有機エレクトロルミネッセンス表示装置 | |
JP4844634B2 (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP5278119B2 (ja) | 表示装置の駆動方法 | |
JP2008256916A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP5141192B2 (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP4957713B2 (ja) | 有機エレクトロルミネッセンス表示装置の駆動方法 | |
JP5262930B2 (ja) | 表示素子の駆動方法、及び、表示装置の駆動方法 | |
JP2009063719A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP2008233502A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
US20080218455A1 (en) | Organic electroluminescence display | |
CN101271665B (zh) | 用于有机电致发光发光部的驱动方法 | |
JP5098508B2 (ja) | 有機エレクトロルミネッセンス表示装置、及び、有機エレクトロルミネッセンス発光部を駆動するための駆動回路、並びに、有機エレクトロルミネッセンス発光部の駆動方法 | |
JP2009271199A (ja) | 表示装置及び表示装置の駆動方法 | |
US9183777B2 (en) | Organic electroluminescent light emitting unit driving method for controlling brightness uniformity | |
JP4844641B2 (ja) | 表示装置及びその駆動方法 | |
JP5157317B2 (ja) | 有機エレクトロルミネッセンス発光部の駆動方法、及び、有機エレクトロルミネッセンス表示装置 | |
JP2011090241A (ja) | 表示装置、及び、表示装置の駆動方法 | |
JP2008281612A (ja) | 有機エレクトロルミネッセンス発光部を駆動するための駆動回路、有機エレクトロルミネッセンス発光部の駆動方法、及び、有機エレクトロルミネッセンス表示装置 | |
JP2008176141A (ja) | 有機エレクトロルミネッセンス表示装置 | |
JP2009098166A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 | |
JP2008242369A (ja) | 有機エレクトロルミネッセンス素子及び有機エレクトロルミネッセンス表示装置 | |
JP2008292612A (ja) | 有機エレクトロルミネッセンス発光部の駆動方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100305 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100305 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20100805 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20120302 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20120605 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120801 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120828 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120910 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151005 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20151005 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |