KR100564868B1 - 데이터 송신 장치, 데이터 전송 시스템 및 방법 - Google Patents
데이터 송신 장치, 데이터 전송 시스템 및 방법 Download PDFInfo
- Publication number
- KR100564868B1 KR100564868B1 KR1020037001083A KR20037001083A KR100564868B1 KR 100564868 B1 KR100564868 B1 KR 100564868B1 KR 1020037001083 A KR1020037001083 A KR 1020037001083A KR 20037001083 A KR20037001083 A KR 20037001083A KR 100564868 B1 KR100564868 B1 KR 100564868B1
- Authority
- KR
- South Korea
- Prior art keywords
- data
- output
- bus
- transmission
- state
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000005540 biological transmission Effects 0.000 title claims abstract description 114
- 238000000034 method Methods 0.000 title claims description 22
- 230000003111 delayed effect Effects 0.000 claims description 10
- 230000008859 change Effects 0.000 claims description 7
- 238000006243 chemical reaction Methods 0.000 claims 2
- 230000007704 transition Effects 0.000 abstract description 12
- 238000004904 shortening Methods 0.000 abstract description 5
- 230000006870 function Effects 0.000 description 17
- 238000010586 diagram Methods 0.000 description 15
- 230000000630 rising effect Effects 0.000 description 3
- 101001038535 Pelodiscus sinensis Lysozyme C Proteins 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 239000000872 buffer Substances 0.000 description 1
- 238000012790 confirmation Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000008569 process Effects 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F13/00—Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
- G06F13/38—Information transfer, e.g. on bus
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/28—Data switching networks characterised by path configuration, e.g. LAN [Local Area Networks] or WAN [Wide Area Networks]
- H04L12/40—Bus networks
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- Information Transfer Systems (AREA)
- Small-Scale Networks (AREA)
- Memory System (AREA)
- Dc Digital Transmission (AREA)
- Communication Control (AREA)
- Bus Control (AREA)
Abstract
Description
Claims (18)
- 복수의 데이터를 순차적으로 송신하는 데이터 송신 장치로서,출력 상태를 고 임피던스 상태 및 레벨이 확정된 데이터 출력 상태 중 어느 한쪽으로 선택적으로 전환 가능한 송신 수단과,상기 송신 수단의 출력 상태를 고 임피던스 상태로부터 데이터 출력 상태로 전환한 후, 데이터 사이클의 반 사이클 또는 1 사이클에 상당하는 기간을 경과하고 나서, 상기 송신 수단에 상기 복수의 데이터를 순차적으로 입력함으로써, 상기 송신 수단으로부터 상기 복수의 데이터를 순차적으로 송신시키는 출력 제어 수단을 포함하는 데이터 송신 장치.
- 제1항에 있어서,상기 출력 제어 수단은,상기 송신 수단의 출력 상태를, 고 임피던스 상태로부터 데이터 출력 상태로 전환한 후, 상기 데이터 사이클의 반 사이클 또는 1 사이클에 상당하는 기간을 경과할 때까지, 소정 레벨을 갖는 더미 데이터인 프리앰블을 상기 송신 수단에 입력함으로써, 상기 송신 수단으로부터 상기 프리앰블을 송신시키는 데이터 송신 장치.
- 제2항에 있어서,상기 출력 제어 수단은,상기 송신 수단의 출력 상태를, 고 임피던스 상태로부터 데이터 출력 상태로 전환한 후에, 상기 송신 수단에 입력하여야 할 상기 복수의 데이터를 순차적으로 출력하는 전송 데이터 출력 수단과,상기 전송 데이터 출력 수단이 순차적으로 출력한 상기 복수의 데이터 각각을, 상기 데이터 사이클의 반 사이클 또는 1 사이클에 상당하는 기간동안 지연시키는 지연 수단과,상기 송신 수단의 출력 상태를 고 임피던스 상태로부터 데이터 출력 상태로 전환한 후, 상기 데이터 사이클의 반 사이클 또는 1 사이클에 상당하는 기간을 경과할 때까지는, 상기 프리앰블을 선택하여 상기 송신 수단에 입력하고, 상기 데이터 사이클의 반 사이클 또는 1 사이클에 상당하는 기간을 경과하고 나서는, 상기 지연 수단이 지연한 상기 복수의 데이터 각각을 선택하여, 상기 송신 수단에 입력하는 선택 수단을 포함하는 데이터 송신 장치.
- 제2항에 있어서,상기 출력 제어 수단은,상기 송신 수단의 출력 상태를 고 임피던스 상태로부터 데이터 출력 상태로 전환한 후에, 상기 송신 수단에 입력하여야 할 상기 복수의 데이터를 병렬로 출력하는 전송 데이터 출력 수단과,상기 전송 데이터 출력 수단이 병렬로 출력한 상기 복수의 데이터의 세트에, 상기 프리앰블을 부가하는 부가 수단과,상기 부가 수단에 의해 상기 프리앰블이 부가된 상기 복수의 데이터를 저장함과 함께, 상기 송신 수단의 출력 상태를 고 임피던스 상태로부터 데이터 출력 상 태로 전환한 후에, 상기 저장한 복수의 데이터를 상기 프리앰블을 선두로 하여 직렬로 출력하는 병렬/직렬 변환 수단을 포함하는 데이터 송신 장치.
- 복수의 데이터를 순차적으로 송신하는 데이터 송신 장치와, 상기 데이터 송신 장치가 송신한 데이터를 수신하는 데이터 수신 장치를 갖는 데이터 전송 시스템으로서,상기 데이터 송신 장치는,출력 상태를 고 임피던스 상태 및 레벨이 확정된 데이터 출력 상태 중 어느 한쪽으로 선택적으로 전환 가능한 송신 수단과,상기 송신 수단의 출력 상태를 고 임피던스 상태로부터 데이터 출력 상태로 전환한 후, 데이터 사이클의 반 사이클 또는 1 사이클에 상당하는 기간을 경과하고 나서, 상기 송신 수단에 상기 복수의 데이터를 순차적으로 입력함으로써, 상기 송신 수단으로부터 상기 복수의 데이터를 순차적으로 송신시키는 출력 제어 수단을 포함하며,상기 출력 제어 수단은, 상기 송신 수단의 출력 상태를, 고 임피던스 상태로부터 데이터 출력 상태로 전환한 후, 상기 데이터 사이클의 반 사이클 또는 1 사이클에 상당하는 기간을 경과할 때까지, 소정 레벨을 갖는 더미 데이터인 프리앰블을 상기 송신 수단에 입력함으로써, 상기 송신 수단으로부터 상기 프리앰블을 송신시키고,상기 데이터 수신 장치는,상기 데이터 송신 장치로부터 수신한 데이터의 극성의 변화를 나타내는 정부(正負)의 펄스를 검출하여, 해당 검출한 펄스의 극성에 따라서 정부 중 어느 하나의 값을 내부에 설정함과 함께, 해당 설정한 값을 상기 데이터 송신 장치로부터 수신한 데이터의 값으로서 출력하는 히스테리시스 특성을 갖는 수신 수단과,데이터 수신의 개시를 검출하고, 해당 데이터 수신에 앞서서, 상기 히스테리시스 특성을 갖는 수신 수단을 상기 프리앰블과 동일한 레벨을 갖도록 하는 리세트 수단을 포함하는 데이터 전송 시스템.
- 제5항에 있어서,상기 출력 제어 수단은,상기 송신 수단의 출력 상태를, 고 임피던스 상태로부터 데이터 출력 상태로 전환한 후에, 상기 송신 수단에 입력하여야 할 상기 복수의 데이터를 순차적으로 출력하는 전송 데이터 출력 수단과,상기 전송 데이터 출력 수단이 순차 출력한 상기 복수의 데이터 각각을, 상기 데이터 사이클의 반 사이클 또는 1 사이클에 상당하는 기간동안 지연시키는 지연 수단과,상기 송신 수단의 출력 상태를 고 임피던스 상태로부터 데이터 출력 상태로 전환한 후, 상기 데이터 사이클의 반 사이클 또는 1 사이클에 상당하는 기간을 경과할 때까지는, 상기 프리앰블을 선택하여 상기 송신 수단에 입력하고, 상기 데이터 사이클의 반 사이클 또는 1 사이클에 상당하는 기간을 경과하고 나서는, 상기 지연 수단이 지연한 상기 복수의 데이터 각각을 선택하여, 상기 송신 수단에 입력하는 선택 수단을 포함하는 데이터 전송 시스템.
- 제5항에 있어서,상기 출력 제어 수단은,상기 송신 수단의 출력 상태를 고 임피던스 상태로부터 데이터 출력 상태로 전환한 후에, 상기 송신 수단에 입력하여야 할 상기 복수의 데이터를 병렬로 출력하는 전송 데이터 출력 수단과,상기 전송 데이터 출력 수단이 병렬로 출력한 상기 복수의 데이터의 세트에, 상기 프리앰블을 부가하는 부가 수단과,상기 부가 수단에 의해서 상기 프리앰블이 부가된 상기 복수의 데이터를 저장함과 함께, 상기 송신 수단의 출력 상태를 고 임피던스 상태로부터 데이터 출력 상태로 전환한 후에, 상기 저장한 복수의 데이터를 상기 프리앰블을 선두로 하여 직렬로 출력하는 병렬/직렬 변환 수단을 포함하는 데이터 전송 시스템.
- 데이터 버스와, 상기 데이터 버스를 통하여 데이터를 송수신하는 복수의 모듈을 갖는 데이터 전송 시스템으로서,상기 복수의 모듈은, 제1 모듈과 제2 모듈을 포함하고,상기 제1 모듈은,상기 데이터 버스에의 출력을 고 임피던스 상태로부터 데이터 출력 상태로 변화시킨 후에, 유효 데이터의 시계열상 선두에 레벨 확정된 무효 데이터를 유효 데이터 사이클의 반 사이클 또는 1 사이클만큼 부가한 데이터 열을, 상기 데이터 버스에 출력하는 데이터 송신 수단을 포함하고,상기 제2 모듈은,상기 제1 모듈이 상기 데이터 버스에 출력한 상기 데이터 열 중의 상기 무효 데이터를 제거하고, 상기 유효 데이터를 수신하는 데이터 수신 수단을 포함하는 데이터 전송 시스템.
- 제8항에 기재된 데이터 전송 시스템을 이용하는 것을 특징으로 하는 전자 컴퓨터.
- 데이터 버스를 통하여, 제1 모듈로부터 제2 모듈로 데이터를 전송하는 데이터 전송 방법으로서,상기 제1 모듈이, 상기 데이터 버스에의 출력을 고 임피던스 상태로부터 레벨이 확정된 데이터 출력 상태로 변화시킨 후에, 유효 데이터의 시계열상 선두에 레벨이 확정된 무효 데이터를 유효 데이터 사이클의 반 사이클 또는 1 사이클만큼 부가한 데이터 열을 상기 데이터 버스에 출력하는 단계와,상기 제2 모듈이, 상기 제1 모듈이 상기 데이터 버스에 출력한 상기 데이터 열 중 상기 무효 데이터를 제거하고, 상기 유효 데이터를 수신하는 단계를 포함하는 데이터 전송 방법.
- 3상태 버스를 갖는 데이터 전송 시스템에서의 버스 제어 방법으로서,상기 3상태 버스를 고 임피던스 상태로부터 레벨 확정 상태로 전환하는 단계와,상기 3상태 버스가 레벨 확정 상태가 되었을 때로부터 데이터 사이클의 반 사이클 또는 1 사이클에 상당하는 기간 후에 복수의 데이터로 이루어지는 데이터 열을 상기 3상태 버스에 송신하는 단계를 포함하는 버스 제어 방법.
- 크로스토크를 이용한 비접촉 버스에 결합된 송신 모듈과 수신 모듈을 갖는 데이터 전송 시스템에서의 데이터 전송 방법으로서,상기 송신 모듈에서, 상기 비접촉 버스의 고 임피던스 상태 후에, 복수의 데이터의 선두에 레벨이 확정된 무효 데이터가 유효 데이터 사이클의 반 사이클 또는 1 사이클만큼 부가된 데이터 열을 상기 비접촉 버스에 송신하여, 상기 데이터 열에 대응한 미분 펄스를 상기 비접촉 버스 상에 생성하는 단계와,상기 수신 모듈에서, 상기 비접촉 버스 상의 상기 미분 펄스 중, 상기 데이터 열의 상기 무효 데이터에 대응하는 미분 펄스에 의한 영향을 제거하고, 상기 복수의 데이터에 대응한 미분 펄스로부터 상기 복수의 데이터를 재생하는 단계를 포함하는 데이터 전송 방법.
- 제12항에 있어서,상기 송신 모듈로부터 상기 복수의 데이터에 관련된 커맨드를 송신하는 단계 와,상기 수신 모듈에서, 상기 커맨드를 수신하여, 해당 커맨드에 기초하여 펄스 신호를 생성하는 단계와,상기 수신 모듈에서, 상기 펄스 신호에 기초하여 상기 무효 데이터에 대응하는 미분 펄스에 의한 영향을 제거하는 단계를 더 포함하는 데이터 전송 방법.
- 제13항에 있어서,상기 복수의 데이터의 재생은, 히스테리시스 특성을 갖는 수신 회로에 의해 실행되는 데이터 전송 방법.
- 제14항에 있어서,상기 히스테리시스 특성을 갖는 수신 회로는 리세트 기능을 갖고, 상기 펄스 신호에 의해 상기 히스테리시스 특성을 갖는 수신 회로는 리세트되어, 상기 무효 펄스와 동일한 레벨값을 갖는 출력 펄스를 출력함으로써 상기 무효 펄스에 대응하는 미분 펄스에 의한 영향을 제거하는 데이터 전송 방법.
- 제2항에 있어서,상기 고 임피던스 상태의 레벨은, 상기 복수의 데이터의 레벨과 상기 더미 데이터의 레벨의 사이에 있는 데이터 송신 장치.
- 제5항에 있어서,상기 고 임피던스 상태의 레벨은, 상기 복수의 데이터의 레벨과 상기 더미 데이터의 레벨의 사이에 있는 데이터 전송 시스템.
- 제8항에 있어서,상기 고 임피던스 상태의 레벨은, 상기 유효 데이터의 레벨과 상기 무효 데이터의 레벨 사이에 있는 데이터 전송 시스템.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JPJP-P-2000-00223472 | 2000-07-25 | ||
JP2000223472A JP3859943B2 (ja) | 2000-07-25 | 2000-07-25 | データ送信装置、データ転送システムおよび方法 |
PCT/JP2000/008848 WO2002009376A1 (fr) | 2000-07-25 | 2000-12-14 | Dispositif de transmission de donnees, systeme et procede de transfert de donnees |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20030029113A KR20030029113A (ko) | 2003-04-11 |
KR100564868B1 true KR100564868B1 (ko) | 2006-03-28 |
Family
ID=18717559
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020037001083A Expired - Fee Related KR100564868B1 (ko) | 2000-07-25 | 2000-12-14 | 데이터 송신 장치, 데이터 전송 시스템 및 방법 |
Country Status (6)
Country | Link |
---|---|
US (1) | US7515157B2 (ko) |
EP (1) | EP1304841A4 (ko) |
JP (1) | JP3859943B2 (ko) |
KR (1) | KR100564868B1 (ko) |
TW (1) | TW510101B (ko) |
WO (1) | WO2002009376A1 (ko) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4136495B2 (ja) | 2001-08-08 | 2008-08-20 | 株式会社日立製作所 | 方向性結合器を含む回路の設計支援装置、その設計支援プログラム、及び回路の設計方法 |
DE10243197B4 (de) * | 2002-09-18 | 2011-05-05 | Infineon Technologies Ag | Digitales Signalübertragungsverfahren |
KR100626375B1 (ko) * | 2003-07-21 | 2006-09-20 | 삼성전자주식회사 | 고주파로 동작하는 반도체 메모리 장치 및 모듈 |
KR100929831B1 (ko) * | 2008-02-29 | 2009-12-07 | 주식회사 하이닉스반도체 | 고속의 데이터 입출력을 위한 반도체 메모리 장치 |
US8243543B2 (en) | 2008-02-29 | 2012-08-14 | Hynix Semiconductor Inc. | Semiconductor memory device for high-speed data input/output |
JP2010170597A (ja) * | 2009-01-20 | 2010-08-05 | Elpida Memory Inc | 半導体記憶装置及びそのリードプリアンブル信号の制御方法、並びにデータ伝送システム |
JP5876271B2 (ja) * | 2011-11-01 | 2016-03-02 | ルネサスエレクトロニクス株式会社 | メモリ制御装置 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR1548848A (ko) * | 1967-01-13 | 1968-12-06 | ||
JPS5676654A (en) * | 1979-11-29 | 1981-06-24 | Fujitsu Ltd | Bus transmission system |
JPS63125029A (ja) * | 1986-11-14 | 1988-05-28 | Fujitsu Ltd | 調歩同期信号発生回路 |
JPH01189224A (ja) * | 1988-01-22 | 1989-07-28 | Mitsubishi Electric Corp | トライステート出力バッファ |
US4973955A (en) * | 1989-02-09 | 1990-11-27 | Grumman Aerospace Corporation | Data transmission system |
US4959833A (en) * | 1989-03-08 | 1990-09-25 | Ics Electronics Corporation | Data transmission method and bus extender |
JPH03136119A (ja) * | 1989-10-23 | 1991-06-10 | Fujitsu Ltd | データ伝送方式 |
JPH04298996A (ja) | 1991-03-28 | 1992-10-22 | Toshiba Lighting & Technol Corp | 蛍光灯点灯装置 |
JPH04307834A (ja) * | 1991-04-05 | 1992-10-30 | Mitsubishi Rayon Co Ltd | パラレル・シリアル変換伝送回路 |
JPH0774698A (ja) * | 1993-07-21 | 1995-03-17 | Puroekushii:Kk | 双方向ディジタル信号バス絶縁回路 |
JP3399630B2 (ja) | 1993-09-27 | 2003-04-21 | 株式会社日立製作所 | バスシステム |
JP3184702B2 (ja) * | 1994-03-31 | 2001-07-09 | 株式会社日立製作所 | バス回路およびバスの終端抵抗切り替え方法 |
JPH1051292A (ja) * | 1996-07-29 | 1998-02-20 | Fuji Film Micro Device Kk | 信号伝達回路 |
JP3442237B2 (ja) * | 1996-10-30 | 2003-09-02 | 株式会社日立製作所 | 間隙結合式バスシステム |
JP3765192B2 (ja) * | 1998-10-28 | 2006-04-12 | 株式会社日立製作所 | 方向性結合式バスシステム |
JP3417369B2 (ja) * | 1999-11-05 | 2003-06-16 | 日本電気株式会社 | バススイッチ用アダプタ、バススイッチ用ブリッジ、バススイッチ、およびバススイッチシステム |
-
2000
- 2000-07-25 JP JP2000223472A patent/JP3859943B2/ja not_active Expired - Fee Related
- 2000-12-14 EP EP00981712A patent/EP1304841A4/en not_active Withdrawn
- 2000-12-14 KR KR1020037001083A patent/KR100564868B1/ko not_active Expired - Fee Related
- 2000-12-14 WO PCT/JP2000/008848 patent/WO2002009376A1/ja active IP Right Grant
- 2000-12-14 US US10/333,132 patent/US7515157B2/en not_active Expired - Fee Related
- 2000-12-19 TW TW089127268A patent/TW510101B/zh not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR20030029113A (ko) | 2003-04-11 |
JP2002044162A (ja) | 2002-02-08 |
TW510101B (en) | 2002-11-11 |
US20030189984A1 (en) | 2003-10-09 |
JP3859943B2 (ja) | 2006-12-20 |
EP1304841A1 (en) | 2003-04-23 |
WO2002009376A1 (fr) | 2002-01-31 |
EP1304841A4 (en) | 2009-08-05 |
US7515157B2 (en) | 2009-04-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US5469473A (en) | Transceiver circuit with transition detection | |
JP4001670B2 (ja) | クロック信号分配方法 | |
US6834318B2 (en) | Bidirectional bus repeater for communications on a chip | |
KR100311334B1 (ko) | 복수의 메모리 모듈과 제어기를 구비한 데이터 고속 전송 시스템 | |
JP3730898B2 (ja) | データ・ストローブ・プロトコルを使用した主記憶装置 | |
JP2003050738A (ja) | キャリブレーション方法及びメモリシステム | |
US20140365721A1 (en) | Data transfer in memory card system | |
US6178206B1 (en) | Method and apparatus for source synchronous data transfer | |
WO2006124410A2 (en) | Latency insensitive fifo signaling protocol | |
KR100564868B1 (ko) | 데이터 송신 장치, 데이터 전송 시스템 및 방법 | |
US5522048A (en) | Low-power area-efficient and robust asynchronous-to-synchronous interface | |
US6965530B2 (en) | Semiconductor memory device and semiconductor memory device control method | |
US6510477B2 (en) | Bus system | |
US7068727B1 (en) | Halting data strobes on a source synchronous link and utilization of same to debug data capture problems | |
US6757347B1 (en) | Source synchronous link with data and clock signals having the same electrical characteristics | |
JP3719865B2 (ja) | データ高速転送システム | |
JP4272149B2 (ja) | 方向性結合器を用いたデータ転送方式 | |
JP3246443B2 (ja) | 同期式バッファ回路及びこれを用いたデータ伝送回路 | |
US20100040122A1 (en) | Simultaneous bi-directional data transfer | |
US6931561B2 (en) | Apparatus and method for asynchronously interfacing high-speed clock domain and low-speed clock domain using a plurality of storage and multiplexer components | |
JP2003167839A (ja) | 半導体メモリ装置 | |
US20040215856A1 (en) | Terminal management bus | |
KR20060083991A (ko) | 다중 데이터 속도 메모리 장치 및 그의 클록킹 회로, 다중 데이터 속도 메모리 장치 및 그 제어 회로의 동작 벙법 | |
JPH06242863A (ja) | 半導体集積回路装置 | |
JP2000165366A (ja) | 送受信装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0105 | International application |
Patent event date: 20030124 Patent event code: PA01051R01D Comment text: International Patent Application |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20050117 Patent event code: PE09021S01D |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20050714 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20060131 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20060321 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20060322 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20090311 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20100310 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20110223 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20120302 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20130227 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20130227 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20140220 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20140220 Start annual number: 9 End annual number: 9 |
|
FPAY | Annual fee payment |
Payment date: 20150226 Year of fee payment: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20150226 Start annual number: 10 End annual number: 10 |
|
FPAY | Annual fee payment |
Payment date: 20160317 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20160317 Start annual number: 11 End annual number: 11 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20180101 |