[go: up one dir, main page]

TWI704395B - 顯示裝置 - Google Patents

顯示裝置 Download PDF

Info

Publication number
TWI704395B
TWI704395B TW108121280A TW108121280A TWI704395B TW I704395 B TWI704395 B TW I704395B TW 108121280 A TW108121280 A TW 108121280A TW 108121280 A TW108121280 A TW 108121280A TW I704395 B TWI704395 B TW I704395B
Authority
TW
Taiwan
Prior art keywords
electrically connected
switch element
pixels
pixel
display device
Prior art date
Application number
TW108121280A
Other languages
English (en)
Other versions
TW202022447A (zh
Inventor
唐隆綾
Original Assignee
友達光電股份有限公司
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 友達光電股份有限公司 filed Critical 友達光電股份有限公司
Priority to CN201910864932.3A priority Critical patent/CN110570801B/zh
Priority to US16/594,082 priority patent/US10783847B2/en
Publication of TW202022447A publication Critical patent/TW202022447A/zh
Application granted granted Critical
Publication of TWI704395B publication Critical patent/TWI704395B/zh

Links

Images

Landscapes

  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)
  • Position Input By Displaying (AREA)

Abstract

一種顯示裝置包括多個畫素及閘極驅動電路。多個畫素包括依序排列的N個畫素,且N為大於或等於2的正整數。N個畫素包括第p個畫素及第q個畫素,其中p為小於或等於N的奇數且為正整數,q為小於或等於N的偶數且為正整數。閘極驅動電路與第p個畫素的一掃描線電性連接,其中於一圖框區間的第一子圖框區間內,閘極驅動電路接收第一啟始訊號,以產生第一閘極脈衝訊號。閘極驅動電路與第q個畫素的一掃描線電性連接,其中於第一子圖框區間之後的同一圖框區間的第二子圖框區間,閘極驅動電路接收第二啟始訊號,以產生第二閘極脈衝訊號。

Description

顯示裝置
本發明是有關於一種電子裝置,且特別是有關於一種顯示裝置。
隨著顯示科技的進步,顯示裝置已廣泛應用在日常生活中,舉凡家用的視聽娛樂、公共場合的資訊顯示看板、電競用的顯示器及可攜式電子產品都可見其蹤跡。
一般而言,顯示裝置包括畫素陣列基板、對向基板以及設置於畫素陣列基板與對向基板之間的顯示介質。畫素陣列基板具有多個畫素。欲提升顯示裝置的解析度時,須在單位面積中設置數量更多的畫素。也就是說,畫素之畫素電極及資料線的距離會更短。畫素電極及資料線的距離短時,畫素電極及資料線的耦合電容大,進而造成垂直串音(vertical cross-talk)現象。
本發明提供一種顯示裝置,性能佳。
本發明一實施例的顯示裝置包括基板、設置於基板上的多個畫素及閘極驅動電路。每一畫素包括掃描線、資料線、第一開關元件及第一畫素電極。第一開關元件具有第一端、第二端及控制端。第一開關元件的第一端電性連接至資料線。第一開關元件的控制端電性連接至掃描線。第一畫素電極電性連接至第一開關元件的第二端。多個畫素包括依序排列的N個畫素,N為大於或等於2的正整數,N個畫素包括第p個畫素及第q個畫素,p為小於或等於N的奇數且為正整數,q為小於或等於N的偶數且為正整數。閘極驅動電路與第p個畫素的一掃描線電性連接,其中於一圖框區間的第一子圖框區間內,閘極驅動電路接收第一啟始訊號,以產生第一閘極脈衝訊號。閘極驅動電路與第q個畫素的一掃描線電性連接,其中於第一子圖框區間之後的同一圖框區間的第二子圖框區間,閘極驅動電路接收第二啟始訊號,以產生第二閘極脈衝訊號。第一閘極脈衝訊號具有第一致能時間寬度,第二閘極脈衝訊號具有第二致能時間寬度,且第一致能時間寬度與第二致能時間寬度不同。
本發明一實施例的顯示裝置包括基板、設置於基板上的多個畫素及閘極驅動電路。每一畫素包括掃描線、資料線、第一開關元件、第一畫素電極、第二開關元件、第二畫素電極、第三開關元件、控制線及充電更新電容器。第一開關元件具有第一端、第二端及控制端,其中第一開關元件的第一端電性連接至資料線,且第一開關元件的控制端電性連接至掃描線。第一畫素電極電性連接至第一開關元件的第二端。第二開關元件具有第一端、第二端及控制端。第二開關元件的第一端電性連接至資料線。第二開關元件的控制端電性連接至掃描線。第二開關元件的第二端電性連接至第二畫素電極。第三開關元件具有第一端、第二端及控制端。第三開關元件的第一端電性連接至第二開關元件的第二端。第三開關元件的控制端電性連接至控制線。第三開關元件的第二端電性連接至充電更新電容器。多個畫素包括依序排列的N個畫素,N為大於或等於2的正整數,N個畫素包括第p個畫素及第q個畫素,p為小於或等於N的奇數且為正整數,q為小於或等於N的偶數且為正整數。閘極驅動電路與第p個畫素的一掃描線電性連接,其中於一圖框區間的第一子圖框區間內,閘極驅動電路接收第一啟始訊號,以產生第一閘極脈衝訊號。閘極驅動電路與第q個畫素的一掃描線電性連接,其中於第一子圖框區間之後的同一圖框區間的第二子圖框區間,閘極驅動電路接收第二啟始訊號,以產生第二閘極脈衝訊號。
為讓本發明的上述特徵和優點能更明顯易懂,下文特舉實施例,並配合所附圖式作詳細說明如下。
現將詳細地參考本發明的示範性實施例,示範性實施例的實例說明於附圖中。只要有可能,相同元件符號在圖式和描述中用來表示相同或相似部分。
應當理解,當諸如層、膜、區域或基板的元件被稱為在另一元件“上”或“連接到”另一元件時,其可以直接在另一元件上或與另一元件連接,或者中間元件可以也存在。相反,當元件被稱為“直接在另一元件上”或“直接連接到”另一元件時,不存在中間元件。如本文所使用的,“連接”可以指物理及/或電性連接。再者,“電性連接”或“耦合”係可為二元件間存在其它元件。
本文使用的“約”、“近似”、或“實質上”包括所述值和在本領域普通技術人員確定的特定值的可接受的偏差範圍內的平均值,考慮到所討論的測量和與測量相關的誤差的特定數量(即,測量系統的限制)。例如,“約”可以表示在所述值的一個或多個標準偏差內,或±30%、±20%、±10%、±5%內。再者,本文使用的“約”、“近似”或“實質上”可依光學性質、蝕刻性質或其它性質,來選擇較可接受的偏差範圍或標準偏差,而可不用一個標準偏差適用全部性質。
除非另有定義,本文使用的所有術語(包括技術和科學術語)具有與本發明所屬領域的普通技術人員通常理解的相同的含義。將進一步理解的是,諸如在通常使用的字典中定義的那些術語應當被解釋為具有與它們在相關技術和本發明的上下文中的含義一致的含義,並且將不被解釋為理想化的或過度正式的意義,除非本文中明確地這樣定義。
圖1為本發明一實施例之顯示裝置的示意圖。
圖2示出本發明一實施例之第一閘極脈衝訊號Vg1、Vg3、Vg5、Vg7、第二閘極脈衝訊號Vg2、Vg4、Vg6、極性訊號Vpol、第一啟始訊號Vst1、第二啟始訊號Vst2、第一資料訊號Vdl1、第二資料訊號Vdl2及畫素電極的訊號Vpx。
圖3為本發明一實施例之畫素PX的佈局(layout)示意圖。圖1省略圖3之基板110的繪示。
圖4為本發明一實施例之顯示裝置的剖面示意圖。圖4之畫素陣列基板1的剖面對應圖3的剖線A-A’及B-B’。
請參照圖1、圖3及圖4,顯示裝置10包括畫素陣列基板1、相對於畫素陣列基板1的對向基板2以及設置於畫素陣列基板1與對向基板2之間的顯示介質3。
在本實施例中,對向基板2可選擇性地包括基板210、擋光圖案230及彩色濾光層220。擋光圖案230即俗稱黑矩陣(Black Matrix)。擋光圖案230設置於基板210上,且具有多個開口232。彩色濾光層220設置於基板210上,且與擋光圖案230的多個開口232重疊。然而,本發明不限於此,根據其它實施例,彩色濾光層220及/或擋光圖案230也可設置於畫素陣列基板1的基板110上,而形成彩色濾光器在陣列上(color filter on array;COA)及/或黑矩陣在陣列上(Black matrix on Array;BOA)的結構。
在本實施例中,顯示介質3可以是非自發光材料,例如但不限於:液晶。然而,本發明不限於此,根據其它實施例,顯示介質3也可以是自發光材料,例如但不限於:有機電致發光材料、微型發光二極體(µLED)等。
畫素陣列基板1包括基板110及設置於基板110上的多個畫素PX。每一畫素PX包括掃描線SL、資料線DL、開關元件T及畫素電極130。資料線DL在第一方向d1上延伸,掃描線SL在第二方向d2上延伸,其中第一方向d1與第二方向d2交錯。開關元件T包括控制端Tc、閘絕緣層GI、半導體圖案Td、第一端Ta及第二端Tb。閘絕緣層GI設置於控制端Tc與半導體圖案Td之間。第一端Ta及第二端Tb分別電性連接至半導體圖案Td的不同兩區。開關元件T的第一端Ta電性連接至資料線DL。開關元件T的控制端Tc電性連接至掃描線SL。畫素電極130電性連接至開關元件T的第二端Tb。
請參照圖3,在本實施例中,至少一畫素PX包括遮光導電圖案120。遮光導電圖案120設置於畫素PX的資料線DL與畫素PX的畫素電極130之間。也就是說,遮光導電圖案120於基板110上之垂直投影的至少一部分位於資料線DL於基板110上的垂直投影與畫素電極130於基板110上的垂直投影之間。
舉例而言,在本實施例中,遮光導電圖案120可包括第一遮光導電部120a及第二遮光導電部120b,第一遮光導電部120a設置於同一畫素PX1的資料線DL與畫素電極130之間,第二遮光導電部120b設置於一畫素PX1的畫素電極130與另一畫素PX2的資料線DL之間。在本實施例中,第一遮光導電部120a及第二遮光導電部120b在第一方向d1上延伸。也就是說,在本實施例中,第一遮光導電部120a、第二遮光導電部120b與資料線DL大致上可平行設置,但本發明不以為限。
在本實施例中,第一遮光導電部120a與畫素電極130可部分地(partially)重疊,且第二遮光導電部120b與畫素電極130可部分地(partially)重疊。然而,本發明不限於此,根據其它實施例,第一遮光導電部120a及/或第二遮光導電部120b與畫素電極130也可不重疊。
請參照圖3及圖4,在本實施例中,遮光導電圖案120與掃描線SL可一起製作。也就是說,遮光導電圖案120與掃描線SL可形成於同一導電層,而遮光導電圖案120的材質與掃描線SL的材質可相同。
基於導電性的考量,掃描線SL一般是使用金屬材料。但本發明不限於此,根據其他實施例,掃描線SL也可以使用其他導電材料,例如:合金、金屬材料的氮化物、金屬材料的氧化物、金屬材料的氮氧化物、或是金屬材料與其它導電材料的堆疊層。
在本實施例中,遮光導電圖案120具有一預定電位,包括固定電位(例如:0V、接地或浮置(floating)電位)或可調整的非零電位。
在本實施例中,畫素PX更包括共用電極240(繪於圖4)。共用電極240與畫素電極130之間的電位差用以驅動顯示介質3。
舉例而言,在本實施例中,顯示裝置10可以是多域垂直配向(multi-domain vertical alignment;MVA)型的液晶顯示器,畫素電極130包括第一主幹部130a(繪於圖3)、與第一主幹部130a交錯的第二主幹部130b(繪於圖3)以及連接至第一主幹部130a和第二主幹部130b的多個分支部130c(繪於圖3),且畫素電極130及共用電極240可分別設置於相對的兩基板110、210。然而,本發明不以此為限,根據其它實施例,畫素電極130也可以是其它形狀,及/或畫素電極130與共用電極240也可設置於同一基板。
在本實施例中,畫素PX可選擇性地包括遮光電極140(繪於圖3)。遮光電極140與畫素電極130的第一主幹部130a及第二主幹部130b重疊。在本實施例中,遮光電極140與遮光導電圖案120可形成於同一導電層,且遮光電極140可連接於第一遮光導電部120a與第二遮光導電部120b之間,但本發明不以此為限。
請參照圖1,顯示裝置10還包括用以驅動多個畫素PX的驅動系統。所述驅動系統可包括時序控制電路4、閘極驅動電路5及資料驅動電路6。時序控制電路4與閘極驅動電路5及資料驅動電路6電性連接。閘極驅動電路5與多個畫素PX的掃描線SL電性連接。資料驅動電路6與多個畫素PX的資料線DL電性連接。
多個畫素PX排成一畫素陣列。在圖1的實施例中,閘極驅動電路5可選擇性地設置於畫素陣列的單側。然而,本發明不限於此,根據其它實施例,閘極驅動電路5也可設置於畫素陣列的相對兩側。
多個畫素PX包括沿第一方向d1依序排列的N個畫素PX。N為大於或等於2的正整數。N個畫素PX包括第p個畫素PX及第q個畫素PX,p為小於或等於N的奇數且為正整數,q為小於或等於N的偶數且為正整數。簡言之,沿第一方向d1依序排列的N個畫素PX包括奇數畫素PX與偶數畫素PX。
舉例而言,沿第一方向d1依序排列的多個畫素PX包括第1、3、5、7…個畫素PX及第2、4、6…個畫素PX,其中第1、3、5、7…個畫素PX分別包括掃描線SL1、SL3、SL5、SL7…,且第2、4、6個畫素PX分別包括掃描線SL2、SL4、SL6…。
請參照圖1及圖2,於一圖框區間t的第一子圖框區間t1內,閘極驅動電路5接收來自於時序控制電路4的第一啟始訊號Vst1,以產生多個第一閘極脈衝訊號Vg1、Vg3、Vg5、Vg7…。於第一子圖框區間t1內,多個第一閘極脈衝訊號Vg1、Vg3、Vg5、Vg7…依時序傳遞至奇數畫素PX的多條掃描線SL1、SL3、SL5、SL7…。
於第一子圖框區間t1後之同一圖框區間t的第二子圖框區間t2,閘極驅動電路5接收第二啟始訊號Vst2,以產生多個第二閘極脈衝訊號Vg2、Vg4、Vg6…,其中多個第二閘極脈衝訊號Vg2、Vg4、Vg6…依時序傳遞至偶數畫素PX的多條掃描線SL2、SL4、SL6…。
於第一子圖框區間t1及第二子圖框區間t2,時序控制電路4輸出一極性訊號Vpol至資料驅動電路6。於奇數畫素PX的多條掃描線SL1、SL3、SL5、SL7…接收第一閘極脈衝訊號Vg1、Vg3、Vg5、Vg7…之後及偶數畫素PX的多條掃描線SL2、SL4、SL6…接收第二閘極脈衝訊號Vg2、Vg4、Vg6…之前,極性訊號Vpol由第一電壓準位切換至第二電壓準位。
資料驅動電路6接收極性訊號Vpol,以於第一子圖框區間t1及第二子圖框區間t2分別輸出第一資料訊號Vdl1及第二資料訊號Vdl2至同一條資料線DL,其中第一資料訊號Vdl1的極性與第二資料訊號Vdl2的極性相反。舉例而言,在本實施例中,畫素陣列包括在一第二方向d2上排列的多個畫素行R1、R2,每一畫素行R1、R2的多個畫素PX在第一方向d1上依序排列;多個畫素行R1、R2包括在第二方向d2上交替排列的多個奇數畫素行R1及多個偶數畫素行R2;於第一子圖框區間t1,奇數畫素行R1的奇數畫素PX具有第一極性(例如:正極性),偶數畫素行R2的奇數畫素PX具有第二極性(例如:負極性);於第二子圖框區間t2,奇數畫素行R1的偶數畫素PX具有第二極性(例如:負極性),偶數畫素行R2的偶數畫素PX具有第一極性(例如:正極性);但本發明不以此為限。
藉此,畫素電極130於第一子圖框區間t1及第二子圖框區間t2分別與極性相反的資料線DL耦合。因資料線DL與畫素電極130的電容耦合而分別於第一子圖框區間t1及第二子圖框區間t2造成之畫素電極130之訊號Vpx的電壓差
Figure 02_image001
及電壓差
Figure 02_image003
可互相補償,進而改善垂直串音(vertical cross-talk)現象。
值得注意的是,第一閘極脈衝訊號Vg1、Vg3、Vg5、Vg7…具有第一致能時間寬度W1,第一致能時間寬度W1係指第一閘極脈衝訊號Vg1、Vg3、Vg5、Vg7…具有閘極開啟電位的時間長度,第二閘極脈衝訊號Vg2、Vg4、Vg6…具有第二致能時間寬度W2,第二致能時間寬度W2係指第二閘極脈衝訊號Vg2、Vg4、Vg6…具有閘極開啟電位的時間長度,且第一致能時間寬度W1與第二致能時間寬度W2不同。
也就是說,每一畫素PX的畫素電極130、共用電極240及顯示介質3可形成顯示電容,奇數畫素PX的顯示電容與偶數畫素PX的顯示電容分別於第一子圖框區間t1及接續第一子圖框區間t1的第二子圖框區間t2被充電,而奇數畫素PX之顯示電容被充電的時間與偶數畫素PX之顯示電容被充電的時間不同。藉此,能避免因開關元件T漏電所造成的顯示不良。
舉例而言,在本實施例中,
Figure 02_image005
。具體而言,第一致能時間寬度W1及/或第二致能時間寬度W2可介於12微秒(µs)~14微秒,但本發明不以此為限。
圖5為本發明另一實施例之畫素PXA的佈局(layout)示意圖。圖5的畫素PXA與圖3的畫素PX類似,兩者的差異在於:圖5的畫素PXA不包括圖3之畫素PX的遮光導電圖案120。也就是說,在圖5的實施例中,資料線DL與畫素電極130之間無設置在第一方向d1上延伸的任何遮光導電圖案。
圖5的畫素PXA可用以取代圖1的畫素PX,而形成另一顯示裝置10A。包括多個畫素PXA的顯示裝置10A也可用前述的驅動系統驅動之。特別是,畫素PXA不包括遮光導電圖案120而顯示裝置10A具有高開口率,搭配前述的驅動系統顯示裝置10A能在具有高開口率的前提下,改善垂直串音(vertical cross-talk)現象。
圖6A為本發明又一實施例之畫素PXB的電路示意圖。圖6B為本發明又一實施例之畫素PXB的佈局(layout)示意圖。圖6A及圖6B的畫素PXB與圖3的畫素PX類似,說明兩者的差異如下。
請參照圖6A及圖6B,在本實施例中,每一畫素PXB包括掃描線SL、資料線DL、控制線CL、開關元件T及畫素電極130。開關元件T包括第一開關元件T1、第二開關元件T2、第三開關元件T3,而畫素電極130包括第一畫素電極131及第二畫素電極132。
第一開關元件T1包括控制端Tc、第一端Ta及第二端Tb。第一開關元件T1的第一端Ta電性連接至資料線DL。第一開關元件T1的控制端Tc電性連接至掃描線SL。第一畫素電極131電性連接至第一開關元件T1的第二端Tb。
第二開關元件T2具有第一端Ta、第二端Tb及控制端Tc。第二開關元件T2的第一端Ta電性連接至資料線DL。第二開關元件T2的控制端Tc電性連接至掃描線SL。第二開關元件T2的第二端Tb電性連接至第二畫素電極132。
第三開關元件T3具有第一端Ta、第二端Tb及控制端Tc。第三開關元件T3的第一端Ta電性連接至第二開關元件T2的第二端Tb。第三開關元件T3的控制端Tc電性連接至控制線CL。在本實施例中,控制線CL可在第二方向d2上延伸,控制線CL與掃描線SL大致上可平行設置,但本發明不以此為限。
在本實施例中,畫素PXB更包括遮光電極140。遮光電極140包括第一遮光電極141及第二遮光電極142。第一遮光電極141與第一畫素電極131的第一主幹部130a及第二主幹部130b重疊。第二遮光電極142與第二畫素電極132的第一主幹部130a及第二主幹部130b重疊。
第二遮光電極142與第二畫素電極132重疊,而形成一充電更新電容器Cx。第三開關元件T3的第二端Tb電性連接至所述充電更新電容器Cx的一電極(即第二遮光電極142)。
舉例而言,在本實施例中,畫素PXB更包括一連接圖案150,其中連接圖案150與畫素電極130可形成於同一膜層,而第三開關元件T3的第二端Tb可透過連接圖案150電性連接至第二遮光電極142,但本發明不以此為限。
在本實施例中,畫素PXB包括遮光導電圖案120。遮光導電圖案120設置於畫素PX的資料線DL與畫素PX的第一畫素電極131之間。也就是說,遮光導電圖案120於基板110上之垂直投影的至少一部分位於資料線DL於基板110上的垂直投影與第一畫素電極131於基板110上的垂直投影之間。
多個畫素PXB包括在第二方向d2上排列且相鄰的畫素PX1及畫素PX2。舉例而言,在本實施例中,遮光導電圖案120可包括第一遮光導電部120a及第二遮光導電部120b,第一遮光導電部120a設置於同一畫素PX1的資料線DL與第一畫素電極131之間,第二遮光導電部120b設置於一畫素PX1的第一畫素電極131與另一畫素PX2的資料線DL之間。
畫素PXB可用以取代圖1的畫素PX,而形成另一顯示裝置10B。包括多個畫素PXB的顯示裝置10B也可用前述的驅動系統驅動之。搭配前述的驅動系統,包括多個畫素PXB的顯示裝置10B也能改善垂直串音現象。
圖7為本發明再一實施例之畫素PXC的佈局(layout)示意圖。圖7的畫素PXC與圖6A及圖6B的畫素PXB類似,兩者的差異在於:圖7的畫素PXC不包括圖6A及圖6B之畫素PXB的遮光導電圖案120。也就是說,在圖7的實施例中,資料線DL與第一畫素電極131之間無設置在第一方向d1上延伸的任何遮光導電圖案。
圖7的畫素PXC可用以取代圖1的畫素PX,而形成另一顯示裝置10C。包括多個畫素PXC的顯示裝置10C也可用前述的驅動系統驅動之。特別是,畫素PXC不包括遮光導電圖案120而顯示裝置10C具有高開口率,搭配前述的驅動系統顯示裝置10C能在具有高開口率的前提下,改善垂直串音現象。
圖8為本發明一實施例之畫素PXD的電路示意圖。圖8的畫素PXD與圖3的畫素PX類似,說明兩者的差異如下。
請參照圖8,在本實施例中,每一畫素PXD包括掃描線SL、資料線DL、共用線TL、開關元件T及畫素電極130。開關元件T包括第一開關元件T1、第二開關元件T2、第三開關元件T3,而畫素電極130包括第一畫素電極131及第二畫素電極132。
第一開關元件T1包括控制端Tc、第一端Ta及第二端Tb。第一開關元件T1的第一端Ta電性連接至資料線DL。第一開關元件T1的控制端Tc電性連接至掃描線SL。第一畫素電極131電性連接至第一開關元件T1的第二端Tb。
第二開關元件T2具有第一端Ta、第二端Tb及控制端Tc。第二開關元件T2的第一端Ta電性連接至資料線DL。第二開關元件T2的控制端Tc電性連接至掃描線SL。第二開關元件T2的第二端Tb電性連接至第二畫素電極132。
第三開關元件T3具有第一端Ta、第二端Tb及控制端Tc。第三開關元件T3的第一端Ta電性連接至第二開關元件T2的第二端Tb。第三開關元件T3的控制端Tc電性連接至掃描線SL。第三開關元件T3的第二端Tb電性連接至共用線TL。
在本實施例中,於實際的佈局(layout)上,畫素PXD包括遮光導電圖案(未繪示)。遮光導電圖案設置於畫素PXD的資料線DL與畫素PXD的第一畫素電極131之間。也就是說,遮光導電圖案於基板(未繪示)上之垂直投影的至少一部分位於資料線DL於基板上的垂直投影與第一畫素電極131於基板上的垂直投影之間。
多個畫素PXD包括在第二方向d2上排列且相鄰的畫素PX1及畫素PX2。舉例而言,在本實施例中,於實際的佈局上,遮光導電圖案(未繪示)可包括第一遮光導電部(未繪示)及第二遮光導電部(未繪示),第一遮光導電部設置於同一畫素PX1的資料線DL與第一畫素電極131之間,第二遮光導電部設置於一畫素PX1的第一畫素電極131與另一畫素PX2的資料線DL之間。
圖8的畫素PXD可用以取代圖1的畫素PX,而形成另一顯示裝置10D。包括多個畫素PXD的顯示裝置10D也可用前述的驅動系統驅動之。搭配前述的驅動系統,包括多個畫素PXD的顯示裝置10D也能改善垂直串音現象。
圖9為本發明另一實施例之畫素PXE的電路示意圖。圖9的畫素PXE與圖8的畫素PXD類似,兩者的差異在於:圖9的畫素PXE不包括圖8之畫素PXD的遮光導電圖案。也就是說,在圖9的實施例中,資料線DL與第一畫素電極131之間無設置在第一方向d1上延伸的任何遮光導電圖案。
雖然本發明已以實施例揭露如上,然其並非用以限定本發明,任何所屬技術領域中具有通常知識者,在不脫離本發明的精神和範圍內,當可作些許的更動與潤飾,故本發明的保護範圍當視後附的申請專利範圍所界定者為準。
1:畫素陣列基板 2:對向基板 3:顯示介質 4:時序控制電路 5:閘極驅動電路 6:資料驅動電路 10、10A、10B、10C、10D、10E:顯示裝置 110、210:基板 120:遮光導電圖案 120a、120b:遮光導電部 130、131、132:畫素電極 130a、130b:主幹部 130c:分支部 140、141、142:遮光電極 150:連接圖案 220:彩色濾光層 230:擋光圖案 232:開口 240:共用電極 A-A’、B-B’:剖線 CL:控制線 Cx:充電更新電容器 DL:資料線 d1:第一方向 d2:第二方向 GI:閘絕緣層 PX、PXA、PXB、PXC、PXD、PXE:畫素 R1、R2:畫素行 SL、SL1~SL7:掃描線 TL:共用線 T、T1、T2、T3:開關元件 Ta:第一端 Tb:第二端 Tc:控制端 Td:半導體圖案 t:圖框區間 t1、t2:子圖框區間 Vdl1:第一資料訊號 Vdl2:第二資料訊號 Vg1、Vg3、Vg5、Vg7:第一閘極脈衝訊號 Vg2、Vg4、Vg6:第二閘極脈衝訊號 Vpol:極性訊號 Vpx:畫素電極的訊號 Vst1:第一啟始訊號 Vst2:第二啟始訊號
Figure 02_image001
Figure 02_image003
:電壓差 W1、W2:致能時間寬度
圖1為本發明一實施例之顯示裝置的示意圖。 圖2示出本發明一實施例之第一閘極脈衝訊號Vg1、Vg3、Vg5、Vg7、第二閘極脈衝訊號Vg2、Vg4、Vg6、極性訊號Vpol、第一啟始訊號Vst1、第二啟始訊號Vst2、第一資料訊號Vdl1、第二資料訊號Vdl2及畫素電極的訊號Vpx。 圖3為本發明一實施例之畫素PX的佈局(layout)示意圖。 圖4為本發明一實施例之顯示裝置的剖面示意圖。 圖5為本發明另一實施例之畫素PXA的佈局示意圖。 圖6A為本發明又一實施例之畫素PXB的電路示意圖。 圖6B為本發明又一實施例之畫素PXB的佈局(layout)示意圖。 圖7為本發明再一實施例之畫素PXC的佈局示意圖。 圖8為本發明一實施例之畫素PXD的電路示意圖。 圖9為本發明另一實施例之畫素PXE的電路示意圖。
4:時序控制電路 5:閘極驅動電路 6:資料驅動電路 10、10A、10B、10C、10D、10E:顯示裝置 DL:資料線 d1:第一方向 d2:第二方向 PX、PXA、PXB、PXC、PXD、PXE:畫素 R1、R2:畫素行 SL、SL1~SL7:掃描線

Claims (17)

  1. 一種顯示裝置,包括: 一基板; 多個畫素,設置於該基板,其中該些畫素的每一個包括: 一掃描線; 一資料線; 一第一開關元件,具有一第一端、一第二端及一控制端,其中該第一開關元件的該第一端電性連接至該資料線,且該第一開關元件的該控制端電性連接至該掃描線;以及 一第一畫素電極,電性連接至該第一開關元件的該第二端;以及 一閘極驅動電路,其中該些畫素包括依序排列的N個畫素,N為大於或等於2的正整數,該N個畫素包括一第p個畫素及一第q個畫素,p為小於或等於N的奇數且為正整數,q為小於或等於N的偶數且為正整數; 該閘極驅動電路與該第p個畫素的一掃描線電性連接,其中於一圖框區間的一第一子圖框區間內,該閘極驅動電路接收一第一啟始訊號,以產生一第一閘極脈衝訊號; 該閘極驅動電路與該第q個畫素的一掃描線電性連接,其中於該第一子圖框區間之後的該圖框區間的一第二子圖框區間,該閘極驅動電路接收一第二啟始訊號,以產生一第二閘極脈衝訊號; 該第一閘極脈衝訊號具有一第一致能時間寬度,該第二閘極脈衝訊號具有一第二致能時間寬度,且該第一致能時間寬度與該第二致能時間寬度不同。
  2. 如申請專利範圍第1項所述的顯示裝置,更包括: 一資料驅動電路,與該第p個畫素的一資料線及該第q個畫素的一資料線電性連接,其中該資料驅動電路分別於該第一子圖框區間及該第二子圖框區間輸出一第一資料訊號及一第二資料訊號,且該第一資料訊號的極性與該第二資料訊號的極性相反。
  3. 如申請專利範圍第1項所述的顯示裝置,其中該第一致能時間寬度為W1,該第二致能時間寬度為W2,且
    Figure 03_image009
  4. 如申請專利範圍第1項所述的顯示裝置,其中該些畫素之至少一者的該資料線與該些畫素之該至少一者的該第一畫素電極之間存在一遮光導電圖案。
  5. 如申請專利範圍第1項所述的顯示裝置,其中該些畫素之至少一者的該資料線與該些畫素之該至少一者的該第一畫素電極之間不存在任何的遮光導電圖案。
  6. 如申請專利範圍第1項所述的顯示裝置,其中該些畫素的每一者更包括: 一第二開關元件,具有一第一端、一第二端及一控制端; 一第二畫素電極,其中該第二開關元件的該第一端電性連接至該資料線,該第二開關元件的該控制端電性連接至該掃描線,該第二開關元件的該第二端電性連接至該第二畫素電極; 一第三開關元件,具有一第一端、一第二端及一控制端,其中該第三開關元件的該第一端電性連接至該第二開關元件的該第二端; 一控制線,其中該第三開關元件的該控制端電性連接至該控制線;以及 一充電更新電容器,其中該第三開關元件的該第二端電性連接至該充電更新電容器。
  7. 如申請專利範圍第6項所述的顯示裝置,其中該些畫素之至少一者的該資料線與該些畫素之該至少一者的該第一畫素電極之間存在一遮光導電圖案。
  8. 如申請專利範圍第6項所述的顯示裝置,其中該些畫素之至少一者的該資料線與該些畫素之該至少一者的該第一畫素電極之間不存在任何的遮光導電圖案。
  9. 如申請專利範圍第1項所述的顯示裝置,其中該些畫素的每一者更包括: 一第二開關元件,具有一第一端、一第二端及一控制端; 一第二畫素電極,其中該第二開關元件的該第一端電性連接至該資料線,該第二開關元件的該控制端電性連接至該掃描線,該第二開關元件的該第二端電性連接至該第二畫素電極; 一第三開關元件,具有一第一端、一第二端及一控制端,其中該第三開關元件的該第一端電性連接至該第二開關元件的該第二端,且該第三開關元件的該控制端電性連接至該掃描線;以及 一共用線,其中該第三開關元件的該第二端電性連接至該共用線。
  10. 如申請專利範圍第9項所述的顯示裝置,其中該些畫素之至少一者的該資料線與該些畫素之該至少一者的該第一畫素電極之間存在一遮光導電圖案。
  11. 如申請專利範圍第9項所述的顯示裝置,其中該些畫素之至少一者的該資料線與該些畫素之該至少一者的該第一畫素電極之間不存在任何的遮光導電圖案。
  12. 一種顯示裝置,包括: 多個畫素,其中該些畫素的每一個包括: 一掃描線; 一資料線; 一第一開關元件,具有一第一端、一第二端及一控制端,其中該第一開關元件的該第一端電性連接至該資料線,且該第一開關元件的該控制端電性連接至該掃描線; 一第一畫素電極,電性連接至該第一開關元件的該第二端; 一第二開關元件,具有一第一端、一第二端及一控制端; 一第二畫素電極,其中該第二開關元件的該第一端電性連接至該資料線,該第二開關元件的該控制端電性連接至該掃描線,該第二開關元件的該第二端電性連接至該第二畫素電極; 一第三開關元件,具有一第一端、一第二端及一控制端,其中該第三開關元件的該第一端電性連接至該第二開關元件的該第二端; 一控制線,其中該第三開關元件的該控制端電性連接至該控制線;以及 一充電更新電容器,其中該第三開關元件的該第二端電性連接至該充電更新電容器;以及 一閘極驅動電路,其中該些畫素包括依序排列的N個畫素,N為大於或等於2的正整數,該N個畫素包括一第p個畫素及一第q個畫素,p為小於或等於N的奇數且為正整數,q為小於或等於N的偶數且為正整數; 該閘極驅動電路與該第p個畫素的一掃描線電性連接,其中於一圖框區間的一第一子圖框區間內,該閘極驅動電路接收一第一啟始訊號,以產生一第一閘極脈衝訊號; 該閘極驅動電路與該第q個畫素的一掃描線電性連接,其中於該第一子圖框區間之後的該圖框區間的一第二子圖框區間,該閘極驅動電路接收一第二啟始訊號,以產生一第二閘極脈衝訊號。
  13. 如申請專利範圍第12項所述的顯示裝置,更包括: 一資料驅動電路,與該第p個畫素的一資料線及該第q個畫素的一資料線電性連接,其中該資料驅動電路分別於該第一子圖框區間及該第二子圖框區間輸出一第一資料訊號及一第二資料訊號,且該第一資料訊號的極性與該第二資料訊號的極性相反。
  14. 如申請專利範圍第12項所述的顯示裝置,其中該第二閘極脈衝訊號具有一第二致能時間寬度,且該第一致能時間寬度與該第二致能時間寬度不同。
  15. 如申請專利範圍第12項所述的顯示裝置,其中該第一致能時間寬度為W1,該第二致能時間寬度為W2,且
    Figure 03_image010
  16. 如申請專利範圍第12項所述的顯示裝置,其中該畫素之至少一者的該資料線與該些畫素之該至少一者的該第一畫素電極之間存在一遮光導電圖案。
  17. 如申請專利範圍第12項所述的顯示裝置,其中該些畫素之至少一者的該資料線與該些畫素之該至少一者的該第一畫素電極之間不存在任何的遮光導電圖案。
TW108121280A 2018-12-05 2019-06-19 顯示裝置 TWI704395B (zh)

Priority Applications (2)

Application Number Priority Date Filing Date Title
CN201910864932.3A CN110570801B (zh) 2018-12-05 2019-09-09 显示装置
US16/594,082 US10783847B2 (en) 2018-12-05 2019-10-07 Display apparatus

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US201862775469P 2018-12-05 2018-12-05
US62/775,469 2018-12-05

Publications (2)

Publication Number Publication Date
TW202022447A TW202022447A (zh) 2020-06-16
TWI704395B true TWI704395B (zh) 2020-09-11

Family

ID=71132543

Family Applications (8)

Application Number Title Priority Date Filing Date
TW108103824A TWI690747B (zh) 2018-12-05 2019-01-31 畫素陣列基板
TW108103815A TWI697709B (zh) 2018-12-05 2019-01-31 畫素陣列基板
TW108113367A TWI699600B (zh) 2018-12-05 2019-04-17 顯示裝置
TW108113477A TWI709884B (zh) 2018-12-05 2019-04-17 觸控顯示裝置及其控制方法
TW108119193A TWI703390B (zh) 2018-12-05 2019-06-03 顯示裝置
TW108121280A TWI704395B (zh) 2018-12-05 2019-06-19 顯示裝置
TW108122218A TWI699749B (zh) 2018-12-05 2019-06-25 顯示面板
TW108126836A TWI699601B (zh) 2018-12-05 2019-07-29 畫素結構及其製造方法

Family Applications Before (5)

Application Number Title Priority Date Filing Date
TW108103824A TWI690747B (zh) 2018-12-05 2019-01-31 畫素陣列基板
TW108103815A TWI697709B (zh) 2018-12-05 2019-01-31 畫素陣列基板
TW108113367A TWI699600B (zh) 2018-12-05 2019-04-17 顯示裝置
TW108113477A TWI709884B (zh) 2018-12-05 2019-04-17 觸控顯示裝置及其控制方法
TW108119193A TWI703390B (zh) 2018-12-05 2019-06-03 顯示裝置

Family Applications After (2)

Application Number Title Priority Date Filing Date
TW108122218A TWI699749B (zh) 2018-12-05 2019-06-25 顯示面板
TW108126836A TWI699601B (zh) 2018-12-05 2019-07-29 畫素結構及其製造方法

Country Status (1)

Country Link
TW (8) TWI690747B (zh)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
TWI750895B (zh) * 2020-08-21 2021-12-21 友達光電股份有限公司 電子裝置
TWI728909B (zh) * 2020-09-02 2021-05-21 凌巨科技股份有限公司 畫素結構
TWI760196B (zh) * 2021-04-21 2022-04-01 友達光電股份有限公司 畫素結構以及顯示面板
CN114035388B (zh) * 2021-11-30 2022-07-08 绵阳惠科光电科技有限公司 阵列基板和显示装置
TWI847192B (zh) * 2022-04-25 2024-07-01 友達光電股份有限公司 觸控顯示裝置及其驅動方法
CN116339020B (zh) * 2023-05-30 2023-10-17 武汉华星光电技术有限公司 显示面板及显示装置

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070262927A1 (en) * 2006-05-09 2007-11-15 Dong Hyup Jeon Electron emission display device and driving method thereof
TW201413690A (zh) * 2012-09-24 2014-04-01 Innocom Tech Shenzhen Co Ltd 液晶顯示裝置及其驅動方法
US20140091303A1 (en) * 2009-08-07 2014-04-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
TWI581043B (zh) * 2016-10-04 2017-05-01 友達光電股份有限公司 畫素結構

Family Cites Families (31)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH10339880A (ja) * 1997-06-09 1998-12-22 Hitachi Ltd 液晶表示装置
JP4094759B2 (ja) * 1999-02-05 2008-06-04 株式会社日立製作所 液晶表示装置
KR100560452B1 (ko) * 2004-04-29 2006-03-13 삼성에스디아이 주식회사 발광 표시 패널 및 발광 표시 장치
KR100641002B1 (ko) * 2004-04-30 2006-11-02 엘지.필립스 엘시디 주식회사 액정 표시 장치
TW200827880A (en) * 2006-12-29 2008-07-01 Innolux Display Corp Liquid crystal panel
KR101353493B1 (ko) * 2007-02-28 2014-01-24 삼성디스플레이 주식회사 어레이 기판, 이의 제조 방법 및 이를 갖는 표시장치
KR20090022597A (ko) * 2007-08-31 2009-03-04 삼성전자주식회사 터치패널 및 이를 구비한 표시장치
KR101323391B1 (ko) * 2008-12-12 2013-10-29 엘지디스플레이 주식회사 액정표시장치
TW201024874A (en) * 2008-12-25 2010-07-01 Chi Mei Optoelectronics Corp Thin film transistor array substrate of liquid crystal display module and method for repairing the same
US8717265B2 (en) * 2009-04-20 2014-05-06 Apple Inc. Staggered line inversion and power reduction system and method for LCD panels
TWI403811B (zh) * 2009-12-31 2013-08-01 Innolux Corp 具有多域垂直配向式畫素結構的基板及其製作方法、液晶顯示面板、液晶顯示裝置
US8456582B2 (en) * 2010-09-07 2013-06-04 Au Optronics Corporation Active device, pixel structure and display panel
CN103635949B (zh) * 2011-07-20 2015-12-09 夏普株式会社 有源矩阵基板和具备它的显示面板
TWI465819B (zh) * 2012-07-13 2014-12-21 Au Optronics Corp 液晶顯示面板
TWI518382B (zh) * 2013-06-26 2016-01-21 友達光電股份有限公司 畫素結構及具有此畫素結構的顯示面板
KR102069821B1 (ko) * 2013-07-03 2020-01-28 삼성디스플레이 주식회사 액정 표시 장치
JP6105729B2 (ja) * 2013-07-19 2017-03-29 堺ディスプレイプロダクト株式会社 表示パネル及び表示装置
CN203433244U (zh) * 2013-08-06 2014-02-12 福建华映显示科技有限公司 具共用电极传导结构的电子装置
TW201619678A (zh) * 2014-11-26 2016-06-01 友達光電股份有限公司 畫素結構及顯示面板
KR102301499B1 (ko) * 2015-04-28 2021-09-13 삼성디스플레이 주식회사 액정 표시 장치
CN105159490B (zh) * 2015-08-24 2019-02-15 重庆京东方光电科技有限公司 触控显示面板及其驱动方法和触控显示装置
TWI564873B (zh) * 2015-11-03 2017-01-01 奇景光電股份有限公司 觸控顯示系統及其驅動裝置與驅動方法
CN105336304A (zh) * 2015-12-14 2016-02-17 深圳市华星光电技术有限公司 基于hsd结构的显示面板和显示装置
CN105388647B (zh) * 2015-12-15 2019-09-24 武汉华星光电技术有限公司 液晶面板的扇出走线结构及液晶面板
TWI569426B (zh) * 2015-12-24 2017-02-01 財團法人工業技術研究院 畫素陣列結構、顯示面板以及畫素陣列結構的製作方法
TWI571671B (zh) * 2016-02-19 2017-02-21 友達光電股份有限公司 液晶顯示面板
JP6695711B2 (ja) * 2016-03-10 2020-05-20 株式会社ジャパンディスプレイ 表示装置及び表示装置のタッチ検出方法
CN106292095B (zh) * 2016-09-22 2019-10-01 上海天马微电子有限公司 显示面板及显示装置
TWI607268B (zh) * 2017-02-20 2017-12-01 友達光電股份有限公司 畫素結構
CN107065333B (zh) * 2017-04-20 2020-04-24 上海中航光电子有限公司 显示面板和显示装置
TWI671578B (zh) * 2018-03-30 2019-09-11 友達光電股份有限公司 畫素結構及觸控面板

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20070262927A1 (en) * 2006-05-09 2007-11-15 Dong Hyup Jeon Electron emission display device and driving method thereof
US20140091303A1 (en) * 2009-08-07 2014-04-03 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device and method for manufacturing semiconductor device
TW201413690A (zh) * 2012-09-24 2014-04-01 Innocom Tech Shenzhen Co Ltd 液晶顯示裝置及其驅動方法
TWI581043B (zh) * 2016-10-04 2017-05-01 友達光電股份有限公司 畫素結構

Also Published As

Publication number Publication date
TW202022842A (zh) 2020-06-16
TWI697709B (zh) 2020-07-01
TW202022447A (zh) 2020-06-16
TWI690747B (zh) 2020-04-11
TW202022834A (zh) 2020-06-16
TWI699600B (zh) 2020-07-21
TWI703390B (zh) 2020-09-01
TWI699601B (zh) 2020-07-21
TW202022462A (zh) 2020-06-16
TWI709884B (zh) 2020-11-11
TW202022465A (zh) 2020-06-16
TW202022441A (zh) 2020-06-16
TW202022582A (zh) 2020-06-16
TWI699749B (zh) 2020-07-21
TW202022442A (zh) 2020-06-16

Similar Documents

Publication Publication Date Title
TWI704395B (zh) 顯示裝置
US20190278145A1 (en) Display panel
US10755661B2 (en) Display panel with compensation capacitors
US8638324B2 (en) Display device and driving method thereof
US20050099378A1 (en) Liquid crystal display device and method for driving the same
JP2008058941A (ja) 表示パネル
CN104317122B (zh) 像素结构、阵列基板、显示面板和显示装置及其驱动方法
WO2018054137A1 (zh) 像素阵列、显示面板、显示装置
US7852437B2 (en) Display device
US10121440B2 (en) Display device
CN103278985B (zh) 像素单元及像素阵列
JP5771897B2 (ja) 液晶表示装置及びその駆動方法
KR20160105466A (ko) 프레임 내 포즈를 갖는 디스플레이들
CN104317121A (zh) 像素结构、阵列基板、显示面板和显示装置及其驱动方法
KR20110101892A (ko) 액정 표시 장치
US9395580B2 (en) Liquid crystal display
US20150187292A1 (en) Thin film transistor array panel and display device
WO2012144174A1 (ja) 液晶表示装置
JP2010256466A (ja) 液晶表示装置およびその駆動方法
JP2003280036A (ja) 液晶表示装置
CN110570801B (zh) 显示装置
US11132947B2 (en) OLED display substrate and OLED display apparatus
US20150338692A1 (en) Display device
CN101776825A (zh) 液晶显示器及其像素单元
KR20090043750A (ko) 액정표시장치