KR102246878B1 - 반도체 메모리 장치, 이를 포함하는 메모리 모듈, 및 이를 포함하는 메모리 시스템 - Google Patents
반도체 메모리 장치, 이를 포함하는 메모리 모듈, 및 이를 포함하는 메모리 시스템 Download PDFInfo
- Publication number
- KR102246878B1 KR102246878B1 KR1020140065149A KR20140065149A KR102246878B1 KR 102246878 B1 KR102246878 B1 KR 102246878B1 KR 1020140065149 A KR1020140065149 A KR 1020140065149A KR 20140065149 A KR20140065149 A KR 20140065149A KR 102246878 B1 KR102246878 B1 KR 102246878B1
- Authority
- KR
- South Korea
- Prior art keywords
- voh
- pull
- voltage
- driver
- code
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims abstract description 107
- 238000012550 audit Methods 0.000 claims description 52
- 238000000034 method Methods 0.000 claims description 16
- 230000003287 optical effect Effects 0.000 description 48
- 238000010586 diagram Methods 0.000 description 27
- 230000008859 change Effects 0.000 description 15
- 239000000872 buffer Substances 0.000 description 13
- 238000004891 communication Methods 0.000 description 11
- 229910052710 silicon Inorganic materials 0.000 description 10
- 239000010703 silicon Substances 0.000 description 10
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 9
- 230000008569 process Effects 0.000 description 7
- 238000012545 processing Methods 0.000 description 7
- 230000010076 replication Effects 0.000 description 7
- 239000000758 substrate Substances 0.000 description 5
- 230000000052 comparative effect Effects 0.000 description 4
- 230000007423 decrease Effects 0.000 description 4
- 238000013500 data storage Methods 0.000 description 3
- 238000009826 distribution Methods 0.000 description 3
- 230000009977 dual effect Effects 0.000 description 3
- 230000014509 gene expression Effects 0.000 description 3
- 230000009471 action Effects 0.000 description 2
- 230000005540 biological transmission Effects 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 230000006870 function Effects 0.000 description 2
- 230000003068 static effect Effects 0.000 description 2
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- 230000003139 buffering effect Effects 0.000 description 1
- 230000001413 cellular effect Effects 0.000 description 1
- 239000004020 conductor Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 238000012937 correction Methods 0.000 description 1
- 238000005520 cutting process Methods 0.000 description 1
- 230000005611 electricity Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000007667 floating Methods 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 229910052751 metal Inorganic materials 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000002093 peripheral effect Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 230000008054 signal transmission Effects 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
- G11C29/022—Detection or location of defective auxiliary circuits, e.g. defective refresh counters in I/O circuitry
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/12—Bit line control circuits, e.g. drivers, boosters, pull-up circuits, pull-down circuits, precharging circuits, equalising circuits, for bit lines
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
- G11C29/021—Detection or location of defective auxiliary circuits, e.g. defective refresh counters in voltage or current generators
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/02—Detection or location of defective auxiliary circuits, e.g. defective refresh counters
- G11C29/028—Detection or location of defective auxiliary circuits, e.g. defective refresh counters with adaption or trimming of parameters
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C29/00—Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
- G11C29/04—Detection or location of defective memory elements, e.g. cell constructio details, timing of test signals
- G11C29/50—Marginal testing, e.g. race, voltage or current testing
- G11C29/50008—Marginal testing, e.g. race, voltage or current testing of impedance
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
- G11C7/1051—Data output circuits, e.g. read-out amplifiers, data output buffers, data output registers, data output level conversion circuits
- G11C7/1057—Data output buffers, e.g. comprising level conversion circuits, circuits for adapting load
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0005—Modifications of input or output impedance
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C2207/00—Indexing scheme relating to arrangements for writing information into, or reading information out from, a digital store
- G11C2207/22—Control and timing of internal memory operations
- G11C2207/2254—Calibration
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C5/00—Details of stores covered by group G11C11/00
- G11C5/14—Power supply arrangements, e.g. power down, chip selection or deselection, layout of wirings or power grids, or multiple supply levels
- G11C5/147—Voltage reference generators, voltage or current regulators; Internally lowered supply levels; Compensation for voltage drops
Landscapes
- Physics & Mathematics (AREA)
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Dram (AREA)
Abstract
Description
도 2는 도 1에 도시된 메모리 시스템을 보다 상세히 나타내는 블록도이다.
도 3은 도 2에 도시된 데이터 출력 회로를 상세히 나타내는 블록도이다.
도 4는 도 3에 도시된 데이터 출력 회로의 동작을 설명하기 위한 도면이다.
도 5는 도 3에 도시된 ZQ 캘리브레이션부를 상세히 나타내는 블록도이다.
도 6은 도 5에 도시된 풀업 VOH 제어 블록의 일 실시예를 나타낸 도면이다.
도 7은 도 3에 도시된 출력 드라이버를 상세히 나타내는 회로도이다.
도 8은 도 7에 도시된 풀업 드라이버를 하나의 등가 트랜지스터로 나타낸 도면이다.
도 9는 도 8에 도시된 등가 트랜지스터가 본 발명의 비교예에 따라 동작할 경우의 데이터 전압과 데이터 전류 간의 관계를 나타낸 그래프이다.
도 10 내지 도 12는 각각 도 8에 도시된 등가 트랜지스터가 본 발명의 실시예에 따라 동작할 경우의 데이터 전압과 데이터 전류 간의 관계를 나타낸 그래프이다.
도 13은 도 10 내지 도 12에 도시된 각 전원 전압과 교 류 온-저항 간의 관계를 나타낸 도면이다.
도 14는 도 7에 도시된 풀업 드라이버가 본 발명의 비교예에 따라 동작할 경우 PVT 조건에 따른 VOH 차이를 나타낸 도면이다.
도 15는 도 7에 도시된 풀업 드라이버가 본 발명의 실시예에 따라 동작할 경우 PVT 조건에 따른 VOH 차이를 나타낸 도면이다.
도 16은 도 1에 도시된 반도체 메모리 장치를 포함하는 컴퓨터 시스템의 일 실시 예를 나타낸다.
도 17은 도 1에 도시된 반도체 메모리 장치를 포함하는 컴퓨터 시스템의 다른 실시 예를 나타낸다.
도 18은 도 1에 도시된 반도체 메모리 장치를 포함하는 컴퓨터 시스템의 또 다른 실시 예를 나타낸다.
도 19는 도 1에 도시된 반도체 메모리 장치를 포함하는 컴퓨터 시스템의 또 다른 실시 예를 나타낸다.
도 20은 도 1에 도시된 반도체 메모리 장치를 포함하는 컴퓨터 시스템의 또 다른 실시 예를 나타낸다.
도 21은 도 1에 도시된 반도체 메모리 장치를 포함하는 컴퓨터 시스템의 또 다른 실시 예를 나타낸다.
도 22는 도 1에 도시된 반도체 메모리 장치를 포함하는 데이터 처리 시스템의 일 실시 예를 나타낸다.
도 23은 도 1에 도시된 반도체 메모리 장치를 포함하는 멀티-칩 패키지의 일실시예를 개략적으로 나타낸 개념도이다.
도 24는 도 23에 도시된 멀티-칩 패키지의 일실시예를 입체적으로 나타낸 개념도이다.
반도체 메모리 장치(100) 컬럼 디코더 및 컬럼 드라이버(170)
어드레스 버퍼(110) 라이트 드라이버 및 센스 증폭기 블록(180)
커맨드 버퍼(120) 데이터 입출력 회로(190)
컨트롤 로직(130) 데이터 출력 회로(200)
메모리 셀 어레이(150)
Claims (10)
- 반도체 메모리 장치에 있어서,
상기 반도체 메모리 장치는 메모리 컨트롤러의 온 다이 터미네이션(오디티) 저항의 정보를 포함하는 커맨드를 수신하고,
ZQ 캘리브레이션 동안, 전원 전압(VDDQ)에 비례하는 제1 타겟 VOH(output high level voltage) 전압에 따른 풀업 VOH 코드를 생성하는 ZQ 캘리브레이션부; 및
상기 풀업 VOH 코드에 기초하여 상기 전원 전압에 비례하는 출력 하이 레벨 전압을 갖는 데이터 신호를 생성하는 출력 드라이버를 포함하고,
상기 제1 타겟 VOH 전압은 VDDQ/2.5 또는 VDDQ/3의 레벨을 가지며,
상기 전원 전압과 상기 제1 타겟 VOH 전압의 비율은 상기 데이터 신호를 수신하는 상기 메모리 컨트롤러의 오디티 저항의 저항값에 따라 결정되는 반도체 메모리 장치. - 삭제
- 제1항에 있어서,
상기 출력 드라이버는 LVSTL(Low Voltage Swing Terminated Logic) 출력 드라이버인 반도체 메모리 장치. - 제1항에 있어서,
상기 ZQ 캘리브레이션부는
상기 제1 타겟 VOH 전압을 기초로 상기 출력 드라이버의 풀업 드라이버가 생성하는 전류를 결정하는 상기 풀업 VOH 코드를 생성하는 제1 캘리브레이션부; 및
제2 타겟 VOH 전압을 기초로 상기 출력 드라이버의 풀다운 드라이버의 저항을 결정하는 풀다운 VOH 코드를 생성하는 제2 캘리브레이션부를 포함하는 반도체 메모리 장치. - 제4항에 있어서,
상기 제1 캘리브레이션부는
상기 제1 타겟 VOH 전압을 생성하는 풀업 VOH 제어 블록;
상기 제1 타겟 VOH 전압과 제1 노드의 전압을 비교한 제1 비교 결과를 출력하는 제1 비교기;
상기 제1 비교 결과를 기초로 상기 풀업 VOH 코드를 생성하는 제1 코드 생성기;
상기 풀업 VOH 코드에 따라 상기 제1 노드를 흐르는 제1 전류를 생성하는 복제 풀업 드라이버; 및
상기 제1 전류에 의해 상기 제1 노드의 전압을 결정하는 복제 오디티 저항을 포함하는 반도체 메모리 장치. - 제5항에 있어서,
상기 풀업 VOH 제어 블록은
각각이 상기 전원 전압을 전압 분배한 분배 전원 전압을 생성하는 복수의 전압 분배기들; 및
MRS(Mode Register set) 신호에 따라 상기 복수의 분배 전원 전압들 중 어느 하나를 상기 제1 타겟 VOH 전압으로 선택하는 선택 회로를 포함하는 반도체 메모리 장치. - 제5항에 있어서,
상기 복제 오디티 저항의 저항값은 상기 메모리 컨트롤러의 오디티 저항의 저항값인 반도체 메모리 장치. - 제4항에 있어서,
상기 풀업 VOH 코드, 상기 풀다운 VOH 코드 및 내부 데이터에 따라 결정되는 풀업 구동 신호와 풀다운 구동 신호를 생성하는 프리 드라이버를 더 포함하고,
상기 출력 드라이버는 상기 풀업 구동 신호에 따라 결정되는 전류를 생성하는 풀업 드라이버와 상기 풀다운 구동 신호에 따라 결정되는 저항값을 갖는 풀다운 드라이버를 포함하는 반도체 메모리 장치. - 적어도 하나의 반도체 메모리 장치를 포함하며,
상기 반도체 메모리 장치는, 메모리 컨트롤러의 온 다이 터미네이션(오디티) 저항의 정보를 포함하는 커맨드를 수신하고,
전원 전압(VDDQ)에 비례하는 제1 타겟 VOH(output high level voltage) 전압에 따른 풀업 VOH 코드를 생성하는 ZQ 캘리브레이션부; 및
상기 풀업 VOH 코드에 기초하여 상기 전원 전압에 비례하는 출력 하이 레벨 전압을 갖는 데이터 신호를 생성하는 출력 드라이버를 포함하고,
상기 제1 타겟 VOH 전압은 VDDQ/2.5 또는 VDDQ/3의 레벨을 가지며,
상기 전원 전압과 상기 제1 타겟 VOH 전압의 비율은 상기 데이터 신호를 수신하는 상기 메모리 컨트롤러의 오디티 저항의 저항값에 따라 결정되는 메모리 모듈. - 적어도 하나의 반도체 메모리 장치를 포함하는 메모리 모듈; 및
상기 반도체 메모리 장치로부터 데이터 신호를 수신하는 메모리 컨트롤러를 포함하며,
상기 반도체 메모리 장치는, 상기 메모리 컨트롤러의 온 다이 터미네이션(오디티) 저항의 정보를 포함하는 커맨드를 수신하고,
전원 전압(VDDQ)에 비례하는 제1 타겟 VOH(output high level voltage) 전압에 따른 풀업 VOH 코드를 생성하는 ZQ 캘리브레이션부; 및
상기 풀업 VOH 코드에 기초하여 상기 전원 전압에 비례하는 출력 하이 레벨 전압을 갖는 상기 데이터 신호를 생성하는 출력 드라이버를 포함하고,
상기 제1 타겟 VOH 전압은 VDDQ/2.5 또는 VDDQ/3의 레벨을 가지며,
상기 전원 전압과 상기 제1 타겟 VOH 전압의 비율은 상기 메모리 컨트롤러의 오디티 저항의 저항값에 따라 결정되는 메모리 시스템.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140065149A KR102246878B1 (ko) | 2014-05-29 | 2014-05-29 | 반도체 메모리 장치, 이를 포함하는 메모리 모듈, 및 이를 포함하는 메모리 시스템 |
US14/723,614 US9608631B2 (en) | 2014-05-29 | 2015-05-28 | Semiconductor memory device, a memory module including the same, and a memory system including the same |
US15/426,603 US9805774B2 (en) | 2014-05-29 | 2017-02-07 | Semiconductor memory device, a memory module including the same, and a memory system including the same |
US15/729,771 US9947378B2 (en) | 2014-05-29 | 2017-10-11 | Semiconductor memory device, a memory module including the same, and a memory system including the same |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020140065149A KR102246878B1 (ko) | 2014-05-29 | 2014-05-29 | 반도체 메모리 장치, 이를 포함하는 메모리 모듈, 및 이를 포함하는 메모리 시스템 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20150137385A KR20150137385A (ko) | 2015-12-09 |
KR102246878B1 true KR102246878B1 (ko) | 2021-04-30 |
Family
ID=54702557
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020140065149A Active KR102246878B1 (ko) | 2014-05-29 | 2014-05-29 | 반도체 메모리 장치, 이를 포함하는 메모리 모듈, 및 이를 포함하는 메모리 시스템 |
Country Status (2)
Country | Link |
---|---|
US (3) | US9608631B2 (ko) |
KR (1) | KR102246878B1 (ko) |
Families Citing this family (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR20150049267A (ko) * | 2013-10-29 | 2015-05-08 | 삼성전자주식회사 | 반도체 메모리 장치 및 이의 동작 방법 |
KR102246878B1 (ko) | 2014-05-29 | 2021-04-30 | 삼성전자 주식회사 | 반도체 메모리 장치, 이를 포함하는 메모리 모듈, 및 이를 포함하는 메모리 시스템 |
US9666257B2 (en) * | 2015-04-24 | 2017-05-30 | Intel Corporation | Bitcell state retention |
US10284198B2 (en) * | 2015-10-02 | 2019-05-07 | Samsung Electronics Co., Ltd. | Memory systems with ZQ global management and methods of operating same |
CN105261398B (zh) * | 2015-10-08 | 2018-12-28 | 联发科技(新加坡)私人有限公司 | 动态随机存取存储器的校准方法及装置 |
KR102489472B1 (ko) * | 2016-04-14 | 2023-01-18 | 에스케이하이닉스 주식회사 | 임피던스 교정 회로 및 이를 포함하는 반도체 메모리 장치 |
KR102529968B1 (ko) | 2016-05-11 | 2023-05-08 | 삼성전자주식회사 | 반도체 메모리 장치의 임피던스 조정 회로, 반도체 메모리 장치 및 반도체 메모리 장치의 동작 방법 |
KR102628533B1 (ko) * | 2016-08-16 | 2024-01-25 | 에스케이하이닉스 주식회사 | 반도체장치 및 반도체시스템 |
KR102584637B1 (ko) * | 2016-08-22 | 2023-10-05 | 삼성전자주식회사 | 반도체 메모리 장치 및 반도체 장치 |
KR102656219B1 (ko) * | 2016-11-07 | 2024-04-11 | 삼성전자주식회사 | 메모리 장치, 그것을 포함하는 메모리 시스템, 및 그것의 슬루 레이트 조정 방법 |
KR102455514B1 (ko) * | 2017-09-11 | 2022-10-19 | 에스케이하이닉스 주식회사 | 데이터 출력 드라이버를 포함하는 메모리 시스템 |
KR102396741B1 (ko) * | 2017-09-11 | 2022-05-12 | 에스케이하이닉스 주식회사 | 임피던스 캘리브레이션 회로를 포함하는 메모리 시스템 |
KR102395463B1 (ko) * | 2017-09-27 | 2022-05-09 | 삼성전자주식회사 | 적층형 메모리 장치, 이를 포함하는 시스템 및 그 동작 방법 |
KR102438991B1 (ko) | 2017-11-28 | 2022-09-02 | 삼성전자주식회사 | 메모리 장치 및 그것의 동작 방법 |
KR102605145B1 (ko) * | 2018-07-13 | 2023-11-24 | 에스케이하이닉스 주식회사 | 복수의 채널로 동작하는 복수의 다이를 포함하는 반도체 장치 |
KR102651315B1 (ko) * | 2018-08-16 | 2024-03-26 | 삼성전자주식회사 | 풀업 캘리브레이션 경로와 풀다운 캘리브레이션 경로에 의해 공유되는 공통 노드를 포함하는 캘리브레이션 회로 및 이를 포함하는 반도체 메모리 장치 |
US11271566B2 (en) * | 2018-12-14 | 2022-03-08 | Integrated Device Technology, Inc. | Digital logic compatible inputs in compound semiconductor circuits |
KR20210010691A (ko) | 2019-07-17 | 2021-01-28 | 삼성전자주식회사 | 메모리 장치 및 메모리 패키지 |
KR102742848B1 (ko) * | 2019-07-25 | 2024-12-13 | 삼성전자주식회사 | 출력 드라이버 회로의 저항을 조절하는 캘리브레이션 회로, 이를 포함하는 메모리 장치 및 그 동작방법 |
US10902907B1 (en) * | 2019-10-02 | 2021-01-26 | Micron Technology, Inc. | Output drivers, and related methods, memory devices, and systems |
KR102714915B1 (ko) * | 2019-12-26 | 2024-10-11 | 에스케이하이닉스 주식회사 | 데이터 구동 회로 |
US11309014B2 (en) | 2020-01-21 | 2022-04-19 | Samsung Electronics Co., Ltd. | Memory device transmitting small swing data signal and operation method thereof |
US11217284B2 (en) * | 2020-04-03 | 2022-01-04 | Micron Technology, Inc. | Memory with per pin input/output termination and driver impedance calibration |
KR20230031590A (ko) * | 2021-08-27 | 2023-03-07 | 에스케이하이닉스 주식회사 | 캘리브레이션 회로를 포함하는 반도체 장치 |
US12237043B2 (en) * | 2021-11-10 | 2025-02-25 | Samsung Electronics Co., Ltd. | Apparatus and method for ZQ calibration |
US11741023B1 (en) * | 2022-02-09 | 2023-08-29 | Pixart Imaging Inc. | Pointing device and method capable of correcting its USB state by monitoring voltage/state of USB communication interface |
Family Cites Families (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR910005599B1 (ko) * | 1989-05-01 | 1991-07-31 | 삼성전자 주식회사 | 고밀도 반도체 메모리장치의 전원 공급전압 변환회로 |
JP3050326B2 (ja) * | 1990-11-30 | 2000-06-12 | 日本電気株式会社 | 半導体集積回路 |
JP3705842B2 (ja) * | 1994-08-04 | 2005-10-12 | 株式会社ルネサステクノロジ | 半導体装置 |
KR0170286B1 (ko) * | 1995-12-22 | 1999-03-30 | 김광호 | 반도체 메모리장치의 전압 승압회로 |
JP3709246B2 (ja) * | 1996-08-27 | 2005-10-26 | 株式会社日立製作所 | 半導体集積回路 |
JP3712476B2 (ja) | 1996-10-02 | 2005-11-02 | 富士通株式会社 | 信号伝送システム及び半導体装置 |
US6097206A (en) | 1996-10-15 | 2000-08-01 | Advantest Corporation | Memory tester and method of switching the tester to RAM test mode and ROM test mode |
US6052325A (en) * | 1998-05-22 | 2000-04-18 | Micron Technology, Inc. | Method and apparatus for translating signals |
JP3983032B2 (ja) * | 2001-11-09 | 2007-09-26 | 沖電気工業株式会社 | 半導体記憶装置 |
KR100460459B1 (ko) * | 2002-07-30 | 2004-12-08 | 삼성전자주식회사 | 향상된 테스트 모드를 갖는 반도체 메모리 장치 |
KR100605589B1 (ko) * | 2003-12-30 | 2006-07-28 | 주식회사 하이닉스반도체 | 반도체 소자의 내부전압 발생회로 |
KR100582359B1 (ko) | 2004-03-03 | 2006-05-22 | 주식회사 하이닉스반도체 | 슬루 레이트가 제어된 반도체 소자의 출력 드라이버 |
KR20100040423A (ko) | 2008-10-10 | 2010-04-20 | 주식회사 하이닉스반도체 | 온 다이 터미네이션 회로 |
KR20100043971A (ko) | 2008-10-21 | 2010-04-29 | 삼성전자주식회사 | 출력신호의 전압 스윙을 조절할 수 있는 출력 회로, 이를 포함하는 반도체 장치, 및 반도체 장치들을 포함하는 통신 시스템 |
US8008944B2 (en) | 2008-11-25 | 2011-08-30 | Qualcomm Incorporated | Low voltage differential signaling driver with programmable on-chip resistor termination |
KR101006090B1 (ko) * | 2008-12-29 | 2011-01-06 | 주식회사 하이닉스반도체 | 반도체 메모리 장치 |
KR101020291B1 (ko) * | 2009-02-03 | 2011-03-07 | 주식회사 하이닉스반도체 | 프리드라이버 및 이를 이용한 출력드라이버회로 |
JP4849164B2 (ja) | 2009-09-29 | 2012-01-11 | 株式会社デンソー | 電圧監視装置 |
KR101116362B1 (ko) | 2010-04-30 | 2012-03-09 | 주식회사 하이닉스반도체 | 반도체 장치 |
KR20110131368A (ko) | 2010-05-31 | 2011-12-07 | 주식회사 하이닉스반도체 | 반도체 장치 |
KR20110131366A (ko) | 2010-05-31 | 2011-12-07 | 변동환 | 접이식 컵라면 용기 |
KR101145314B1 (ko) | 2010-07-06 | 2012-05-15 | 에스케이하이닉스 주식회사 | 반도체 메모리 장치의 데이터 출력회로 |
KR20120009556A (ko) * | 2010-07-19 | 2012-02-02 | 삼성전자주식회사 | 수신 장치, 이를 포함하는 반도체 메모리 장치 및 메모리 모듈 |
KR101217808B1 (ko) | 2010-09-30 | 2013-01-21 | 주식회사 디알텍 | 방사선 검출기 및 방사선 검출 방법 |
KR20120115853A (ko) | 2011-04-11 | 2012-10-19 | 에스케이하이닉스 주식회사 | 집적회로 |
KR20130045144A (ko) | 2011-10-24 | 2013-05-03 | 삼성전자주식회사 | 출력 드라이버와 이를 포함하는 장치들, 및 접지 터미네이션 |
US9105317B2 (en) | 2012-01-13 | 2015-08-11 | Samsung Electronics Co., Ltd. | Memory system capable of calibrating output voltage level of semiconductor memory device and method of calibrating output voltage level of semiconductor memory device |
JP2013223189A (ja) | 2012-04-18 | 2013-10-28 | Elpida Memory Inc | 半導体装置 |
US8942309B1 (en) * | 2012-05-04 | 2015-01-27 | Rambus Inc. | Signal output improvement using data inversion and/or swapping |
JP2015219936A (ja) | 2014-05-21 | 2015-12-07 | マイクロン テクノロジー, インク. | 半導体装置及びこれを備える半導体システム |
KR102246878B1 (ko) | 2014-05-29 | 2021-04-30 | 삼성전자 주식회사 | 반도체 메모리 장치, 이를 포함하는 메모리 모듈, 및 이를 포함하는 메모리 시스템 |
US9401721B1 (en) * | 2015-06-16 | 2016-07-26 | Advanced Micro Devices, Inc. | Reference voltage generation and tuning |
-
2014
- 2014-05-29 KR KR1020140065149A patent/KR102246878B1/ko active Active
-
2015
- 2015-05-28 US US14/723,614 patent/US9608631B2/en active Active
-
2017
- 2017-02-07 US US15/426,603 patent/US9805774B2/en active Active
- 2017-10-11 US US15/729,771 patent/US9947378B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US9805774B2 (en) | 2017-10-31 |
US9947378B2 (en) | 2018-04-17 |
KR20150137385A (ko) | 2015-12-09 |
US20180033470A1 (en) | 2018-02-01 |
US20150348603A1 (en) | 2015-12-03 |
US20170148496A1 (en) | 2017-05-25 |
US9608631B2 (en) | 2017-03-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102246878B1 (ko) | 반도체 메모리 장치, 이를 포함하는 메모리 모듈, 및 이를 포함하는 메모리 시스템 | |
US9543952B2 (en) | Semiconductor memory device and a method of operating the same | |
US10692554B2 (en) | Method of controlling on-die termination and system performing the same | |
US9825631B1 (en) | Impedance calibration circuit of semiconductor memory device, semiconductor memory device and method of operating the same | |
US9431071B2 (en) | Bit-line sense amplifier capable of compensating mismatch between transistors, and semiconductor memory device including the same | |
US9747058B2 (en) | Semiconductor memory device, memory system including the same, and method of operating the same | |
US9812220B2 (en) | Buffered multi-rank memory modules configured to selectively link rank control signals and methods of operating the same | |
US9245651B2 (en) | Memory device for masking read data and a method of testing the same | |
US10133284B2 (en) | Circuits for setting reference voltages and semiconductor devices including the same | |
TW201320069A (zh) | 操作記憶體元件的方法以及執行該方法的裝置 | |
US10515697B1 (en) | Apparatuses and methods to control operations performed on resistive memory cells | |
US11302384B2 (en) | Method of controlling on-die termination and memory system performing the same | |
US11201611B2 (en) | Duty cycle control circuitry for input/output (I/O) margin control | |
US10068633B2 (en) | Semiconductor devices and integrated circuits including the same | |
US20180136844A1 (en) | Arithmetic circuit and a semiconductor device | |
US10037811B1 (en) | Integrated circuits compensating for timing skew difference between signals | |
US10037788B2 (en) | Semiconductor devices and semiconductor systems | |
US20240331752A1 (en) | Semiconductor devices | |
US10515673B2 (en) | Semiconductor devices and semiconductor systems including a semiconductor device | |
KR20190093099A (ko) | 출력 드라이브 회로의 열화를 방지하는 전송부를 포함하는 반도체 장치 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20140529 |
|
PG1501 | Laying open of application | ||
A201 | Request for examination | ||
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 20190516 Comment text: Request for Examination of Application Patent event code: PA02011R01I Patent event date: 20140529 Comment text: Patent Application |
|
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20200820 Patent event code: PE09021S01D |
|
AMND | Amendment | ||
E601 | Decision to refuse application | ||
PE0601 | Decision on rejection of patent |
Patent event date: 20210218 Comment text: Decision to Refuse Application Patent event code: PE06012S01D Patent event date: 20200820 Comment text: Notification of reason for refusal Patent event code: PE06011S01I |
|
AMND | Amendment | ||
PX0901 | Re-examination |
Patent event code: PX09011S01I Patent event date: 20210218 Comment text: Decision to Refuse Application Patent event code: PX09012R01I Patent event date: 20201020 Comment text: Amendment to Specification, etc. |
|
PX0701 | Decision of registration after re-examination |
Patent event date: 20210406 Comment text: Decision to Grant Registration Patent event code: PX07013S01D Patent event date: 20210316 Comment text: Amendment to Specification, etc. Patent event code: PX07012R01I Patent event date: 20210218 Comment text: Decision to Refuse Application Patent event code: PX07011S01I Patent event date: 20201020 Comment text: Amendment to Specification, etc. Patent event code: PX07012R01I |
|
X701 | Decision to grant (after re-examination) | ||
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20210426 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20210427 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20240325 Start annual number: 4 End annual number: 4 |