JP5812029B2 - 炭化珪素半導体装置およびその製造方法 - Google Patents
炭化珪素半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP5812029B2 JP5812029B2 JP2013049229A JP2013049229A JP5812029B2 JP 5812029 B2 JP5812029 B2 JP 5812029B2 JP 2013049229 A JP2013049229 A JP 2013049229A JP 2013049229 A JP2013049229 A JP 2013049229A JP 5812029 B2 JP5812029 B2 JP 5812029B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- trench
- conductivity type
- layer
- silicon carbide
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 89
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 title claims description 86
- 229910010271 silicon carbide Inorganic materials 0.000 title claims description 86
- 238000004519 manufacturing process Methods 0.000 title claims description 25
- 239000012535 impurity Substances 0.000 claims description 90
- 230000002093 peripheral effect Effects 0.000 claims description 55
- 239000000758 substrate Substances 0.000 claims description 32
- 238000000034 method Methods 0.000 claims description 22
- 230000015556 catabolic process Effects 0.000 claims description 16
- 238000005530 etching Methods 0.000 claims description 10
- 230000015572 biosynthetic process Effects 0.000 claims description 7
- 230000004888 barrier function Effects 0.000 claims description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims 1
- 238000003763 carbonization Methods 0.000 claims 1
- 230000007423 decrease Effects 0.000 claims 1
- 229910052710 silicon Inorganic materials 0.000 claims 1
- 239000010703 silicon Substances 0.000 claims 1
- 239000010410 layer Substances 0.000 description 141
- 230000005684 electric field Effects 0.000 description 13
- 239000011229 interlayer Substances 0.000 description 11
- 230000008569 process Effects 0.000 description 11
- 239000000463 material Substances 0.000 description 9
- 238000005468 ion implantation Methods 0.000 description 5
- 239000001257 hydrogen Substances 0.000 description 4
- 229910052739 hydrogen Inorganic materials 0.000 description 4
- 239000002344 surface layer Substances 0.000 description 4
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 3
- 239000002184 metal Substances 0.000 description 3
- 229910052751 metal Inorganic materials 0.000 description 3
- 230000003647 oxidation Effects 0.000 description 3
- 238000007254 oxidation reaction Methods 0.000 description 3
- 238000001020 plasma etching Methods 0.000 description 3
- 230000002265 prevention Effects 0.000 description 3
- 230000009467 reduction Effects 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 238000000206 photolithography Methods 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 230000008859 change Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 238000009826 distribution Methods 0.000 description 1
- 239000002019 doping agent Substances 0.000 description 1
- 239000007772 electrode material Substances 0.000 description 1
- 239000007789 gas Substances 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 150000002431 hydrogen Chemical class 0.000 description 1
- 150000002739 metals Chemical class 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 230000001590 oxidative effect Effects 0.000 description 1
- 238000001259 photo etching Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/0445—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
- H01L21/0455—Making n or p doped regions or layers, e.g. using diffusion
- H01L21/046—Making n or p doped regions or layers, e.g. using diffusion using ion implantation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/0445—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising crystalline silicon carbide
- H01L21/0475—Changing the shape of the semiconductor body, e.g. forming recesses
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/30604—Chemical etching
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/30—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26
- H01L21/302—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/26 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/306—Chemical or electrical treatment, e.g. electrolytic etching
- H01L21/308—Chemical or electrical treatment, e.g. electrolytic etching using masks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/761—PN junctions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/01—Manufacture or treatment
- H10D12/031—Manufacture or treatment of IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0295—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the source electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0291—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs
- H10D30/0297—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of vertical DMOS [VDMOS] FETs using recessing of the gate electrodes, e.g. to form trench gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/665—Vertical DMOS [VDMOS] FETs having edge termination structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/104—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices having particular shapes of the bodies at or near reverse-biased junctions, e.g. having bevels or moats
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/109—Reduced surface field [RESURF] PN junction structures
- H10D62/111—Multiple RESURF structures, e.g. double RESURF or 3D-RESURF structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
- H10D62/127—Top-view geometrical layouts of the regions or the junctions of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/17—Semiconductor regions connected to electrodes not carrying current to be rectified, amplified or switched, e.g. channel regions
- H10D62/393—Body regions of DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/81—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials of structures exhibiting quantum-confinement effects, e.g. single quantum wells; of structures having periodic or quasi-periodic potential variation
- H10D62/815—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials of structures exhibiting quantum-confinement effects, e.g. single quantum wells; of structures having periodic or quasi-periodic potential variation of structures having periodic or quasi-periodic potential variation, e.g. superlattices or multiple quantum wells [MQW]
- H10D62/8171—Doping structures, e.g. doping superlattices or nipi superlattices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/81—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials of structures exhibiting quantum-confinement effects, e.g. single quantum wells; of structures having periodic or quasi-periodic potential variation
- H10D62/815—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials of structures exhibiting quantum-confinement effects, e.g. single quantum wells; of structures having periodic or quasi-periodic potential variation of structures having periodic or quasi-periodic potential variation, e.g. superlattices or multiple quantum wells [MQW]
- H10D62/8181—Structures having no potential periodicity in the vertical direction, e.g. lateral superlattices or lateral surface superlattices [LSS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
- H10D64/251—Source or drain electrodes for field-effect devices
- H10D64/256—Source or drain electrodes for field-effect devices for lateral devices wherein the source or drain electrodes are recessed in semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
- H10D64/513—Disposition of the gate electrodes, e.g. buried gates within recesses in the substrate, e.g. trench gates, groove gates or buried gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
- H10D8/60—Schottky-barrier diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/035—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon carbide [SiC] technology
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/101—Integrated devices comprising main components and built-in components, e.g. IGBT having built-in freewheel diode
- H10D84/141—VDMOS having built-in components
- H10D84/146—VDMOS having built-in components the built-in components being Schottky barrier diodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/109—Reduced surface field [RESURF] PN junction structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/13—Semiconductor regions connected to electrodes carrying current to be rectified, amplified or switched, e.g. source or drain regions
- H10D62/149—Source or drain regions of field-effect devices
- H10D62/151—Source or drain regions of field-effect devices of IGFETs
- H10D62/156—Drain regions of DMOS transistors
- H10D62/157—Impurity concentrations or distributions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D8/00—Diodes
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S438/00—Semiconductor device manufacturing: process
- Y10S438/974—Substrate surface preparation
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Chemical Kinetics & Catalysis (AREA)
- General Chemical & Material Sciences (AREA)
- Electrodes Of Semiconductors (AREA)
- Composite Materials (AREA)
- Thyristors (AREA)
Description
本発明の第1実施形態について説明する。ここではトレンチゲート構造の半導体スイッチング素子として反転型のMOSFETが形成されたSiC半導体装置を例に挙げて説明する。
まず、半導体基板として、SiCからなるn+型基板1の主表面上にSiCからなるn型ドリフト層2とp型ベース領域3、および、n+型ソース領域4が順にエピタキシャル成長させられたトリプルエピ基板を用意する。
n+型ソース領域4の表面にマスク材(図示せず)を配置したのち、フォトリソグラフィによってマスク材のうちのp型領域5およびp型不純物埋込層21の形成予定位置を開口させる。そして、マスク材を配置した状態でRIE(Reactive Ion Etching)などの異方性エッチングを行うことで、p型領域5およびp型不純物埋込層21の形成予定位置にトレンチ5a、21aを形成する。その後、マスク材を除去する。
エピタキシャル成長装置を用いて、トレンチ5a、21a内を含めてn+型ソース領域4の表面全面に低濃度領域5b、21bを形成するための比較的低不純物濃度に設定されたp型層(第1層)31aを成膜する。続けて、p型ドーパントの導入量を変えてエピタキシャル成長を行い、p型層31aの上に高濃度領域5c、21cを形成するための比較的高不純物濃度で構成されたp+型層(第2層)31bを成膜する。これらp型層31aおよびp+型層31bにより、トレンチ5a、21a内が埋め込まれるようにする。
研削やCMP(Chemical Mechanical Polishing)などによる平坦化によって、n+型ソース領域4の表面を露出させる。これにより、p型層31aおよびp+型層31bはトレンチ5a、21a内にのみ残る。このようにして、p型層31aによって低濃度領域5b、21bが構成されると共に、p+型層31bによって高濃度領域5c、21cが構成され、p型領域5およびp型不純物埋込層21が構成される。
n+型ソース領域4やp型領域5およびp型不純物埋込層21の表面にマスク材(図示せず)を配置したのち、フォトリソグラフィによってマスク材のうちのトレンチ6および凹部20の形成予定位置を開口させる。そして、マスク材を配置した状態でRIEなどの異方性エッチングを行うことにより、セル領域においてトレンチ6を形成すると共に外周領域において凹部20を形成する。その後、マスク材を除去する。
ウェット雰囲気による熱酸化によってゲート絶縁膜8を形成したのち、ゲート絶縁膜8の表面にドープドPoly−Si層を成膜し、このドープドPoly−Si層をパターニングすることでトレンチ6内に残し、ゲート電極9を形成する。この後の工程については、従来と同様であり、層間絶縁膜10の形成工程、フォト・エッチングによるコンタクトホール形成工程、電極材料をデポジションしたのちパターニングすることでソース電極11やゲート配線層を形成する工程、n+型基板1の裏面にドレイン電極12を形成する工程等を行う。これにより、図2に示すトレンチゲート構造のMOSFETがセル領域に備えられると共に、セル領域を囲む外周耐圧構造が外周領域に備えられたSiC半導体装置が完成する。
本発明の第2実施形態について説明する。本実施形態は、第1実施形態に対してトレンチ6と凹部20の深さを変えたものであり、その他に関しては第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
本発明の第3実施形態について説明する。本実施形態は、第1実施形態に対してp型不純物埋込層21の構成を変更したものであり、その他に関しては第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
本発明の第4実施形態について説明する。本実施形態は、第1実施形態に対してp型リサーフ層を備えた構造にしたものであり、その他に関しては第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
上記第4実施形態のようなp型リサーフ層22を備えた構造は、図7に示すように、n型ドリフト層2の表層部にp型リサーフ層22を形成することによっても実現できる。例えば凹部20を形成したのち、マスクを用いたp型不純物のイオン注入によってp型リサーフ層22を形成することができる。
本発明の第5実施形態について説明する。本実施形態は、第1実施形態に対してp型領域5の周囲の構成を変更したものであり、その他に関しては第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
その内側に低濃度領域5bおよび高濃度領域5cを形成することで、周辺領域23に囲まれたp型領域5が構成されるようにしている。
本発明の第6実施形態について説明する。本実施形態は、第1実施形態に対してp型不純物埋込層21の構成を変更したものであり、その他に関しては第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
本発明の第7実施形態について説明する。本実施形態は、第1実施形態に対して外周領域における外周耐圧構造を変更したものであり、その他に関しては第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
本発明の第8実施形態について説明する。本実施形態は、第1実施形態に対して外周領域における外周耐圧構造を変更したものであり、その他に関しては第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
本発明の第9実施形態について説明する。本実施形態は、第1実施形態に対して外周領域の代わりに、もしくは外周領域と共にジャンクションバリアショットキーダイオード(以下、JBSという)を備えたものであり、その他に関しては第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
本発明の第10実施形態について説明する。本実施形態は、第1実施形態に対してトレンチ5a、21a内の構成を変えたものであり、その他に関しては第1実施形態と同様であるため、第1実施形態と異なる部分についてのみ説明する。
上記各実施形態では、本発明を適用した場合の一例について説明したが、適宜設計変更などを行うことができる。例えば、上記各実施形態では、ゲート絶縁膜8の例として熱酸化による酸化膜を挙げたが熱酸化によらない酸化膜もしくは窒化膜などを含むものであっても構わない。また、ドレイン電極12の形成工程に関しても、ソース電極11の形成前などとしても構わない。
2 n-型ドリフト層
3 p型ベース領域
4 n+型ソース領域
5 p+型ディープ層
6 トレンチ
8 ゲート絶縁膜
9 ゲート電極
11 ソース電極
12 ドレイン電極
21 p型不純物埋込層
22 p型リサーフ層
23 周辺領域
24 ショットキー電極
Claims (18)
- 炭化珪素からなる第1または第2導電型の基板(1)と、
前記基板の上に形成され、前記基板よりも低不純物濃度とされた第1導電型の炭化珪素からなるドリフト層(2)と、
前記ドリフト層の上に形成された第2導電型の炭化珪素からなるベース領域(3)と、
前記ベース領域の上層部に形成され、前記ドリフト層よりも高不純物濃度とされた第1導電型の炭化珪素からなるソース領域(4)と、
前記ソース領域の表面から前記ベース領域よりも深くまで形成された第1トレンチ(6)内に形成され、該第1トレンチの内壁面に形成されたゲート絶縁膜(8)と、前記ゲート絶縁膜の上に形成されたゲート電極(9)と、を有して構成されたトレンチゲート構造と、
前記ソース領域の表面から前記ベース領域を貫通して前記ドリフト層に達すると共に前記第1トレンチよりも深くされた第2トレンチ(5a)内に形成され、第2導電型不純物濃度が比較的低く設定された第2導電型の第1低濃度領域(5b)と、前記第1低濃度領域の表面に形成され、前記第1低濃度領域と比較して第2導電型不純物濃度が高く設定されると共に、前記第1トレンチよりも深くされることでディープ層を構成する第2導電型の第1高濃度領域(5c)と、を有して構成された第2導電型領域(5)と、
前記ソース領域および前記第2導電型領域を介して前記ベース領域に電気的に接続されたソース電極(11)と、
前記基板の裏面側に形成されたドレイン電極(12)と、を備え、
前記ゲート電極への印加電圧を制御することで前記第1トレンチの側面に位置する前記ベース領域の表面部に反転型のチャネル領域を形成し、前記ソース領域および前記ドリフト層を介して、前記ソース電極および前記ドレイン電極の間に電流を流すと共に、前記第1低濃度領域および前記ドリフト層のうち前記第1低濃度領域に対向する部分とによってPNカラムを繰り返し交互に構成したスーパージャンクション構造を構成する反転型のトレンチゲート構造の半導体スイッチング素子を有してなることを特徴とする炭化珪素半導体装置。 - 前記第1トレンチおよび前記第2トレンチは同方向を長手方向として構成されていると共に並べられて配置されることで前記トレンチゲート構造と前記スーパージャンクション構造における低濃度領域とが並べられて配置されており、
前記第1トレンチの先端と比較して、前記第2トレンチの先端が突き出してレイアウトされていると共に、前記第2トレンチの先端が前記第1トレンチの先端よりも突き出している距離(a)が前記第1高濃度領域(5c)の下面と前記ドリフト層(2)の下面との距離よりも大きくされていることを特徴とする請求項1に記載の炭化珪素半導体装置。 - 前記半導体スイッチング素子が形成された領域をセル領域として、該セル領域の周囲を囲む外周領域に構成された外周耐圧構造を備え、
前記外周耐圧構造は、
前記外周領域における前記ドリフト層のうち、前記外周領域に形成された凹部(20)により前記ソース領域および前記ベース領域が除去されて露出した部分に形成され、該ドリフト層の表面より形成された第3トレンチ(21a)内に備えられた、第2導電型不純物濃度が前記第1低濃度領域と等しい第2導電型の第2低濃度領域(21b)を有してなる不純物埋込層(21)であることを特徴とする請求項1または2に記載の炭化珪素半導体装置。 - 前記不純物埋込層は、前記第2低濃度領域の表面に形成されると共に該第2低濃度領域と共に前記第3トレンチ内に埋め込まれて形成され、前記第2低濃度領域と比較して第2導電型不純物濃度が高く設定されると共に、前記第1トレンチよりも深くされた第2導電型の第2高濃度領域(21c)を備えていることを特徴とする請求項3に記載の炭化珪素半導体装置。
- 前記凹部は、前記第1トレンチと同じ深さで構成されていることを特徴とする請求項3または4に記載の炭化珪素半導体装置。
- 前記凹部は、前記第1トレンチと異なる深さで構成されていることを特徴とする請求項3または4に記載の炭化珪素半導体装置。
- 前記第3トレンチは前記セル領域から外周方向に離れるに従って深さが浅くされていることを特徴とする請求項3ないし6のいずれか1つに記載の炭化珪素半導体装置。
- 前記外周領域における前記不純物埋込層の内側には、前記ドリフト層の上において前記セル領域を囲んで配置された第2導電型のリサーフ層(22)が備えられていることを特徴とする請求項3ないし7のいずれか1つに記載の炭化珪素半導体装置。
- 前記凹部は深さが変化する段付き形状とされ、前記セル領域から外周方向に離れるに従って段階的に深さが深くされ、前記凹部のうち前記セル領域側の段では、その底部に前記ベース領域が残されており、該ベース領域によって前記リサーフ層が構成されていることを特徴とする請求項8に記載の炭化珪素半導体装置。
- 前記不純物埋込層は、前記セル領域の周囲を囲んで配置されていることを特徴とする請求項3ないし9のいずれか1つに記載の炭化珪素半導体装置。
- 前記不純物埋込層は、前記セル領域の周囲にドット状に配置されていることを特徴とする請求項3ないし9のいずれか1つに記載の炭化珪素半導体装置。
- 前記第2トレンチの内壁には、第1導電型もしくはI型の周辺領域(23)が備えられており、該周辺領域の上に前記第1低濃度領域および前記第1高濃度領域が形成されていることを特徴とする請求項1ないし11のいずれか1つに記載の炭化珪素半導体装置。
- 前記セル領域には、凹部(20)が形成されて前記ソース領域および前記ベース領域が除去されることで露出した前記ドリフト層の表面にショットキー接触させられたショットキー電極(24)が形成されていると共に、該ショットキー電極の下方に前記第1低濃度領域および前記第1高濃度領域が配置されることでPNダイオードが構成されたジャンクションバリアショットキーダイオードが備えられていることを特徴とする請求項1ないし12のいずれか1つに記載の炭化珪素半導体装置。
- 前記第2トレンチ内に前記ソース電極が部分的に入り込んでおり、前記第2トレンチ内において前記高濃度領域に前記ソース電極が接触させられていることを特徴とする請求項1ないし13のいずれか1つに記載の炭化珪素半導体装置。
- 第1または第2導電型の炭化珪素基板(1)の主表面上に形成された炭化珪素からなる第1導電型のドリフト層(2)上に、炭化珪素からなる第2導電型のベース領域(3)が形成されていると共に、前記ベース領域の上に炭化珪素からなる第1導電型のソース領域(4)が形成された半導体基板が用いられており、
前記ベース領域よりも深い第1トレンチ(6)内にゲート絶縁膜(8)が形成されていると共に該ゲート絶縁膜上にゲート電極(9)が形成されることでトレンチゲート構造が構成され、
かつ、前記ソース領域の表面から前記ベース領域を貫通して前記ドリフト層に達すると共に前記第1トレンチよりも深くされた第2トレンチ(5a)内に、第2導電型不純物濃度が比較的低く設定された第2導電型の第1低濃度領域(5b)と、前記第1低濃度領域の表面に形成され、前記第1低濃度領域と比較して第2導電型不純物濃度が高く設定されると共に、前記第1トレンチよりも深くされることでディープ層を構成する第2導電型の第1高濃度領域(5c)と、を有した第2導電型領域(5)が構成され、
前記ソース領域や前記第2導電型領域を介して前記ベース領域に対して電気的に接続されたソース電極(11)および前記炭化珪素基板の裏面に電気的に接続されたドレイン電極(12)を有する半導体スイッチング素子を備えた炭化珪素半導体装置の製造方法であって、
前記炭化珪素基板の主表面上にドリフト層が形成されていると共に、該ドリフト層上に前記ベース領域が形成され、さらに該ベース領域の上にソース領域が形成された半導体基板を用意する工程と、
前記半導体基板のうちの前記第2トレンチの形成予定領域が開口するマスクを用いてエッチングを行うことで、前記第2トレンチを形成する工程と、
前記第2トレンチ内において、該第2トレンチの底面から側面を全面覆うように、第2導電型不純物濃度が比較的低く設定された第2導電型の第1層(31a)を形成すると共に、該第2トレンチ内において該第1層を覆うように、該第1層と比較して第2導電型不純物濃度が比較的高く設定された第2導電型の第2層(31b)を前記第1トレンチの底部よりも深い位置まで形成する工程と、
前記ソース領域が露出するように前記第1、第2層を部分的に除去し、前記第2トレンチ内に残された前記第1、第2層によって前記第1低濃度領域および前記第1高濃度領域を構成する工程と、を有していることを特徴とする炭化珪素半導体装置の製造方法。 - 前記半導体スイッチング素子が形成された領域をセル領域として、該セル領域の周囲を囲む外周領域に構成された外周耐圧構造を備えるようにし、
前記第2トレンチを形成する工程と同時に前記外周領域に第3トレンチ(21a)を形成する工程を行い、
前記第2トレンチ内に前記第1、第2層を形成する工程と同時に前記第3トレンチに前記第1、第2層を形成する工程を行い、
前記第1、第2層を部分的に除去して前記第1低濃度領域および前記第1高濃度領域を構成する工程と同時に、前記第3トレンチ内に残された前記第1、第2層によって第2導電型不純物濃度が前記第1低濃度領域と等しい第2導電型の第2低濃度領域(21b)を形成すると共に、前記第2低濃度領域と比較して第2導電型不純物濃度が高く、前記第1トレンチよりも深くされた第2導電型の第2高濃度領域(21c)を形成することで、不純物埋込領域(21)を形成する工程を行い、
その後、前記外周領域のうち前記不純物埋込領域が形成される領域に凹部(20)を形成することで、前記凹部が形成された領域において前記ドリフト層を露出させる工程を行うことを特徴とする請求項15に記載の炭化珪素半導体装置の製造方法。 - 前記凹部の形成を前記第1トレンチの形成と同時に行うことを特徴とする請求項16に記載の炭化珪素半導体装置の製造方法。
- 前記第2トレンチ内に前記第1層および前記第2層を形成する際に、前記第2トレンチ内に前記第1層および前記第2層を形成しても前記第2トレンチ内に部分的に隙間が残るようにし、
前記ソース電極を形成する際に、前記第2トレンチ内において、前記ソース電極を前記第2層にて構成される前記第1高濃度領域に接触させることを特徴とする請求項15ないし17のいずれか1つに記載の炭化珪素半導体装置の製造方法。
Priority Applications (7)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2013049229A JP5812029B2 (ja) | 2012-06-13 | 2013-03-12 | 炭化珪素半導体装置およびその製造方法 |
US14/400,365 US9543428B2 (en) | 2012-06-13 | 2013-06-06 | Silicon carbide semiconductor device and method for producing the same |
EP13804906.9A EP2863440B1 (en) | 2012-06-13 | 2013-06-06 | Silicon carbide semiconductor device and method for producing same |
CN201380031045.9A CN104380471B (zh) | 2012-06-13 | 2013-06-06 | 碳化硅半导体装置及其制造方法 |
KR1020147034763A KR101649570B1 (ko) | 2012-06-13 | 2013-06-06 | 탄화규소 반도체 장치 및 그 제조 방법 |
PCT/JP2013/003545 WO2013187017A1 (ja) | 2012-06-13 | 2013-06-06 | 炭化珪素半導体装置およびその製造方法 |
US15/365,150 US9818860B2 (en) | 2012-06-13 | 2016-11-30 | Silicon carbide semiconductor device and method for producing the same |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012134031 | 2012-06-13 | ||
JP2012134031 | 2012-06-13 | ||
JP2013049229A JP5812029B2 (ja) | 2012-06-13 | 2013-03-12 | 炭化珪素半導体装置およびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2014017469A JP2014017469A (ja) | 2014-01-30 |
JP5812029B2 true JP5812029B2 (ja) | 2015-11-11 |
Family
ID=49757863
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2013049229A Expired - Fee Related JP5812029B2 (ja) | 2012-06-13 | 2013-03-12 | 炭化珪素半導体装置およびその製造方法 |
Country Status (6)
Country | Link |
---|---|
US (2) | US9543428B2 (ja) |
EP (1) | EP2863440B1 (ja) |
JP (1) | JP5812029B2 (ja) |
KR (1) | KR101649570B1 (ja) |
CN (1) | CN104380471B (ja) |
WO (1) | WO2013187017A1 (ja) |
Families Citing this family (84)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9614043B2 (en) | 2012-02-09 | 2017-04-04 | Vishay-Siliconix | MOSFET termination trench |
US9842911B2 (en) | 2012-05-30 | 2017-12-12 | Vishay-Siliconix | Adaptive charge balanced edge termination |
JP6277623B2 (ja) * | 2013-08-01 | 2018-02-14 | 住友電気工業株式会社 | ワイドバンドギャップ半導体装置 |
JP6244762B2 (ja) * | 2013-09-12 | 2017-12-13 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
US9293533B2 (en) | 2014-06-20 | 2016-03-22 | Infineon Technologies Austria Ag | Semiconductor switching devices with different local transconductance |
US9231049B1 (en) * | 2014-06-20 | 2016-01-05 | Infineon Technologies Austria Ag | Semiconductor switching device with different local cell geometry |
US9349795B2 (en) * | 2014-06-20 | 2016-05-24 | Infineon Technologies Austria Ag | Semiconductor switching device with different local threshold voltage |
US9887259B2 (en) | 2014-06-23 | 2018-02-06 | Vishay-Siliconix | Modulated super junction power MOSFET devices |
EP3183754A4 (en) | 2014-08-19 | 2018-05-02 | Vishay-Siliconix | Super-junction metal oxide semiconductor field effect transistor |
WO2016116998A1 (ja) * | 2015-01-19 | 2016-07-28 | 株式会社日立製作所 | 半導体装置及びその製造方法、電力変換装置、3相モータシステム、自動車、並びに鉄道車両 |
US20160247879A1 (en) * | 2015-02-23 | 2016-08-25 | Polar Semiconductor, Llc | Trench semiconductor device layout configurations |
US9768284B2 (en) | 2015-03-05 | 2017-09-19 | Infineon Technologies Americas Corp. | Bipolar semiconductor device having a charge-balanced inter-trench structure |
US9831330B2 (en) * | 2015-03-05 | 2017-11-28 | Infineon Technologies Americas Corp. | Bipolar semiconductor device having a deep charge-balanced structure |
US9685506B2 (en) | 2015-03-05 | 2017-06-20 | Infineon Technologies Americas Corp. | IGBT having an inter-trench superjunction structure |
JP2016181617A (ja) * | 2015-03-24 | 2016-10-13 | 株式会社デンソー | 半導体装置 |
JP6745458B2 (ja) * | 2015-04-15 | 2020-08-26 | パナソニックIpマネジメント株式会社 | 半導体素子 |
JP6409681B2 (ja) * | 2015-05-29 | 2018-10-24 | 株式会社デンソー | 半導体装置およびその製造方法 |
SE538783C2 (sv) * | 2015-06-16 | 2016-11-22 | Ascatron Ab | SiC SUPER-JUNCTIONS |
US9735237B2 (en) * | 2015-06-26 | 2017-08-15 | General Electric Company | Active area designs for silicon carbide super-junction power devices |
JP6217708B2 (ja) * | 2015-07-30 | 2017-10-25 | トヨタ自動車株式会社 | 半導体装置とその製造方法 |
EP3142149A1 (en) * | 2015-09-11 | 2017-03-15 | Nexperia B.V. | A semiconductor device and a method of making a semiconductor device |
CN107251233B (zh) * | 2015-09-16 | 2021-04-06 | 富士电机株式会社 | 半导体装置 |
CN105529246B (zh) * | 2015-12-03 | 2018-10-09 | 中国科学院半导体研究所 | 一种通过激光刻蚀碳化硅制备碳化硅超结结构的方法 |
CN105448997B (zh) * | 2016-01-13 | 2019-02-15 | 无锡新洁能股份有限公司 | 改善反向恢复特性及雪崩能力的超结mos器件及其制造方法 |
WO2017138215A1 (ja) * | 2016-02-09 | 2017-08-17 | 三菱電機株式会社 | 半導体装置 |
JP6485382B2 (ja) * | 2016-02-23 | 2019-03-20 | 株式会社デンソー | 化合物半導体装置の製造方法および化合物半導体装置 |
JP6560142B2 (ja) * | 2016-02-26 | 2019-08-14 | トヨタ自動車株式会社 | スイッチング素子 |
JP6560141B2 (ja) * | 2016-02-26 | 2019-08-14 | トヨタ自動車株式会社 | スイッチング素子 |
JP6299789B2 (ja) * | 2016-03-09 | 2018-03-28 | トヨタ自動車株式会社 | スイッチング素子 |
JP6416143B2 (ja) * | 2016-03-16 | 2018-10-31 | 株式会社東芝 | 半導体装置 |
JP6662695B2 (ja) * | 2016-04-19 | 2020-03-11 | 株式会社日立製作所 | 炭化ケイ素半導体装置の製造方法 |
CN105914149B (zh) * | 2016-06-24 | 2019-01-04 | 上海华虹宏力半导体制造有限公司 | 沟槽栅超结功率器件的制造方法 |
JP6696328B2 (ja) * | 2016-07-05 | 2020-05-20 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
JP6696329B2 (ja) | 2016-07-05 | 2020-05-20 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
JP6740759B2 (ja) | 2016-07-05 | 2020-08-19 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
JP6914624B2 (ja) * | 2016-07-05 | 2021-08-04 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
DE102016113129B3 (de) * | 2016-07-15 | 2017-11-09 | Infineon Technologies Ag | Halbleitervorrichtung, die eine Superjunction-Struktur in einem SiC-Halbleiterkörper enthält |
MY183245A (en) * | 2016-08-10 | 2021-02-18 | Nissan Motor | Semiconductor device |
CN106057906B (zh) * | 2016-08-22 | 2018-11-23 | 电子科技大学 | 一种具有p型埋层的积累型dmos |
DE102016115759B4 (de) * | 2016-08-25 | 2018-06-28 | Infineon Technologies Austria Ag | Verfahren zum herstellen einer superjunction-halbleitervorrichtung und superjunction-halbleitervorrichtung |
US20190221664A1 (en) * | 2016-09-02 | 2019-07-18 | Shindengen Electric Manufacturing Co., Ltd. | Mosfet and power conversion circuit |
JP6683083B2 (ja) * | 2016-09-21 | 2020-04-15 | 株式会社デンソー | 半導体装置およびその製造方法 |
JP2018067690A (ja) * | 2016-10-21 | 2018-04-26 | トヨタ自動車株式会社 | 半導体装置とその製造方法 |
WO2018087896A1 (ja) * | 2016-11-11 | 2018-05-17 | 新電元工業株式会社 | Mosfet及び電力変換回路 |
DE112017005693T5 (de) * | 2016-11-11 | 2019-08-29 | Sumitomo Electric Industries, Ltd. | Siliziumkarbid-Halbleitervorrichtung |
JP6871562B2 (ja) * | 2016-11-16 | 2021-05-12 | 富士電機株式会社 | 炭化珪素半導体素子およびその製造方法 |
US9991379B1 (en) * | 2016-11-17 | 2018-06-05 | Sanken Electric Co., Ltd. | Semiconductor device with a gate insulating film formed on an inner wall of a trench, and method of manufacturing the same |
JP6493372B2 (ja) * | 2016-12-07 | 2019-04-03 | トヨタ自動車株式会社 | 半導体装置 |
US10861931B2 (en) | 2016-12-08 | 2020-12-08 | Cree, Inc. | Power semiconductor devices having gate trenches and buried edge terminations and related methods |
JP6673174B2 (ja) * | 2016-12-12 | 2020-03-25 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
US10002920B1 (en) * | 2016-12-14 | 2018-06-19 | General Electric Company | System and method for edge termination of super-junction (SJ) devices |
JP6673232B2 (ja) * | 2017-01-17 | 2020-03-25 | 株式会社デンソー | 炭化珪素半導体装置 |
JP6696450B2 (ja) * | 2017-01-27 | 2020-05-20 | 株式会社デンソー | 炭化珪素半導体装置 |
JP6729523B2 (ja) * | 2017-08-31 | 2020-07-22 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
JP6740986B2 (ja) * | 2017-08-31 | 2020-08-19 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
JP2019046977A (ja) * | 2017-09-01 | 2019-03-22 | トヨタ自動車株式会社 | 半導体装置 |
CN109473482A (zh) * | 2017-09-08 | 2019-03-15 | 创能动力科技有限公司 | 肖特基器件及其制造方法 |
JP6870546B2 (ja) * | 2017-09-14 | 2021-05-12 | 株式会社デンソー | 半導体装置およびその製造方法 |
JP6870547B2 (ja) * | 2017-09-18 | 2021-05-12 | 株式会社デンソー | 半導体装置およびその製造方法 |
JP7059556B2 (ja) * | 2017-10-05 | 2022-04-26 | 富士電機株式会社 | 半導体装置 |
KR102394551B1 (ko) | 2017-10-19 | 2022-05-04 | 현대자동차 주식회사 | 반도체 소자의 제조 방법 |
JP7029711B2 (ja) | 2017-11-29 | 2022-03-04 | 国立研究開発法人産業技術総合研究所 | 半導体装置 |
DE102018103836B4 (de) * | 2018-02-21 | 2020-07-30 | Infineon Technologies Ag | Siliziumcarbid-Halbleiterbauelement und Verfahren zur Herstellung eines Siliziumcarbid-Halbleiterbauelements |
JP7010095B2 (ja) * | 2018-03-19 | 2022-01-26 | 株式会社豊田中央研究所 | 半導体装置 |
WO2020021298A1 (ja) * | 2018-07-27 | 2020-01-30 | 日産自動車株式会社 | 半導体装置及びその製造方法 |
JP7243094B2 (ja) | 2018-09-11 | 2023-03-22 | 富士電機株式会社 | 半導体装置 |
JP7103154B2 (ja) * | 2018-10-19 | 2022-07-20 | 株式会社デンソー | 半導体装置とその製造方法 |
JP7075876B2 (ja) | 2018-12-25 | 2022-05-26 | 株式会社日立製作所 | 炭化ケイ素半導体装置、電力変換装置、3相モータシステム、自動車および鉄道車両 |
US11450734B2 (en) | 2019-06-17 | 2022-09-20 | Fuji Electric Co., Ltd. | Semiconductor device and fabrication method for semiconductor device |
JP7508764B2 (ja) * | 2019-09-03 | 2024-07-02 | 富士電機株式会社 | 超接合炭化珪素半導体装置および超接合炭化珪素半導体装置の製造方法 |
JP7297654B2 (ja) * | 2019-12-11 | 2023-06-26 | 株式会社東芝 | 半導体装置、インバータ回路、駆動装置、車両、及び、昇降機 |
US11329150B2 (en) * | 2020-04-14 | 2022-05-10 | Nxp Usa, Inc. | Termination for trench field plate power MOSFET |
CN111900208A (zh) * | 2020-06-30 | 2020-11-06 | 西安电子科技大学 | 一种集成新型刻蚀工艺jbs的碳化硅umosfet器件及其制备方法 |
CN111883515A (zh) * | 2020-07-16 | 2020-11-03 | 上海华虹宏力半导体制造有限公司 | 沟槽栅器件及其制作方法 |
WO2022168240A1 (ja) * | 2021-02-04 | 2022-08-11 | 三菱電機株式会社 | 炭化珪素半導体装置および電力変換装置 |
KR20220124345A (ko) * | 2021-03-03 | 2022-09-14 | 주식회사 디비하이텍 | 에피택셜층의 유효 두께 차등 구조를 가지는 슈퍼정션 반도체 소자 및 제조방법 |
JP7156425B2 (ja) * | 2021-03-05 | 2022-10-19 | 富士電機株式会社 | 半導体装置 |
JP7487692B2 (ja) | 2021-03-11 | 2024-05-21 | 株式会社デンソー | 電界効果トランジスタ |
JP7613670B2 (ja) * | 2021-03-19 | 2025-01-15 | 富士電機株式会社 | 炭化珪素半導体装置および炭化珪素半導体装置の製造方法 |
CN113488524A (zh) * | 2021-06-07 | 2021-10-08 | 西安电子科技大学 | 一种具有深沟槽的超结结构、半导体器件及制备方法 |
DE112022004091T5 (de) | 2021-08-25 | 2024-06-20 | Sumitomo Electric Industries, Ltd. | Siliziumkarbid-Halbleitervorrichtung und Verfahren zur Herstellung einer Siliziumkarbid-Halbleitervorrichtung |
CN113745339B (zh) * | 2021-09-07 | 2022-08-19 | 无锡新洁能股份有限公司 | 高可靠性功率半导体器件及其制作方法 |
JP2024082007A (ja) * | 2022-12-07 | 2024-06-19 | 株式会社デンソー | 半導体装置の製造方法 |
JP2024082005A (ja) * | 2022-12-07 | 2024-06-19 | 株式会社デンソー | 半導体装置とその製造方法 |
Family Cites Families (30)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2912508B2 (ja) * | 1992-11-13 | 1999-06-28 | シャープ株式会社 | 縦型mosトランジスタの製造方法 |
DE19740195C2 (de) * | 1997-09-12 | 1999-12-02 | Siemens Ag | Halbleiterbauelement mit Metall-Halbleiterübergang mit niedrigem Sperrstrom |
JP2001284584A (ja) * | 2000-03-30 | 2001-10-12 | Toshiba Corp | 半導体装置及びその製造方法 |
JP4528460B2 (ja) * | 2000-06-30 | 2010-08-18 | 株式会社東芝 | 半導体素子 |
US6621107B2 (en) * | 2001-08-23 | 2003-09-16 | General Semiconductor, Inc. | Trench DMOS transistor with embedded trench schottky rectifier |
JP3908572B2 (ja) | 2002-03-18 | 2007-04-25 | 株式会社東芝 | 半導体素子 |
JP3743395B2 (ja) | 2002-06-03 | 2006-02-08 | 株式会社デンソー | 半導体装置の製造方法及び半導体装置 |
JP5299373B2 (ja) | 2003-01-16 | 2013-09-25 | 富士電機株式会社 | 半導体素子 |
JP4595327B2 (ja) | 2003-01-16 | 2010-12-08 | 富士電機システムズ株式会社 | 半導体素子 |
DE10312911B4 (de) * | 2003-03-22 | 2008-09-25 | Infineon Technologies Ag | Halbleiterbauelement mit platzsparendem Randabschluss |
CN100565801C (zh) * | 2004-03-31 | 2009-12-02 | 株式会社电装 | 半导体器件的制造方法 |
JP4773716B2 (ja) | 2004-03-31 | 2011-09-14 | 株式会社デンソー | 半導体基板の製造方法 |
JP4943639B2 (ja) * | 2004-08-31 | 2012-05-30 | 株式会社豊田中央研究所 | 半導体装置 |
JP4735067B2 (ja) | 2005-06-14 | 2011-07-27 | トヨタ自動車株式会社 | 絶縁ゲート型半導体装置 |
EP1873837B1 (en) * | 2006-06-28 | 2013-03-27 | STMicroelectronics Srl | Semiconductor power device having an edge-termination structure and manufacturing method thereof |
JP5011881B2 (ja) * | 2006-08-11 | 2012-08-29 | 株式会社デンソー | 半導体装置の製造方法 |
JP5135759B2 (ja) | 2006-10-19 | 2013-02-06 | 富士電機株式会社 | 超接合半導体装置の製造方法 |
JP5132123B2 (ja) * | 2006-11-01 | 2013-01-30 | 株式会社東芝 | 電力用半導体素子 |
JP2008124346A (ja) | 2006-11-14 | 2008-05-29 | Toshiba Corp | 電力用半導体素子 |
JP4798119B2 (ja) * | 2007-11-06 | 2011-10-19 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
EP2091083A3 (en) * | 2008-02-13 | 2009-10-14 | Denso Corporation | Silicon carbide semiconductor device including a deep layer |
JP4683075B2 (ja) * | 2008-06-10 | 2011-05-11 | 株式会社デンソー | 炭化珪素半導体装置およびその製造方法 |
US7973359B2 (en) * | 2008-08-19 | 2011-07-05 | Infineon Technologies Austria Ag | Semiconductor device with a charge carrier compensation structure and process |
JP5612256B2 (ja) | 2008-10-16 | 2014-10-22 | 株式会社東芝 | 半導体装置 |
US8501598B2 (en) | 2009-03-26 | 2013-08-06 | Sumco Corporation | Semiconductor substrate, semiconductor device, and method of producing semiconductor substrate |
EP2530721A4 (en) * | 2010-01-29 | 2017-11-29 | Fuji Electric Co., Ltd. | Semiconductor device |
JP5136674B2 (ja) * | 2010-07-12 | 2013-02-06 | 株式会社デンソー | 半導体装置およびその製造方法 |
JP5621442B2 (ja) | 2010-09-14 | 2014-11-12 | 株式会社デンソー | 半導体装置の製造方法 |
JP5664142B2 (ja) * | 2010-11-09 | 2015-02-04 | 富士電機株式会社 | 半導体装置 |
US8673700B2 (en) * | 2011-04-27 | 2014-03-18 | Fairchild Semiconductor Corporation | Superjunction structures for power devices and methods of manufacture |
-
2013
- 2013-03-12 JP JP2013049229A patent/JP5812029B2/ja not_active Expired - Fee Related
- 2013-06-06 EP EP13804906.9A patent/EP2863440B1/en active Active
- 2013-06-06 KR KR1020147034763A patent/KR101649570B1/ko active IP Right Grant
- 2013-06-06 US US14/400,365 patent/US9543428B2/en active Active
- 2013-06-06 WO PCT/JP2013/003545 patent/WO2013187017A1/ja active Application Filing
- 2013-06-06 CN CN201380031045.9A patent/CN104380471B/zh active Active
-
2016
- 2016-11-30 US US15/365,150 patent/US9818860B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US9543428B2 (en) | 2017-01-10 |
CN104380471A (zh) | 2015-02-25 |
WO2013187017A1 (ja) | 2013-12-19 |
EP2863440A1 (en) | 2015-04-22 |
CN104380471B (zh) | 2017-10-27 |
US20150115286A1 (en) | 2015-04-30 |
EP2863440A4 (en) | 2016-03-16 |
US20170084735A1 (en) | 2017-03-23 |
US9818860B2 (en) | 2017-11-14 |
KR20150013284A (ko) | 2015-02-04 |
EP2863440B1 (en) | 2021-08-25 |
JP2014017469A (ja) | 2014-01-30 |
KR101649570B1 (ko) | 2016-08-19 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5812029B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6048317B2 (ja) | 炭化珪素半導体装置 | |
JP5751213B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6341074B2 (ja) | 半導体装置の製造方法 | |
JP6354525B2 (ja) | 炭化珪素半導体装置の製造方法 | |
JP5728992B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP5482745B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
US9825164B2 (en) | Silicon carbide semiconductor device and manufacturing method for same | |
JP4683075B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP6485382B2 (ja) | 化合物半導体装置の製造方法および化合物半導体装置 | |
JP5533677B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP2008182054A (ja) | 半導体装置 | |
JP2010147222A (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP2006269720A (ja) | 半導体素子及びその製造方法 | |
JP2015072999A (ja) | 炭化珪素半導体装置 | |
JP6696328B2 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP2011258834A (ja) | 半導体装置および半導体装置の製造方法 | |
WO2018110556A1 (ja) | 炭化珪素半導体装置およびその製造方法 | |
JP2018041853A (ja) | 半導体装置および半導体装置の製造方法 | |
KR20150040236A (ko) | 반도체 디바이스 및 반도체 디바이스의 제조 방법 | |
WO2017145548A1 (ja) | 化合物半導体装置およびその製造方法 | |
JP2012195394A (ja) | 半導体装置の製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20150402 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20150602 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20150731 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150825 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150907 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5812029 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |