TWI455316B - 高壓多閘極元件及其製造方法 - Google Patents
高壓多閘極元件及其製造方法 Download PDFInfo
- Publication number
- TWI455316B TWI455316B TW100103418A TW100103418A TWI455316B TW I455316 B TWI455316 B TW I455316B TW 100103418 A TW100103418 A TW 100103418A TW 100103418 A TW100103418 A TW 100103418A TW I455316 B TWI455316 B TW I455316B
- Authority
- TW
- Taiwan
- Prior art keywords
- gate
- semiconductor fin
- high voltage
- source
- conductivity type
- Prior art date
Links
- 238000004519 manufacturing process Methods 0.000 title claims description 10
- 239000004065 semiconductor Substances 0.000 claims description 50
- 239000012535 impurity Substances 0.000 claims description 26
- 238000000034 method Methods 0.000 claims description 10
- 210000000746 body region Anatomy 0.000 claims description 6
- 238000005253 cladding Methods 0.000 claims 2
- 230000008878 coupling Effects 0.000 claims 1
- 238000010168 coupling process Methods 0.000 claims 1
- 238000005859 coupling reaction Methods 0.000 claims 1
- 239000000758 substrate Substances 0.000 description 16
- 229910052732 germanium Inorganic materials 0.000 description 4
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 4
- 238000001459 lithography Methods 0.000 description 3
- 229910044991 metal oxide Inorganic materials 0.000 description 3
- 150000004706 metal oxides Chemical class 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 230000009977 dual effect Effects 0.000 description 2
- 238000005468 ion implantation Methods 0.000 description 2
- 150000002500 ions Chemical group 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 230000007812 deficiency Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000000609 electron-beam lithography Methods 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 239000012212 insulator Substances 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/65—Lateral DMOS [LDMOS] FETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/028—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs
- H10D30/0281—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of lateral DMOS [LDMOS] FETs
- H10D30/0289—Manufacture or treatment of FETs having insulated gates [IGFET] of double-diffused metal oxide semiconductor [DMOS] FETs of lateral DMOS [LDMOS] FETs using recessing of the gate electrodes, e.g. to form trench gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/601—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/601—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs
- H10D30/603—Insulated-gate field-effect transistors [IGFET] having lightly-doped drain or source extensions, e.g. LDD IGFETs or DDD IGFETs having asymmetry in the channel direction, e.g. lateral high-voltage MISFETs having drain offset region or extended drain IGFETs [EDMOS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/611—Insulated-gate field-effect transistors [IGFET] having multiple independently-addressable gate electrodes influencing the same channel
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/63—Vertical IGFETs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/65—Lateral DMOS [LDMOS] FETs
- H10D30/657—Lateral DMOS [LDMOS] FETs having substrates comprising insulating layers, e.g. SOI-LDMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6757—Thin-film transistors [TFT] characterised by the structure of the channel, e.g. transverse or longitudinal shape or doping profile
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
- H10D64/311—Gate electrodes for field-effect devices
- H10D64/411—Gate electrodes for field-effect devices for FETs
- H10D64/511—Gate electrodes for field-effect devices for FETs for IGFETs
- H10D64/512—Disposition of the gate electrodes, e.g. buried gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/62—Fin field-effect transistors [FinFET]
- H10D30/6215—Fin field-effect transistors [FinFET] having multiple independently-addressable gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
- H10D30/6735—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes having gates fully surrounding the channels, e.g. gate-all-around
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/113—Isolations within a component, i.e. internal isolations
- H10D62/115—Dielectric isolations, e.g. air gaps
- H10D62/116—Dielectric isolations, e.g. air gaps adjoining the input or output regions of field-effect devices, e.g. adjoining source or drain regions
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/117—Shapes of semiconductor bodies
Landscapes
- Thin Film Transistor (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Description
本發明係有關一種高壓多閘極元件及其製造方法。
第1-3圖顯示三種高壓元件的剖面示意圖。請參照第1圖,顯示一種雙擴散金屬氧化半導體(double diffused metal oxide semiconductor,DMOS)元件的剖面示意圖,其結構如下。於P型矽基板11中形成絕緣結構12以定義第一元件區100,絕緣結構12例如為區域氧化(local oxidation of silicon,LOCOS)結構。於基板11上,形成N型井區17;於第一元件區100中,形成形成閘極13、源極14、汲極15、與本體區16。第2圖顯示一種橫向雙擴散金屬氧化半導體(lateral double diffused metal oxide semiconductor,LDMOS)元件的剖面示意圖,其結構如下。於P型矽基板11中形成絕緣結構12以定義第一元件區100與第二元件區200,絕緣結構12例如為LOCOS結構。於基板11上,形成閘極13;於第一元件區100中,形成源極14;於第二元件區200中,形成汲極15;N型漂移區18形成於汲極15外圍,以隔開源極14與汲極15。第3圖顯示一種雙擴散汲極金屬氧化半導體(double diffused drain metal oxide semiconductor,DDDMOS)元件的剖面示意圖,其結構如下。於P型矽基板11中形成絕緣結構12以定義第一元件區100,絕緣結構12例如為LOCOS結構。於第一元件區100中,形成形成閘極13、源極14、汲極15、與N型漂移區18。
以上三種高壓元件,在閘極的控制上,也就是在導通與不導通的元件特性上,需要更好的設計來降低導通阻值並減小漏電流。
有鑑於此,本發明即針對上述先前技術之不足,提出一種高壓多閘極元件及其製造方法,可改善元件的特性,增加元件的應用範圍。
本發明目的在提供一種高壓多閘極元件及其製造方法。
為達上述之目的,本發明提供了一種高壓多閘極元件,包含:一半導體鰭板,其具有第一導電型雜質摻雜;一介電層,覆蓋部分該半導體鰭板側壁;一閘極,覆蓋該介電層;一汲極,形成於該半導體鰭板中或與該半導體鰭板耦接,其具有第二導電型雜質摻雜;一源極,形成於該半導體鰭板中或與該半導體鰭板耦接,其具有第二導電型雜質摻雜,且該源極與汲極位於該閘極之不同側;以及一具有第二導電型雜質摻雜之漂移區或井區,形成於該半導體鰭板中,分隔並耦接於該汲極與閘極之間。
就另一觀點,本發明也提供了一種高壓多閘極元件製造方法,包含:形成一具有第一導電型雜質摻雜之半導體鰭板;形成一介電層,覆蓋部分該半導體鰭板側壁;形成一閘極,覆蓋該介電層;形成一汲極於該半導體鰭板中或與該半導體鰭板耦接,其具有第二導電型雜質摻雜;形成一源極於該半導體鰭板中或與該半導體鰭板耦接,其具有第二導電型雜質摻雜,且該源極與汲極位於該閘極之不同側;以及形成一具有第二導電型雜質摻雜之漂移區或井區於該半導體鰭板中,分隔並分別耦接該汲極與閘極。
上述高壓多閘極元件可為平面型或垂直型元件,亦即其源極與汲極可設置於同一平面或不同平面上。
上述高壓多閘極元件可為對稱或非對稱型元件;在對稱型元件的情況下,該高壓多閘極元件更包含一第二導電型漂移區,形成於該半導體鰭板中,分隔該源極與閘極。
底下藉由具體實施例詳加說明,當更容易瞭解本發明之目的、技術內容、特點及其所達成之功效。
本發明中的圖式均屬示意,主要意在表示製程步驟以及各層之間之上下次序關係,至於形狀、厚度與寬度則並未依照比例繪製。
請參閱第4A-4F圖,顯示本發明的第一個實施例,第4A圖顯示高壓多閘極DMOS元件之立體示意圖。第4B圖顯示在第4A圖中,AA’剖線的剖視示意圖。請同時參閱第4C-4F圖,顯示高壓多閘極DMOS元件之製造流程。如第4C圖所示,首先提供基板21,基板21例如為SOI(矽絕緣,Silicon On Insulator)基板或矽基板,並於基板21上形成半導體鰭板22,其具有第一導電型雜質摻雜,例如但不限於為P型雜質摻雜。第4D圖顯示於半導體鰭板22中,摻雜第二導電型雜質,例如但不限於為N型雜質,而形成第二導電型井區27。
接下來請參閱第4E圖。於基板21上,形成介電層231與閘極23,介電層231覆蓋部分半導體鰭板22側壁;而閘極23覆蓋介電層231。接下來請參閱第4F圖,藉由微影技術與閘極23的遮罩,並以離子植入技術,將第一導電型雜質,例如但不限於為P型雜質,以加速離子的形式,植入定義的區域內,以形成本體區26。再接下來藉由微影技術與閘極23的遮罩,並以離子植入技術,將第二導電型雜質,例如但不限於為N型雜質,以加速離子的形式,植入定義的區域內,以形成源極24與汲極25。其中,第二導電型井區27分隔並分別耦接汲極25與閘極13,以於元件導通時於其中形成通道;本體區26用以分隔源極24與閘極13,並包覆源極24。如此,就製成了高壓多閘極DMOS元件,其在元件特性上比第1圖所示的傳統元件更佳。
第5A與第5B圖顯示本發明的第二個實施例,第5A圖顯示高壓多閘極LDMOS元件之立體示意圖。第5B圖顯示在第5A圖中,BB’剖線的剖視示意圖。與第一個實施例不同的是,半導體鰭板22中沒有第二導電型井區27,也沒有本體區26;而是在半導體鰭板22中,形成第二導電型漂移區28,分隔源極24與閘極23;以及絕緣結構29,部分或全部於閘極23包覆範圍內。本實施例的高壓多閘極LDMOS元件,其元件特性比第2圖所示的傳統元件更佳。
第6A與第6B圖顯示本發明的第三個實施例,本實施例與第二個實施例相似,但應用本發明於高壓多閘極DDDMOS元件中。第6A圖顯示高壓多閘極DDDMOS元件之立體示意圖。第6B圖顯示在第6A圖中,CC’剖線的剖視示意圖。與第二個實施例不同的是,半導體鰭板22中沒有絕緣結構29,但與第二個實施例一樣,都具有第二導電型漂移區28。
第7A與第7B圖顯示本發明的第四個實施例,本實施例與第三個實施例相似,但應用本發明於對稱高壓多閘極DDDMOS元件中。第7A圖顯示對稱高壓多閘極DDDMOS元件之立體示意圖。第7B圖顯示在第7A圖中,DD’剖線的剖視示意圖。與第三個實施例不同的是,半導體鰭板22中多了一個第二導電型漂移區28,分隔並分別耦接源極24與閘極23。
第8A與第8B圖顯示本發明的第五個實施例,本實施例與第三個實施例相似,但應用本發明於平面高壓雙閘極DDDMOS元件中。第8A圖顯示平面高壓雙閘極DDDMOS元件之立體示意圖。第8B圖顯示在第8A圖中,EE’剖線的剖視示意圖。與第三個實施例不同的是,閘極23在半導體鰭板22的上下方形成兩閘極板232與233,而非如第三個實施例中,主要為半導體鰭板22前後的閘極板。另外,半導體鰭板22與基板21間,形成基板31以支撐半導體鰭板22。
第9A與第9B圖顯示本發明的第六個實施例,本實施例與第三個實施例相似,但應用本發明於垂直高壓雙閘極DDDMOS元件中。第9A圖顯示垂直高壓雙閘極DDDMOS元件之立體示意圖。第9B圖顯示在第9A圖中,FF’剖線的剖視示意圖。與第三個實施例不同,本實施例之源極24與汲極25如圖所示不在同一平面上,並且閘極23在半導體鰭板22的上下方形成兩閘極板232與233,而非如第三個實施例中,主要為半導體鰭板22前後的閘極板。
以上第三至六實施例之DDDMOS元件,其元件特性比第3圖所示的傳統元件更佳。
第10A與第10B圖顯示本發明的第七個實施例。第10A圖顯示高壓多閘極DMOS元件之立體示意圖。第10B圖顯示在第10A圖中,GG’剖線的剖視示意圖。本實施例與第一個實施例相似,不同的是,此DMOS元件之源極24與汲極25不在半導體鰭板22中,而是與半導體鰭板22連接。
第11圖顯示本發明的第八個實施例。與第七個實施例不同的是,此DMOS元件中之閘極23包含複數個分開的閘極板,例如但不限於如第11圖所示之兩個閘極板234與235。本實施例旨在說明在高壓多閘極元件結構中,閘極23包含複數個分開的閘極板,並可以分開控制。
以上第七至八實施例之DMOS元件,其元件特性比第1圖所示的傳統元件更佳。
以上已針對較佳實施例來說明本發明,唯以上所述者,僅係為使熟悉本技術者易於了解本發明的內容而已,並非用來限定本發明之權利範圍。在本發明之相同精神下,熟悉本技術者可以思及各種等效變化。例如,在不影響元件主要的特性下,可加入其他製程步驟或結構,如深井區等;又如,微影技術並不限於光罩技術,亦可包含電子束微影技術;再如,本發明亦可以應用於其他多閘極元件結構,例如具有圓筒狀結構之閘極等。本發明的範圍應涵蓋上述及其他所有等效變化。
11...基板
12...絕緣結構
13...閘極
14...源極
15...汲極
16...本體區
17...N型井區
18...漂移區
21...第一基板
22...半導體鰭板
23...閘極
231...介電層
232,233...閘極板
234,235...閘極板
24...源極
25...汲極
26...本體區
27...第二導電型井區
28...漂移區
100...第一元件區
200...第二元件區
第1-3圖顯示三種高壓元件的剖面示意圖。
第4A-4F圖,顯示本發明的第一個實施例。
第5A與第5B圖顯示本發明的第二個實施例。
第6A與第6B圖顯示本發明的第三個實施例。
第7A與第7B圖顯示本發明的第四個實施例。
第8A與第8B圖顯示本發明的第五個實施例。
第9A與第9B圖顯示本發明的第六個實施例。
第10A與第10B圖顯示本發明的第七個實施例。
第11圖顯示本發明的第八個實施例。
21...第一基板
22...半導體鰭板
23...閘極
231...介電層
24...源極
25...汲極
26...本體區
27...第二導電型井區
Claims (10)
- 一種高壓多閘極元件,包含:一半導體鰭板,其具有第一導電型雜質摻雜;一介電層,覆蓋部分該半導體鰭板側壁;一閘極,覆蓋該介電層;一汲極,形成於該半導體鰭板中或與該半導體鰭板耦接,其具有第二導電型雜質摻雜;一源極,形成於該半導體鰭板中或與該半導體鰭板耦接,其具有第二導電型雜質摻雜,且該源極與汲極位於該閘極之不同側;一本體區,具有第一導電型雜質摻雜,分隔該源極與該閘極,並包覆該源極;以及一具有第二導電型雜質摻雜之漂移區或井區,形成於該半導體鰭板中,分隔並耦接於該汲極與閘極之間。
- 如申請專利範圍第1項所述之高壓多閘極元件,其中該閘極包括複數個分開之閘極板。
- 如申請專利範圍第1項所述之高壓多閘極元件,更包含一絕緣結構,形成於該半導體鰭板中,部分或全部於該閘極包覆範圍內。
- 如申請專利範圍第1項所述之高壓多閘極元件,更包含一第二導電型漂移區,形成於該半導體鰭板中,分隔該源極與閘極。
- 如申請專利範圍第1項所述之高壓多閘極元件,其中該源極與汲極設置於同一平面或不同平面上。
- 一種高壓多閘極元件製造方法,包含:形成一具有第一導電型雜質摻雜之半導體鰭板; 形成一介電層,覆蓋部分該半導體鰭板側壁;形成一閘極,覆蓋該介電層;形成一汲極於該半導體鰭板中或與該半導體鰭板耦接,其具有第二導電型雜質摻雜;形成一源極於該半導體鰭板中或與該半導體鰭板耦接,其具有第二導電型雜質摻雜,且該源極與汲極位於該閘極之不同側;形成一本體區,具有第一導電型雜質摻雜,分隔該源極與該閘極,並包覆該源極;以及形成一具有第二導電型雜質摻雜之漂移區或井區於該半導體鰭板中,分隔並分別耦接該汲極與閘極。
- 如申請專利範圍第6項所述之高壓多閘極元件製造方法,其中該閘極包括複數個分開之閘極板。
- 如申請專利範圍第6項所述之高壓多閘極元件製造方法,更包含形成一絕緣結構於該半導體鰭板中,部分或全部於該閘極包覆範圍內。
- 如申請專利範圍第6項所述之高壓多閘極元件製造方法,更包含形成一第二導電型漂移區於該半導體鰭板中,分隔該源極與閘極。
- 如申請專利範圍第6項所述之高壓多閘極元件製造方法,其中該源極與汲極設置於同一平面或不同平面上。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW100103418A TWI455316B (zh) | 2011-01-28 | 2011-01-28 | 高壓多閘極元件及其製造方法 |
US13/065,569 US20120193707A1 (en) | 2011-01-28 | 2011-03-24 | High voltage multigate device and manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW100103418A TWI455316B (zh) | 2011-01-28 | 2011-01-28 | 高壓多閘極元件及其製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
TW201232778A TW201232778A (en) | 2012-08-01 |
TWI455316B true TWI455316B (zh) | 2014-10-01 |
Family
ID=46576638
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
TW100103418A TWI455316B (zh) | 2011-01-28 | 2011-01-28 | 高壓多閘極元件及其製造方法 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20120193707A1 (zh) |
TW (1) | TWI455316B (zh) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20140103439A1 (en) * | 2012-10-15 | 2014-04-17 | Infineon Technologies Dresden Gmbh | Transistor Device and Method for Producing a Transistor Device |
US9006811B2 (en) * | 2012-12-03 | 2015-04-14 | Infineon Technologies Austria Ag | Semiconductor device including a fin and a drain extension region and manufacturing method |
US9397217B2 (en) * | 2012-12-28 | 2016-07-19 | Taiwan Semiconductor Manufacturing Company, Ltd. | Contact structure of non-planar semiconductor device |
US8847311B2 (en) | 2012-12-31 | 2014-09-30 | Infineon Technologies Ag | Semiconductor device and method of manufacturing a semiconductor device |
US9231106B2 (en) * | 2013-03-08 | 2016-01-05 | Taiwan Semiconductor Manufacturing Company, Ltd. | FinFET with an asymmetric source/drain structure and method of making same |
US9035425B2 (en) * | 2013-05-02 | 2015-05-19 | United Microelectronics Corp. | Semiconductor integrated circuit |
US9041127B2 (en) | 2013-05-14 | 2015-05-26 | International Business Machines Corporation | FinFET device technology with LDMOS structures for high voltage operations |
US9331204B2 (en) * | 2014-03-13 | 2016-05-03 | Macronix International Co., Ltd. | High voltage field effect transistors and circuits utilizing the same |
US9379236B2 (en) * | 2014-06-04 | 2016-06-28 | Broadcom Corporation | LDMOS device and structure for bulk FinFET technology |
KR20160054305A (ko) * | 2014-11-06 | 2016-05-16 | 삼성전자주식회사 | 반도체 소자 및 그 제조 방법 |
TWI610435B (zh) | 2014-11-17 | 2018-01-01 | 聯華電子股份有限公司 | 具有橫向擴散金屬氧化物半導體結構之高壓鰭式場效電晶體元件及其製造方法 |
US9281379B1 (en) | 2014-11-19 | 2016-03-08 | International Business Machines Corporation | Gate-all-around fin device |
US9929144B2 (en) | 2016-04-15 | 2018-03-27 | International Business Machines Corporation | Laterally diffused metal oxide semiconductor device integrated with vertical field effect transistor |
CN107437563B (zh) * | 2016-05-27 | 2020-03-10 | 中芯国际集成电路制造(上海)有限公司 | Ldmos晶体管及其形成方法、以及esd器件及其形成方法 |
KR102519665B1 (ko) * | 2016-08-05 | 2023-04-07 | 삼성전자주식회사 | 집적회로 장치 및 그 제조 방법 |
US11658184B2 (en) * | 2020-12-02 | 2023-05-23 | Texas Instruments Incorporated | Fin field effect transistor with merged drift region |
KR20230059862A (ko) | 2021-10-25 | 2023-05-04 | 삼성전자주식회사 | 반도체 장치의 제조 방법 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW591797B (en) * | 2002-12-06 | 2004-06-11 | Taiwan Semiconductor Mfg | CMOS inverters configured using multiple-gate transistors |
TW200536044A (en) * | 2004-04-29 | 2005-11-01 | Taiwan Semiconductor Mfg | Semiconductor device and method of making the same |
TW200537688A (en) * | 2004-05-12 | 2005-11-16 | Taiwan Semiconductor Mfg | Apparatus and method for multiple-gate semiconductor device with angled sidewalls |
TW200705607A (en) * | 2005-07-29 | 2007-02-01 | Taiwan Semiconductor Mfg Co Ltd | A novel structure for a multiple-gate FET device and a method for its fabrication |
TW200709284A (en) * | 2005-08-19 | 2007-03-01 | Infineon Technologies Ag | Electrostatic discharge protection element |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008227474A (ja) * | 2007-02-13 | 2008-09-25 | Toshiba Corp | 半導体装置 |
US8664720B2 (en) * | 2010-08-25 | 2014-03-04 | Infineon Technologies Ag | High voltage semiconductor devices |
-
2011
- 2011-01-28 TW TW100103418A patent/TWI455316B/zh not_active IP Right Cessation
- 2011-03-24 US US13/065,569 patent/US20120193707A1/en not_active Abandoned
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TW591797B (en) * | 2002-12-06 | 2004-06-11 | Taiwan Semiconductor Mfg | CMOS inverters configured using multiple-gate transistors |
TW200536044A (en) * | 2004-04-29 | 2005-11-01 | Taiwan Semiconductor Mfg | Semiconductor device and method of making the same |
TW200537688A (en) * | 2004-05-12 | 2005-11-16 | Taiwan Semiconductor Mfg | Apparatus and method for multiple-gate semiconductor device with angled sidewalls |
TW200705607A (en) * | 2005-07-29 | 2007-02-01 | Taiwan Semiconductor Mfg Co Ltd | A novel structure for a multiple-gate FET device and a method for its fabrication |
TW200709284A (en) * | 2005-08-19 | 2007-03-01 | Infineon Technologies Ag | Electrostatic discharge protection element |
Also Published As
Publication number | Publication date |
---|---|
US20120193707A1 (en) | 2012-08-02 |
TW201232778A (en) | 2012-08-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
TWI455316B (zh) | 高壓多閘極元件及其製造方法 | |
TWI451572B (zh) | 雙擴散金屬氧化物半導體元件及其製造方法 | |
CN102637738B (zh) | 高压多栅极元件及其制造方法 | |
US9484437B2 (en) | Lateral double diffused metal oxide semiconductor device and manufacturing method thereof | |
TWI476924B (zh) | 雙擴散金屬氧化物半導體元件 | |
CN104659094A (zh) | 横向双扩散金属氧化物半导体元件及其制造方法 | |
US9343538B2 (en) | High voltage device with additional isolation region under gate and manufacturing method thereof | |
TW202247462A (zh) | 功率元件及其製造方法 | |
TWI422036B (zh) | 高壓元件及其製造方法 | |
CN103824882B (zh) | 双扩散金属氧化物半导体元件及其制造方法 | |
TWI641146B (zh) | 橫向雙擴散金屬氧化物半導體元件製造方法 | |
TWI484631B (zh) | 雙擴散金屬氧化物半導體元件及其製造方法 | |
TW201332105A (zh) | 隔離元件及其製造方法 | |
TWI668802B (zh) | 金屬氧化物半導體元件及其製造方法 | |
TW201244087A (en) | High voltage device and manufacturing method thereof | |
TWI647850B (zh) | 高壓元件及其製造方法 | |
CN109755170B (zh) | 高压金属氧化物半导体元件及其制造方法 | |
CN102646706B (zh) | 高压元件及其制造方法 | |
CN109473427B (zh) | 高压元件及其制造方法 | |
CN103515431A (zh) | 双扩散漏极金属氧化物半导体元件及其制造方法 | |
CN102769036B (zh) | Ldmos半导体结构及其制造方法与操作方法 | |
TWI672766B (zh) | 隔離元件及其製作方法 | |
TWI527192B (zh) | 半導體結構及其形成方法 | |
CN103258845B (zh) | 半导体结构及其形成方法 | |
TWI476923B (zh) | 雙擴散汲極金屬氧化物半導體元件及其製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
MM4A | Annulment or lapse of patent due to non-payment of fees |