KR100594287B1 - 넓은 범위의 입력 전압에 대응 가능한 입력 버퍼 - Google Patents
넓은 범위의 입력 전압에 대응 가능한 입력 버퍼 Download PDFInfo
- Publication number
- KR100594287B1 KR100594287B1 KR1020040051975A KR20040051975A KR100594287B1 KR 100594287 B1 KR100594287 B1 KR 100594287B1 KR 1020040051975 A KR1020040051975 A KR 1020040051975A KR 20040051975 A KR20040051975 A KR 20040051975A KR 100594287 B1 KR100594287 B1 KR 100594287B1
- Authority
- KR
- South Korea
- Prior art keywords
- input
- voltage
- power supply
- drain
- supply voltage
- Prior art date
Links
- 239000000872 buffer Substances 0.000 title claims abstract description 80
- 239000003990 capacitor Substances 0.000 claims description 8
- 238000001514 detection method Methods 0.000 claims description 7
- 238000000034 method Methods 0.000 claims description 5
- 238000012423 maintenance Methods 0.000 claims description 3
- 230000008859 change Effects 0.000 description 3
- 230000004044 response Effects 0.000 description 3
- 239000004065 semiconductor Substances 0.000 description 3
- 101001038535 Pelodiscus sinensis Lysozyme C Proteins 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 230000007704 transition Effects 0.000 description 2
- 230000003321 amplification Effects 0.000 description 1
- 239000002184 metal Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C7/00—Arrangements for writing information into, or reading information out from, a digital store
- G11C7/10—Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
- H03K19/018507—Interface arrangements
- H03K19/018521—Interface arrangements of complementary type, e.g. CMOS
- H03K19/018528—Interface arrangements of complementary type, e.g. CMOS with at least one differential stage
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Logic Circuits (AREA)
- Static Random-Access Memory (AREA)
Abstract
Description
Claims (11)
- 데이터 입출력 전원 전압에 의해 구동되고 입력 신호를 출력 신호로 전달하는 입력 버퍼에 있어서, 상기 입력 버퍼는상기 데이터 입출력 전원 전압이 그 소스에 연결되고, 상기 입력 신호가 그 게이트에 연결되고, 상기 출력 신호가 그 드레인에 연결되는 피모스 트랜지스터; 및상기 출력 신호가 그 드레인에 연결되고, 상기 입력 신호가 그 게이트에 연결되고, 접지 전압이 그 소스에 연결되는 엔모스 트랜지스터를 구비하는 것을 특징으로 하는 입력 버퍼.
- 삭제
- 데이터 입출력 전원 전압에 의해 구동되고, 입력 신호와 기준 전압을 비교하여 출력 신호를 발생하는 입력 버퍼에 있어서, 상기 입력 버퍼는상기 데이터 입출력 전원 전압이 그 소스에 연결되고, 그 게이트와 드레인이 연결되는 제1 피모스 트랜지스터;상기 데이터 입출력 전원 전압이 그 소스에 연결되고, 상기 제1 피모스 트랜지스터의 게이트가 그 게이트에 연결되고 상기 출력 신호가 그 드레인에 연결되는 제2 피모스 트랜지스터;상기 제1 피모스 트랜지스터의 드레인이 그 드레인에 연결되고, 상기 기준 전압이 그 게이트에 연결되는 제1 엔모스 트랜지스터;상기 제2 피모스 트랜지스터의 드레인이 그 드레인에 연결되고, 상기 입력 신호가 그 게이트에 연결되는 제2 엔모스 트랜지스터; 및상기 제1 및 제2 엔모스 트랜지스터들의 소스들이 그 드레인에 연결되고, 바이어스 전압이 그 게이트에 연결되고, 접지 전압이 그 소스에 연결되는 제3 엔모스 트랜지스터를 구비하는 것을 특징으로 하는 입력 버퍼.
- 삭제
- 입력 신호를 수신하고, 상기 입력 신호의 전압 레벨과 입력 버퍼 전원 전압의 레벨을 비교하여, 그 비교 결과에 따라 전원 전압으로부터 상기 입력 버퍼 전원 전압으로 차아지를 공급하는 전원 검출 및 유지부; 및상기 입력 버퍼 전원 전압으로 구동되고, 상기 입력 신호를 수신하여 출력 신호로 전달하는 버퍼부를 구비하는 것을 특징으로 입력 버퍼.
- 제5항에 있어서, 상기 전원 검출 및 유지부는상기 입력 신호와 상기 입력 버퍼 전원 전압을 비교하는 비교부;상기 전원 전압이 그 소스에 연결되고, 상기 비교부 출력이 그 게이트에 연결되고, 상기 입력 버퍼 전원 전압이 그 드레인에 연결되는 피모스 트랜지스터; 및상기 피모스 트랜지스터의 드레인과 접지 전압 사이에 연결되는 커패시터를 구비하는 것을 특징으로 하는 입력 버퍼.
- 제5항에 있어서, 상기 버퍼부는상기 입력 버퍼 전원 전압이 그 소스에 연결되고, 상기 입력 신호가 그 게이트에 연결되고, 상기 출력 신호가 그 드레인에 연결되는 피모스 트랜지스터; 및상기 출력 신호가 그 드레인에 연결되고, 상기 입력 신호가 그 게이트에 연결되고, 접지 전압이 그 소스에 연결되는 엔모스 트랜지스터를 구비하는 것을 특징으로 하는 입력 버퍼.
- 입력 신호를 수신하고, 상기 입력 신호의 전압 레벨과 입력 버퍼 전원 전압의 레벨을 비교하여, 그 비교 결과에 따라 전원 전압으로부터 상기 입력 버퍼 전원 전압으로 차아지를 공급하는 전원 검출 및 유지부;상기 입력 버퍼 전원 전압을 수신하고, 상기 입력 버퍼 전원 전압 레벨을 분배하여 기준 전압을 발생하는 전압 분배기; 및데이터 입출력 전원 전압으로 구동되고, 상기 입력 신호의 전압 레벨과 상기 기준 전압의 레벨을 비교하여 출력 신호를 발생하는 차동 증폭 회로를 구비하는 것을 특징으로 하는 입력 버퍼.
- 제8항에 있어서, 상기 전원 검출 및 유지부는상기 입력 신호와 상기 입력 버퍼 전원 전압을 비교하는 비교부;상기 전원 전압이 그 소스에 연결되고, 상기 비교부 출력이 그 게이트에 연결되고, 상기 입력 버퍼 전원 전압이 그 드레인에 연결되는 피모스 트랜지스터; 및상기 피모스 트랜지스터의 드레인과 접지 전압 사이에 연결되는 커패시터를 구비하는 것을 특징으로 하는 입력 버퍼.
- 제8항에 있어서, 상기 전압 분배기는상기 입력 버퍼 전원 전압 레벨의 반에 해당하는 전압 레벨을 갖는 상기 기준 전압을 발생하는 것을 특징으로 하는 입력 버퍼.
- 제8항에 있어서, 상기 차동 증폭 회로는상기 데이터 입출력 전원 전압이 그 소스에 연결되고, 그 게이트와 드레인이 연결되는 제1 피모스 트랜지스터;상기 데이터 입출력 전원 전압이 그 소스에 연결되고, 상기 제1 피모스 트랜지스터의 게이트가 그 게이트에 연결되고 상기 출력 신호가 그 드레인에 연결되는 제2 피모스 트랜지스터;상기 제1 피모스 트랜지스터의 드레인이 그 드레인에 연결되고, 상기 기준 전압이 그 게이트에 연결되는 제1 엔모스 트랜지스터;상기 제2 피모스 트랜지스터의 드레인이 그 드레인에 연결되고, 상기 입력 신호가 그 게이트에 연결되는 제2 엔모스 트랜지스터; 및상기 제1 및 제2 엔모스 트랜지스터들의 소스들이 그 드레인에 연결되고, 바이어스 전압이 그 게이트에 연결되고, 접지 전압이 그 소스에 연결되는 제3 엔모스 트랜지스터를 구비하는 것을 특징으로 하는 입력 버퍼.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040051975A KR100594287B1 (ko) | 2004-07-05 | 2004-07-05 | 넓은 범위의 입력 전압에 대응 가능한 입력 버퍼 |
US11/037,083 US7365571B2 (en) | 2004-07-05 | 2005-01-19 | Input buffer with wide input voltage range |
JP2005196750A JP4860193B2 (ja) | 2004-07-05 | 2005-07-05 | 入力バッファ |
US12/076,312 US20080211542A1 (en) | 2004-07-05 | 2008-03-17 | Input buffer with wide input voltage range |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020040051975A KR100594287B1 (ko) | 2004-07-05 | 2004-07-05 | 넓은 범위의 입력 전압에 대응 가능한 입력 버퍼 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20060003173A KR20060003173A (ko) | 2006-01-10 |
KR100594287B1 true KR100594287B1 (ko) | 2006-06-30 |
Family
ID=35513223
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020040051975A KR100594287B1 (ko) | 2004-07-05 | 2004-07-05 | 넓은 범위의 입력 전압에 대응 가능한 입력 버퍼 |
Country Status (3)
Country | Link |
---|---|
US (2) | US7365571B2 (ko) |
JP (1) | JP4860193B2 (ko) |
KR (1) | KR100594287B1 (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI347083B (en) * | 2006-09-26 | 2011-08-11 | Fujitsu Ltd | Conversion circuit for converting differential signal into single-phase signal |
US7564665B2 (en) * | 2007-01-10 | 2009-07-21 | Standard Microsystems Corporation | Pad ESD spreading technique |
JP2009159111A (ja) * | 2007-12-25 | 2009-07-16 | Sanyo Electric Co Ltd | レベルシフト回路 |
JP5010514B2 (ja) * | 2008-01-24 | 2012-08-29 | 株式会社リコー | 電圧検出回路 |
US8022729B2 (en) | 2008-04-11 | 2011-09-20 | Micron Technology, Inc. | Signal driver circuit having adjustable output voltage for a high logic level output signal |
US7714617B2 (en) * | 2008-09-11 | 2010-05-11 | Micron Technology, Inc. | Signal driver circuit having an adjustable output voltage |
US20100123506A1 (en) * | 2008-11-20 | 2010-05-20 | Cung Vu | Multistage level translator |
KR101068718B1 (ko) * | 2009-05-21 | 2011-09-28 | 엘에스산전 주식회사 | 회로차단기용 이상전류 검출회로 |
KR102242582B1 (ko) | 2014-10-10 | 2021-04-22 | 삼성전자주식회사 | 수신 회로 및 그것의 신호 수신 방법 |
CN115589225A (zh) * | 2021-07-05 | 2023-01-10 | 长鑫存储技术有限公司 | 输入缓冲电路以及半导体存储器 |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH04360312A (ja) * | 1991-06-06 | 1992-12-14 | Hitachi Ltd | 半導体集積回路装置と信号処理装置 |
JPH05315934A (ja) * | 1992-05-08 | 1993-11-26 | Fujitsu Ltd | 双極性データ信号発生装置 |
JP3705842B2 (ja) * | 1994-08-04 | 2005-10-12 | 株式会社ルネサステクノロジ | 半導体装置 |
JP3157683B2 (ja) * | 1994-08-30 | 2001-04-16 | 株式会社 沖マイクロデザイン | 半導体集積回路の静止時電流測定法、半導体集積回路 |
JP3625918B2 (ja) * | 1995-10-16 | 2005-03-02 | 株式会社ルネサステクノロジ | 電圧発生回路 |
KR100266011B1 (ko) * | 1997-10-01 | 2000-09-15 | 김영환 | 히스테리시스입력버퍼 |
US6069493A (en) * | 1997-11-28 | 2000-05-30 | Motorola, Inc. | Input circuit and method for protecting the input circuit |
KR100327658B1 (ko) | 1998-06-29 | 2002-08-13 | 주식회사 하이닉스반도체 | 데이타입력버퍼 |
US6147540A (en) * | 1998-08-31 | 2000-11-14 | Motorola Inc. | High voltage input buffer made by a low voltage process and having a self-adjusting trigger point |
JP2000306382A (ja) | 1999-02-17 | 2000-11-02 | Hitachi Ltd | 半導体集積回路装置 |
JP3292167B2 (ja) * | 1999-02-18 | 2002-06-17 | インターナショナル・ビジネス・マシーンズ・コーポレーション | 差動入力インターフェイス |
KR100366616B1 (ko) | 1999-05-19 | 2003-01-09 | 삼성전자 주식회사 | 저전압 인터페이스용 고속 입력버퍼 회로 |
US6507223B2 (en) * | 2001-02-22 | 2003-01-14 | Sigmatel, Inc. | Differential line driver having adjustable common mode operation |
JP3853195B2 (ja) * | 2001-10-29 | 2006-12-06 | 株式会社ルネサステクノロジ | 半導体装置 |
JP3708897B2 (ja) | 2002-04-23 | 2005-10-19 | Necエレクトロニクス株式会社 | 出力バッファ回路 |
KR100471181B1 (ko) | 2002-08-20 | 2005-03-10 | 삼성전자주식회사 | 소모 전력에 따라 동작 성능을 최적화할 수 있는 집적회로 장치 |
JP2004237667A (ja) | 2003-02-07 | 2004-08-26 | Canon Inc | データ転送方法 |
US6812869B1 (en) | 2003-02-13 | 2004-11-02 | Lattice Semiconductor Corporation | Noise reduction techniques for programmable input/output circuits |
-
2004
- 2004-07-05 KR KR1020040051975A patent/KR100594287B1/ko not_active IP Right Cessation
-
2005
- 2005-01-19 US US11/037,083 patent/US7365571B2/en not_active Expired - Fee Related
- 2005-07-05 JP JP2005196750A patent/JP4860193B2/ja not_active Expired - Fee Related
-
2008
- 2008-03-17 US US12/076,312 patent/US20080211542A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
US7365571B2 (en) | 2008-04-29 |
JP4860193B2 (ja) | 2012-01-25 |
KR20060003173A (ko) | 2006-01-10 |
JP2006025423A (ja) | 2006-01-26 |
US20080211542A1 (en) | 2008-09-04 |
US20060001448A1 (en) | 2006-01-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US20080211542A1 (en) | Input buffer with wide input voltage range | |
US8847635B2 (en) | Self-calibration of output buffer driving strength | |
KR100318685B1 (ko) | 프로그래머블임피던스콘트롤회로 | |
KR20030035987A (ko) | 반도체 장치 | |
US6744284B2 (en) | Receiver circuit of semiconductor integrated circuit | |
US6812743B2 (en) | Input buffer of differential amplification type in semiconductor device | |
KR100416625B1 (ko) | 기준전압 변동을 감소시키는 차동 타입의 입출력 버퍼 | |
KR100500928B1 (ko) | 스위칭포인트 감지회로 및 그를 이용한 반도체 장치 | |
KR100846369B1 (ko) | 출력 드라이빙 장치 | |
KR100287186B1 (ko) | 반도체 메모리 장치의 상보형 차동 입력 버퍼 | |
US11854651B2 (en) | Systems and methods for improved dual-tail latch with wide input common mode range | |
KR100673900B1 (ko) | 반도체 소자의 데이터 입력 버퍼 | |
KR100838367B1 (ko) | 이단 입력버퍼를 구비하는 반도체메모리소자 | |
EP0350943B1 (en) | Semiconductor integrated circuit including output buffer | |
KR19990041486A (ko) | 반도체 메모리 소자의 클럭보정장치 | |
US7180325B2 (en) | Data input buffer in semiconductor device | |
KR20180112460A (ko) | 반도체 장치 | |
KR19990061029A (ko) | 반도체 메모리 장치의 데이타 입력버퍼 | |
KR100604777B1 (ko) | 신호를 선택적으로 인터페이스하는 반도체 장치의 입출력 회로 | |
KR101019990B1 (ko) | 반도체 메모리 장치의 출력 드라이버 | |
KR100328697B1 (ko) | 반도체 소자의 출력버퍼회로 | |
KR100772697B1 (ko) | 신호지연을 보상한 반도체기억장치의 글로벌 입/출력드라이버 | |
KR20010076849A (ko) | 반도체 메모리 장치의 출력 버퍼 회로 | |
KR20000020381A (ko) | 반도체 메모리장치의 입력버퍼 | |
KR20040056108A (ko) | 반도체 소자용 입력 버퍼 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20040705 |
|
PA0201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20051129 Patent event code: PE09021S01D |
|
PG1501 | Laying open of application | ||
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20060526 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20060621 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20060622 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20090615 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20100528 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20110531 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20120531 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20130531 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20130531 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20140530 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20140530 Start annual number: 9 End annual number: 9 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20160509 |