JPS60116191A - 電子部品搭載用基板の製造方法 - Google Patents
電子部品搭載用基板の製造方法Info
- Publication number
- JPS60116191A JPS60116191A JP58225237A JP22523783A JPS60116191A JP S60116191 A JPS60116191 A JP S60116191A JP 58225237 A JP58225237 A JP 58225237A JP 22523783 A JP22523783 A JP 22523783A JP S60116191 A JPS60116191 A JP S60116191A
- Authority
- JP
- Japan
- Prior art keywords
- printed wiring
- wiring board
- board
- metal plate
- metal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0201—Thermal arrangements, e.g. for cooling, heating or preventing overheating
- H05K1/0203—Cooling of mounted components
- H05K1/0204—Cooling of mounted components using means for thermal conduction connection in the thickness direction of the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/12—Mountings, e.g. non-detachable insulating substrates
- H01L23/13—Mountings, e.g. non-detachable insulating substrates characterised by the shape
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/34—Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
- H01L23/36—Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/488—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
- H01L23/498—Leads, i.e. metallisations or lead-frames on insulating substrates, e.g. chip carriers
- H01L23/49827—Via connections through the substrates, e.g. pins going through the substrate, coaxial cables
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/02—Details
- H05K1/0201—Thermal arrangements, e.g. for cooling, heating or preventing overheating
- H05K1/0203—Cooling of mounted components
- H05K1/021—Components thermally connected to metal substrates or heat-sinks by insert mounting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/42—Wire connectors; Manufacturing methods related thereto
- H01L24/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L24/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/00014—Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01078—Platinum [Pt]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01079—Gold [Au]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15312—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a pin array, e.g. PGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1532—Connection portion the connection portion being formed on the die mounting surface of the substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K1/00—Printed circuits
- H05K1/18—Printed circuits structurally associated with non-printed electric components
- H05K1/182—Printed circuits structurally associated with non-printed electric components associated with components mounted in the printed circuit board, e.g. insert mounted components [IMC]
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09818—Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
- H05K2201/09845—Stepped hole, via, edge, bump or conductor
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09818—Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
- H05K2201/09981—Metallised walls
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/10—Details of components or other objects attached to or integrated in a printed circuit board
- H05K2201/10227—Other objects, e.g. metallic pieces
- H05K2201/10416—Metallic blocks or heatsinks completely inserted in a PCB
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/04—Soldering or other types of metallurgic bonding
- H05K2203/049—Wire bonding
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S428/00—Stock material or miscellaneous articles
- Y10S428/901—Printed circuit
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T156/00—Adhesive bonding and miscellaneous chemical manufacture
- Y10T156/10—Methods of surface bonding and/or assembly therefor
- Y10T156/1052—Methods of surface bonding and/or assembly therefor with cutting, punching, tearing or severing
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T156/00—Adhesive bonding and miscellaneous chemical manufacture
- Y10T156/10—Methods of surface bonding and/or assembly therefor
- Y10T156/1052—Methods of surface bonding and/or assembly therefor with cutting, punching, tearing or severing
- Y10T156/1062—Prior to assembly
- Y10T156/1064—Partial cutting [e.g., grooving or incising]
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T428/00—Stock material or miscellaneous articles
- Y10T428/23—Sheet including cover or casing
- Y10T428/239—Complete cover or casing
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T428/00—Stock material or miscellaneous articles
- Y10T428/24—Structurally defined web or sheet [e.g., overall dimension, etc.]
- Y10T428/24273—Structurally defined web or sheet [e.g., overall dimension, etc.] including aperture
- Y10T428/24322—Composite web or sheet
- Y10T428/24331—Composite web or sheet including nonapertured component
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10T—TECHNICAL SUBJECTS COVERED BY FORMER US CLASSIFICATION
- Y10T428/00—Stock material or miscellaneous articles
- Y10T428/24—Structurally defined web or sheet [e.g., overall dimension, etc.]
- Y10T428/24802—Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.]
- Y10T428/24917—Discontinuous or differential coating, impregnation or bond [e.g., artwork, printing, retouched photograph, etc.] including metal layer
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Chemical & Material Sciences (AREA)
- Materials Engineering (AREA)
- Structure Of Printed Boards (AREA)
- Insulated Metal Substrates For Printed Circuits (AREA)
- Structures For Mounting Electric Components On Printed Circuit Boards (AREA)
- Casings For Electric Apparatus (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
本発明は、チップ素子又は半導体素子などの電子部品か
らの部数散性を向上させ、電子部品への湿度の影響を向
上し、かつ薄型と小型化し得る電子部品搭載用基板及び
その製造方法に関する。
らの部数散性を向上させ、電子部品への湿度の影響を向
上し、かつ薄型と小型化し得る電子部品搭載用基板及び
その製造方法に関する。
従来半導体素子などの1F子部品を直接プリント配線基
板に塔載し、ワイヤーボンディングによりγ0−気的に
接続された基板が時計やカメラなどの内装載板として使
用されている。第1図は電子部品を直接プリント配線基
板に塔載する場合の基板の例であり、プリント配線基板
としては、セラミック基板又は、有機系樹脂基板が用い
られている。
板に塔載し、ワイヤーボンディングによりγ0−気的に
接続された基板が時計やカメラなどの内装載板として使
用されている。第1図は電子部品を直接プリント配線基
板に塔載する場合の基板の例であり、プリント配線基板
としては、セラミック基板又は、有機系樹脂基板が用い
られている。
第2図に示すようにザグリ加工又は積層成形により半導
体素子実装blS分の基板表面に四部を設けその凹部内
に半4体素子を塔載したプリントへ線系板がある。第2
図のプリン)[W[i線系板は第1図に示すものに比較
17て半導体素子を搭載後のプリント配線基(反全体を
薄くする利点がある。
体素子実装blS分の基板表面に四部を設けその凹部内
に半4体素子を塔載したプリントへ線系板がある。第2
図のプリン)[W[i線系板は第1図に示すものに比較
17て半導体素子を搭載後のプリント配線基(反全体を
薄くする利点がある。
しかしながら、これら従来のプリント配線基板にも−い
ては塔i戊した半2尊休素子からの発熱に対して十分な
熱蔵バ(が得られず、低い出力の半導体素子すなわち発
熱が少い半力体水子のみに1両用されており、高い出力
の半導体素子塔載においては、放熱用のフィンをijり
けるなどの対策が・V、要である。
ては塔i戊した半2尊休素子からの発熱に対して十分な
熱蔵バ(が得られず、低い出力の半導体素子すなわち発
熱が少い半力体水子のみに1両用されており、高い出力
の半導体素子塔載においては、放熱用のフィンをijり
けるなどの対策が・V、要である。
特に自機系((゛d脂基板は、金属などに比11・zZ
シρ−伝導率が小さく半7Iλ体素子からの熱jノ(散
性は劣っている。一方アルミナなどのセラミノクヌ21
1:ifにおいても最近の高集積された高い出力の半導
体素子の搭載には不十分である。
シρ−伝導率が小さく半7Iλ体素子からの熱jノ(散
性は劣っている。一方アルミナなどのセラミノクヌ21
1:ifにおいても最近の高集積された高い出力の半導
体素子の搭載には不十分である。
本発明は、」−記従来のプリント配線基板の欠点である
熱放ノ1女性金向」ニさせるために、金属板の放熱特性
を最大限に発揮させる構造とすべく、プリント配線用基
板と金属板とを接着層を介して接合し一体化された基板
を提供するものであり、プリント配線用基板の市′子部
品搭載部の裏面周辺部に四部を形成後、接着層を介して
該四部に金属板を装着し、基板上表面の電子部品を塔載
すべき箇所は、少くとも前記プリント配線用基板の層と
金属板の一部をザグリ加工により切削し、四部底面に前
記金1萬板の一部を露出させ、さらKは少くとも接合部
の露出部分に金属メッキ膜を施すことにより、半導体素
子などの電子部品から発生する熱を金属板を通して効率
よく放散することができ、又金属板をプリント配線用基
板の四部に装着することにより、基板全体を薄くするこ
とが可能である。
熱放ノ1女性金向」ニさせるために、金属板の放熱特性
を最大限に発揮させる構造とすべく、プリント配線用基
板と金属板とを接着層を介して接合し一体化された基板
を提供するものであり、プリント配線用基板の市′子部
品搭載部の裏面周辺部に四部を形成後、接着層を介して
該四部に金属板を装着し、基板上表面の電子部品を塔載
すべき箇所は、少くとも前記プリント配線用基板の層と
金属板の一部をザグリ加工により切削し、四部底面に前
記金1萬板の一部を露出させ、さらKは少くとも接合部
の露出部分に金属メッキ膜を施すことにより、半導体素
子などの電子部品から発生する熱を金属板を通して効率
よく放散することができ、又金属板をプリント配線用基
板の四部に装着することにより、基板全体を薄くするこ
とが可能である。
さらには露出接合部を被覆した金属メッキ層は、外部の
湿気が、接着層を通じて基板内部への侵入全遮断するこ
とにより基板の耐湿性が向上し、本発明は熱放散性、耐
湿性が著しく優れ、薄型化を可能とする′電子部品搭載
用基板とその製造方法を提供することを目的とするもの
である。
湿気が、接着層を通じて基板内部への侵入全遮断するこ
とにより基板の耐湿性が向上し、本発明は熱放散性、耐
湿性が著しく優れ、薄型化を可能とする′電子部品搭載
用基板とその製造方法を提供することを目的とするもの
である。
以下本発明を図面に基づいて具体的に説明する。
第8図は本発明の電子部品搭載用基板を製造する工程の
一例を示すものである。
一例を示すものである。
第8図の(a)はプリント配線用基板(4)の縦断面図
である。代表的なものは、ガラス繊維強化エポキシ樹脂
基板、紙フェノー/L’樹脂基板、紙エポキシ樹脂基板
、ポリイミドli%l脂基板、トリノ′ジン樹脂基板な
どである。そしてこれらの基板の片面又は両面には予め
@箔(5)等のiJ%(電皮膜が積層貼着されている。
である。代表的なものは、ガラス繊維強化エポキシ樹脂
基板、紙フェノー/L’樹脂基板、紙エポキシ樹脂基板
、ポリイミドli%l脂基板、トリノ′ジン樹脂基板な
どである。そしてこれらの基板の片面又は両面には予め
@箔(5)等のiJ%(電皮膜が積層貼着されている。
次にし1面(b)は、前記プリントC配線用基板の電子
部品塔載部の裏面周辺部に四部(6)を形成した縦断面
図である。この四部はザグリ加工により形成される。四
部の別の形成方法として第4図の片面銅張りれ゛(層板
th+と貫通穴qつをもった片面例張り積層板(1)を
接着Ire? (IIを介して拶合し図面(j)のよう
に四部(6)を形成してもよい。四部の大きさ深さなど
は特に限定されるものではない。第3図の(c)は前記
プリント配線用基板の四部に接着層(7)を介して金属
板(8)を接合1〜だ状態の縦断面図である。
部品塔載部の裏面周辺部に四部(6)を形成した縦断面
図である。この四部はザグリ加工により形成される。四
部の別の形成方法として第4図の片面銅張りれ゛(層板
th+と貫通穴qつをもった片面例張り積層板(1)を
接着Ire? (IIを介して拶合し図面(j)のよう
に四部(6)を形成してもよい。四部の大きさ深さなど
は特に限定されるものではない。第3図の(c)は前記
プリント配線用基板の四部に接着層(7)を介して金属
板(8)を接合1〜だ状態の縦断面図である。
前記接着層としてtよ未硬化のエポキシlr7を脂含浸
のカラスクロス又は耐熱性の接πイシート又は液状の(
至)脂などであり、接着性、耐熱性、耐久性などの緒特
性が高い接着層が好ましい。一方金属板は銅、銅合金、
鉄、elk合金、アルミニウム、アルミニウドばよい。
のカラスクロス又は耐熱性の接πイシート又は液状の(
至)脂などであり、接着性、耐熱性、耐久性などの緒特
性が高い接着層が好ましい。一方金属板は銅、銅合金、
鉄、elk合金、アルミニウム、アルミニウドばよい。
金属板の大きさ、厚さは特に限定されるものではないが
、板厚が厚くて面積が大きい方が、熱放散性に有利であ
る。
、板厚が厚くて面積が大きい方が、熱放散性に有利であ
る。
図面(d)は電子部品塔載部分の基板上表面をザグリ加
工によシ凹部(9)を形成した状態の縦断面図である。
工によシ凹部(9)を形成した状態の縦断面図である。
このザグリ加工においては凹部底面に前記金属板の一部
分又は底面全体に露出させる。
分又は底面全体に露出させる。
図面(e)は前記プリント配線用基板をメッキによす接
合部、穴壁面(凹部)、基板表面などに金属被膜(10
を施し、プリント配線用基板と金属板とを一体化し′こ
状態の縦断面図である。該金属被膜はプリント配線用基
板と金属板の接着層への水の浸入を遮断し、金属板とプ
リント配線用基板の空隙への水の浸入を防ぐ効果があり
又金属板と銅箔が一体化されることによシミ子部品から
の発熱が金1−代板から銅箔へ速やかに伝導し外部へ放
散するため熱放散効果が向上する利点がある。
合部、穴壁面(凹部)、基板表面などに金属被膜(10
を施し、プリント配線用基板と金属板とを一体化し′こ
状態の縦断面図である。該金属被膜はプリント配線用基
板と金属板の接着層への水の浸入を遮断し、金属板とプ
リント配線用基板の空隙への水の浸入を防ぐ効果があり
又金属板と銅箔が一体化されることによシミ子部品から
の発熱が金1−代板から銅箔へ速やかに伝導し外部へ放
散するため熱放散効果が向上する利点がある。
さらに前記基板表向に感光性(d)指被膜を施し、電子
部品実装用穴(I◇を含むf9r望の回路パターンを形
成し、エツチングにより2!゛Z体回路を形成する。
部品実装用穴(I◇を含むf9r望の回路パターンを形
成し、エツチングにより2!゛Z体回路を形成する。
又必要により、ソルダーレジストの塗布−?、ニッケル
、金などのメッキを行う。
、金などのメッキを行う。
図面(f)は本発明の重子部品塔載用基板の縦11ノ[
面図であり、図面(g)は!jl 、i1!是仮i=’
c半心体素子?!?実装しワイヤーホップインクにより
結線し、半導体素子及びその周辺部をti7.1脂にて
封止し7に状態の桓断面図である。この図面において半
47i体素子@は金属板の上に重接jf−シ載し、さら
に基板の心IE回路部と半2重体素子0.1とをワイヤ
ー(1:やで結線して°1Fモ気的に接続されている
(1,9は封止樹脂であり、通水のエポキシ樹脂、シリ
コーン樹脂などの封止!42月1いる。
面図であり、図面(g)は!jl 、i1!是仮i=’
c半心体素子?!?実装しワイヤーホップインクにより
結線し、半導体素子及びその周辺部をti7.1脂にて
封止し7に状態の桓断面図である。この図面において半
47i体素子@は金属板の上に重接jf−シ載し、さら
に基板の心IE回路部と半2重体素子0.1とをワイヤ
ー(1:やで結線して°1Fモ気的に接続されている
(1,9は封止樹脂であり、通水のエポキシ樹脂、シリ
コーン樹脂などの封止!42月1いる。
このようにして本発明のプリント1記保基板の金属板に
半導体素子を山接塔11戊し実装すれば半導体素子の発
熱は金属板に伝導し金属板、4Pl箔、金属メッキ層の
表面より効率よく外気に放散ぜれる。
半導体素子を山接塔11戊し実装すれば半導体素子の発
熱は金属板に伝導し金属板、4Pl箔、金属メッキ層の
表面より効率よく外気に放散ぜれる。
以上のように本発明の電子部品搭載用基板は発熱が大き
い電子部品を塔載しても、熱放散性が高いため、該基板
に蓄熱することはなく、又実装された電子部品へ基板を
通じて外部の水分が浸入すること(徒はとんどないため
電子部品の耐久性が向上するとともに、実装後のプリン
ト配線基板を薄くする利点がある。
い電子部品を塔載しても、熱放散性が高いため、該基板
に蓄熱することはなく、又実装された電子部品へ基板を
通じて外部の水分が浸入すること(徒はとんどないため
電子部品の耐久性が向上するとともに、実装後のプリン
ト配線基板を薄くする利点がある。
第1図、第2図は従来のプリント配線基板の縦断面図、
第3図は本発明のプリント配線基板の製造方法全示す該
基板の縦断面図である。 +11・・・・・・・・・プリント配線基板(2)・・
・・・・・・・導体回路 (3)・・・・・・・・?b−子部品塔戦部(4)・・
・・・・・・・プリント配線用基板(5)・・・・・・
・・・昨1箔 (6)・・・・・・・・・凹部 (7)・・・・・・・・・接着層 (8)・・・・・・・・・金属1反 (9)・・・・・・・・・凹部(電子部品搭載部)Ql
・・・・・・・・・金属メッキ層 un・・・・・−・・・凹部(電子部品搭載部)(6)
・・・・・・・・・半導体素子 <1.1・・・・・・・・・ボンディングワイヤー(J
→ ・・・・・・・・・封止11¥4川イ特許出訓人の
名称 イビデン株式会社 代表者 多質4′パ1− 部 第1図 第 2 図 第3図 X(6) (C) 第4図 (h) (」+ 、/−+51 N(6) 手続補正書(方式) 1、事件の表示 昭和58年#Jr it”[pH第22fi237号2
、発明の名称 電子部品塔載Jtl基板およびその製造方法8、補正を
する者 事件との関係 出願人本人 居 所 〒503岐阜県人fjj市神t■」町2丁目1
番地昭和59年5月25日 を、「第1図及び第2図は従来のプリント配線基板の縦
11Ji面図、第3図及び第4因は本発明のプリント配
線基板のIIIν造方法による該基板の縦断面図である
。」と訂正する。
第3図は本発明のプリント配線基板の製造方法全示す該
基板の縦断面図である。 +11・・・・・・・・・プリント配線基板(2)・・
・・・・・・・導体回路 (3)・・・・・・・・?b−子部品塔戦部(4)・・
・・・・・・・プリント配線用基板(5)・・・・・・
・・・昨1箔 (6)・・・・・・・・・凹部 (7)・・・・・・・・・接着層 (8)・・・・・・・・・金属1反 (9)・・・・・・・・・凹部(電子部品搭載部)Ql
・・・・・・・・・金属メッキ層 un・・・・・−・・・凹部(電子部品搭載部)(6)
・・・・・・・・・半導体素子 <1.1・・・・・・・・・ボンディングワイヤー(J
→ ・・・・・・・・・封止11¥4川イ特許出訓人の
名称 イビデン株式会社 代表者 多質4′パ1− 部 第1図 第 2 図 第3図 X(6) (C) 第4図 (h) (」+ 、/−+51 N(6) 手続補正書(方式) 1、事件の表示 昭和58年#Jr it”[pH第22fi237号2
、発明の名称 電子部品塔載Jtl基板およびその製造方法8、補正を
する者 事件との関係 出願人本人 居 所 〒503岐阜県人fjj市神t■」町2丁目1
番地昭和59年5月25日 を、「第1図及び第2図は従来のプリント配線基板の縦
11Ji面図、第3図及び第4因は本発明のプリント配
線基板のIIIν造方法による該基板の縦断面図である
。」と訂正する。
Claims (1)
- 【特許請求の範囲】 1、 プリント配線用基板に金属板が接着j會を介して
装着され一体化された基板上表面の1F、千甜−品を塔
載すべき箇所は、少くとも前記7°1ノツト自己線用基
板の層がザグリ加工により切削さit、[1q頂S底面
に前記金属板の一部を露出させ、ブ1ノントが配線用基
板と金属板の少くとも接触露出部分75(金属メッキ膜
で被接されていることを特徴とする1’n: :f一部
品搭載用基板。 2、前記金属板がプリント配線用基(反の1j−1」部
に接着層を介して装着されていることを特徴とする特許
請求の範囲第1項記載の’Eft、子部品塔取芝月1基
(反。 8、前記プリント配線用基板は、有機系J<4t II
旨素材のプリント配線用、lI(板から成ることを特徴
とする特許請求の範囲;2r t rst−第2項記載
のlI8;子@lS^占塔載用基板。 4、 プリント配線用基板の電子部品搭載部の裏面周辺
部に四部を形成する工程と、該凹部に接着層を介して金
属板を装着する工程と、プリント配線用J1(板の層と
金属板の一部金ザグリ加工することにより四部に金属面
を露出させる工程と、スルホールメッキにより前記プリ
ント配線用基板と金属板との少くとも接触露出部分拠金
属被覆する工程から成る電子部品搭載用基板の製造方法
。
Priority Applications (10)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58225237A JPS60116191A (ja) | 1983-11-29 | 1983-11-29 | 電子部品搭載用基板の製造方法 |
PCT/JP1984/000565 WO1985002515A1 (en) | 1983-11-29 | 1984-11-27 | Printed-circuit board for mounting electronic element and method of manufacture thereof |
US06/756,990 US4737395A (en) | 1983-11-29 | 1984-11-27 | Printed wiring board for mounting electronic parts and process for producing the same |
EP84904181A EP0197148B1 (en) | 1983-11-29 | 1984-11-27 | Printed-circuit board for mounting electronic element and method of manufacture thereof |
AT84904181T ATE53739T1 (de) | 1983-11-29 | 1984-11-27 | Gedruckte schaltungsplatte zur montierung eines elektronischen elementes und herstellungsverfahren dafuer. |
DE8484904181T DE3482545D1 (de) | 1983-11-29 | 1984-11-27 | Gedruckte schaltungsplatte zur montierung eines elektronischen elementes und herstellungsverfahren dafuer. |
FI852798A FI86943C (fi) | 1983-11-29 | 1985-07-17 | Tryckkopplingsplaot foer montering av elektroniska delar och foerfaranden foer tillverkning av den |
US07/054,122 US4773955A (en) | 1983-11-29 | 1987-05-14 | Printed wiring board for mounting electronic parts and process for producing the same |
SG41/91A SG4191G (en) | 1983-11-29 | 1991-01-28 | Printed-circuit board for mounting electronic element and method of manufacture thereof |
HK71692A HK71692A (en) | 1983-11-29 | 1992-09-17 | Printed-circuit board for mounting electronic element and method of manufacture thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP58225237A JPS60116191A (ja) | 1983-11-29 | 1983-11-29 | 電子部品搭載用基板の製造方法 |
Related Child Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP8615689A Division JPH0263141A (ja) | 1989-04-05 | 1989-04-05 | 電子部品搭載用基板の製造方法 |
JP19839690A Division JPH03227558A (ja) | 1990-07-26 | 1990-07-26 | 電子部品搭載用基板 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPS60116191A true JPS60116191A (ja) | 1985-06-22 |
JPH0378795B2 JPH0378795B2 (ja) | 1991-12-16 |
Family
ID=16826139
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP58225237A Granted JPS60116191A (ja) | 1983-11-29 | 1983-11-29 | 電子部品搭載用基板の製造方法 |
Country Status (7)
Country | Link |
---|---|
US (2) | US4737395A (ja) |
EP (1) | EP0197148B1 (ja) |
JP (1) | JPS60116191A (ja) |
DE (1) | DE3482545D1 (ja) |
FI (1) | FI86943C (ja) |
SG (1) | SG4191G (ja) |
WO (1) | WO1985002515A1 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0263141A (ja) * | 1989-04-05 | 1990-03-02 | Ibiden Co Ltd | 電子部品搭載用基板の製造方法 |
JPH03152985A (ja) * | 1989-11-09 | 1991-06-28 | Ibiden Co Ltd | 電子部品搭載用基板 |
Families Citing this family (56)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP0259724B1 (de) * | 1986-09-12 | 1990-11-22 | Siemens Aktiengesellschaft | Leiterplatte |
US4993148A (en) * | 1987-05-19 | 1991-02-19 | Mitsubishi Denki Kabushiki Kaisha | Method of manufacturing a circuit board |
US5041943A (en) * | 1989-11-06 | 1991-08-20 | Allied-Signal Inc. | Hermetically sealed printed circuit board |
DE3939794A1 (de) * | 1989-12-01 | 1991-06-06 | Semikron Elektronik Gmbh | Traegerplatte fuer halbleiter-baueinheiten |
JPH045844A (ja) * | 1990-04-23 | 1992-01-09 | Nippon Mektron Ltd | Ic搭載用多層回路基板及びその製造法 |
US5227338A (en) * | 1990-04-30 | 1993-07-13 | International Business Machines Corporation | Three-dimensional memory card structure with internal direct chip attachment |
US5235211A (en) * | 1990-06-22 | 1993-08-10 | Digital Equipment Corporation | Semiconductor package having wraparound metallization |
US5287247A (en) * | 1990-09-21 | 1994-02-15 | Lsi Logic Corporation | Computer system module assembly |
US5141455A (en) * | 1991-04-08 | 1992-08-25 | Molex Incorporated | Mounting of electronic components on substrates |
US5196251A (en) * | 1991-04-30 | 1993-03-23 | International Business Machines Corporation | Ceramic substrate having a protective coating thereon and a method for protecting a ceramic substrate |
US5210941A (en) * | 1991-07-19 | 1993-05-18 | Poly Circuits, Inc. | Method for making circuit board having a metal support |
US5328870A (en) * | 1992-01-17 | 1994-07-12 | Amkor Electronics, Inc. | Method for forming plastic molded package with heat sink for integrated circuit devices |
US5261989A (en) * | 1992-01-22 | 1993-11-16 | Intel Corporation | Straddle mounting an electrical conductor to a printed circuit board |
JPH06120374A (ja) * | 1992-03-31 | 1994-04-28 | Amkor Electron Inc | 半導体パッケージ構造、半導体パッケージ方法及び半導体パッケージ用放熱板 |
US5583377A (en) * | 1992-07-15 | 1996-12-10 | Motorola, Inc. | Pad array semiconductor device having a heat sink with die receiving cavity |
US5285352A (en) * | 1992-07-15 | 1994-02-08 | Motorola, Inc. | Pad array semiconductor device with thermal conductor and process for making the same |
JP2819523B2 (ja) * | 1992-10-09 | 1998-10-30 | インターナショナル・ビジネス・マシーンズ・コーポレイション | 印刷配線板及びその製造方法 |
US5479319A (en) * | 1992-12-30 | 1995-12-26 | Interconnect Systems, Inc. | Multi-level assemblies for interconnecting integrated circuits |
US6262477B1 (en) | 1993-03-19 | 2001-07-17 | Advanced Interconnect Technologies | Ball grid array electronic package |
US5357672A (en) * | 1993-08-13 | 1994-10-25 | Lsi Logic Corporation | Method and system for fabricating IC packages from laminated boards and heat spreader |
US5419800A (en) * | 1994-01-27 | 1995-05-30 | The United States Of America As Represented By The Secretary Of The Navy | Split gasket attachment strip |
US5701034A (en) * | 1994-05-03 | 1997-12-23 | Amkor Electronics, Inc. | Packaged semiconductor die including heat sink with locking feature |
US6200407B1 (en) * | 1994-08-18 | 2001-03-13 | Rockwell Technologies, Llc | Method of making a multilayer circuit board having a window exposing an enhanced conductive layer for use as an insulated mounting area |
US6465743B1 (en) * | 1994-12-05 | 2002-10-15 | Motorola, Inc. | Multi-strand substrate for ball-grid array assemblies and method |
US5798909A (en) * | 1995-02-15 | 1998-08-25 | International Business Machines Corporation | Single-tiered organic chip carriers for wire bond-type chips |
JP2701802B2 (ja) * | 1995-07-17 | 1998-01-21 | 日本電気株式会社 | ベアチップ実装用プリント基板 |
US5930117A (en) * | 1996-05-07 | 1999-07-27 | Sheldahl, Inc. | Heat sink structure comprising a microarray of thermal metal heat channels or vias in a polymeric or film layer |
US5776798A (en) * | 1996-09-04 | 1998-07-07 | Motorola, Inc. | Semiconductor package and method thereof |
US5898128A (en) * | 1996-09-11 | 1999-04-27 | Motorola, Inc. | Electronic component |
KR100419428B1 (ko) * | 1996-12-04 | 2004-06-12 | 삼성전자주식회사 | 고전력마이크로파하이브리드집적회로 |
US5953594A (en) * | 1997-03-20 | 1999-09-14 | International Business Machines Corporation | Method of making a circuitized substrate for chip carrier structure |
JP2004506309A (ja) | 1997-12-31 | 2004-02-26 | エルパック(ユーエスエー)、インコーポレイテッド | モールドされた電子パッケージ、製作方法およびシールディング方法 |
US6160714A (en) | 1997-12-31 | 2000-12-12 | Elpac (Usa), Inc. | Molded electronic package and method of preparation |
US6110650A (en) | 1998-03-17 | 2000-08-29 | International Business Machines Corporation | Method of making a circuitized substrate |
AU2008200818C1 (en) * | 1998-08-19 | 2014-02-13 | The Trustees Of Princeton University | Organic photosensitive optoelectronic device |
US6207354B1 (en) | 1999-04-07 | 2001-03-27 | International Business Machines Coporation | Method of making an organic chip carrier package |
KR100488412B1 (ko) * | 2001-06-13 | 2005-05-11 | 가부시키가이샤 덴소 | 내장된 전기소자를 갖는 인쇄 배선 기판 및 그 제조 방법 |
US20050231922A1 (en) * | 2004-04-16 | 2005-10-20 | Jung-Chien Chang | Functional printed circuit board module with an embedded chip |
JP4526983B2 (ja) * | 2005-03-15 | 2010-08-18 | 新光電気工業株式会社 | 配線基板の製造方法 |
JP3914239B2 (ja) * | 2005-03-15 | 2007-05-16 | 新光電気工業株式会社 | 配線基板および配線基板の製造方法 |
CN1838868A (zh) * | 2005-03-25 | 2006-09-27 | 华为技术有限公司 | 一种印制电路板组件及其加工方法 |
CN100490605C (zh) * | 2005-11-11 | 2009-05-20 | 鸿富锦精密工业(深圳)有限公司 | 印刷电路板 |
JP2010073767A (ja) * | 2008-09-17 | 2010-04-02 | Jtekt Corp | 多層回路基板 |
WO2012076986A1 (en) * | 2010-12-08 | 2012-06-14 | Fci | Printed circuit board assembly and a method for manufacturing the printed circuit board assembly |
US9763317B2 (en) * | 2013-03-14 | 2017-09-12 | Cisco Technology, Inc. | Method and apparatus for providing a ground and a heat transfer interface on a printed circuit board |
FR3007237B1 (fr) * | 2013-06-12 | 2015-05-22 | Thales Sa | Circuit imprime a structure multicouche a faibles pertes dielectriques et refroidi |
US9195929B2 (en) * | 2013-08-05 | 2015-11-24 | A-Men Technology Corporation | Chip card assembling structure and method thereof |
US10103447B2 (en) | 2014-06-13 | 2018-10-16 | Nxp Usa, Inc. | Integrated circuit package with radio frequency coupling structure |
US9917372B2 (en) | 2014-06-13 | 2018-03-13 | Nxp Usa, Inc. | Integrated circuit package with radio frequency coupling arrangement |
US10225925B2 (en) * | 2014-08-29 | 2019-03-05 | Nxp Usa, Inc. | Radio frequency coupling and transition structure |
US9887449B2 (en) * | 2014-08-29 | 2018-02-06 | Nxp Usa, Inc. | Radio frequency coupling structure and a method of manufacturing thereof |
US11057984B2 (en) * | 2017-11-30 | 2021-07-06 | Ii-Vi Delaware, Inc. | High-speed hybrid circuit |
US11558957B2 (en) * | 2020-06-12 | 2023-01-17 | Raytheon Company | Shape memory thermal capacitor and methods for same |
CN112004318B (zh) * | 2020-08-14 | 2022-02-18 | 无锡先仁智芯微电子技术有限公司 | 一种封装结构及其制作方法 |
CN114615788A (zh) * | 2020-12-08 | 2022-06-10 | 宏恒胜电子科技(淮安)有限公司 | 具有散热块的电路板及其制作方法 |
CN115442963A (zh) * | 2021-06-03 | 2022-12-06 | 深南电路股份有限公司 | 一种埋入式元件电路板及其制做方法和电子装置 |
Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56172970U (ja) * | 1980-05-20 | 1981-12-21 |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4248920A (en) * | 1978-04-26 | 1981-02-03 | Tokyo Shibaura Denki Kabushiki Kaisha | Resin-sealed semiconductor device |
US4381327A (en) * | 1980-10-06 | 1983-04-26 | Dennison Manufacturing Company | Mica-foil laminations |
JPS5753674U (ja) * | 1980-09-12 | 1982-03-29 | ||
JPS5753674A (en) * | 1980-09-17 | 1982-03-30 | Toshiba Corp | Emission ct |
JPS57166056A (en) * | 1981-03-13 | 1982-10-13 | Siemens Ag | Integrated module |
GB2101148B (en) * | 1981-04-14 | 1984-10-24 | Hitachi Ltd | Composition of protective coating material |
JPS57184296A (en) * | 1981-05-09 | 1982-11-12 | Hitachi Ltd | Ceramic circuit board |
JPS5872847A (ja) * | 1981-10-26 | 1983-04-30 | 株式会社鷺宮製作所 | 電気冷蔵庫用冷媒回路 |
JPS5872847U (ja) * | 1981-11-11 | 1983-05-17 | 日本電気株式会社 | 電子装置 |
US4410927A (en) * | 1982-01-21 | 1983-10-18 | Olin Corporation | Casing for an electrical component having improved strength and heat transfer characteristics |
US4479991A (en) * | 1982-04-07 | 1984-10-30 | At&T Technologies, Inc. | Plastic coated laminate |
US4499145A (en) * | 1982-04-19 | 1985-02-12 | Sumitomo Bakelite Company Limited | Metal-clad laminate and process for producing the same |
JPS5967686A (ja) * | 1982-10-12 | 1984-04-17 | イビデン株式会社 | プリント配線基板とその製造方法 |
SE435443B (sv) * | 1983-02-18 | 1984-09-24 | Ericsson Telefon Ab L M | Kylanordning for elektroniska komponenter vilka genom hallare er anslutna till kretskort |
-
1983
- 1983-11-29 JP JP58225237A patent/JPS60116191A/ja active Granted
-
1984
- 1984-11-27 EP EP84904181A patent/EP0197148B1/en not_active Expired - Lifetime
- 1984-11-27 US US06/756,990 patent/US4737395A/en not_active Expired - Lifetime
- 1984-11-27 DE DE8484904181T patent/DE3482545D1/de not_active Expired - Lifetime
- 1984-11-27 WO PCT/JP1984/000565 patent/WO1985002515A1/ja active IP Right Grant
-
1985
- 1985-07-17 FI FI852798A patent/FI86943C/fi not_active IP Right Cessation
-
1987
- 1987-05-14 US US07/054,122 patent/US4773955A/en not_active Expired - Lifetime
-
1991
- 1991-01-28 SG SG41/91A patent/SG4191G/en unknown
Patent Citations (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS56172970U (ja) * | 1980-05-20 | 1981-12-21 |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0263141A (ja) * | 1989-04-05 | 1990-03-02 | Ibiden Co Ltd | 電子部品搭載用基板の製造方法 |
JPH03152985A (ja) * | 1989-11-09 | 1991-06-28 | Ibiden Co Ltd | 電子部品搭載用基板 |
Also Published As
Publication number | Publication date |
---|---|
EP0197148A4 (en) | 1987-06-29 |
US4773955A (en) | 1988-09-27 |
FI852798L (fi) | 1985-07-17 |
FI86943B (fi) | 1992-07-15 |
FI852798A0 (fi) | 1985-07-17 |
FI86943C (fi) | 1992-10-26 |
WO1985002515A1 (en) | 1985-06-06 |
JPH0378795B2 (ja) | 1991-12-16 |
EP0197148B1 (en) | 1990-06-13 |
DE3482545D1 (de) | 1990-07-19 |
EP0197148A1 (en) | 1986-10-15 |
US4737395A (en) | 1988-04-12 |
SG4191G (en) | 1991-04-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS60116191A (ja) | 電子部品搭載用基板の製造方法 | |
JP3619395B2 (ja) | 半導体素子内蔵配線基板およびその製造方法 | |
JP2501019B2 (ja) | フレキシブル回路ボ―ド | |
JP5100081B2 (ja) | 電子部品搭載多層配線基板及びその製造方法 | |
JP4171499B2 (ja) | 電子装置用基板およびその製造方法、並びに電子装置およびその製造方法 | |
TW200806108A (en) | Printed wiring board having a built-in semiconductor device and production process thereof | |
JP4880277B2 (ja) | 配線基板の製造方法 | |
JPS59198790A (ja) | プリント配線基板 | |
JPS60253291A (ja) | 電子部品搭載用基板およびその製造方法 | |
JP2004288711A (ja) | 電子部品内蔵型多層基板 | |
JPH08130372A (ja) | 多層プリント配線板の製造方法 | |
JPS6134989A (ja) | 電子部品搭載用基板 | |
JPH06291246A (ja) | マルチチップ半導体装置 | |
JPS61172393A (ja) | 電子部品搭載用基板およびその製造方法 | |
JP3868557B2 (ja) | Ic搭載用多層プリント配線板の製造方法 | |
JPS60111489A (ja) | 電子部品塔載用基板およびその製造方法 | |
JP3203176B2 (ja) | 混成集積回路装置およびその製造方法 | |
JPH0823151A (ja) | チップオンボード及びその製造方法 | |
US7827679B1 (en) | Thermal management circuit board and methods of producing the same | |
JPS59217385A (ja) | プリント配線基板 | |
JPH07273453A (ja) | 多層プリント配線板の製造方法 | |
JPS61189697A (ja) | 電子部品搭載用基板およびその製造方法 | |
JPH05226839A (ja) | 多層電子部品搭載用基板の製造方法 | |
JPS6265395A (ja) | プリント配線基板 | |
JP3074667B2 (ja) | チップキャリア及びその製造方法 |