JP4921848B2 - 半導体装置およびその製造方法 - Google Patents
半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP4921848B2 JP4921848B2 JP2006130340A JP2006130340A JP4921848B2 JP 4921848 B2 JP4921848 B2 JP 4921848B2 JP 2006130340 A JP2006130340 A JP 2006130340A JP 2006130340 A JP2006130340 A JP 2006130340A JP 4921848 B2 JP4921848 B2 JP 4921848B2
- Authority
- JP
- Japan
- Prior art keywords
- film
- gate electrode
- insulating film
- floating gate
- thickness
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 53
- 238000004519 manufacturing process Methods 0.000 title claims description 34
- 238000009413 insulation Methods 0.000 claims description 7
- 239000000758 substrate Substances 0.000 claims description 6
- 239000012528 membrane Substances 0.000 claims description 4
- 229910004298 SiO 2 Inorganic materials 0.000 description 126
- 238000000034 method Methods 0.000 description 83
- 239000010410 layer Substances 0.000 description 81
- 230000008569 process Effects 0.000 description 58
- 238000002955 isolation Methods 0.000 description 53
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 29
- 229910052710 silicon Inorganic materials 0.000 description 29
- 239000010703 silicon Substances 0.000 description 29
- 239000003990 capacitor Substances 0.000 description 25
- 230000005684 electric field Effects 0.000 description 17
- 238000005530 etching Methods 0.000 description 12
- 239000002344 surface layer Substances 0.000 description 9
- 230000000694 effects Effects 0.000 description 8
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 7
- 238000012858 packaging process Methods 0.000 description 7
- 229910052814 silicon oxide Inorganic materials 0.000 description 7
- 238000003860 storage Methods 0.000 description 7
- 230000008859 change Effects 0.000 description 6
- 230000010354 integration Effects 0.000 description 6
- 239000011229 interlayer Substances 0.000 description 6
- 229910052581 Si3N4 Inorganic materials 0.000 description 5
- 239000012535 impurity Substances 0.000 description 5
- 230000014759 maintenance of location Effects 0.000 description 5
- 150000004767 nitrides Chemical class 0.000 description 5
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 5
- 238000005229 chemical vapour deposition Methods 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 4
- 238000001459 lithography Methods 0.000 description 4
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 4
- 230000006872 improvement Effects 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- 239000000126 substance Substances 0.000 description 3
- 238000001039 wet etching Methods 0.000 description 3
- MFHHXXRRFHXQJZ-UHFFFAOYSA-N NONON Chemical group NONON MFHHXXRRFHXQJZ-UHFFFAOYSA-N 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 239000012141 concentrate Substances 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 238000004518 low pressure chemical vapour deposition Methods 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- SEOYNUHKXVGWFU-UHFFFAOYSA-N mu-oxidobis(oxidonitrogen) Chemical group O=NON=O SEOYNUHKXVGWFU-UHFFFAOYSA-N 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 238000001947 vapour-phase growth Methods 0.000 description 2
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 238000002474 experimental method Methods 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 229910000449 hafnium oxide Inorganic materials 0.000 description 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 235000013372 meat Nutrition 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 1
- 238000005240 physical vapour deposition Methods 0.000 description 1
- UAJUXJSXCLUTNU-UHFFFAOYSA-N pranlukast Chemical group C=1C=C(OCCCCC=2C=CC=CC=2)C=CC=1C(=O)NC(C=1)=CC=C(C(C=2)=O)C=1OC=2C=1N=NNN=1 UAJUXJSXCLUTNU-UHFFFAOYSA-N 0.000 description 1
- 229910001936 tantalum oxide Inorganic materials 0.000 description 1
- 238000000927 vapour-phase epitaxy Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B41/00—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates
- H10B41/30—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region
- H10B41/35—Electrically erasable-and-programmable ROM [EEPROM] devices comprising floating gates characterised by the memory core region with a cell select transistor, e.g. NAND
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/68—Floating-gate IGFETs
- H10D30/6891—Floating-gate IGFETs characterised by the shapes, relative sizes or dispositions of the floating gate electrode
- H10D30/6894—Floating-gate IGFETs characterised by the shapes, relative sizes or dispositions of the floating gate electrode having one gate at least partly in a trench
Landscapes
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Description
先ず、本発明に係る第1実施形態を図1〜図4を参照しつつ説明する。図1〜図3は、本実施形態に係る半導体装置の製造方法を示す工程断面図である。図4は、図3中破断線A−A’に沿って示す断面図である。
次に、本発明に係る第2実施形態を主に図5〜図7を参照しつつ説明する。図5および図7は、本実施形態に係る半導体装置の製造方法を示す工程断面図である。図7は、図6中破断線B−B’に沿って示す断面図である。なお、前述した第1実施形態と同一部分には同一符号を付して、その詳しい説明を省略する。
次に、本発明に係る第3実施形態について主に図8〜図12を参照しつつ説明する。図8〜図10は、本実施形態に係る半導体装置の製造方法を示す工程断面図である。図11は、図10中破断線C−C’に沿って示す断面図である。図12は、図10中破断線D−D’に沿って示す断面図である。なお、前述した第1および第2の各実施形態と同一部分には同一符号を付して、それらの詳しい説明を省略する。
次に、本発明に係る第4実施形態について主に図13〜図15を参照しつつ説明する。図13〜図15は、本実施形態に係る半導体装置の製造方法を示す工程断面図である。なお、前述した第1〜第3の各実施形態と同一部分には同一符号を付して、それらの詳しい説明を省略する。
次に、本発明に係る第5実施形態について主に図16および図17を参照しつつ説明する。図16および図17は、本実施形態に係る半導体装置の製造方法を示す工程断面図である。なお、前述した第1〜第4の各実施形態と同一部分には同一符号を付して、それらの詳しい説明を省略する。
次に、本発明に係る第6実施形態について主に図18〜図21を参照しつつ説明する。図18および図19は、本実施形態に係る半導体装置の製造方法を示す工程断面図である。図20は、図19中破断線E−E’に沿って示す断面図である。図21は、図19中破断線F−F’に沿って示す断面図である。なお、前述した第1〜第5の各実施形態と同一部分には同一符号を付して、それらの詳しい説明を省略する。
次に、本発明に係る第7実施形態について主に図22を参照しつつ説明する。図22は、本実施形態に係る半導体装置を示す断面図である。なお、前述した第1〜第6の各実施形態と同一部分には同一符号を付して、それらの詳しい説明を省略する。
Claims (2)
- 半導体基板の表面上の少なくとも1箇所に設けられたゲート絶縁膜と、
このゲート絶縁膜上に設けられた少なくとも1個の第1のゲート電極と、
この第1のゲート電極の表面を覆って設けられているとともに、前記第1のゲート電極が有する角部のうち前記ゲート絶縁膜と接触していない角部以外を覆っている部分の少なくとも一部の膜厚が、前記ゲート絶縁膜と接触していない前記角部を覆っている部分の少なくとも一部の膜厚よりも薄く形成され、前記第1のゲート電極の表面を覆って設けられた第1の電極間絶縁膜、この第1の電極間絶縁膜の表面を覆って設けられた第2の電極間絶縁膜、およびこの第2の電極間絶縁膜の表面を覆って設けられた第3の電極間絶縁膜の少なくとも3層構造からなるとともに、前記第1のゲート電極の前記ゲート絶縁膜と接触していない前記角部以外の上方に設けられた前記第2の電極間絶縁膜の少なくとも一部の膜厚が、前記ゲート絶縁膜と接触していない前記角部の上方に設けられた前記第2の電極間絶縁膜の少なくとも一部の膜厚よりも薄く形成され、かつ、前記第2の電極間絶縁膜について、前記第1のゲート電極の上面の上方の少なくとも一部における膜厚が、前記第1のゲート電極の前記ゲート絶縁膜と接触していない前記角部の上方に設けられた少なくとも一部の膜厚より薄い電極間絶縁膜と、
この電極間絶縁膜の表面を覆って設けられた第2のゲート電極と、
を具備し、前記第1のゲート電極は不揮発性メモリーを構成するフローティングゲート電極、前記第2のゲート電極は前記不揮発性メモリーを構成するコントロールゲート電極であることを特徴とする半導体装置。 - 半導体基板の表面上の少なくとも1箇所にゲート絶縁膜を設け、
このゲート絶縁膜上に少なくとも1個の第1のゲート電極を設け、
この第1のゲート電極の表面を覆って、かつ、前記第1のゲート電極が有する角部のうち前記ゲート絶縁膜と接触していない角部以外を覆う部分の少なくとも一部の膜厚を、前記ゲート絶縁膜と接触していない前記角部を覆う部分の少なくとも一部の膜厚よりも薄くして電極間絶縁膜を設け、
この電極間絶縁膜の表面を覆って第2のゲート電極を設け、
前記電極間絶縁膜を設けることは、前記第1のゲート電極の表面を覆って第1の電極間絶縁膜を設け、この第1の電極間絶縁膜の表面上のうち少なくとも前記第1のゲート電極の前記ゲート絶縁膜と接触していない前記角部の一部の上方に第2の電極間絶縁膜を設け、少なくともこの第2の電極間絶縁膜の表面を覆って第3の電極間絶縁膜を設けることにより、前記電極間絶縁膜を少なくとも3層構造に形成するとともに、前記第1のゲート電極の前記ゲート絶縁膜と接触していない前記角部以外の上方に設けられる前記第2の電極間絶縁膜の少なくとも一部の膜厚を、前記ゲート絶縁膜と接触していない前記角部の上方に設けられる前記第2の電極間絶縁膜の少なくとも一部の膜厚よりも薄く形成し、かつ、前記第2の電極間絶縁膜について、前記第1のゲート電極の上面の上方の少なくとも一部における膜厚を、前記第1のゲート電極の前記ゲート絶縁膜と接触していない前記角部の上方に設けられる少なくとも一部の膜厚より薄く形成することを含み、
前記第1のゲート電極は不揮発性メモリーを構成するフローティングゲート電極、前記第2のゲート電極は前記不揮発性メモリーを構成するコントロールゲート電極であることを特徴とする半導体装置の製造方法。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006130340A JP4921848B2 (ja) | 2006-05-09 | 2006-05-09 | 半導体装置およびその製造方法 |
US11/797,670 US7485918B2 (en) | 2006-05-09 | 2007-05-07 | Semiconductor device and method for manufacturing the same |
KR1020070044458A KR100952001B1 (ko) | 2006-05-09 | 2007-05-08 | 반도체 장치 및 그 제조 방법 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006130340A JP4921848B2 (ja) | 2006-05-09 | 2006-05-09 | 半導体装置およびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007305668A JP2007305668A (ja) | 2007-11-22 |
JP4921848B2 true JP4921848B2 (ja) | 2012-04-25 |
Family
ID=38684319
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006130340A Expired - Fee Related JP4921848B2 (ja) | 2006-05-09 | 2006-05-09 | 半導体装置およびその製造方法 |
Country Status (3)
Country | Link |
---|---|
US (1) | US7485918B2 (ja) |
JP (1) | JP4921848B2 (ja) |
KR (1) | KR100952001B1 (ja) |
Families Citing this family (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100773356B1 (ko) * | 2006-11-07 | 2007-11-05 | 삼성전자주식회사 | 분리형 전하저장패턴들을 갖는 비 휘발성 메모리소자 및 그제조방법 |
JP2008277694A (ja) * | 2007-05-07 | 2008-11-13 | Toshiba Corp | 半導体装置 |
KR100877483B1 (ko) * | 2007-10-04 | 2009-01-07 | 주식회사 동부하이텍 | 플래시 메모리 소자 및 그 제조 방법 |
FR2931289A1 (fr) | 2008-05-13 | 2009-11-20 | St Microelectronics Rousset | Memoire a structure du type eeprom et a lecture seule |
JP2010004020A (ja) * | 2008-05-19 | 2010-01-07 | Toshiba Corp | 不揮発性半導体記憶装置およびその製造方法 |
JP5361328B2 (ja) * | 2008-10-27 | 2013-12-04 | 株式会社東芝 | 不揮発性半導体記憶装置の製造方法 |
CN102088000B (zh) * | 2009-12-04 | 2013-03-27 | 中芯国际集成电路制造(上海)有限公司 | Eeprom的存储单元及其制造方法 |
JP2012114199A (ja) * | 2010-11-24 | 2012-06-14 | Toshiba Corp | 半導体装置および半導体装置の製造方法 |
KR20120085360A (ko) | 2011-01-24 | 2012-08-01 | 삼성전자주식회사 | 게이트 구조물, 게이트 구조물 형성 방법 및 이를 이용한 반도체 소자 제조 방법 |
JP2013065777A (ja) * | 2011-09-20 | 2013-04-11 | Toshiba Corp | 半導体装置および半導体装置の製造方法 |
US8994089B2 (en) * | 2011-11-11 | 2015-03-31 | Applied Materials, Inc. | Interlayer polysilicon dielectric cap and method of forming thereof |
JP2013131606A (ja) | 2011-12-21 | 2013-07-04 | Toshiba Corp | 半導体装置 |
JP5620426B2 (ja) | 2012-03-19 | 2014-11-05 | 株式会社東芝 | 不揮発性半導体記憶装置およびその製造方法 |
CN103855164A (zh) * | 2012-12-07 | 2014-06-11 | 旺宏电子股份有限公司 | 半导体装置及其制造方法与操作方法 |
EP3420840B1 (en) | 2017-06-29 | 2021-12-08 | MTG Co., Ltd. | Ring type wearable terminal and flexible substrate |
US11588031B2 (en) * | 2019-12-30 | 2023-02-21 | Taiwan Semiconductor Manufacturing Company Ltd. | Semiconductor structure for memory device and method for forming the same |
US11659709B2 (en) * | 2020-08-21 | 2023-05-23 | Globalfoundries Singapore Pte. Ltd. | Single well one transistor and one capacitor nonvolatile memory device and integration schemes |
Family Cites Families (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2733972B2 (ja) * | 1988-07-29 | 1998-03-30 | ソニー株式会社 | 半導体集積回路装置の製造方法 |
JPH0399473A (ja) * | 1989-09-12 | 1991-04-24 | Mitsubishi Electric Corp | 半導体記憶装置およびその製造方法 |
JP2661778B2 (ja) * | 1990-07-16 | 1997-10-08 | シャープ株式会社 | 電気的消去可能不揮発性半導体記憶装置およびその製造方法 |
JPH05218440A (ja) * | 1992-01-30 | 1993-08-27 | Nec Corp | 不揮発性半導体記憶装置の製造方法 |
JP3222234B2 (ja) * | 1992-12-18 | 2001-10-22 | 株式会社リコー | 半導体装置の製造方法 |
JPH08316348A (ja) * | 1995-03-14 | 1996-11-29 | Toshiba Corp | 半導体装置およびその製造方法 |
JPH11176961A (ja) * | 1997-12-15 | 1999-07-02 | Toshiba Corp | 不揮発性半導体記憶装置の製造方法 |
JPH11204788A (ja) * | 1998-01-19 | 1999-07-30 | Toshiba Corp | 半導体装置およびその製造方法 |
JP3425887B2 (ja) * | 1999-03-23 | 2003-07-14 | Necエレクトロニクス株式会社 | 半導体記憶装置及びその製造方法 |
WO2000079597A1 (en) * | 1999-06-17 | 2000-12-28 | Hitachi, Ltd. | Semiconductor memory device and method of manufacturing the same |
JP2001077216A (ja) * | 1999-09-07 | 2001-03-23 | Matsushita Electronics Industry Corp | 半導体装置及びその製造方法 |
JP2001168306A (ja) * | 1999-12-09 | 2001-06-22 | Toshiba Corp | 不揮発性半導体記憶装置及びその製造方法 |
KR100437470B1 (ko) * | 2001-01-31 | 2004-06-23 | 삼성전자주식회사 | 플래쉬 메모리 셀을 갖는 반도체 장치 및 그 제조 방법 |
US6806143B2 (en) * | 2001-02-02 | 2004-10-19 | Micron Technology, Inc. | Self-aligned source pocket for flash memory cells |
US6498064B2 (en) * | 2001-05-14 | 2002-12-24 | Vanguard International Semiconductor Corporation | Flash memory with conformal floating gate and the method of making the same |
US6391722B1 (en) * | 2001-07-13 | 2002-05-21 | Vanguard International Semiconductor Corporation | Method of making nonvolatile memory having high capacitive coupling ratio |
JP2004079696A (ja) * | 2002-08-14 | 2004-03-11 | Renesas Technology Corp | 半導体記憶装置 |
JP2004200598A (ja) * | 2002-12-20 | 2004-07-15 | Renesas Technology Corp | 半導体記憶装置および半導体装置 |
US6885044B2 (en) * | 2003-07-30 | 2005-04-26 | Promos Technologies, Inc. | Arrays of nonvolatile memory cells wherein each cell has two conductive floating gates |
JP2005340853A (ja) * | 2005-07-11 | 2005-12-08 | Toshiba Corp | 不揮発性半導体記憶装置およびその製造方法 |
JP4762036B2 (ja) * | 2006-04-14 | 2011-08-31 | 株式会社東芝 | 半導体装置 |
-
2006
- 2006-05-09 JP JP2006130340A patent/JP4921848B2/ja not_active Expired - Fee Related
-
2007
- 2007-05-07 US US11/797,670 patent/US7485918B2/en not_active Expired - Fee Related
- 2007-05-08 KR KR1020070044458A patent/KR100952001B1/ko active IP Right Grant
Also Published As
Publication number | Publication date |
---|---|
KR100952001B1 (ko) | 2010-04-08 |
KR20070109866A (ko) | 2007-11-15 |
JP2007305668A (ja) | 2007-11-22 |
US7485918B2 (en) | 2009-02-03 |
US20070262372A1 (en) | 2007-11-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4921848B2 (ja) | 半導体装置およびその製造方法 | |
JP4956500B2 (ja) | 半導体記憶装置及びその製造方法 | |
KR100871753B1 (ko) | 반도체 장치 및 그 제조 방법 | |
JP4761747B2 (ja) | 半導体装置 | |
CN104779253A (zh) | 半导体存储装置及其制造方法 | |
JP2004172488A (ja) | 半導体装置及びその製造方法 | |
US8803218B2 (en) | Nonvolatile memory device and method for fabricating the same | |
JP2010177279A (ja) | Nand型フラッシュメモリおよびその製造方法 | |
US8865536B2 (en) | Semiconductor device and manufacturing method thereof | |
KR20060049748A (ko) | 반도체 장치 및 그 제조 방법 | |
JP2006128702A (ja) | フラッシュメモリ素子の製造方法及びそれによって製造されたフラッシュメモリ素子 | |
US7651912B2 (en) | Semiconductor device and method of fabricating the same | |
CN115000072A (zh) | 在衬底上形成具有存储器单元、高电压设备和逻辑设备的半导体设备的方法 | |
JP2009253259A (ja) | 不揮発性半導体記憶装置及びその製造方法 | |
JP4823248B2 (ja) | 不揮発性半導体記憶装置及びその製造方法 | |
JP3794027B2 (ja) | Nand型不揮発性半導体メモリ装置およびその製造方法 | |
JP2010034233A (ja) | 不揮発性半導体記憶装置およびその製造方法 | |
KR20230110363A (ko) | 기판 상에 메모리 셀, 고전압 디바이스 및 논리 디바이스를갖는 반도체 디바이스를 형성하는 방법 | |
CN100474569C (zh) | 制造闪存设备的方法 | |
JP4856201B2 (ja) | 半導体装置の製造方法 | |
JP2010129740A (ja) | 不揮発性半導体記憶装置およびその製造方法 | |
JP2010272675A (ja) | 半導体記憶装置 | |
US7495308B2 (en) | Semiconductor device with trench isolation | |
JP2010034291A (ja) | 不揮発性半導体記憶装置の製造方法 | |
US20140332816A1 (en) | Semiconductor device |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090209 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110216 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110222 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110420 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120110 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120203 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150210 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |