JP4916964B2 - Dc−dcコンバータ、ドライバic、およびシステムインパッケージ - Google Patents
Dc−dcコンバータ、ドライバic、およびシステムインパッケージ Download PDFInfo
- Publication number
- JP4916964B2 JP4916964B2 JP2007182743A JP2007182743A JP4916964B2 JP 4916964 B2 JP4916964 B2 JP 4916964B2 JP 2007182743 A JP2007182743 A JP 2007182743A JP 2007182743 A JP2007182743 A JP 2007182743A JP 4916964 B2 JP4916964 B2 JP 4916964B2
- Authority
- JP
- Japan
- Prior art keywords
- low
- side mosfet
- switch element
- gate
- negative voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000003990 capacitor Substances 0.000 claims description 65
- 239000004065 semiconductor Substances 0.000 description 12
- 238000010586 diagram Methods 0.000 description 9
- 230000004888 barrier function Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 238000010992 reflux Methods 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 230000007704 transition Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/02—Conversion of DC power input into DC power output without intermediate conversion into AC
- H02M3/04—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters
- H02M3/10—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
- H02M3/158—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/16—Modifications for eliminating interference voltages or currents
- H03K17/161—Modifications for eliminating interference voltages or currents in field-effect transistor switches
- H03K17/162—Modifications for eliminating interference voltages or currents in field-effect transistor switches without feedback from the output circuit to the control circuit
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/56—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices
- H03K17/687—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors
- H03K17/6871—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of semiconductor devices the devices being field-effect transistors the output circuit comprising more than one controlled field-effect transistor
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K19/00—Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
- H03K19/0175—Coupling arrangements; Interface arrangements
- H03K19/0185—Coupling arrangements; Interface arrangements using field effect transistors only
- H03K19/018507—Interface arrangements
- H03K19/018521—Interface arrangements of complementary type, e.g. CMOS
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/05—Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
- H01L2224/0554—External layer
- H01L2224/0555—Shape
- H01L2224/05552—Shape in top view
- H01L2224/05554—Shape in top view being square
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48137—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48153—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate
- H01L2224/48195—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being arranged next to each other, e.g. on a common substrate the item being a discrete passive component
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/49—Structure, shape, material or disposition of the wire connectors after the connecting process of a plurality of wire connectors
- H01L2224/491—Disposition
- H01L2224/4912—Layout
- H01L2224/49175—Parallel arrangements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1203—Rectifying Diode
- H01L2924/12032—Schottky diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1305—Bipolar Junction Transistor [BJT]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/30107—Inductance
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K2217/00—Indexing scheme related to electronic switching or gating, i.e. not by contact-making or -breaking covered by H03K17/00
- H03K2217/0081—Power supply means, e.g. to the switch driver
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Physics & Mathematics (AREA)
- Computing Systems (AREA)
- General Engineering & Computer Science (AREA)
- Mathematical Physics (AREA)
- Dc-Dc Converters (AREA)
- Semiconductor Integrated Circuits (AREA)
- Power Conversion In General (AREA)
Description
(1)非絶縁形DC−DCコンバータにおいて、導通損失の増加を伴うことなく、セルフターンオンを防止できる。
(2)その結果、電力効率を向上できる。
図1〜図6により、本発明の実施の形態1に係るDC−DCコンバータの回路構成、および動作について説明する。図1は本発明の実施の形態1に係るDC−DCコンバータの回路構成の一例を示す図である。なお、図1は、簡略化された図であり、例えば、同時オンを防止する機能を実現する回路などは記載していない。図2は本発明の実施の形態1に係るDC−DCコンバータの信号、各スイッチ、各電圧のタイミングチャートを示す図、図3は本発明の実施の形態1に係るDC−DCコンバータを含むCPU向け電源システムの構成の一例を示す図、図4は本発明の実施の形態1に係るDC−DCコンバータのセルフターンオン現象を説明するための各電圧のタイミングチャートを示す図、図5は本発明の実施の形態1に係るDC−DCコンバータの動作原理を説明するための回路構成を示す図、図6は本発明の実施の形態1に係るDC−DCコンバータのゲートドライバの負電圧印加動作を説明するための信号、各スイッチ、各電圧のタイミングチャートを示す図である。
図7および図8により、本発明の実施の形態2に係るDC−DCコンバータのシステムインパッケージについて説明する。図7は本発明の実施の形態2に係るDC−DCコンバータのシステムインパッケージの回路構成の一例を示す図、図8は本発明の実施の形態2に係るDC−DCコンバータのシステムインパッケージのチップ配置およびワイヤボンディング配置の一例を示す図である。
図9および図10により、本発明の実施の形態3に係るDC−DCコンバータのシステムインパッケージについて説明する。図9は本発明の実施の形態3に係るDC−DCコンバータのシステムインパッケージの回路構成の一例を示す図、図10は本発明の実施の形態3に係るDC−DCコンバータのシステムインパッケージのチップ配置およびワイヤボンディング配置の一例を示す図である。
Claims (7)
- チョークコイルと、前記チョークコイルの一端と直流入力電源の負電位側との間に接続された出力コンデンサと、ドレイン端子が前記直流入力電源の正電位側に接続され、ソース端子が前記チョークコイルの他端に接続されたハイサイドMOSFETと、ドレイン端子が前記チョークコイルの他端に接続され、ソース端子が前記直流入力電源の負電位側に接続されたローサイドMOSFETと、パルス信号によって制御されて、前記ハイサイドMOSFETおよび前記ローサイドMOSFETを交互に駆動するゲート駆動装置とを備えた非絶縁形DC−DCコンバータであって、
前記ゲート駆動装置の前記ローサイドMOSFETを駆動する部分は、
負電位側が前記ローサイドMOSFETのソース端子に接続されたゲート駆動用直流電源と、
負電圧生成用コンデンサと、
前記ゲート駆動用直流電源の正電位側と前記ローサイドMOSFETのゲート端子との間に接続された第1のスイッチ素子と、
前記ゲート駆動用直流電源の正電位側と前記負電圧生成用コンデンサの一端との間に接続された第2のスイッチ素子と、
前記ローサイドMOSFETのゲート端子と前記負電圧生成用コンデンサの他端との間に接続された第3のスイッチ素子と、
前記負電圧生成用コンデンサの一端と前記ローサイドMOSFETのソース端子との間に接続された第4のスイッチ素子と、
前記負電圧生成用コンデンサの他端と前記ローサイドMOSFETのソース端子との間に接続された第5のスイッチ素子とを有することを特徴とするDC−DCコンバータ。 - 請求項1記載のDC−DCコンバータにおいて、
前記ゲート駆動装置は、
前記パルス信号と同期して、第1の状態では、前記第1のスイッチ素子、前記第2のスイッチ素子、および前記第5のスイッチ素子を導通状態に制御し、前記第3のスイッチ素子および前記第4のスイッチ素子を非導通状態に制御し、
第2の状態では、前記第1のスイッチ素子、前記第2のスイッチ素子、および前記第5のスイッチ素子を非導通状態に制御し、前記第3のスイッチ素子および前記第4のスイッチ素子を導通状態に制御することを特徴とするDC−DCコンバータ。 - 請求項2記載のDC−DCコンバータにおいて、
前記第3のスイッチ素子、前記第4のスイッチ素子、および前記第5のスイッチ素子はnチャネル形MOSFETであり、
前記第1のスイッチ素子および前記第2のスイッチ素子はpチャネル形MOSFETであり、
前記第5のスイッチは直列にダイオードが接続されていることを特徴とするDC−DCコンバータ。 - 請求項2記載のDC−DCコンバータにおいて、
上記ローサイドMOSFETの閾値電圧は1V以下であることを特徴とするDC−DCコンバータ。 - 負電圧生成用コンデンサおよびゲート駆動用直流電源が接続され、パルス信号によって制御されて、DC−DCコンバータのハイサイドMOSFETおよびローサイドMOSFETを交互に駆動するドライバICであって、
前記ゲート駆動用直流電源の正電位側と前記ローサイドMOSFETのゲート端子との間に接続された第1のスイッチ素子と、
前記ゲート駆動用直流電源の正電位側と前記負電圧生成用コンデンサの一端との間に接続された第2のスイッチ素子と、
前記ローサイドMOSFETのゲート端子と前記負電圧生成用コンデンサの他端との間に接続された第3のスイッチ素子と、
前記負電圧生成用コンデンサの一端と前記ローサイドMOSFETのソース端子との間に接続された第4のスイッチ素子と、
前記負電圧生成用コンデンサの他端と前記ローサイドMOSFETのソース端子との間に接続された第5のスイッチ素子と、
前記第5のスイッチ素子に直列に接続されたダイオードとを同一のチップ上に形成したことを特徴とするドライバIC。 - ハイサイドMOSFETと、ローサイドMOSFETと、前記ハイサイドMOSFETおよび前記ローサイドMOSFETを交互に駆動するドライバICとを同一のパッケージに搭載したシステムインパッケージであって、
前記ドライバICは、同一のチップ上に、
前記システムインパッケージに接続されたゲート駆動用直流電源の正電位側と前記ローサイドMOSFETのゲート端子との間に接続された第1のスイッチ素子と、
前記ゲート駆動用直流電源の正電位側と前記システムインパッケージに接続された負電圧生成用コンデンサの一端との間に接続された第2のスイッチ素子と、
前記ローサイドMOSFETのゲート端子と前記負電圧生成用コンデンサの他端との間に接続された第3のスイッチ素子と、
前記負電圧生成用コンデンサの一端と前記ローサイドMOSFETのソース端子との間に接続された第4のスイッチ素子と、
前記負電圧生成用コンデンサの他端と前記ローサイドMOSFETのソース端子との間に接続された第5のスイッチ素子と、
前記第5のスイッチ素子に直列に接続されたダイオードとを形成したことを特徴とするシステムインパッケージ。 - 請求項6記載のシステムインパッケージにおいて、
前記負電圧生成用コンデンサを内蔵したことを特徴とするシステムインパッケージ。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007182743A JP4916964B2 (ja) | 2007-07-12 | 2007-07-12 | Dc−dcコンバータ、ドライバic、およびシステムインパッケージ |
US12/171,347 US8018255B2 (en) | 2007-07-12 | 2008-07-11 | DC-DC converter, driver IC, and system in package |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007182743A JP4916964B2 (ja) | 2007-07-12 | 2007-07-12 | Dc−dcコンバータ、ドライバic、およびシステムインパッケージ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009022106A JP2009022106A (ja) | 2009-01-29 |
JP4916964B2 true JP4916964B2 (ja) | 2012-04-18 |
Family
ID=40252560
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007182743A Expired - Fee Related JP4916964B2 (ja) | 2007-07-12 | 2007-07-12 | Dc−dcコンバータ、ドライバic、およびシステムインパッケージ |
Country Status (2)
Country | Link |
---|---|
US (1) | US8018255B2 (ja) |
JP (1) | JP4916964B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9973188B2 (en) | 2015-10-15 | 2018-05-15 | Tdk Corporation | Switch driving device and switch driving method |
US11139753B2 (en) | 2016-06-06 | 2021-10-05 | Kabushiki Kaisha Toshiba | Semiconductor device, power conversion apparatus, and vehicle |
Families Citing this family (39)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2009200891A (ja) * | 2008-02-22 | 2009-09-03 | Fuji Electric Holdings Co Ltd | ゲート駆動回路 |
JP5407940B2 (ja) * | 2010-03-04 | 2014-02-05 | 株式会社デンソー | スイッチング素子の駆動回路 |
JP5130310B2 (ja) * | 2010-03-17 | 2013-01-30 | 日立アプライアンス株式会社 | 電圧駆動型半導体素子のゲート駆動回路及び電力変換装置 |
JP5343904B2 (ja) | 2010-03-23 | 2013-11-13 | 住友電気工業株式会社 | 半導体装置 |
CN102859852B (zh) * | 2010-04-19 | 2015-11-25 | 恩德斯+豪斯流量技术股份有限公司 | 测量变换器的驱动电路及由该驱动电路形成的测量系统 |
JP5541044B2 (ja) * | 2010-09-28 | 2014-07-09 | サンケン電気株式会社 | ゲート駆動回路及びスイッチング電源装置 |
JP5482815B2 (ja) * | 2011-06-01 | 2014-05-07 | 株式会社デンソー | パワーmosfetの駆動回路およびその素子値決定方法 |
JP5644686B2 (ja) * | 2011-06-13 | 2014-12-24 | 株式会社デンソー | スイッチング素子の駆動回路 |
US9812942B2 (en) | 2012-01-10 | 2017-11-07 | Renesas Electronics America Inc. | Distributed driving system |
KR20130086847A (ko) * | 2012-01-26 | 2013-08-05 | 삼성전자주식회사 | 음의 전력을 이용하여 리키지 전력 소모를 줄이는 저전력 회로 |
JP5561352B2 (ja) * | 2012-02-22 | 2014-07-30 | 株式会社デンソー | 駆動回路 |
KR101874414B1 (ko) * | 2012-04-05 | 2018-07-04 | 삼성전자주식회사 | 하이측 게이트 드라이버, 스위칭 칩, 및 전력 장치 |
JP5959901B2 (ja) * | 2012-04-05 | 2016-08-02 | 株式会社日立製作所 | 半導体駆動回路および電力変換装置 |
JP5811961B2 (ja) * | 2012-07-24 | 2015-11-11 | 株式会社デンソー | 半導体素子駆動回路 |
JP5733330B2 (ja) | 2013-03-22 | 2015-06-10 | 株式会社デンソー | 駆動回路 |
JP6088331B2 (ja) * | 2013-04-10 | 2017-03-01 | 富士通株式会社 | 充放電信号回路およびdcdcコンバータ |
JP6090007B2 (ja) * | 2013-06-26 | 2017-03-08 | 株式会社デンソー | 駆動回路 |
JP6171861B2 (ja) * | 2013-11-07 | 2017-08-02 | 富士通株式会社 | 充放電信号回路およびdcdcコンバータ |
JP6425380B2 (ja) | 2013-12-26 | 2018-11-21 | ローム株式会社 | パワー回路およびパワーモジュール |
JP6469118B2 (ja) * | 2014-01-28 | 2019-02-13 | シュナイダー エレクトリック アイティー コーポレーション | バイポーラゲートドライバ |
JP6328056B2 (ja) | 2014-01-31 | 2018-05-23 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置および電源システム |
US10026714B2 (en) * | 2014-02-14 | 2018-07-17 | Nxp Usa, Inc. | Integrated circuit device |
JP6379525B2 (ja) * | 2014-03-05 | 2018-08-29 | 住友電気工業株式会社 | 半導体モジュール |
US20150258946A1 (en) * | 2014-03-13 | 2015-09-17 | GM Global Technology Operations LLC | Split-rail vehicle power architecture |
US9419509B2 (en) * | 2014-08-11 | 2016-08-16 | Texas Instruments Incorporated | Shared bootstrap capacitor for multiple phase buck converter circuit and methods |
US9634655B2 (en) * | 2015-02-24 | 2017-04-25 | Panasonic Corporation | Drive device having first and second switching devices with different gate widths |
JPWO2017081856A1 (ja) * | 2015-11-09 | 2018-08-30 | パナソニックIpマネジメント株式会社 | スイッチング回路 |
US10873219B2 (en) * | 2016-09-30 | 2020-12-22 | Fuji Corporation | Contactless power supply device |
DE102017100972A1 (de) | 2017-01-19 | 2018-07-19 | HELLA GmbH & Co. KGaA | Vorrichtung zur Ansteuerung einer elektronischen Schalteinheit |
US10069485B2 (en) | 2017-02-02 | 2018-09-04 | Ixys, Llc | High-speed MOSFET and IGBT gate driver |
EP3364534B1 (en) * | 2017-02-17 | 2019-09-18 | General Electric Technology GmbH | Improvements in or relating to gate drivers |
CN207039558U (zh) * | 2017-06-28 | 2018-02-23 | 罗伯特·博世有限公司 | 预驱动器 |
JP2019097225A (ja) * | 2017-11-17 | 2019-06-20 | シャープ株式会社 | 電源回路 |
US11381150B2 (en) | 2017-12-28 | 2022-07-05 | Shindengen Electric Manufacturing Co., Ltd. | Semiconductor switch control circuit and switching power source device |
WO2019176077A1 (ja) | 2018-03-16 | 2019-09-19 | 新電元工業株式会社 | 半導体スイッチ制御回路及びスイッチング電源装置 |
JP6800906B2 (ja) | 2018-03-22 | 2020-12-16 | 株式会社東芝 | 半導体装置及び半導体パッケージ |
DE102018126780A1 (de) | 2018-10-26 | 2020-04-30 | Dr. Ing. H.C. F. Porsche Aktiengesellschaft | Schaltungsanordnung von Gate-Treiber-Schaltungen und Leistungsschaltern mit negativer Sperrspannung |
JP7232208B2 (ja) * | 2020-03-19 | 2023-03-02 | 株式会社東芝 | 半導体装置 |
CN117501601A (zh) * | 2021-11-19 | 2024-02-02 | 华为技术有限公司 | 开关电源电路和电子设备 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH08149796A (ja) * | 1994-11-18 | 1996-06-07 | Kyosan Electric Mfg Co Ltd | 電圧駆動型スイッチ素子のドライブ回路 |
JPH11146640A (ja) | 1997-11-10 | 1999-05-28 | Nec Corp | スイッチング電源用整流回路およびこの整流回路を用いたスイッチング電源 |
JP4319336B2 (ja) * | 2000-07-25 | 2009-08-26 | 株式会社デンソー | Mosスイッチング回路 |
JP4100134B2 (ja) * | 2002-11-06 | 2008-06-11 | 三菱電機株式会社 | インバータ |
JP4064879B2 (ja) * | 2003-07-02 | 2008-03-19 | 株式会社日立製作所 | 同期整流回路及び電源装置 |
JP4477952B2 (ja) | 2004-07-09 | 2010-06-09 | 株式会社ルネサステクノロジ | 半導体装置、dc/dcコンバータおよび電源システム |
KR20070024408A (ko) * | 2005-08-26 | 2007-03-02 | 한국전자통신연구원 | Ofdma 셀룰라 시스템에서의 시스템 정보 전송 방법 및장치 |
JP4679309B2 (ja) * | 2005-09-06 | 2011-04-27 | 株式会社東芝 | 半導体装置 |
JP4739059B2 (ja) | 2006-02-23 | 2011-08-03 | ルネサスエレクトロニクス株式会社 | Dc/dcコンバータ用半導体装置 |
JP4875380B2 (ja) * | 2006-02-24 | 2012-02-15 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US8185726B2 (en) * | 2006-04-27 | 2012-05-22 | Qualcomm Incorporated | Sleep optimization based on system information block scheduling |
US8934915B2 (en) * | 2007-01-31 | 2015-01-13 | Qualcomm Incorporated | Method and apparatus for reducing call setup delay by improved SIB7 and SIB14 scheduling |
JP4682173B2 (ja) * | 2007-07-12 | 2011-05-11 | 株式会社日立製作所 | 電圧駆動型半導体素子のドライブ回路及びインバータ装置 |
-
2007
- 2007-07-12 JP JP2007182743A patent/JP4916964B2/ja not_active Expired - Fee Related
-
2008
- 2008-07-11 US US12/171,347 patent/US8018255B2/en active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US9973188B2 (en) | 2015-10-15 | 2018-05-15 | Tdk Corporation | Switch driving device and switch driving method |
US11139753B2 (en) | 2016-06-06 | 2021-10-05 | Kabushiki Kaisha Toshiba | Semiconductor device, power conversion apparatus, and vehicle |
Also Published As
Publication number | Publication date |
---|---|
US20090015224A1 (en) | 2009-01-15 |
JP2009022106A (ja) | 2009-01-29 |
US8018255B2 (en) | 2011-09-13 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4916964B2 (ja) | Dc−dcコンバータ、ドライバic、およびシステムインパッケージ | |
CN1719706B (zh) | 半导体装置、dc/dc变换器和电源系统 | |
US9917584B2 (en) | Voltage converter integrated circuit with an integrated bootstrap capacitor | |
KR101036867B1 (ko) | Dc-dc 컨버터 | |
US20110181255A1 (en) | Semiconductor device and power supply unit using the same | |
JP5354625B2 (ja) | 半導体装置 | |
US8125206B2 (en) | Semiconductor device and power supply using the same | |
JP4671275B2 (ja) | 電源制御装置、電源用電子部品及び電源装置 | |
US7821243B2 (en) | DC/DC converter | |
CN104467369B (zh) | 用于开关驱动器的系统和方法 | |
JP5727300B2 (ja) | 電圧レギュレータ | |
JP2013516155A (ja) | ゲート・プルダウンを備えたmosfet | |
JP6328056B2 (ja) | 半導体集積回路装置および電源システム | |
US10630160B2 (en) | Gate drive adapter | |
CN103904893A (zh) | 半导体集成电路及其操作方法 | |
KR101758808B1 (ko) | 지능형 파워 모듈 및 그의 전원구동모듈 | |
JP5191689B2 (ja) | 半導体装置 | |
US9479049B2 (en) | Semiconductor module and boost rectifier circuit | |
US11081955B2 (en) | Unidirectional ring mitigation in a voltage converter | |
JP2005027417A (ja) | 同期整流回路及び電源装置 | |
JP4895216B2 (ja) | 電源装置 | |
JP2025015033A (ja) | 電源制御装置及びスイッチング電源装置 | |
JP2007151323A (ja) | Dc/dcコンバータ、および、スイッチング電源用の半導体集積回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20100209 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100528 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111222 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120105 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120125 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150203 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4916964 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |