JP4354360B2 - 降圧電源装置 - Google Patents
降圧電源装置 Download PDFInfo
- Publication number
- JP4354360B2 JP4354360B2 JP2004217063A JP2004217063A JP4354360B2 JP 4354360 B2 JP4354360 B2 JP 4354360B2 JP 2004217063 A JP2004217063 A JP 2004217063A JP 2004217063 A JP2004217063 A JP 2004217063A JP 4354360 B2 JP4354360 B2 JP 4354360B2
- Authority
- JP
- Japan
- Prior art keywords
- voltage
- node
- power supply
- circuit
- current
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000004913 activation Effects 0.000 claims description 18
- 230000003213 activating effect Effects 0.000 claims description 3
- 230000007423 decrease Effects 0.000 description 25
- 230000002093 peripheral effect Effects 0.000 description 13
- 230000004044 response Effects 0.000 description 13
- 238000010586 diagram Methods 0.000 description 10
- 102220512368 Myosin-10_S60N_mutation Human genes 0.000 description 5
- 102200132518 rs587777480 Human genes 0.000 description 5
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 4
- 230000007257 malfunction Effects 0.000 description 4
- 239000003990 capacitor Substances 0.000 description 3
- 230000000644 propagated effect Effects 0.000 description 3
- 230000003247 decreasing effect Effects 0.000 description 2
- 230000004043 responsiveness Effects 0.000 description 2
- 229910017383 At S90 Inorganic materials 0.000 description 1
- 230000006870 function Effects 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G05—CONTROLLING; REGULATING
- G05F—SYSTEMS FOR REGULATING ELECTRIC OR MAGNETIC VARIABLES
- G05F1/00—Automatic systems in which deviations of an electric quantity from one or more predetermined values are detected at the output of the system and fed back to a device within the system to restore the detected quantity to its predetermined value or values, i.e. retroactive systems
- G05F1/10—Regulating voltage or current
- G05F1/46—Regulating voltage or current wherein the variable actually regulated by the final control device is DC
- G05F1/462—Regulating voltage or current wherein the variable actually regulated by the final control device is DC as a function of the requirements of the load, e.g. delay, temperature, specific voltage/current characteristic
- G05F1/465—Internal voltage generators for integrated circuits, e.g. step down generators
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B24—GRINDING; POLISHING
- B24B—MACHINES, DEVICES, OR PROCESSES FOR GRINDING OR POLISHING; DRESSING OR CONDITIONING OF ABRADING SURFACES; FEEDING OF GRINDING, POLISHING, OR LAPPING AGENTS
- B24B3/00—Sharpening cutting edges, e.g. of tools; Accessories therefor, e.g. for holding the tools
- B24B3/36—Sharpening cutting edges, e.g. of tools; Accessories therefor, e.g. for holding the tools of cutting blades
- B24B3/54—Sharpening cutting edges, e.g. of tools; Accessories therefor, e.g. for holding the tools of cutting blades of hand or table knives
-
- B—PERFORMING OPERATIONS; TRANSPORTING
- B24—GRINDING; POLISHING
- B24D—TOOLS FOR GRINDING, BUFFING OR SHARPENING
- B24D7/00—Bonded abrasive wheels, or wheels with inserted abrasive blocks, designed for acting otherwise than only by their periphery, e.g. by the front face; Bushings or mountings therefor
- B24D7/18—Wheels of special form
Landscapes
- Engineering & Computer Science (AREA)
- Mechanical Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Electromagnetism (AREA)
- General Physics & Mathematics (AREA)
- Radar, Positioning & Navigation (AREA)
- Automation & Control Theory (AREA)
- Dram (AREA)
- Continuous-Control Power Sources That Use Transistors (AREA)
- Static Random-Access Memory (AREA)
Description
図16に示すように、センスアンプ駆動時に不図示の外部制御回路が発生するSA活性化信号を受けると、プルダウン回路403は一定時間「H」レベルとなるプルダウン信号を生成し、制御ノードG0のをプルダウン信号が「H」レベルにある間接地電圧VSSに接続するのでドライバの電流供給能力が急激に増加し、VDDの落ち込みを抑制することができる。
負荷回路2が動作状態にあり、消費電流が大きい場合、NMOSトランジスタ45をオンとすればI43の値が大きくなり、基準電圧Vrefと降圧電圧VDDとに差が生じたときのノードN42の電圧変化量が大きくなるので図18に示すように、負荷回路の消費電流が少なくNMOSトランジスタ45がオフである場合に比べ、短時間でVref=VDDとすることができる。一方、負荷回路2が待機状態にある間はその消費電流Iは少なく且つ比較的安定しているため、S30(N46)=「L」に設定して降圧電源装置全体の消費電流を低減することができる。即ち、図17の降圧電源装置は待機時の低消費電流と動作時の高速応答性を両立させている。
負荷回路2の状態が待機状態から動作状態となり、消費電流IがI1からI2に増加するのに合わせて降圧制御信号S30(N46)が「L」から「H」に切り換わると、N43・VSS間電流がI46からI46+I45に増加するためノードN43の電圧は使用するPMOSトランジスタ、NMOSトランジスタの特性に応じた値のVtnからVtn−αに降下する。ノードN43の電圧降下はNMOSトランジスタ43のゲート・ソース(N45・N43)間容量により基準電圧Vref(N45)に伝播し、基準電圧Vrefは一時的にV40からV40−ΔVlに降下する。また、基準電圧VrefがV40からV40−ΔV1に降下したことを受けて、ノードN42の電圧(待機時はVCC−Vtp3、動作時はVCC−Vtp4)が変化し、高圧電圧VDDも基準電圧Vrefに追従して変化する。その後、遅延時間を経て基準電圧Vref(N45)がV40−ΔV1からV40に戻るとVDD(N44)もV40に戻る。
負荷回路2の状態が動作状態から待機状態に戻り、負荷回路2の消費電流IがI2からI1に減少するのに合わせて降圧制御信号S30(N46)が「H」から「L」に切り換わると、N43・VSS間電流がI46+I45からI46に減少する(戻る)ので、ノードN43の電圧はVtn−αからVtnに上昇する。ノードN43の電圧上昇はNMOSトランジスタ43のゲート・ソース(N45・N43)間容量によりVref(N45)に伝播し、Vrefは一時的にV40+ΔV2に上昇する。降圧電圧VDDも基準電圧VrefがV40+ΔV2に上昇したことを受けて同じ電圧に調整される。その後、基準電圧Vrefが遅延時間を経てV40+ΔV2からV40に戻ると降圧電圧VDD(N44)もV40に戻る。
本発明は上記の従来の降圧電源装置の問題を解消するためになされたものであり、周辺回路の急激な消費電流の増加に対処するため、プルダウン回路を備えたタイプの降圧電源装置において、プルダウン動作後の降圧電源電圧VDDの上昇を防止することを目的とする。
外部から供給される外部電源電圧を基準電圧に等しい内部電源電圧に降圧し、該内部電源電圧を降圧電圧ノードを介して負荷に供給する降圧電源装置において、
前記基準電圧と前記内部電源電圧とを比較するコンパレータと、
入力が前記外部電源電圧に接続され、制御入力が前記コンパレータの出力に接続された制御ノードに接続され、出力が前記降圧電圧ノードに接続され、前記制御ノードの電圧に応じた値の電圧を前記内部電源電圧として前記降圧電圧ノードに出力するドライバと、
前記負荷を活性化させる活性化信号が外部から入力されたときに、前記制御ノードを第1の時間接地電圧に接続するプルダウン回路と、
前記制御ノードが前記第1の時間前記接地電圧に接続された後に、前記制御ノードを第2の時間前記外部電源電圧に接続するプルアップ回路と
を備えることを特徴とする降圧電源装置が提供される。
図1に、上記第1の目的を達成する降圧電源装置の構成を示す。この降圧電源装置200は、外部電源電圧VCCを内部電源電圧VDDに降圧して各周辺回路205に供給する装置であり、基準電圧と内部電源電圧VDDとを比較する差動増幅器201と、差動増幅器201の出力に応じて電流供給能力を調整するドライバとしてのPMOSトランジスタ202と、プルダウン回路203と、プルアップ回路204とを含む。
図2(a)にプルダウン回路203の構成を示す。同図に示すようにプルダウン回路203はSA活性化信号が入力されると一定のパルス幅のプルダウン信号を生成するプルダウン信号生成回路203a、SA活性化信号とプルダウン信号のANDを出力するAND回路203b、ゲートがAND回路203bの出力に接続され、ドレインが制御ノードG0に接続され、ソースが接地電圧VSSに接続されたNMOSトランジスタ203cから構成される。
図2(b)にプルアップ回路204の構成を示す。同図に示すようにプルアップ回路204はSA活性化信号が入力されると一定のパルス幅のプルアップ信号を生成するプルアップ信号生成回路204a、SA活性化信号とプルアップ信号のNANDを出力するNAND回路204b、ゲートがNAND回路204bの出力に接続され、ソースが外部電源電圧VCCに接続され、ドレインが制御ノードG0に接続されたPMOSトランジスタ204cから構成される。プルアップ信号生成回路204aは、SA活性化信号の入力からプルダウン信号のパルス幅に等しい遅延時間が経過した後にプルアップ信号を立ち上げる。
不図示の外部制御回路がSA活性化信号を発生すると、プルダウン回路203のプルダウン信号生成回路203aは一定のパルス幅のプルダウン信号を生成する。SA活性化信号とプルダウン信号が入力されたAND回路203bは「H」レベルの電圧をPMOSトランジスタ203cのゲートに印加する。それにより、PMOSトランジスタ203cがオンとなって制御ノードG0の電圧を急激に低下させ、PMOSトランジスタ202の電流供給能力を上昇させる。従って、センスアンプが動作を開始したときのような負荷電流の急激な上昇による内部電源電圧VDDの低下が抑制される。
プルダウン信号が立ち下がるとプルアップ信号生成回路204aは直ちにプルアップ信号を立ち上げ、それによりNAND回路204bは「L」レベルの電圧をPMOSトランジスタ204cのゲートに印加する。それにより、PMOSトランジスタ204cがオンとなって制御ノードG0の電圧を上昇させ、PMOSトランジスタ202の電流供給能力を低下させる。従って、センスアンプのように、動作開始と共に大電流が流れ、瞬時に電流値が0に戻るような負荷を周辺回路に含む場合にも、電流供給能力が過剰になることが防止され、プルダウンによる内部電源電圧VDDの上昇が抑制される。
図4に、本発明の第1の目的を達成する降圧電源装置の他の構成を示す。
周辺回路が動作を開始する場合、それに先立ち、該周辺回路が形成されているチップを活性化するためのチップセレクト信号等のチップ活性化信号が不図示の制御回路から出力される。第2の実施形態ではこのチップ活性化信号を利用している。
ワンショット回路303とNMOSトランジスタ304とがリーク回路を構成する。
チップ活性化信号が入力されると、ワンショット回路303は一定のパルス幅のリーク信号をNMOSトランジスタ304のゲートに印加する。それにより、NMOSトランジスタ304がオンとなり、周辺回路の消費電流が増加する前に、VDDノードからVSSノードに向けてリーク電流が流れ、降圧電圧VDDの電圧が低下し、差動増幅器301の出力電圧、即ち制御ノードG0の電圧が低下し、PMOSトランジスタ302の電流供給能力が上昇する。この状態で周辺回路の消費電流が増加すると、VDDが更に低下するので差動増幅器301の出力電圧が更に低下し、PMOSトランジスタ302の電流供給能力は更に上昇する。
ノイズ等により、降圧電圧(内部電源電圧)VDDが上昇した場合、差動増幅器301はPMOSトランジスタ302を完全にオフにするため、制御ノードG0の電圧をVCC近くまで上昇させる場合がある。周辺回路の消費電流が急激に増加するとVDDが急速に低下するため、制御ノードG0の電圧を急速に低下させる必要があるが、図6に点線で示したように制御ノードG0の電圧がVCC近くまで上昇していた場合には、PMOSトランジスタ302がオンになる電圧との差が大きいのでVDDが上昇を開始するまでの時間が長くなり、応答性が悪化する。
本実施形態では、周辺回路の消費電流が増加する前に、VDDノードからVSSノードに電流をリークさせ、図6に実線で示したように予め制御ノードG0の電圧を低下させておくため、ノイズ等により応答性が悪化することはない。
図7に、本発明の第2の目的を達成する降圧電源装置の構成を示す。この降圧電源装置1は、外部から供給される、例えば3.3Vの電源電圧VCCを基準電圧Vrefと同じ電圧に降圧し、負荷回路2に内部電源電圧(降圧電圧)VDD(例えば2.5V)として印加するための装置であり、基準電圧Vrefを出力する基準電圧発生回路10と、負荷回路2の消費電流の値に応じてレベルが「H」と「L」の間で切り換わる降圧制御信号S30を発生する制御回路30と、基準電圧Vref及び降圧御信S30が入力され、降圧電圧(内部電源電圧)VDDを出力する降圧電圧出力回路20とから構成される。
NMOSトランジスタ23が第1の手段を構成し、NMOSトランジスタ25が第2の手段を構成し、PMOSトランジスタ27が第3の手段を構成する。
負荷回路2の状態が待機状態から動作状態に切り換わり、負荷回路2の消費電流IVDDがI1からI2に増加するのに合わせて降圧制御信号S30(N26)の電圧レベルが「L」から「H」に変わると、N23・VSS間電流がI26からI26+I25に増加するため、ノードN23の電圧は使用するPMOSトランジスタ及びNMOSトランジスタの特性に応じてVtnからVtn−αまで降下する。ノードN23の電圧降下はNMOSトランジスタ23のゲート・ソース(N25・N23)間容量により基準電圧Vref(N25)に伝播し、基準電圧は一時的にΔV1だけ降下しようとする。また、ノードN22の電圧(待機時はVCC−Vtp3、動作時はVCC−Vtp1)も変化し、VDDもこれに追従して変化しようとする。
反対に負荷回路2が動作状態から待機状態に戻り、負荷回路2の消費電流IVDDがI2からI1に減少するのに合わせて降圧制御信号S30(N26)の電圧レベルが「H」から「L」に変わると、N23・VSS間電流がI26+I25からI26に減少する(戻る)ためノードN23の電圧は上昇する。このノードN23の電圧上昇はNMOSトランジスタ23のゲート・ソース(N25・N23)間容量によりVref(N25)に伝播し、基準電圧は一時的にΔV2だけ上昇しようとする。しかし、本実施形態においては、ノードN25とノードN26の間には容量28が接続されているので、降圧制御信号S30(N26)の電圧レベルが「H」から「L」に変わったとき、ノードN25の電圧を降下させようとするので、NMOSトランジスタ23のゲート・ソース間容量による電圧上昇が相殺されることとなる。従って、一時的な降圧電圧VDDの上昇は応答遅延に起因する電圧降下分ΔV4(<<ΔV2)のみになる。
図9に、本発明の第2の目的を達成する降圧電源装置の他の構成例を示す。
本実施形態の降圧電源装置1は、基準電圧Vrefを出力する基準電圧発生回路10と、負荷回路2の消費電流の値に応じてレベルが「H」と「L」の間で切り換わる降圧制御信号S30を発生する制御回路30と、降圧制御信号S30が入力され、後述するパルス信号S60P及びパルス信号S60Nを出力する固定電圧印加手段としてのパルス発生回路60と、基準電圧Vref、降圧制御信S30、パルス信号S60P、パルス信号S60Nが入力され、降圧電圧VDD(内部電源電圧)VDDを出力する降圧電圧出力回路50とで構成される。
NMOSトランジスタ53が第1の手段を構成し、NMOSトランジスタ55が第2の手段を構成し、PMOSトランジスタ57が第3の手段を構成する。
負荷回路2が待機状態から動作状態に切り換わり、負荷回路2の消費電流IVDDがI1からI2に増加するのに合わせて降圧制御信号S30のレベルが「L」から「H」に変わると、N53・VSS間電流がI56からI56+I55に増加するためノードN53の電圧は使用するPMOSトランジスタ及びNMOSトランジスタの特性に応じてVtnからVtn−αまで降下する。ノードN53の電圧降下はNMOSトランジスタ53のゲート・ソース(N55・N53)間容量により基準電圧Vref(N55)に伝播し、基準電圧は一時的にV40からV40-ΔV1に降下する。
基準電圧Vrefの電圧降下に伴い、降下電圧VDDを基準電圧Vrefと同一電圧に調整する制御が始まるが、このとき降圧制御信号S30のレベルが「L」から「H」に変化しているため、パルス発生回路60はノードN58にパルス幅がt1のパルス信号S60Nを出力するのでNMOSトランジスタ59はtl時間の間オンとなる。その結果、ノードN52の電圧はtl時間の間VCC−Vtp3からVSSに降下する。即ち、本実施形態では基準電位Vrefの電圧降下に係りなくPMOSトランジスタ59はtl時間の間オンになるので、VDDの降下は応答遅延に起因する電圧降下分ΔV5(<<ΔV1)のみになる。
反対に負荷回路2が動作状態から待機状態に戻るときは、消費電流IVDDがI2からI1に戻るのに合わせて降圧制御信号S30のレベルが「H」から「L」に変わると、N53・VSS間電流が減少し、I56+I55からI56に戻る。従って、ノードN53の電圧はVtn−αからVtnに上昇する。ノードN53の電圧上昇はNMOSトランジスタ53のゲート・ソース(N55・N53)間容量により、基準電圧Vref(N55)に伝播し、基準電圧Vrefは一時的にV40からV40+ΔV2まで上昇する。
基準電圧Vrefの電圧上昇に伴い、降圧電圧VDDを基準電圧Vrefと同一電圧に調整する制御が始まるが、このとき降圧制御信号S30のレベルは「H」から「L」に変化しているため、パルス発生回路60はノードN57にパルス幅がt2のパルス信号S60Pを出力するのでPMOSトランジスタ58はt2時間の間オンになる。その結果、ノードN52の電圧はVCC-Vtp4からVCCに上昇する。即ち、基準電位Vrefの電圧上昇に係りなく、PMOSトランジスタ58はt2時間の間オンになるので、VDDの上昇は応答遅延に起因する電圧上昇分ΔV6(<<ΔV2)のみになる。
図11に、本発明の第2の目的を達成する降圧電源装置のさらに他の構成を示す。
本実施形態の降圧電源装置1は、値の異なる3種類の基準電圧Vrefh,
Vrefm, VreflVrefを出力する基準電圧発生回路80と、負荷回路2の消費電流の値に応じてレベルが「H」と「L」の間で切り換わる降圧制御信号S30を発生する制御回路30と、降圧制御信S30が入力され、基準電圧選択信号S90,S91,S92を出力する基準電圧選択回路70と、制御信S30、基準電圧Vrefh,
Vrefm, VreflVref及び基準電圧選択信号S90,S91,S92が入力され、降圧電圧(内部電源電圧)VDDを出力する降圧電圧出力回路90とから構成される。
NMOSトランジスタ93が第1の手段を構成し、NMOSトランジスタ95が第2の手段を構成し、PMOSトランジスタ97が第3の手段を構成する。
基準電圧発生回路80は基準電圧Vrefhとして電圧V40+β(βは所定の正の値)、基準電圧Vrefmとして電圧V40、基準電圧Vreflとして電圧V40−βを出力する。負荷回路2が待機状態から動作状態に切り換わり、負荷回路2の消費電流IVDDがI1からI2に増加するのに合わせて降圧制御信号S30の電圧レベルが「L」から「H」に変わると、N93・VSS間電流がI96からI96+I95に増加するためノードN93の電圧はVtnからVtn−αに降下する。
ノードN93の電圧降下はNMOSトランジスタ93のゲート・ソース(N95・N93)間容量により基準電圧Vref(N95)に伝播し、基準電圧は一時的にV40からV40−ΔV1へ降下しようとする。しかし、このとき降圧制御信号S30のレベルが「L」から「H」に変化しているので、基準電圧選択回路70は、パルス幅がt3の負極性のパルス信号を基準電圧選択信号S92としてノードN9Cに出力し、これと同時にパルス幅がt3の正極性のパルス信号を基準電圧選択信号S91としてノードN9Bに出力する。これによりこのt3期間だけPMOSトランジスタ98はオフからオンに、PMOSトランジスタ99はオンからオフに切り換わるためノードN95の電圧はV40からV40+βに上昇し、従ってノードN95に現れるNMOSトランジスタ93のゲート・ソース(N95・N93)間容量に起因する一時的な電圧降下を相殺する。そのため、VDDの低下は応答遅延に起因する電圧降下分ΔV7(<<ΔV1)のみになる。
反対に負荷回路2が動作状態から待機状態に戻るときは、負荷回路2の消費電流がIVDDがI2からI1に戻るのに合わせて降圧制御信号S30の電圧レベルが「H」から「L」に変わると、N93・VSS間電流はI96+I95からI96に減少する(戻る)。従ってノードN93の電圧はVtn−αからVtnに上昇する。ノードN93の電圧上昇はNMOSトランジスタ93のゲート・ソース(N95・N93)間容量により基準電圧Vref(N95)に伝播し、基準電圧は一時的にV40からV40+ΔV2へ上昇しようとする。shかし、このとき降圧制御信号S30の電圧レベルが「H」から「L」に変化しているので、基準電圧選択回路70は、パルス幅がt4の負極性のパルス信号を基準電圧選択信号S90としてノードN9Aに出力し、これと同時にパルス幅がt4の正極性のパルス信号を基準電圧選択信号S91としてノードN9Bに出力する。これによりこのt4の期間だけPMOSトランジスタ100はオフからオンになり、PMOSトランジスタ99はオンからオフになるためノードN95に現れる電圧はV40からV40−βに降下し、NMOSトランジスタ93のゲート・ソース(N95・N93)間容量に起因してノードN95に現れる一時的な電圧上昇を相殺する。その結果、VDDの上昇は応答遅延に起因する電圧上昇分ΔV8(<<ΔV2)のみになる。
第4の実施形態では、パルス発生回路60はPMOSトランジスタ58とNMOSトランジスタ59の両方にパルス信号を出力する構成であるが、いずれか一方のPMOSトランジスタのみを使用する構成とすることもできる。
第5の実施形態は、ノードN97,N98,N99とノードN95とを電気的に接続するスイッチ手段としてPMOSトランジスタを使用したが、NMOSトランジスタを使用することも可能であり、また、PMOSトランジスタとNMOSトランジスタの並列接続とすることも可能である。また、第5の実施形態では3種類の基準電圧(Vrefh,Vrefm,Vrefl)を用いているが、4種類以上の基準電圧を使用してもよい。
Claims (1)
- 外部から供給される外部電源電圧を基準電圧に等しい内部電源電圧に降圧し、該内部電源電圧を降圧電圧ノードを介して負荷に供給する降圧電源装置において、
前記基準電圧と前記内部電源電圧とを比較するコンパレータと、
入力が前記外部電源電圧に接続され、制御入力が前記コンパレータの出力に接続された制御ノードに接続され、出力が前記降圧電圧ノードに接続され、前記制御ノードの電圧に応じた値の電圧を前記内部電源電圧として前記降圧電圧ノードに出力するドライバと、
前記負荷を活性化させる活性化信号が外部から入力されたときに、前記制御ノードを第1の時間接地電圧に接続するプルダウン回路と、
前記制御ノードが前記第1の時間前記接地電圧に接続された後に、前記制御ノードを第2の時間前記外部電源電圧に接続するプルアップ回路と
を備えることを特徴とする降圧電源装置。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004217063A JP4354360B2 (ja) | 2004-07-26 | 2004-07-26 | 降圧電源装置 |
KR1020050015407A KR101128356B1 (ko) | 2004-07-26 | 2005-02-24 | 강압전원장치 |
CNA2005100528013A CN1728519A (zh) | 2004-07-26 | 2005-02-28 | 降压电源装置 |
US11/176,285 US7307469B2 (en) | 2004-07-26 | 2005-07-08 | Step-down power supply |
US11/863,698 US7468624B2 (en) | 2004-07-26 | 2007-09-28 | Step-down power supply |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004217063A JP4354360B2 (ja) | 2004-07-26 | 2004-07-26 | 降圧電源装置 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009144236A Division JP4912431B2 (ja) | 2009-06-17 | 2009-06-17 | 降圧電源装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006039816A JP2006039816A (ja) | 2006-02-09 |
JP4354360B2 true JP4354360B2 (ja) | 2009-10-28 |
Family
ID=35656493
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004217063A Expired - Fee Related JP4354360B2 (ja) | 2004-07-26 | 2004-07-26 | 降圧電源装置 |
Country Status (4)
Country | Link |
---|---|
US (2) | US7307469B2 (ja) |
JP (1) | JP4354360B2 (ja) |
KR (1) | KR101128356B1 (ja) |
CN (1) | CN1728519A (ja) |
Families Citing this family (36)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20050175687A1 (en) * | 2001-01-30 | 2005-08-11 | Mcallister Stephen M. | Pharmaceutical formulations |
GB0102342D0 (en) * | 2001-01-30 | 2001-03-14 | Smithkline Beecham Plc | Pharmaceutical formulation |
US7883721B2 (en) * | 2001-01-30 | 2011-02-08 | Smithkline Beecham Limited | Pharmaceutical formulation |
PE20060003A1 (es) * | 2004-03-12 | 2006-03-01 | Smithkline Beecham Plc | Formulacion farmaceutica polimerica para moldear por inyeccion |
JP4556812B2 (ja) * | 2005-09-07 | 2010-10-06 | 株式会社デンソー | 電源回路 |
JP4572779B2 (ja) * | 2005-09-07 | 2010-11-04 | 株式会社デンソー | 電源回路 |
US20070069809A1 (en) * | 2005-09-29 | 2007-03-29 | Hynix Semiconductor Inc. | Internal voltage generator |
KR100780209B1 (ko) * | 2006-05-26 | 2007-11-27 | 삼성전기주식회사 | 공급전압 변환 장치 |
JP4945748B2 (ja) * | 2006-06-29 | 2012-06-06 | オンセミコンダクター・トレーディング・リミテッド | 電源回路 |
JP2008070977A (ja) * | 2006-09-12 | 2008-03-27 | Fujitsu Ltd | 電源降圧回路及び半導体装置 |
JP5057812B2 (ja) * | 2007-03-20 | 2012-10-24 | 株式会社東芝 | 電源降圧回路 |
KR100845805B1 (ko) | 2007-05-10 | 2008-07-14 | 주식회사 하이닉스반도체 | 전압 강하 변환기 |
JP4937078B2 (ja) * | 2007-10-22 | 2012-05-23 | 株式会社東芝 | 定電圧電源回路 |
US8436659B1 (en) * | 2008-06-24 | 2013-05-07 | Marvell International Ltd. | Circuits and methods for reducing electrical stress on a transistor |
JP5112208B2 (ja) * | 2008-07-18 | 2013-01-09 | ルネサスエレクトロニクス株式会社 | レギュレータ及び半導体装置 |
KR20100055035A (ko) * | 2008-11-17 | 2010-05-26 | 주식회사 하이닉스반도체 | 내부전압 생성을 위한 집적회로 |
JP5361614B2 (ja) * | 2009-08-28 | 2013-12-04 | ルネサスエレクトロニクス株式会社 | 降圧回路 |
JP5505000B2 (ja) * | 2010-03-17 | 2014-05-28 | 富士通株式会社 | 半導体回路装置 |
US9529402B2 (en) | 2010-09-02 | 2016-12-27 | Renesas Electronics Corporation | Data processing device and data processing system |
JP5727211B2 (ja) * | 2010-12-17 | 2015-06-03 | ピーエスフォー ルクスコ エスエイアールエルPS4 Luxco S.a.r.l. | 半導体装置 |
US20120293217A1 (en) * | 2011-05-18 | 2012-11-22 | Texas Instruments Incorporated | Feedforward active decoupling |
US9395733B2 (en) * | 2013-08-23 | 2016-07-19 | Macronix International Co., Ltd. | Voltage adjusting circuit applied to reference circuit |
KR20150037054A (ko) * | 2013-09-30 | 2015-04-08 | 에스케이하이닉스 주식회사 | 내부 전압 생성 회로 |
US9054695B2 (en) * | 2013-10-01 | 2015-06-09 | Texas Instruments Incorporated | Technique to realize high voltage IO driver in a low voltage BiCMOS process |
CN103944379B (zh) * | 2013-11-30 | 2016-06-15 | 上海晶丰明源半导体有限公司 | 直流转换开关降压开关电源 |
US9317051B2 (en) * | 2014-02-06 | 2016-04-19 | SK Hynix Inc. | Internal voltage generation circuits |
TWI557528B (zh) | 2014-10-03 | 2016-11-11 | 円星科技股份有限公司 | 電壓產生電路 |
CN104821179B (zh) * | 2015-04-16 | 2017-09-26 | 江苏时代全芯存储科技有限公司 | 记忆体驱动电路 |
JP6530226B2 (ja) * | 2015-04-20 | 2019-06-12 | ラピスセミコンダクタ株式会社 | 電圧レギュレータ、半導体装置、及び電圧レギュレータの電圧生成方法 |
CN105391277B (zh) * | 2015-12-21 | 2018-11-23 | 深圳市纽莱克科技有限公司 | 一种分立元件高频开关栅极驱动电路 |
US10386875B2 (en) * | 2017-04-27 | 2019-08-20 | Pixart Imaging Inc. | Bandgap reference circuit and sensor chip using the same |
CN107621847A (zh) * | 2017-09-19 | 2018-01-23 | 中颖电子股份有限公司 | 一种上拉加速电路 |
US10978111B1 (en) * | 2019-12-05 | 2021-04-13 | Winbond Electronics Corp. | Sense amplifier circuit with reference voltage holding circuit for maintaining sense amplifier reference voltage when the sense amplifier operates under standby mode |
JP7390989B2 (ja) * | 2020-06-30 | 2023-12-04 | 日清紡マイクロデバイス株式会社 | 電圧レギュレータ回路 |
KR20220131063A (ko) * | 2021-03-19 | 2022-09-27 | 에스케이하이닉스 주식회사 | 저전압 강하 레귤레이터 |
CN113344162B (zh) * | 2021-05-19 | 2023-03-28 | 深圳天德钰科技股份有限公司 | 电压控制电路、显示控制电路及电子标签 |
Family Cites Families (26)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH03158912A (ja) * | 1989-11-17 | 1991-07-08 | Seiko Instr Inc | ボルテージ・レギュレーター |
KR950008453B1 (ko) * | 1992-03-31 | 1995-07-31 | 삼성전자주식회사 | 내부전원전압 발생회로 |
JPH06162772A (ja) * | 1992-11-25 | 1994-06-10 | Sharp Corp | 電源電圧降圧回路 |
KR970010284B1 (en) * | 1993-12-18 | 1997-06-23 | Samsung Electronics Co Ltd | Internal voltage generator of semiconductor integrated circuit |
JP3705842B2 (ja) * | 1994-08-04 | 2005-10-12 | 株式会社ルネサステクノロジ | 半導体装置 |
JP2785732B2 (ja) * | 1995-02-08 | 1998-08-13 | 日本電気株式会社 | 電源降圧回路 |
JP3709246B2 (ja) * | 1996-08-27 | 2005-10-26 | 株式会社日立製作所 | 半導体集積回路 |
JP3080015B2 (ja) * | 1996-11-19 | 2000-08-21 | 日本電気株式会社 | レギュレータ内蔵半導体集積回路 |
JP3028942B2 (ja) * | 1997-12-01 | 2000-04-04 | 日本電気アイシーマイコンシステム株式会社 | 電圧発生回路 |
KR100266650B1 (ko) * | 1997-12-27 | 2000-09-15 | 김영환 | 반도체 소자의 내부전압 발생회로 |
JPH11214617A (ja) | 1998-01-21 | 1999-08-06 | Hitachi Ltd | 半導体集積回路装置 |
JPH11231954A (ja) * | 1998-02-16 | 1999-08-27 | Mitsubishi Electric Corp | 内部電源電圧発生回路 |
TW449976B (en) * | 1998-08-11 | 2001-08-11 | Toshiba Corp | Pulse width modulation waveform generation circuit |
JP4322360B2 (ja) * | 1999-07-21 | 2009-08-26 | エルピーダメモリ株式会社 | 電圧安定化回路およびそれを用いた半導体装置 |
JP4959046B2 (ja) * | 2000-08-08 | 2012-06-20 | ルネサスエレクトロニクス株式会社 | 半導体記憶装置 |
JP4883850B2 (ja) * | 2001-06-29 | 2012-02-22 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP2003059298A (ja) * | 2001-08-09 | 2003-02-28 | Mitsubishi Electric Corp | 半導体記憶装置 |
JP3825300B2 (ja) * | 2001-10-31 | 2006-09-27 | Necエレクトロニクス株式会社 | 内部降圧回路 |
KR100446297B1 (ko) * | 2002-04-02 | 2004-08-30 | 삼성전자주식회사 | 외부 전압의 변화에 무관하게 안정된 출력 전압을발생하는 전압 발생회로 |
JP4005481B2 (ja) * | 2002-11-14 | 2007-11-07 | セイコーインスツル株式会社 | ボルテージ・レギュレータ及び電子機器 |
KR100629258B1 (ko) * | 2003-03-20 | 2006-09-29 | 삼성전자주식회사 | 내부 전압 발생회로 |
KR100558477B1 (ko) * | 2003-04-28 | 2006-03-07 | 삼성전자주식회사 | 반도체 장치의 내부 전압 발생회로 |
JP3561716B1 (ja) * | 2003-05-30 | 2004-09-02 | 沖電気工業株式会社 | 定電圧回路 |
KR100543659B1 (ko) * | 2003-06-20 | 2006-01-20 | 주식회사 하이닉스반도체 | 내부전압 생성용 액티브 드라이버 |
US7026824B2 (en) * | 2003-10-31 | 2006-04-11 | Faraday Technology Corp. | Voltage reference generator with negative feedback |
KR100616194B1 (ko) * | 2004-04-20 | 2006-08-25 | 주식회사 하이닉스반도체 | 지연 고정 루프 회로용 내부 전원 전압 발생기 |
-
2004
- 2004-07-26 JP JP2004217063A patent/JP4354360B2/ja not_active Expired - Fee Related
-
2005
- 2005-02-24 KR KR1020050015407A patent/KR101128356B1/ko active IP Right Grant
- 2005-02-28 CN CNA2005100528013A patent/CN1728519A/zh active Pending
- 2005-07-08 US US11/176,285 patent/US7307469B2/en active Active
-
2007
- 2007-09-28 US US11/863,698 patent/US7468624B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20080018388A1 (en) | 2008-01-24 |
KR101128356B1 (ko) | 2012-03-26 |
US20060017496A1 (en) | 2006-01-26 |
US7307469B2 (en) | 2007-12-11 |
US7468624B2 (en) | 2008-12-23 |
KR20060042151A (ko) | 2006-05-12 |
JP2006039816A (ja) | 2006-02-09 |
CN1728519A (zh) | 2006-02-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4354360B2 (ja) | 降圧電源装置 | |
US7301830B2 (en) | Semiconductor memory device and semiconductor device and semiconductor memory device control method | |
US10878854B2 (en) | Voltage generation circuit | |
US8547138B2 (en) | Semiconductor device with buffer and replica circuits | |
JP4912431B2 (ja) | 降圧電源装置 | |
JP4737646B2 (ja) | 半導体集積回路装置 | |
US7804333B2 (en) | Input buffer circuit | |
US6009032A (en) | High-speed cell-sensing unit for a semiconductor memory device | |
JP4322072B2 (ja) | 半導体装置 | |
US10083726B2 (en) | Input circuit and semiconductor device including the same | |
KR100727441B1 (ko) | 컬럼 디코더 | |
KR100772711B1 (ko) | 내부전원 생성장치 | |
KR101051794B1 (ko) | 멀티 레벨 입/출력 회로, 중간전위 발생 회로 및 전위비교 회로 | |
US8330533B2 (en) | Semiconductor device and operating method thereof | |
KR20050046070A (ko) | 파워 업 신호 발생 회로 | |
KR20070051062A (ko) | 백바이어스 전압 제어 회로 | |
KR20140081350A (ko) | 전원 구동 장치 | |
KR20050054594A (ko) | 직류 전압 검출 회로 및 직류 전압 검출 회로를 구비하는입력 버퍼 회로 | |
KR20060123985A (ko) | 반도체 메모리 장치 | |
KR20080051834A (ko) | 파워 업 신호 생성 회로 | |
JP2002352585A (ja) | 半導体集積回路装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20060928 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20081126 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20090129 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20090129 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090409 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090421 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090617 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20090728 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20090729 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4354360 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120807 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120807 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130807 Year of fee payment: 4 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
S533 | Written request for registration of change of name |
Free format text: JAPANESE INTERMEDIATE CODE: R313533 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |