[go: up one dir, main page]

CN1755781A - 像素电路、发光装置和图像形成装置 - Google Patents

像素电路、发光装置和图像形成装置 Download PDF

Info

Publication number
CN1755781A
CN1755781A CNA2005100995985A CN200510099598A CN1755781A CN 1755781 A CN1755781 A CN 1755781A CN A2005100995985 A CNA2005100995985 A CN A2005100995985A CN 200510099598 A CN200510099598 A CN 200510099598A CN 1755781 A CN1755781 A CN 1755781A
Authority
CN
China
Prior art keywords
circuit
power supply
signal
light
transistor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2005100995985A
Other languages
English (en)
Other versions
CN100449597C (zh
Inventor
神田荣二
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Seiko Epson Corp
Original Assignee
Seiko Epson Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Seiko Epson Corp filed Critical Seiko Epson Corp
Publication of CN1755781A publication Critical patent/CN1755781A/zh
Application granted granted Critical
Publication of CN100449597C publication Critical patent/CN100449597C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • BPERFORMING OPERATIONS; TRANSPORTING
    • B41PRINTING; LINING MACHINES; TYPEWRITERS; STAMPS
    • B41JTYPEWRITERS; SELECTIVE PRINTING MECHANISMS, i.e. MECHANISMS PRINTING OTHERWISE THAN FROM A FORME; CORRECTION OF TYPOGRAPHICAL ERRORS
    • B41J2/00Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed
    • B41J2/435Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material
    • B41J2/447Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material using arrays of radiation sources
    • B41J2/45Typewriters or selective printing mechanisms characterised by the printing or marking process for which they are designed characterised by selective application of radiation to a printing material or impression-transfer material using arrays of radiation sources using light-emitting diode [LED] or laser arrays
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0814Several active elements per pixel in active matrix panels used for selection purposes, e.g. logical AND for partial update
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0852Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor being a dynamic memory with more than one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • G09G2300/0857Static memory circuit, e.g. flip-flop
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3258Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the voltage across the light-emitting element

Landscapes

  • Physics & Mathematics (AREA)
  • Health & Medical Sciences (AREA)
  • Engineering & Computer Science (AREA)
  • Toxicology (AREA)
  • General Health & Medical Sciences (AREA)
  • Optics & Photonics (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Printers Or Recording Devices Using Electromagnetic And Radiation Means (AREA)
  • Electroluminescent Light Sources (AREA)
  • Facsimile Heads (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明可以防止像素电路的错误工作。本发明的像素电路P具备:控制电路CTL、锁存电路(70)、缓冲电路(80)、供给电路(90)、和OLED元件(100)。结点Q的电位是由缓冲电路(80)的输出信号来给。从而,可以充分驱动供给电路(90)的驱动晶体管(93)。由此,可以使OLED元件(100)的发光亮度变大,可以改善像素之间的发光亮度的偏差。

Description

像素电路、发光装置和图像形成装置
技术领域
本发明涉及:如有机发光二极管,利用了与电流量大小相适应发出相应大小的光的发光元件的像素电路、发光装置和图像形成装置。
背景技术
近几年,作为替代液晶元件的下一代的发光设备,正在关注着被叫做电致发光元件或发光聚合物元件等的有机发光二极管(Organic LightEmitting Diode,以下适当简称为「OLED元件」)。正在开发:在1行设置多个这种OLED元件的行头作为曝光机构来利用的图像形成装置。在这种行头中,除了OLED元件以外,布置了多个用于驱动这些的晶体管包括在内的像素电路。例如,专利文献1中公开了1行的OLED元件所构成的行头。
在此,多个像素电路是向一个方向排列,通过共同配线供给选择信号的同时,通过阵列配线供给数据信号。并且,如果选择信号变为现用,则向像素电路取入数据信号。
[专利文献1]:特开平11-274569号公报(图2、段落号码0041~0043)
但是,为了减少由于驱动晶体管接通(ON)时的电阻的偏差所引起的OLED元件的亮度的偏差,有必要使驱动晶体管接通时的电阻相对于OLED元件电阻充分小。为了使驱动晶体管接通时的电阻充分小,有必要使驱动晶体管的尺寸变大。
然而,如果向驱动晶体管的栅极供给电流的前段的驱动电路的驱动能力低,则不能充分驱动其驱动晶体管。如果驱动能力不足的情况下,改变栅极电位需要长时间。因此,在所定时间内不能结束写入,而导致印刷质量的降低。
发明内容
本发明是鉴于上述的问题而进行的,其目的在于,提供:能够充分驱动其驱动晶体管的像素电路、发光装置、和图像形成装置。
为了解决上述的问题,涉及本发明的像素电路包括:与驱动电流的大小相应的大小发光的发光元件;向所述发光元件供给所述驱动电流的驱动晶体管;在写入期间写入并存储其指示所述发光元件发光亮度的数据信号的存储电路;向所述驱动晶体管供给所述存储机构的输出信号的缓冲电路。
根据本发明,在存储电路与驱动晶体管之间设置缓冲电路,所以,即使驱动晶体管的尺寸大,也能够充分驱动其驱动晶体管。另外,在发光元件,包含有机发光二极管、无机发光二极管等的发光二极管。
在此,构成所述缓冲电路的晶体管中的利用于输出段的输出晶体管的尺寸和所述驱动晶体管的尺寸相比,小的为好。此种情况下,缓冲电路的输出晶体管的尺寸小,所以电路面积变小,并且,有可能减少缓冲电路的消费电流。在此,所谓晶体管的尺寸是指:栅极的宽度为W、栅极的长度为L时,用W/L来给出。
并且,所述输出晶体管的尺寸是所述缓冲电路的输出信号的上升时间设定成,短于某一个写入期间到下一个写入期间的时间为好。此种情况下,变为:能够可靠控制驱动晶体管的接通·断开。所谓上升时间是指:输出信号的电平从10%的电平变化到90%为止电平的时间。
并且,所述缓冲电路也可以是由反相器所构成。此种情况下,驱动晶体管变为:用二进制来被控制。
其次,涉及本发明的发光装置是包括:多个上述的像素电路;向所述多个像素电路供给所述数据信号的多个数据线;向所述存储电路供给其指示所述写入期间的信号的驱动电路。根据此发明,利用上述的像素电路,所以即使驱动晶体管的尺寸大,驱动晶体管也不会作错误工作。从而,可以防止发光元件的亮度的偏差,而可以大幅度提高发光质量。
在上述的发光装置中,理想的是:还具备在连接点分为第一电源配线和第二电源配线并供给电源信号的主电源线;所述第一电源配线是每一个连接在所述存储电路的每一个上;所述第二电源配线是每一个连接在所述缓冲电路的每一个上。为了驱动其驱动晶体管,缓冲电路是有必要通过大的电流。因此,有可能成为电源信号的电位变动的主要原因。根据本发明,向存储电路和缓冲电路供给的电源信号是利用了第一电源配线和第二电源配线,所以,可以减少由于消耗在缓冲电路的电流所引起的存储电路的电源信号变动。
在此,优选所述第一电源配线的宽度比所述第二电源配线宽度宽。此种情况下,可以抑制供给在存储电路的电源信号的电位变动,所以更能减少存储电路的错误工作而提高可信度。
另外,所述缓冲电路可以是连接在和所述驱动晶体管被连接的电源线同一的电源线。此种情况下,也能够使缓冲电路和存储电路的电源分离。另外,即使驱动晶体管连接缓冲电路,电源信号的电位变动不超过驱动晶体管的阈值为好。
其次,涉及本发明的图像形成装置,其特征是具备:照射光线来形成图像的感光体;向所述感光体照射光线而形成所述图像的头部;并在所述头部利用了上述的发光装置。此图像形成装置是在头部利用了上述的发光装置,所以可以在感光体上形成高质量图像成为可能。作为这样的图像形成装置可以包含打印机、复印机和复合机。
附图说明
图1是表示本发明的发光装置构成的框图。
图2是该装置的像素电路的电路图。
图3是该电路的时间图。
图4是利用于该电路图的锁存电路70的等价电路图。
图5是反相器电路图。
图6是用于说明上升时间的结点Q的波形图。
图7是表示理论用电源线La1和Lb1和驱动用电源线La2和Lb2的具体构成的说明图。
图8是表示涉及第一变形例的理论用电源线La1和Lb1和驱动用电源线La2和Lb2的具体构成的说明图。
图9是涉及第二变形例的像素电路的电路图。
图10是表示图像形成装置之一例的纵断侧面图。
图11是表示图像形成装置的其他例的纵断侧面图。
图中:
10—发光装置(头部),P1~P89—像素电路,B1~B40—像素块,Ls1~Ls41—信号线,CTL—控制电路,70—锁存电路,80—缓冲电路,90—供给电路,93—驱动晶体管,100—OLED元件,D1~D89—数据信号,La1、Lb1—理论用电源线,La2、Lb2—驱动用电源线,La11、Lb11—第一理论用电源线,La12、Lb12—第二理论用电源线,100—OLED元件(发光元件),110Y、110M、110C、110K—感光体。
具体实施方式
下面,结合附图说明本发明的实施方式。
《发光装置》
图1是表示涉及本发明的实施方式发光装置的框图。此发光装置是由作为图像形成装置的打印机头部10和其周围电路所构成。发光装置是作为头部10的周围电路,具备:传输控制电路20、图像处理电路30、和电源电流40。传输控制电路20生成:开始脉冲信号SP和时钟信号CLK。开始脉冲信号SP是在主扫描期间的开始中变为现用的信号。时钟信号CLK是给出成为主扫描基准的时间。图像处理电路30是输出并行形式的数据信号D1~D89。此例的数据信号D1~D89是指示OLED元件的点灯·熄灯的二进制信号。电源电路40是除了生成理论电路用的第一高电位一侧的电源信号VHH和第一低电位一侧的电源信号VLL之外,还生成第二高电位一侧的电源信号VDDEL和第二低电位一侧的电源信号VSSEL。
头部10是行型的光头,具备区域A1~A3。在区域A1,形成像素块B1~B40、理论用电源线La1和Lb1以及驱动用电源线La2和Lb2。在区域A2,形成89条数据线L1~L89和交叉于这些的信号线Ls1~Ls40。在区域A3,形成移位寄存器50。像素块B1~B40是排列在X方向。并且,与X方向平行地布置数据线L1~L89、理论用电源线La1和Lb1以及驱动用电源线La2和Lb2。
移位寄存器50是纵向接续连接多个单位移位电路(省略图示)而构成,按照时钟信号CLK按顺序移位开始脉冲信号SP,而生成移位信号SR1、SR2、…SR41。如图2所示,每一个移位信号SR1~SR41是时钟信号CLK的只是1周期的期间变为现用的信号。并且,邻接的移位信号的现用期间是只重复时钟信号CLK的1/2周期。
移位信号SR1~SR41是通过信号线Ls1~Ls41供给在像素块B1~B40。像素块B1~B39的每一个是包含像素电路P1~P73。另外,像素电路P1~P89是相同的构成。在下面的说明中,不把每一个像素电路作为问题对象的情况下,把那些单纯地统称为像素电路P。
在理论用电源线La1的供给端子Ta1,供给第一高电位一侧的电源信号VHH,另一方面,在理论用电源线Lb1,供给第一低电位一侧的电源信号VLL。在驱动用电源线La2的供给端子Ta2,供给第二高电位一侧的电源信号VDDEL,另一方面,在驱动用电源线Lb2的供给端子Tb2,供给第二低电位一侧的电源信号VSSEL。每一个像素电路P是连接在理论用电源线La1和Lb1以及驱动用电源线La1和Lb1,通过这些,供给各种电源信号。在最近于供给端子Ta2和Tb2的像素块是B1,最远离的像素块是B40。
在图2中,表示像素电路P的详细构成,在图3中,表示其时间图。另外,假设此像素电路P是属于第一块B1,连接在数据线L1。像素电路P包括:控制电路60、锁存电路70、缓冲电路80、供给电路90、和OLED元件100。在控制电路60、锁存电路70、缓冲电路80,供给第一高电位一侧的电源信号VHH和第一低电位一侧的电源信号VLL,在供给电路90和OLED元件100,供给第二高电位一侧的电源信号VDDEL和第二低电位一侧的电源信号VSSEL。
控制电路60具有:根据移位寄存器50所供给的移位信号而生成随机信号的功能。随机信号是指定:把数据信号写入在锁存电路70的期间。此例的控制电路60是由NOR电路61所构成。NOR电路61是在相应的块B1相对应的移位信号SR1和对应于下一个块B2的移位信号SR2同时变为低电平(现用)的期间中,生成变为现用(高电平)的随机信号SAM1。在此,移位信号SR2是接续移位信号SR1的成为下一个现用的信号。
这样,在每一个像素电路设置控制电路60的理由如下。移位信号SR1~SR41是通过信号线Ls1~Ls41供给在像素块B1~B40。因此,在信号线Ls1~Ls41重叠干扰的事情。作为其主要原因,有区域A2的飞入干扰。在区域A2中,信号线Ls1~Ls41是交叉在数据信号线L1~L89,所以,在其交叉部分,随带浮游电容。换句话说,信号线Ls1~Ls41是与数据信号线L1~L89交流性地耦合。从而,如果数据信号D1~D89的理论电平在变化,则有时信号线Ls1~Ls41的干扰会重叠的现象。
图3所示的例子中,干扰N1和N2重叠在移位信号SR1,干扰N3和N4重叠在移位信号SR2。假设NOR电路61设在区域A3,利用信号线Ls1~Ls40传输随机信号SAM1~SAM40,则干扰重叠在随机信号SAM1~SAM40,变为:像素电路P作错误工作。
然而,在本实施方式中,在区域A1布置了NOR电路61,所以可以遮蔽干扰。即NOR电路61只是在邻接的移位信号SR1和SR2同时变为现用时,使随机信号SAM1变为现用。从而,重叠在移位信号SR1的干扰N1和N2是被移位信号SR2遮蔽,另一方面,重叠在移位信号SR2的干扰N31和N4是被移位信号SR1遮蔽。
NOR电路61是从移位信号SR1和移位信号SR2同时变为低电平(现用)的时刻t2到时刻t3为止的期间中,生成其变为高电平的随机信号SAM1,并供给锁存电路70。锁存电路70具备:传输门71、反相器72~74、和时钟反相器75。在时刻t1到时刻t2为止的期间中,移位信号SR1为低电平,所以时钟反相器75变为高阻抗状态。并且,随机信号SAM1为低电平,所以传输门71变为断开状态。其结果,锁存电路70的等价电路变为如图4(A)所示的电路。
接着,从时刻t2到时刻t3中,虽然移位信号SR1维持低电平,但随机信号SAM1变为高电平。此时,时钟反相器75维持高阻抗而传输门71变为接通状态。其结果,锁存电路70的等价电路变为如图4(B)所示的电路,取入数据信号D1的理论电平。
接着,在时刻t4以后中,移位信号SR1变为高电平,时钟反相器75进行作为反相器的工作。并且,随机信号SAM1变为低电平,所以,传输门71变为断开状态。其结果,锁存电路70的等价电路变为如图4(C)所示的电路。即结束其取入数据信号D1,而有下一个写入为止,数据信号D1的理论电平存储在锁存电路70中。
锁存电路70的输出信号是通过作为缓冲电路80的反相器82供给在供给电路90。供给电路90具备驱动晶体管93和控制晶体管94。在结点Q,连接有驱动晶体管93的栅极和控制晶体管94的栅极,反相器82的输出端子是连接在结点Q。驱动晶体管93是由P沟道型TFT所构成,控制晶体管是由N沟道型TFT所构成。第二高电位一侧的电源信号VDDEL供给在驱动晶体管93的漏极,在其源极连接OLED元件100的阳极。第二低电位一侧的电源信号VSSEL供给在OLED元件100的阴极。控制晶体管94在接通状态中,使OLED元件100短路。
在此,结点Q的理论电平为低电平的情况下,驱动晶体管93变为接通状态,控制晶体管94变为断开状态。此时,驱动电流供给在OLED元件100,使OLED元件100点灯。另一方面,结点Q的理论电平为高电平的情况下,驱动晶体管93变为断开状态,控制晶体管94变为接通状态。此时,向OLED元件100不供给驱动电流,OLED元件100熄灯
在上述的供给电路90中,如果随机信号SAM1变为现用(active),则结点Q的理论电平允许变化。然后,随机信号SAM1是在属于块B1的像素电路P中,也同样生成。从而,属于块B1的像素电路P1~P89是同时执行同样的工作。这和在其他块B2~B40也同样。即,数据信号D1~D89的写入是按照随机信号SAM1~SAM40以块的单位来执行。如图3所示,从随机信号SAM1变为现用到下一个随机信号SAM1变为现用为止的期间就变为主扫描期间。
驱动晶体管93是为了减少接通时的由于电阻偏差的OLED元件100亮度的偏差,有必要使驱动晶体管93接通时的电阻相对于OLED元件100的电阻充分小。为了使驱动晶体管接通时的电阻小,有必要使其尺寸大。为此,有必要在驱动晶体管93的栅极供给充分的栅极电流。另外,驱动晶体管93的栅极面积也变为大,所以,栅极电容也变大。假设,如果驱动能力低的电路来驱动结点Q,则受到栅极电容的影响,主扫描期间内,有可能引起结点Q的电位不超过驱动晶体管的阈值。此种情况下,OLED元件100在应该点灯的时间灭灯、或在应该灭灯的时间点灯,而成为图像质量降低的主要原因。因此,在本实施方式中,通过反相器82把存储在锁存电路70的数据信号D1向结点Q供给。即,反相器82具有:作为反相电路的功能和放大输出电流的缓冲电路的功能。由此,能够将驱动晶体管93充分驱动。
在图5中表示反相器82的电路。反相器82的驱动能力是由晶体管821和822的尺寸所决定。此种情况下,晶体管821和822的尺寸小于驱动晶体管93的尺寸、且满足如下条件来设定。即,选定晶体管821和822的尺寸以便结点Q的信号波形的上升时间短于主扫描期间。由此,可以使OLED元件100可靠点灯。另外,在此例中,作为缓冲电路利用了反相器82,但在理论电平为相反的情况下,可以利用串联两个反相器的构成。此种情况下,只要选定晶体管的尺寸以便结点Q的信号波形的上升时间短于主扫描期间就可以。另外,所谓上升时间是栅极的宽度为W、栅极的长度为L时,由W/L给出。另外,如图6所示,所谓上升时间是结点Q的理论电平从10%的电平变化到90%为止电平的时间。
在图7中,表示理论用电源线La1、Lb1以及驱动用电源线La2、Lb2的具体的构成。如图7所示,驱动用电源线La2、Lb2连接在每一个像素电路P1~P89的供给电路90和OLED元件100,供给第二高电位一侧的电源信号VDDEL和第二低电位一侧的电源信号VSSEL。
另一方面,理论用电源线La1是在供给端子Ta1分支为第一理论用电源线La11和第二理论用电源线La12,另外,理论用电源线Lb1是在供给端子Tb1分支为第一理论用电源线Lb11和第二理论用电源线Lb12。并且,第一理论用电源线La11和Lb11是连接在每一个像素电路P1~P89的控制电路CTL和锁存电路70,第二理论用电源线La12和Lb12是连接在每一个像素电路P1~P89的缓冲电路80。
这样,使理论用电源线La1和Lb1分支并供给电源信号VHH和VLL的理由如下。即如果锁存电路70的理论电平反转,则在缓冲电路80中在其时间通过电流。理论电平反转的时间是和随机信号SAM1~SAM40每一个变为现用的时间同步。即如果选择某一个像素块,则在对应的随机信号变为现用的时间,属于该像素块的每一个缓冲电路中通过电流。从而,在每一个随机信号SAM1~SAM40变为现用的时间,通过大的电流。假设:供给第一高电位一侧的电源信号VHH和第一低电位一侧的电源信号VLL的电源线的阻抗很低,理想的话,即使在缓冲电路80通过大电流,第一高电位一侧的电源信号VHH和第一低电位一侧的电源信号VLL的电位不会有变化。
然而,在实际上,在电源线存在分布电阻。因此,如果在缓冲电路80通过大电流,则第一高电位一侧的电源信号VHH和第一低电位一侧的电源信号VLL的电位在变化。特别是如本实施方式,在横向长的头部10中,电源线的距离变长,不能忽视其分布电阻。这样,如果第一高电位一侧的电源信号VHH和第一低电位一侧的电源信号VLL的电位有变化,则有可能锁存电路70的存储内容被改写。并且,如果锁存电路70的存储内容在一端被改写,则到下一个写入期间为止,错误的理论电平保持在锁存电路70中,而变为应该点灯的OLED元件100被熄灯而应该熄灯的OLED元件100被点灯。
因此,在本实施方式中,分离了缓冲电路80和锁存电路70电源线。这样,使理论用电源线La1和Lb1分支,而供给第一高电位一侧的电源信号VHH和第一低电位一侧的电源信号VLL,则在缓冲电路80通过大电流的情况下,即使第二理论用电源线La12和Lb12的电位在变动,也可以压制第一理论用电源线La11、Lb11的电位变动。从而,可以防止:由于第一高电位一侧的电源信号VHH和第一低电位一侧的电源信号VLL的变动而改写锁存电路70的存储内容的现象。由此,可以大幅度提高印刷质量。另外,分支点的位置可以在头部10的内部或在电源电路40的内部均可以。
但是,电源线的宽度是从提高集成密度的观点考虑,窄为好;而从压制第一高电位一侧的电源信号VHH和第一低电位一侧的电源信号VLL的电位变动的观点考虑,宽为好。如上所述,使理论用电源线La1、Lb1分支的情况下,可以允许第二理论用电源线La12、Lb12的某种程度的电位变动。因此,优选设定第一理论用电源线La11、Lb11的宽度比第二理论用电源线La12、Lb12的宽度还要宽。这样设定的方法,可以有效活用分配在电源线的面积,可以正确保持锁存电路70的存储内容成为可能。
《发光装置的变形例》
下面,说明发光装置的变形例。
(1)变形例1
上述的发光装置中,缓冲电路80连接在第二理论用电源线La12和Lb12,通过这些,供给第一高电位一侧的电源信号VHH和第一低电位一侧的电源信号VLL,但也可以是向缓冲电路80供给第二高电位一侧的电源信号VDDEL和第二低电位一侧的电源信号VSSEL。但是,此种情况下,最好是:即使把缓冲电路80连接在驱动用电源线La2和Lb2,第一高电位一侧的电源信号VHH和第一低电位一侧的电源信号VLL不超过驱动晶体管93和控制晶体管94的阈值。
(2)变形例2
在上述的变形列1中,在像素电路P设置了锁存电路70,但也可以是,利用电容元件构成存储机构的构成来替代锁存电路70。
图9是表示涉及变形例的像素电路P构成的电路图。如图9所示,像素电路P在驱动晶体管93的栅极与第二高电位一侧的电源信号VDDEL之间具备电容元件76。从而,在随机信号SAM1的现用期间,数据信号D1的理论电平写入在电容元件76,并且,在非现用期间,保持已经写入的理论电平。从而,电容元件76起存储机构70′的作用。
此种情况下,也变为:控制驱动晶体管93的栅极的还是具有缓冲电路80功能的反相器82,所以,可靠控制驱动晶体管93的接通·断开。
《图像形成装置》
图10是表示:利用上述的头部10的图像形成装置之一例的纵向断面侧面图。此图像形成装置是把同样构成的四个有机EL阵列曝光头10K、10C、10M、10Y分别布置在对应的同样构成的四个感光体卷筒(像载持体)110K、110C、110M、110Y的曝光位置的,构成串列(tandem)方式的图像形成装置。有机EL阵列曝光头10K、10C、10M、10Y是由上述的头部10所构成。
如图10所示,此图像形成装置设有驱动滚轮121和从动滚轮122,具备向图示箭头方向循环驱动的中间转印带120。对此中间转印带120所定间隔布置的四个像载持体的外周面,布置了具有感光层的感光体110K、110C、110M、110Y。所述符号的后面附加的K、C、M、K分别意味黑、蓝绿、深红、黄,分别表示利用于黑、蓝绿、深红、黄色的感光体。至于其他的部件也同样。感光体110K、110C、110M、110Y是和中间转印带120的驱动同步而旋转驱动。
在每一个感光体110(K、C、M、Y)的周围,设有:使每一个感光体110(K、C、M、Y)的外周面,一样带电的带电机构(电晕带电器)111(K、C、M、Y);使由于这个带电机构111(K、C、M、Y)一样带电的外周面,同步于感光体110(K、C、M、Y)的旋转,按顺序行扫描的本发明的如上述的有机EL阵列曝光头10(K、C、M、Y)。
并且,还设有:对由此有机EL阵列曝光头10(K、C、M、Y)所形成的静电潜像,赋予作为显影剂的调色剂的可视像(调色像)的显影装置114(K、C、M、Y)。
在此,每一个有机EL阵列曝光头10(K、C、M、Y)是设置成:其有机EL阵列曝光头10(K、C、M、Y)的阵列方向沿着感光体卷筒110(K、C、M、Y)母线。并且,设定每一个有机EL阵列曝光头10(K、C、M、Y)的发光能量峰值波长和感光体110(K、C、M、Y)的感光峰值波长近似一致。
显影装置114(K、C、M、Y)例如是作为显影剂利用非磁性成分调色的显影装置,利用供给滚筒,向显影滚轮输送其一成分的显影剂,用限制托板限制(规范)附着在显影滚轮的显影剂的膜厚,使显影滚轮接触在感光体110(K、C、M、Y)或压住膜厚度的方式,与感光体110(K、C、M、Y)的电位电平相适应,通过使显影剂附着,作为调色像显影的装置。
由这样的4颜色的单色调色像形成站所形成的黑、蓝绿、深红、黄色的每一个调色像是按顺序一次转印在中间转印带120,在中间转印带120按顺序重叠而变为全彩色。利用拾波滚轮103从供给纸盒一片一片传送过来的记录介质102是被输送到二次转印滚筒126。中间转印带120上的调色像是在二次转印滚筒126,二次转印在打印机纸等的记录介质102,通过作为定像部的定像滚轮对127,定像在记录介质102上。然后,由排纸滚轮对128向形成在装置上部的排纸盘排出记录介质102。
这样,图9的图像形成装置是作为写入机构利用了有机EL阵列,所以,和利用激光扫描光学系统的情况相比,可以谋求装置的小型化。
下面,说明涉及本发明的其他实施方式。
图11是表示图像形成装置的纵向断面侧面图。在图11中,在图像形成装置,作为主要构成部件,设有:旋转构成的显影装置161、具有作为像载持体功能的感光体卷筒165、设有有机EL阵列的曝光头167、中间转印带169、使用纸输送通道174、定像器加热滚轮172、供纸盒178。曝光头167是由上述的头部10所构成。
显影装置161是显影旋转盘161a以轴161b为中心逆时针方向旋转。显影旋转盘161a的内部分为4部分,分别设有黄(Y)、蓝绿(C)、深红(M)、黑(K)4颜色的像形成部件上。显影滚轮162a~162d和调色剂供给滚筒163a~163d是分别布置在所述4颜色的每一个像形成部件上。并且,利用限制板164a~164d来使调色剂限制为所定的厚度。
感光体卷筒165是由带电器168来被带电,省略图示的驱动电动机比如步进电动机来向显影滚轮162a旋转方向相反的方向驱动。中间转印带169横跨架设在从动滚轮170b与驱动滚轮170a之间,驱动滚轮170a联结在所述感光体卷筒165的驱动电动机,向中间转印带传递动力。通过该驱动电动机的驱动,中间转印带169的驱动滚轮170a与感光体卷筒165相反的方向旋转。
在使用纸输送通道174中,设有多个输送滚轮和排纸滚轮对176,并输送使用纸。载持在中间转印带169的单面的图像(调色像)在二次转印滚轮171的位置,转印在使用纸的单面。二次转印滚轮171是由离合器接触或脱离中间转印带169,由离合器接触在中间转印带169而使图像转印在使用纸上。
接着,在具有定像加热器的定像器中,进行如上图像被转印的使用纸的定像处理。在定像器上设有加热滚轮172、加压滚轮173。定像处理后的使用纸被排纸滚轮176拉进后向箭头F方向推进。从这个状态,排纸滚轮176如果反向旋转,则使用纸改变方向,使两面打印用输送通道175向箭头G方向推进。使用纸是从供纸盒178由拾波滚轮179一片一片取出。
在使用纸输送通道中,驱动输送滚轮的驱动电动机是可以利用如无电刷电动机。另外,中间转印带169需要进行颜色偏差矫正,所以利用步进电动机。这些每一个电动机是由省略图示的来自控制机构的信号来控制。
在图的状态,黄(Y)色的静电潜像形成在感光体卷筒165上,通过使高压电施加在显影滚轮128a,在感光体卷筒165上形成黄色的图像。黄色的背侧和表面侧的所有图像载持在中间转印带169上,则显影滚轮161a旋转90度。
中间转印带169旋转1周而返回到感光体卷筒165的位置。接着,蓝色(C)的两面图像形成在感光体卷筒165上,该图像在中间转印带169所载持的黄色图像上重叠而载持。以后同样进行,重复定像旋转滚筒161的90度转动、向中间转印带169的图像载持后的1次旋转处理。
在4颜色彩色图像载持中,中间转印带169旋转4次,然后,进一步控制旋转位置,在二次转印滚轮171的位置中,在使用纸上转印图像。用输送通道174输送从供纸盒178所供给的使用纸,在二次转印滚轮171的位置中,在使用纸单面上转印所述彩色图像。如上所述,在单面上转印了图像的使用纸,在排纸滚轮176中被翻转,在输送通道中等待。然后,使用纸在适当的时间,向二次转印滚轮171的位置被输送,在另一面上转印彩色图像。在机架(housing)180上设有排气风扇181。
另外,上述的发光装置也可以应用在图像读取装置。此图像读取装置的特征在于,具备:向对象物照射光线的发光部;读取所述对象物所反射的光线而输出图像信号的读取部,并将上述的发光装置利用于所述发光部。在此,可以使发光部在移动而读取部被固定,也可以是发光部和读取部作为一体而移动。后者的情况下,用TFT来构成读取部,读取部和发光部形成在一个基板上也可以。作为这样的图像读取装置,相当于扫描器或条码读出器。

Claims (9)

1.一种像素电路,其特征在于,具备:
发光与驱动电流的大小相应的大小之光的发光元件;
向所述发光元件供给所述驱动电流的驱动晶体管;
在写入期间写入并存储指示所述发光元件的发光亮度的数据信号的存储电路;
向所述驱动晶体管供给所述存储机构的输出信号的缓冲电路。
2、根据权利要求1所述的像素电路,其特征在于:
构成所述缓冲电路的晶体管之中利用于输出段上的输出晶体管的尺寸比所述驱动晶体管的尺寸小。
3、根据权利要求2所述的像素电路,其特征在于:
所述输出晶体管的尺寸被设定成:使所述缓冲电路的输出信号的上升时间,比某一个写入期间到下一个写入期间的时间更短。
4、根据权利要求1或2所述的像素电路,其特征在于:
所述缓冲电路是由反相器所构成。
5、一种发光装置,其特征在于,具备:
权利要求1至4的任一项中所述的像素电路;
向所述多个像素电路供给所述数据信号的多个数据线;
向所述存储电路供给指示所述写入期间的信号的驱动电路。
6、根据权利要求5所述的发光装置,其特征在于:
具备在连接点中分为第一电源配线和第二电源配线,并供给电源信号的主电源线;
所述第一电源配线连接在所述存储电路的每一个上;
所述第二电源配线连接在所述缓冲电路的每一个上。
7、根据权利要求6所述的发光装置,其特征在于:
所述第一电源配线的宽度比所述第二电源配线宽度宽。
8、根据权利要求5所述的发光装置,其特征在于:
所述缓冲电路与连接所述驱动晶体管的电源线相同的电源线连接。
9、一种图像形成装置,其特征在于,具备:
通过光线的照射来形成图像的感光体;
向所述感光体照射光线而形成所述图像的头部;
在所述头部利用了权利要求5至8的任一项中所述的发光装置。
CNB2005100995985A 2004-09-29 2005-09-14 像素电路、发光装置和图像形成装置 Expired - Fee Related CN100449597C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2004283644 2004-09-29
JP2004283644A JP4274097B2 (ja) 2004-09-29 2004-09-29 発光装置、及び画像形成装置

Publications (2)

Publication Number Publication Date
CN1755781A true CN1755781A (zh) 2006-04-05
CN100449597C CN100449597C (zh) 2009-01-07

Family

ID=36098434

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005100995985A Expired - Fee Related CN100449597C (zh) 2004-09-29 2005-09-14 像素电路、发光装置和图像形成装置

Country Status (5)

Country Link
US (1) US7573495B2 (zh)
JP (1) JP4274097B2 (zh)
KR (1) KR100668274B1 (zh)
CN (1) CN100449597C (zh)
TW (1) TWI287779B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104409041A (zh) * 2014-12-02 2015-03-11 昆山工研院新型平板显示技术中心有限公司 有源有机发光显示器及其驱动电路

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2007080911A (ja) * 2005-09-12 2007-03-29 Matsushita Electric Ind Co Ltd 有機エレクトロルミネッセント素子、露光装置および画像形成装置
US20070090385A1 (en) * 2005-10-21 2007-04-26 Semiconductor Energy Laboratory Co., Ltd. Semiconductor device
JP5911418B2 (ja) * 2012-12-27 2016-04-27 キヤノン株式会社 有機発光素子
CN109215611B (zh) * 2018-11-16 2021-08-20 京东方科技集团股份有限公司 栅极驱动电路及其驱动方法、goa单元电路及显示装置
TWI688841B (zh) * 2018-11-30 2020-03-21 虹光精密工業股份有限公司 利用電容特性操作之移位電路及其列印頭與列印裝置
TWI845804B (zh) * 2020-01-06 2024-06-21 美商思娜公司 像素調變系統與方法

Family Cites Families (18)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4885628A (en) * 1984-08-22 1989-12-05 Hitachi, Ltd. Semiconductor integrated circuit device
JPS633476A (ja) 1986-06-24 1988-01-08 Nec Corp 半導体装置
JPH04173350A (ja) 1990-11-08 1992-06-22 Canon Inc 記録装置
US6072477A (en) * 1996-07-10 2000-06-06 Matsushita Electric Industrial Co., Ltd. El display and driving circuit for the same
JPH11170601A (ja) 1997-12-08 1999-06-29 Konica Corp 画像形成装置
JP3732345B2 (ja) * 1998-02-10 2006-01-05 株式会社沖データ 駆動回路、ledヘッド及びプリンタ
JPH11274569A (ja) 1998-03-24 1999-10-08 Canon Inc Led装置、及びこれを用いた光源、画像形成装置、画像読み取り装置
JP4183310B2 (ja) 1998-10-08 2008-11-19 株式会社沖データ 駆動回路ならびにこれを用いたプリンタおよびledヘッド
JP2000221474A (ja) 1999-01-29 2000-08-11 Matsushita Electric Ind Co Ltd 液晶表示装置の駆動方法
WO2001026085A1 (fr) * 1999-10-04 2001-04-12 Matsushita Electric Industrial Co., Ltd. Procede de commande d'un panneau d'affichage, dispositif de correction de la luminance d'un panneau d'affichage, et dispositif de commande d'un panneau d'affichage
TW484117B (en) 1999-11-08 2002-04-21 Semiconductor Energy Lab Electronic device
JP2001222256A (ja) 1999-11-08 2001-08-17 Semiconductor Energy Lab Co Ltd 発光装置
JP3409768B2 (ja) * 2000-02-14 2003-05-26 Necエレクトロニクス株式会社 表示装置の回路
JP3788916B2 (ja) * 2001-03-30 2006-06-21 株式会社日立製作所 発光型表示装置
JP2003016129A (ja) 2001-07-03 2003-01-17 Matsushita Electric Ind Co Ltd 半導体集積回路の電源配線方法
JP4024583B2 (ja) 2001-08-30 2007-12-19 シャープ株式会社 表示装置および表示方法
JP2004198683A (ja) 2002-12-18 2004-07-15 Semiconductor Energy Lab Co Ltd 表示装置
TW575762B (en) 2003-03-28 2004-02-11 Ind Tech Res Inst Liquid crystal display pixel circuit

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN104409041A (zh) * 2014-12-02 2015-03-11 昆山工研院新型平板显示技术中心有限公司 有源有机发光显示器及其驱动电路

Also Published As

Publication number Publication date
US20060066529A1 (en) 2006-03-30
JP2006095812A (ja) 2006-04-13
US7573495B2 (en) 2009-08-11
KR20060053160A (ko) 2006-05-19
JP4274097B2 (ja) 2009-06-03
TWI287779B (en) 2007-10-01
TW200615889A (en) 2006-05-16
KR100668274B1 (ko) 2007-01-12
CN100449597C (zh) 2009-01-07

Similar Documents

Publication Publication Date Title
US7362298B2 (en) Pixel circuit, light-emitting device and electronic device
US7719555B2 (en) Line head and image forming apparatus incorporating the same
CN101032890A (zh) 发光装置、电子设备及驱动方法
US20240210849A1 (en) Image forming apparatus for forming image using plurality of exposure heads
US7692842B2 (en) Electro-optical device, electronic apparatus, and driving method
CN100449597C (zh) 像素电路、发光装置和图像形成装置
JP2008205066A (ja) 発光回路、発光装置、画像形成装置、表示装置および発光回路の駆動方法
TW200848277A (en) Optical head, exposure apparatus and image forming apparatus
US7942547B2 (en) Light emitting device and electronic apparatus
CN1755539A (zh) 线形曝光头以及图像形成装置
JP2005329659A (ja) ラインヘッドおよびそれを用いた画像形成装置
JP5098725B2 (ja) 露光装置及び画像形成装置
JP2007230004A (ja) 電気光学装置及び電子機器
JP2006095787A (ja) プリンタヘッド及びこれを備えた画像形成装置、並びにプリンタヘッド用駆動回路
JP2006095703A (ja) 発光装置、その駆動方法及び画像形成装置
JP2006076226A (ja) 発光装置、その駆動方法および画像形成装置
JP2006088510A (ja) 発光装置、その駆動方法、及び画像形成装置
JP4508676B2 (ja) ラインヘッドおよびそれを用いた画像形成装置
US7411598B2 (en) Line head and image forming apparatus
JP2005119104A (ja) ラインヘッドおよびそれを用いた画像形成装置
JP2005225165A (ja) ラインヘッドおよびそれを用いた画像形成装置
CN1811885A (zh) 像素电路、发光装置和电子仪器
JP2008080608A (ja) 露光ヘッド、画像形成装置および露光方法。
JP2005225166A (ja) ラインヘッドおよびそれを用いた画像形成装置
JP2008093938A (ja) ラインヘッドおよびそれを用いた画像形成装置とラインヘッドの制御方法

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090107

Termination date: 20210914