[go: up one dir, main page]

WO2018155257A1 - 薄膜キャパシタ - Google Patents

薄膜キャパシタ Download PDF

Info

Publication number
WO2018155257A1
WO2018155257A1 PCT/JP2018/004905 JP2018004905W WO2018155257A1 WO 2018155257 A1 WO2018155257 A1 WO 2018155257A1 JP 2018004905 W JP2018004905 W JP 2018004905W WO 2018155257 A1 WO2018155257 A1 WO 2018155257A1
Authority
WO
WIPO (PCT)
Prior art keywords
layer
electrode
thin film
capacitor
electrode terminal
Prior art date
Application number
PCT/JP2018/004905
Other languages
English (en)
French (fr)
Inventor
晃一 角田
満広 冨川
吉川 和弘
吉田 健一
Original Assignee
Tdk株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Tdk株式会社 filed Critical Tdk株式会社
Priority to KR1020197014542A priority Critical patent/KR20190067241A/ko
Priority to CN201880004510.2A priority patent/CN110024066B/zh
Priority to US16/483,516 priority patent/US11114249B2/en
Publication of WO2018155257A1 publication Critical patent/WO2018155257A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/33Thin- or thick-film capacitors (thin- or thick-film circuits; capacitors without a potential-jump or surface barrier specially adapted for integrated circuits, details thereof, multistep manufacturing processes therefor)
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/005Electrodes
    • H01G4/012Form of non-self-supporting electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/018Dielectrics
    • H01G4/06Solid dielectrics
    • H01G4/08Inorganic dielectrics
    • H01G4/12Ceramic dielectrics
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/232Terminals electrically connecting two or more layers of a stacked or rolled capacitor
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/002Details
    • H01G4/228Terminals
    • H01G4/252Terminals the terminals being coated on the capacitive element
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01GCAPACITORS; CAPACITORS, RECTIFIERS, DETECTORS, SWITCHING DEVICES, LIGHT-SENSITIVE OR TEMPERATURE-SENSITIVE DEVICES OF THE ELECTROLYTIC TYPE
    • H01G4/00Fixed capacitors; Processes of their manufacture
    • H01G4/30Stacked capacitors
    • H01G4/306Stacked capacitors made by thin film techniques

Definitions

  • This disclosure relates to a thin film capacitor.
  • the following cited document 1 discloses a capacitor built-in substrate having a chip capacitor inside and having electrode terminals drawn out from the chip capacitor on both main surfaces.
  • the above circuit board with built-in capacitor has a long circuit wiring length, so it is difficult to achieve low ESL. Therefore, a thin film capacitor that realizes the configuration of a capacitor-embedded substrate using thin film process technology (that is, a thin film capacitor having a capacitor structure inside and electrode terminals drawn from the capacitor structure provided on both main surfaces ) Is under development.
  • the inventors have conducted research on the above-described thin film capacitor, and have newly found a technique capable of further reducing the ESL in such a thin film capacitor.
  • a thin film capacitor according to one embodiment of the present disclosure is located on one side of the thin film capacitor and has an electrode terminal layer having a connection region electrically connected to the outside, and a side opposite to the one side of the electrode terminal layer
  • a capacitor part having a laminated structure in which electrode layers and dielectric layers are alternately laminated, and a formation region in which the capacitor part is formed from the side opposite to the one side of the electrode terminal layer
  • an insulating layer covering the non-formation region where the capacitor portion is not formed, a plurality of electrode terminals provided on the insulating layer, and penetrating the insulating layer along the stacking direction of the capacitor portion.
  • a plurality of via conductors connecting each of the plurality of electrode terminals to any one of the electrode layers.
  • the electrode terminal layer and the electrode layer of the capacitor portion are connected to the electrode terminals by via conductors penetrating the insulating layer, thereby reducing both the circuit wiring and the number of terminals. As a result, a thin film capacitor with low ESL can be obtained.
  • the electrode terminal layer has a plurality of connection regions connected to the outside, and the connection region is divided through the electrode terminal layer between adjacent connection regions.
  • a penetrating part is provided.
  • a part of the plurality of connection regions and the remaining part can be used as electrode terminals having different polarities.
  • the thickness of the insulating layer is greater than the thickness of the capacitor portion, and the thickness of the electrode terminal layer is greater than the thickness of the capacitor portion.
  • a thin film capacitor according to another embodiment of the present disclosure is a thin film capacitor that can be mounted on an electronic component and should be disposed on a wiring board that supplies power to the electronic component, and is mounted on the thin film capacitor.
  • a plurality of electrode terminals are connected to the electronic component, and an electrode terminal layer is connected to the wiring board.
  • a thin film capacitor with low ESL is provided.
  • FIG. 1 is a cross-sectional view schematically illustrating a part of a thin film capacitor according to an embodiment of the present disclosure.
  • FIGS. 2A to 2E are diagrams for explaining a method of manufacturing the thin film capacitor shown in FIG.
  • FIGS. 3A to 3D are views for explaining a method of manufacturing the thin film capacitor shown in FIG.
  • FIG. 4 is a cross-sectional view schematically showing a part of a thin film capacitor having a mode different from that of FIG.
  • a thin film capacitor 1 As shown in FIG. 1, a thin film capacitor 1 according to one embodiment has a capacitor portion 10 as a capacitor structure therein, and electrodes as electrode terminals drawn from the capacitor portion 10 on both main surfaces thereof. Terminals 20A to 20C and 30A to 30C are provided.
  • the electrode terminals 20A to 20C provided on one main surface a of the thin film capacitor 1 are electrode terminals for connecting to electronic components (not shown) mounted on the thin film capacitor 1, and the electrode terminals 20A to 20C are provided.
  • An electronic component can be mounted on a main surface on the side (hereinafter also referred to as an electronic component mounting surface).
  • Electrode terminals 30A to 30C provided on the other main surface 1b of the thin film capacitor 1 are electrodes for connection to a wiring board (not shown) for supplying electric power to the electronic components mounted on the thin film capacitor 1 via the thin film capacitor.
  • the thin film capacitor 1 can be mounted on the wiring board in such a manner that a main surface (hereinafter also referred to as a wiring board mounting surface) 1b on the side where the electrode terminals 30A to 30C are provided faces the wiring board.
  • the thin-film capacitor 1 is positioned on the wiring board mounting surface 1b side, and includes an electrode terminal layer 30 having a plurality of connection regions electrically connected to the wiring board, and a wiring board side of the electrode terminal layer 30.
  • Capacitor 10 that is partially formed on the opposite side and has a laminated structure in which electrode layers 11 and dielectric layers 12 are alternately laminated, and capacitance from the opposite side of the electrode terminal layer 30 to the wiring board side.
  • An insulating layer 40 covering a formation region where the portion 10 is formed and a non-formation region where the capacitor portion 10 is not formed, and a plurality of electrode terminals 20A to 20C provided on the insulating layer 40 and to be connected to the electronic component;
  • a plurality of via conductors 43A and 43B that are provided along the stacking direction of the capacitor portion 10 and connect the plurality of electrode terminals 20A to 20C to any one of the electrode terminal layer 30 and the electrode layer 11 of the capacitor portion 10; I have.
  • the plurality of connection regions of the electrode terminal layer 30 include through portions 31 that divide both connection regions through the electrode terminal layer 30 between adjacent connection regions, and each connection region that is divided into the through portions 31 includes The electrode terminals 30A to 30C described above are used.
  • Each penetrating part 31 is filled with an insulating resin 32 thicker than the electrode terminal layer 30 to achieve high electrical insulation between the electrode terminals 30A to 30C.
  • the electrode terminal layer 30 is formed from a conductive material.
  • the conductive material forming the electrode terminal layer 30 may be an alloy containing nickel (Ni) or platinum (Pt) as a main component, and in particular, an alloy containing Ni as a main component. It may be.
  • the purity of Ni constituting the electrode terminal layer 30 may be high or 99.99% by weight or more.
  • the electrode terminal layer 30 may contain a trace amount of impurities. Examples of impurities that can be included in the electrode terminal layer 30 made of an alloy containing Ni as a main component include iron (Fe), titanium (Ti), copper (Cu), aluminum (Al), magnesium (Mg), and manganese.
  • the thickness of the electrode terminal layer 30 may be 10 nm to 100 ⁇ m, or 1 ⁇ m to 70 ⁇ m. It may be about 10 ⁇ m to 30 ⁇ m. When the thickness of the electrode terminal layer 30 is too thin, it tends to be difficult to hand link the electrode terminal layer 30 at the time of manufacturing the thin film capacitor 1, and when the thickness of the electrode terminal layer 30 is too thick, the effect of suppressing leakage current Tends to be smaller.
  • the area of the electrode terminal layer 30 is, for example, about 1 ⁇ 0.5 mm 2 .
  • the above-mentioned electrode terminal layer 30 may be made of a metal foil, and can serve both as a substrate and an electrode. As described above, the electrode terminal layer 30 according to the present embodiment may also be configured as a substrate, but a substrate / electrode film structure in which the electrode terminal layer 30 is provided on a substrate made of Si, alumina, or the like is employed. May be.
  • the capacitor unit 10 includes two electrode layers 11 and two dielectric layers 12 that are alternately stacked on the electrode terminal layer 30.
  • the electrode layer 11 is made of a conductive material. Specifically, a material containing nickel (Ni) or platinum (Pt) as a main component can be used as the electrode layer 11, and Ni can be used. When using the material which contains Ni as a main component for the electrode layer 11, the content may be 50 mol% or more with respect to the electrode layer 11 whole.
  • the main component of the electrode layer 11 is Ni, platinum (Pt), palladium (Pd), iridium (Ir), rhodium (Rh), ruthenium (Ru), osmium (Os), rhenium (Re), tungsten It further contains at least one selected from the group consisting of (W), chromium (Cr), tantalum (Ta) and silver (Ag) (hereinafter referred to as “additive element”).
  • the electrode layer 11 contains the additive element, the electrode layer 11 is prevented from being interrupted.
  • the electrode layer 11 may contain a plurality of types of additive elements.
  • the thickness of the electrode layer 11 is, for example, about 10 nm to 1000 nm.
  • the dielectric layer 12 includes BaTiO 3 (barium titanate), (Ba 1-X Sr X ) TiO 3 (barium strontium titanate), (Ba 1-X Ca X ) TiO 3 , PbTiO 3 , Pb (Zr X Ti (1-X ) O 3 and other (strong) dielectric materials having a perovskite structure, composite perovskite relaxor type ferroelectric materials represented by Pb (Mg 1/3 Nb 2/3 ) O 3 , Bi 4 Bismuth layered compounds typified by Ti 3 O 12 , SrBi 2 Ta 2 O 9, etc., tungsten bronze ferroelectric materials typified by (Sr 1-X Ba X ) Nb 2 O 6 , PbNb 2 O 6, etc.
  • the ratio of A site and B site is usually an integer ratio. You may deviate from the integer ratio.
  • the dielectric layer 12 may appropriately contain an additive substance as a subcomponent.
  • the thickness of the dielectric layer 12 is, for example, 10 nm to 1000 nm.
  • the insulating layer 40 covers a formation region in which the capacitor portion 10 is formed and a non-formation region in which the capacitor portion 10 is not formed.
  • the insulating layer 40 includes a passivation layer 41, a first insulating layer 42A, and a second insulating layer 42B. Yes.
  • the passivation layer 41 directly covers each capacitor 10 and is made of an inorganic insulating material (for example, SiO 2 ).
  • the first insulating layer 42A covers the capacitor portion 10 in each region (formation region) where the capacitor portion 10 of the electrode terminal layer 30 is formed.
  • the second insulating layer 42B covers a region where the first insulating layer 42A is not formed, that is, a region where the capacitor portion 10 is not formed (non-formed region), and covers the first insulating layer 42A around the non-formed region. It is partially covered. That is, the electrode terminal layer 30 is covered with a two-stage configuration of the first insulating layer 42A and the second insulating layer 42B.
  • the first insulating layer 42A and the second insulating layer 42B are not particularly limited as long as they are insulating materials.
  • non-conductive resins such as polyimide, inorganic materials such as SiO 2 , alumina, and SiN (silicon nitride).
  • a material or an insulating material in which these are mixed or laminated can be used.
  • the thickness of the first insulating layer 41A (distance between the upper surface of the passivation layer 41 and the upper surface of the first insulating layer 42A) is, for example, 0.5 ⁇ m to 10 ⁇ m, and the thickness of the second insulating layer 42B (first insulating layer).
  • the distance between the upper surface of the layer 42A and the upper surface of the second insulating layer 42B is, for example, 0.5 ⁇ m to 10 ⁇ m.
  • a first wiring portion 43A is formed along the upper surface of the first insulating layer 42A.
  • the first wiring portion 43A extends in the vertical direction along the upper surface of the first insulating layer 42A, and has a contact portion 44A in contact with the electrode terminal layer 30 or the electrode layer 11 at the lower end thereof.
  • a second wiring portion 43B is formed on the second insulating layer 42B along the upper surface of the second insulating layer 42B.
  • the second wiring portion 43B has a contact portion 44B that extends in the vertical direction along the second insulating layer 42B and contacts the first wiring portion 43A at the lower end thereof.
  • Electrode terminals 20A to 20C are formed on the second wiring portion 43B.
  • the contact portion 44B of the second wiring portion 43B on which the electrode terminal 20A is formed is in contact with the first wiring portion 43A having the contact portion 44A in contact with the electrode terminal layer 30.
  • the contact portion 44B of the second wiring portion 43B on which the electrode terminal 20B is formed is in contact with the first wiring portion 43A having the contact portion 44A that is in contact with the lower electrode layer 11 of the capacitor portion 10.
  • the contact portion 44B of the second wiring portion 43B on which the electrode terminal 20C is formed is in contact with the first wiring portion 43AB having the contact portion 44A that is in contact with the upper electrode layer 11 of the capacitor portion 10.
  • 43 A of 1st wiring parts and 43B of 2nd wiring parts are comprised from the material which has electroconductivity, such as copper (Cu), for example.
  • the electrode terminals 20A to 20C electrically connected to the second wiring part 43B are also made of a conductive material such as copper (Cu).
  • FIGS. 2 and 3 are enlarged views of a part of the thin film capacitor 1 in an intermediate stage of manufacture. Actually, after a plurality of thin film capacitors 1 are formed at a time, they are separated into individual thin film capacitors 1.
  • a metal foil to be the electrode terminal layer 30 supported by the support material 60 via the temporary attachment material 61 is prepared, and the capacitor portion 10 should be formed on the electrode terminal layer 30.
  • Dielectric layers 12 and electrode layers 11 are alternately formed.
  • the metal foil to be the electrode terminal layer 30 is polished as necessary so that the surface thereof has a predetermined arithmetic average roughness Ra. This polishing can be performed by a method such as CMP (Chemical Mechanical Polishing), electrolytic polishing, or buffing. Examples of the method for forming the electrode layer 11 include DC sputtering.
  • a film forming technique such as a PVD (Physical Vapor Deposition) method such as a solution method or a sputtering method or a CVD (Chemical Vapor Deposition) method can be used.
  • PVD Physical Vapor Deposition
  • CVD Chemical Vapor Deposition
  • a predetermined opening 70 penetrating the electrode layer 11 and the dielectric layer 12 is formed.
  • the opening 70 is formed, for example, by dry etching using a patterned resist as a mask.
  • two openings 71 and 72 are formed in the electrode layer 11 and the dielectric layer 12.
  • the electrode terminal layer 30 is exposed on the bottom surface, and a continuous side surface formed by the electrode layer 11 and the dielectric layer 12 is formed in the capacitor portion 10.
  • the opening 72 the lower electrode layer 11 is exposed on the bottom surface, and a continuous side surface is formed in the capacitor portion 10 by the electrode layer 11 and the dielectric layer 12.
  • the firing temperature can be a temperature at which the dielectric layer sinters (crystallizes), specifically 500 to 1000 ° C.
  • the firing time may be about 5 minutes to 2 hours.
  • the atmosphere during firing is not particularly limited, and may be any of an oxidizing atmosphere, a reducing atmosphere, and a neutral atmosphere. At least, the firing can be performed under an oxygen partial pressure that does not oxidize the electrode layer 11. Note that the firing timing is not limited to this timing. For example, firing may be performed before the opening 70 is formed, or may be performed after the opening 70 is formed.
  • the passivation layer 41 is attached to the electrode terminal layer 30 again through the temporary attachment material 61 and the electrode terminal layer 30 is held by the support material 60.
  • An inorganic insulating layer (for example, SiO 2 layer) to be formed is formed.
  • a first insulating layer 42 ⁇ / b> A is formed on the electrode layer 11 and the dielectric layer 12.
  • the first insulating layer 42A is formed, for example, by applying an uncured thermosetting resin and then curing it by heating. Alternatively, the first insulating layer 42A may be formed by applying an uncured photocurable resin and then curing it by irradiating with light of a specific wavelength.
  • a predetermined opening 73 for providing the first wiring portion 43A is formed by dry etching or the like. In the present embodiment, three openings 74, 75, and 76 are formed as the opening 73.
  • the opening 74 is formed near the center of the opening 71 so as to penetrate the first insulating layer 42 ⁇ / b> A in the opening 71.
  • the opening 75 is formed near the center in the opening 72 so as to penetrate the first insulating layer 42 ⁇ / b> A in the opening 72.
  • the opening 76 is formed so as to penetrate the first insulating layer 42A in a predetermined region.
  • the first wiring portion 43A is formed in the opening 73 of the first insulating layer 42A and on the first insulating layer 42A at the periphery of the opening.
  • the first wiring portion 43A is formed, for example, by performing patterning by etching after sputtering or vapor-depositing a conductive material such as copper (Cu).
  • a plurality of first wiring portions 43A that are electrically independent from each other are formed.
  • the first wiring portion 43A formed around the opening 74 is electrically connected to the electrode terminal layer 30, and the first wiring portion 43A formed around the opening 75 is electrically connected to the lower electrode layer 11.
  • the first wiring part 43 ⁇ / b> A connected and formed around the opening 76 is in a state of being electrically connected to the upper electrode layer 11.
  • a second insulating layer 42B is formed on the first insulating layer 42A and the first wiring portion 43A.
  • the second insulating layer 42B is formed, for example, by applying an uncured thermosetting resin and then curing it by heating. After the insulating material constituting the second insulating layer 42B is cured, three openings 77 for forming the second wiring portion 43B are formed by dry etching or the like. By this step, the first wiring portion 43A is exposed from each of the openings 77.
  • a second wiring portion 43B is formed in the opening 77 of the second insulating layer 42B and on the second insulating layer 42B at the periphery of the opening.
  • the second wiring portion 43B is formed, for example, by patterning by etching after sputtering or vapor-depositing a conductive material such as copper (Cu).
  • a plurality of second wiring portions 43B that are electrically independent from each other are formed.
  • the second wiring portion 43B formed around the opening 77 is electrically connected to the first wiring portion 43A.
  • electrode terminals 20A to 20C for electrically connecting the thin film capacitor 1 to an external electronic component are formed on the second wiring portion 43.
  • the electrode terminals 20A to 20C are formed, for example, by forming a layer of a conductive material such as copper (Cu) by plating or the like and then performing etching or the like.
  • the support material 60 is peeled off together with the temporary sticking material 61, and a penetration portion 31 is formed in the electrode terminal layer 30 to divide the electrode terminals 30 ⁇ / b> A to 30 ⁇ / b> B.
  • the through portion 31 is formed by, for example, a wet etching method.
  • each through portion 31 is filled with an insulating resin 32.
  • the insulating resin 32 is filled by, for example, a laminating method.
  • the thin film capacitor 1 as shown in FIG. 1 is obtained by dividing into pieces by dicing or the like.
  • the electrode terminal layer 30 and the electrode layer 11 of the capacitor 10 have via conductors (that is, the first wiring portion 43A and the first wiring portion 43A and The second wiring part 43B) is connected to each of the electrode terminals 20A to 20C.
  • the via conductors 43A and 43B are used to increase the thickness direction. Short circuit wiring along the line is realized. That is, in the thin film capacitor 1, the number of electrode terminals 20A to 20C is increased, and the circuit wiring is shortened while achieving a thin film capacitor with low ESL.
  • rewiring is performed by adopting a two-stage configuration of the first insulating layer 42A and the second insulating layer 42B. That is, the position of the first wiring part 43A is limited to the position immediately above or near the capacitor part 10, but the position of the second wiring part 43B is not limited to such a position, and the position can be determined freely. . Therefore, the degree of freedom in design is also high for the positions of the electrode terminals 20A to 20C formed on the second wiring portion 43B. Also, a plurality of second wiring portions 43B can be drawn out from one first wiring portion 43A. In this case, the number of electrode terminals 20A, 20B, and 20C can be easily increased.
  • the insulating layer 40 is thicker than the capacitor 10. As described above, when the thickness of the insulating layer 40 is large, the ESL tends to be high. However, by shortening the circuit wiring by the via conductors 43A and 43B, it is possible to effectively reduce the ESL.
  • the electrode terminal layer 30 is also thicker than the capacitor 10.
  • the thin film capacitor 1 is provided with electrode terminals 30A to 30C divided by the through portion 31. Therefore, each of the electrode terminals 30A to 30B can be used with a desired polarity. For example, as shown in FIG. 4, when the thin film capacitor 1 includes two electrode terminals 30 ⁇ / b> A and 30 ⁇ / b> D separated by the through portion 31, the polarities of the electrode terminals 30 ⁇ / b> A and 30 ⁇ / b> D are made different from each other. As indicated by the arrows, a reverse current can be passed through the via conductors 43A and 43B interposed between the electrode terminals 30A and 30D and the electrode terminals 20A and 20D. In this case, short circuit wiring along the thickness direction is realized in both the positive electrode and the negative electrode, and the number of terminals can be easily increased in both the positive electrode and the negative electrode, thereby further reducing ESL.
  • the thin film capacitor is not limited to the above-described embodiment, and can be variously modified.
  • the via conductor is not limited to the configuration of the via conductors 43A and 43B described above, and may be a via conductor having a configuration in which a conductor is filled in a through hole extending straight along the thickness direction of the insulating layer.
  • the insulating layer has a two-stage configuration for rewiring, but may have a three-stage or more multi-stage configuration or a single stage.
  • the configuration of the capacitor portion the number of electrode layers and dielectric layers can be increased or decreased as appropriate.

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Ceramic Engineering (AREA)
  • Inorganic Chemistry (AREA)
  • Fixed Capacitors And Capacitor Manufacturing Machines (AREA)
  • Ceramic Capacitors (AREA)
  • Production Of Multi-Layered Print Wiring Board (AREA)

Abstract

薄膜キャパシタ1においては、電極端子層30および容量部10の電極層11が、絶縁層40に厚さ方向に沿って貫設されたビア導体(すなわち、第1配線部43Aおよび第2配線部43B)によって電極端子20A~20Cそれぞれに接続されており、ビア導体43A、43Bにより厚さ方向に沿う短い回路配線が実現されている。薄膜キャパシタ1では、複数の電極端子20A~20Cでの多端子化を図りつつ、回路配線の短縮が図られており、それにより、低ESL化が図られた薄膜キャパシタが得られる。

Description

薄膜キャパシタ
 本開示は、薄膜キャパシタに関する。
 たとえば下記引用文献1には、内部にチップコンデンサを有し、かつ、該チップコンデンサから引き出された電極端子が両主面に設けられたコンデンサ内蔵基板が開示されている。
特開2009―194096号公報 特開2007―81325号公報
 上記コンデンサ内蔵基板では回路配線の長さが長いため、低ESL化を図ることが困難である。そこで、薄膜プロセス技術を用いてコンデンサ内蔵基板の構成を実現する薄膜キャパシタ(すなわち、内部にキャパシタ構造を有し、かつ、該キャパシタ構造から引き出された電極端子が両主面に設けられた薄膜キャパシタ)の開発が進められている。
 発明者らは、上記の薄膜キャパシタについて研究を重ね、このような薄膜キャパシタにおいてさらに低ESL化を図ることができる技術を新たに見出した。
 本開示の種々の側面は、低ESL化が図られた薄膜キャパシタを提供することを目的とする。
 本開示の一形態に係る薄膜キャパシタは、薄膜キャパシタの一方面側に位置し、外部と電気的に接続される接続領域を有する電極端子層と、電極端子層の一方面側とは反対の側に部分的に形成され、電極層と誘電体層とが交互に積層された積層構造を有する容量部と、電極端子層の一方面側とは反対の側から、容量部が形成された形成領域および容量部が形成されていない非形成領域を覆う絶縁層と、絶縁層上に設けられた複数の電極端子と、容量部の積層方向に沿って絶縁層に貫設され、電極端子層および容量部の電極層のいずれかに複数の電極端子それぞれを接続する複数のビア導体とを備える。
 上記薄膜キャパシタにおいては、電極端子層および容量部の電極層が、絶縁層に貫設されたビア導体によって電極端子それぞれに接続されることで、回路配線の短縮および多端子化の両方が図られており、それにより、低ESL化が図られた薄膜キャパシタが得られる。
 本開示の他の形態に係る薄膜キャパシタは、電極端子層が、外部に接続される複数の接続領域を有し、かつ、隣り合う接続領域の間における電極端子層を貫いて両接続領域を分断する貫通部を備える。この場合、複数の接続領域のうちの一部とその残部とを、異なる極性の電極端子として用いることができる。
 本開示の他の形態に係る薄膜キャパシタは、絶縁層の厚さが容量部の厚さより厚く、また、電極端子層の厚さが容量部の厚さより厚い。
 本開示の他の形態に係る薄膜キャパシタは、電子部品を搭載可能であり、かつ、該電子部品への電力を供給する配線板上に配置されるべき薄膜キャパシタであって、薄膜キャパシタに搭載される電子部品に複数の電極端子が接続され、配線板に電極端子層が接続される。
 本開示の一側面によれば、低ESL化が図られた薄膜キャパシタが提供される。
図1は、本開示の一実施形態に係る薄膜キャパシタの一部を概略的に示す断面図である。 図2の(a)~(e)は、図1に示す薄膜キャパシタの製造方法を説明するための図である。 図3の(a)~(d)は、図1に示す薄膜キャパシタの製造方法を説明するための図である。 図4は、図1とは異なる態様の薄膜キャパシタの一部を概略的に示す断面図である。
 以下、図面を参照して種々の実施形態について詳細に説明する。なお、各図面において同一または相当の部分に対しては同一の符号を付し、重複する説明を省略する。
 図1に示すように、一本実施形態に係る薄膜キャパシタ1は、その内部にキャパシタ構造として容量部10を有し、かつ、その両主面に、容量部10から引き出された電極端子として電極端子20A~20C、30A~30Cを有している。
 薄膜キャパシタ1の一方の主面aに設けられた電極端子20A~20Cは、薄膜キャパシタ1に搭載される図示しない電子部品と接続するための電極端子であり、電極端子20A~20Cが設けられた側の主面(以下、電子部品搭載面とも称す。)上に、電子部品が搭載され得る。
 薄膜キャパシタ1の他方の主面1bに設けられた電極端子30A~30Cは、薄膜キャパシタ1上に搭載される電子部品に薄膜キャパシタを介して電力を供給する図示しない配線板と接続するための電極端子であり、電極端子30A~30Cが設けられた側の主面(以下、配線板搭載面とも称す。)1bが配線板と対面する姿勢で薄膜キャパシタ1が配線板上に搭載され得る。
 薄膜キャパシタ1は、より詳しくは、配線板搭載面1b側に位置し、配線板と電気的に接続される複数の接続領域を有する電極端子層30と、電極端子層30の配線板側とは反対の側に部分的に形成され、電極層11と誘電体層12とが交互に積層された積層構造を有する容量部10と、電極端子層30の配線板側とは反対の側から、容量部10が形成された形成領域および容量部10が形成されていない非形成領域を覆う絶縁層40と、絶縁層40上に設けられ、電子部品に接続されるべき複数の電極端子20A~20Cと、容量部10の積層方向に沿って貫設され、電極端子層30および容量部10の電極層11のいずれかに複数の電極端子20A~20Cそれぞれを接続する複数のビア導体43A、43Bとを備えている。
 電極端子層30の複数の接続領域は、隣り合う接続領域の間における電極端子層30を貫いて両接続領域を分断する貫通部31を備えており、貫通部31に分断された各接続領域が上述の電極端子30A~30Cとなっている。各貫通部31は、電極端子層30の厚さより厚い絶縁樹脂32によって埋められており、電極端子30A~30Cの間の高い電気絶縁性を実現している。
 電極端子層30は、導電性を有する材料から形成されている。具体的には、電極端子層30を形成する導電性材料としては、主成分としてニッケル(Ni)や白金(Pt)を含有する合金であってもよく、特に、主成分としてNiを含有する合金であってもよい。電極端子層30を構成するNiの純度は高くてもよく、99.99重量%以上であってもよい。なお、電極端子層30に微量の不純物が含まれていてもよい。主成分としてNiを含有する合金からなる電極端子層30に含まれ得る不純物としては、たとえば、鉄(Fe)、チタン(Ti)、銅(Cu)、アルミニウム(Al)、マグネシウム(Mg)、マンガン(Mn)、ケイ素(Si)またはクロム(Cr)、バナジウム(V)、亜鉛(Zn)、ニオブ(Nb)、タンタル(Ta)、イットリウム(Y)、ランタン(La)、セシウム(Ce)等の遷移金属元素あるいは希土類元素等、塩素(Cl)、硫黄(S)、リン(P)等が挙げられる。薄膜キャパシタの製造時に、電極端子層30から誘電体膜へ上記の不純物が拡散すると、誘電体層12の絶縁抵抗の低下等の性能低下を引き起こす可能性がある。
 電極端子層30の厚さは、10nm~100μmであってもよく、1μm~70μmであってもよい。10μm~30μm程度であってもよい。電極端子層30の厚さが薄過ぎる場合、薄膜キャパシタ1の製造時に電極端子層30をハンドリンクしにくくなる傾向があり、電極端子層30の厚さが厚過ぎる場合、リーク電流を抑制する効果が小さくなる傾向がある。なお、電極端子層30の面積は、たとえば1×0.5mm程度である。また、上述の電極端子層30は金属箔からなっていてもよく、基板と電極とを兼用し得る。このように、本実施形態に係る電極端子層30は基板としても兼用する構成であってもよいが、Siやアルミナなどからなる基板上に電極端子層30を設けた基板/電極膜構造を採用してもよい。
 容量部10は、電極端子層30上に交互に積層された2層の電極層11および2層の誘電体層12によって構成されている。
 電極層11は導電性を有する材料から形成されている。具体的には、主成分としてニッケル(Ni)や白金(Pt)を含有する材料を電極層11として用いることができ、Niを用いることができる。電極層11に主成分としてNiを含有する材料を用いる場合、その含有量は、電極層11全体に対して、50mol%以上であってもよい。また、電極層11の主成分がNiである場合、白金(Pt)、パラジウム(Pd)、イリジウム(Ir)、ロジウム(Rh)、ルテニウム(Ru)、オスミウム(Os)、レニウム(Re)、タングステン(W)、クロム(Cr)、タンタル(Ta)および銀(Ag)からなる群より選ばれる少なくとも一種(以下、「添加元素」と記す。)をさらに含有する。電極層11が添加元素を含有することによって、電極層11の途切れが防止される。なお、電極層11は複数種の添加元素を含有してもよい。電極層11の厚さは、たとえば10nm~1000nm程度である。
 誘電体層12は、BaTiO(チタン酸バリウム)、(Ba1-XSr)TiO(チタン酸バリウムストロンチウム)、(Ba1-XCa)TiO、PbTiO、Pb(ZrTi1-X)O等のペロブスカイト構造を持った(強)誘電体材料や、Pb(Mg1/3Nb2/3)O等に代表される複合ペロブスカイトリラクサー型強誘電体材料や、BiTi12、SrBiTa等に代表されるビスマス層状化合物、(Sr1-XBa)Nb、PbNb等に代表されるタングステンブロンズ型強誘電体材料等から構成される。ここで、ペロブスカイト構造、ペロブスカイトリラクサー型強誘電体材料、ビスマス層状化合物、タングステンブロンズ型強誘電体材料において、AサイトとBサイト比は、通常整数比であるが、特性向上のため、意図的に整数比からずらしてもよい。なお、誘電体層12の特性制御のため、誘電体層12に適宜、副成分として添加物質が含有されていてもよい。誘電体層12の厚さは、たとえば10nm~1000nmである。
 絶縁層40は、容量部10が形成された形成領域および容量部10が形成されていない非形成領域を覆っており、パッシベーション層41、第1絶縁層42Aおよび第2絶縁層42Bによって構成されている。
 パッシベーション層41は、各容量部10を直接覆っており、無機絶縁材料(たとえば、SiO)によって構成されている。
 第1絶縁層42Aは、電極端子層30の容量部10が形成された領域(形成領域)それぞれにおいて容量部10を覆っている。第2絶縁層42Bは、第1絶縁層42Aが形成されていない領域、すなわち、容量部10が形成されていない領域(非形成領域)を覆うとともに、非形成領域周縁の第1絶縁層42Aを部分的に覆っている。すなわち、第1絶縁層42Aと第2絶縁層42Bとの2段構成によって電極端子層30が覆われている。
 第1絶縁層42Aおよび第2絶縁層42Bは、絶縁性を有する材料であれば特に限定されないが、たとえば、ポリイミドなどの非導電性樹脂、SiO、アルミナ、SiN(シリコンナイトライド)等の無機材料、あるいはこれらを混合または積層させた絶縁材料等を用いることができる。第1絶縁層41Aの厚さ(パッシベーション層41の上面と第1絶縁層42Aの上面との距離)は、たとえば、0.5μm~10μmであり、第2絶縁層42Bの厚さ(第1絶縁層42Aの上面と第2絶縁層42Bの上面との距離)は、たとえば0.5μm~10μmである。
 第1絶縁層42Aと第2絶縁層42Bとの間には、第1絶縁層42Aの上面に沿って第1配線部43Aが形成されている。第1配線部43Aは、第1絶縁層42Aの上面に沿って上下方向に延びるとともにその下端に電極端子層30または電極層11と接する接触部44Aを有する。また、第2絶縁層42B上には、第2絶縁層42Bの上面に沿って第2配線部43Bが形成されている。第2配線部43Bは、第2絶縁層42Bに沿って上下方向に延びるとともにその下端に第1配線部43Aと接する接触部44Bを有する。そして、第2配線部43B上に電極端子20A~20Cが形成されている。
 電極端子20Aが形成された第2配線部43Bの接触部44Bは、電極端子層30に接する接触部44Aを有する第1配線部43Aに接している。電極端子20Bが形成された第2配線部43Bの接触部44Bは、容量部10の下側の電極層11に接する接触部44Aを有する第1配線部43Aに接している。電極端子20Cが形成された第2配線部43Bの接触部44Bは、容量部10の上側の電極層11に接する接触部44Aを有する第1配線部43ABに接している。
 上述した第1配線部43Aおよび第2配線部43Bが、絶縁層40に貫設され、電極端子層30および容量部10の電極層11のいずれかに電極端子20A~20Cそれぞれを接続するビア導体となっている。第1配線部43Aおよび第2配線部43Bは、たとえば銅(Cu)などの導電性を有する材料から構成されている。また、第2配線部43Bと電気的に接続される電極端子20A~20Cも、たとえば銅(Cu)などの導電性を有する材料から構成されている。
 次に、図2および図3を参照して薄膜キャパシタ1の製造方法について説明する。なお、図2および図3は、製造の途中段階における薄膜キャパシタ1の一部を拡大して示しているものである。実際には、複数の薄膜キャパシタ1を一度に形成した後、それぞれの薄膜キャパシタ1に個片化する。
 まず、図2(a)に示すように、仮貼り材61を介して支持材60に支持された電極端子層30となる金属箔を準備し、電極端子層30上に容量部10となるべき誘電体層12と電極層11とを交互に形成する。電極端子層30となる金属箔は、必要に応じてその表面が所定の算術平均粗さRaとなるように研磨される。この研磨は、CMP(Chemical Mechanical Polishing)、電解研磨、バフ研磨等の方法によりおこなうことができる。電極層11の形成方法としては、DCスパッタリング等が挙げられる。また、誘電体層12の形成方法としては、溶液法、スパッタリング法等のPVD(Physical Vapor Deposition)法またはCVD(Chemical Vapor Deposition)法等の成膜技術を用いることができる。
 次に、図2(b)に示すように、電極層11および誘電体層12を貫通する所定の開口70を形成する。開口70の形成は、たとえばパターニングされたレジストをマスクとしたドライエッチングによっておこなわれる。この工程により、電極層11および誘電体層12に2つの開口71、72が形成される。開口71では、底面に電極端子層30が露出すると共に、容量部10に電極層11および誘電体層12による連続した側面が形成される。また、開口72では底面に下側の電極層11が露出すると共に、容量部10に電極層11および誘電体層12による連続した側面が形成される。
 その後、支持材60を仮貼り材61とともに剥離し、電極端子層30上に電極層11および誘電体層12が積層された積層体を焼成する。焼成時の温度は、誘電体層が焼結(結晶化)する温度とすることができ、具体的には500~1000℃にすることができる。また、焼成時間は5分~2時間程度とすればよい。また、焼成時の雰囲気は、特に限定されず、酸化性雰囲気、還元性雰囲気、中性雰囲気のいずれでもよいが、少なくとも、電極層11が酸化しない程度の酸素分圧下で焼成することができる。なお、焼成のタイミングはこのタイミングに限定されず、たとえば、開口70を形成する前に焼成をおこなってもよいし、開口70を形成した後におこなってもよい。
 次に、図2(c)に示すように、電極端子層30に再度仮貼り材61を介して支持材60を貼付し、支持材60で電極端子層30を保持した状態で、パッシベーション層41となるべき無機絶縁層(たとえば、SiO層)を成膜する。
 続いて、図2(d)に示すように、電極層11および誘電体層12上に第1絶縁層42Aを形成する。第1絶縁層42Aは、たとえば、未硬化の状態の熱硬化性樹脂を塗布した後、加熱して硬化させることによって形成される。また、第1絶縁層42Aは、未硬化の状態の光硬化性樹脂を塗布した後、特定の波長の光を照射して硬化させることによって形成されてもよい。第1絶縁層42Aを構成する絶縁性材料を硬化させた後、ドライエッチング等により第1配線部43Aを設けるための所定の開口73を形成する。本実施形態では、開口73として、3つの開口74、75、76を形成する。開口74は、開口71内の第1絶縁層42Aを貫通するように開口71の中央付近に形成される。また、開口75は、開口72内の第1絶縁層42Aを貫通するように開口72内の中央付近に形成される。さらに、開口76は、所定領域の第1絶縁層42Aを貫通するように形成される。
この工程により、開口74では底面に電極端子層30が露出し、開口75では底面に下側の電極層11が露出し、開口76では底面に上側の電極層11が露出する。また、電極層11および誘電体層12は第1絶縁層42Aによって封止された状態となる。
 次に、図2(e)に示すように、第1絶縁層42Aの開口73内および開口周縁の第1絶縁層42A上に第1配線部43Aを形成する。第1配線部43Aは、たとえば、銅(Cu)等の導電性材料をスパッタまたは蒸着した後、エッチングによるパターニングをおこなうことによって形成される。この工程により、電気的に互いに独立した複数の第1配線部43Aが形成される。このとき、開口74周辺に形成された第1配線部43Aは電極端子層30と電気的に接続され、開口75周辺に形成された第1配線部43Aは下側の電極層11と電気的に接続され、開口76周辺に形成された第1配線部43Aは上側の電極層11と電気的に接続された状態となる。
 次に、図3(a)に示すように、第1絶縁層42Aおよび第1配線部43A上に第2絶縁層42Bを形成する。第2絶縁層42Bは、第1絶縁層42Aと同様に、たとえば未硬化の状態の熱硬化性樹脂を塗布した後、加熱して硬化させることによって形成される。第2絶縁層42Bを構成する絶縁性材料を硬化させた後、ドライエッチング等により第2配線部43Bを形成するための3つの開口77を形成する。この工程により、開口77それぞれから第1配線部43Aが露出した状態となる。
 次に、図3(b)に示すように、第2絶縁層42Bの開口77内および開口周縁の第2絶縁層42B上に第2配線部43Bを形成する。第2配線部43Bも、第1配線部43A同様、たとえば、銅(Cu)等の導電性材料をスパッタまたは蒸着した後、エッチングによるパターニングをおこなうことによって形成される。この工程により、電気的に互いに独立した複数の第2配線部43Bが形成される。このとき、開口77周辺に形成された第2配線部43Bはそれぞれ第1配線部43Aと電気的に接続された状態となる。
 次に、図3(c)に示すように、第2配線部43上に、薄膜キャパシタ1を外部の電子部品と電気的に接続するための電極端子20A~20Cを形成する。電極端子20A~20Cは、たとえば、メッキ等により銅(Cu)等の導電性材料の層を形成した後、エッチング等をおこなうことによって形成される。
 最後に、図3(d)に示すように、支持材60を仮貼り材61とともに剥離し、電極端子層30に貫通部31を形成して各電極端子30A~30Bに分割する。貫通部31は、たとえばウェットエッチング法によって形成する。また、各貫通部31に、絶縁樹脂32を充填する。絶縁樹脂32の充填は、たとえばラミネート法によっておこなわれる。その後、ダイシング等によって個片化をおこなうことにより、図1に示すような薄膜キャパシタ1が得られる。
 上述した薄膜キャパシタ1においては、電極端子層30および容量部10の電極層11が、容量部10の積層方向に沿って絶縁層40に貫設されたビア導体(すなわち、第1配線部43Aおよび第2配線部43B)によって電極端子20A~20Cそれぞれに接続されている。薄膜キャパシタの厚さ方向に直交する面内において配線が這い回される場合には、回路配線の迂回等が生じてしまい配線が長くなるが、薄膜キャパシタ1ではビア導体43A、43Bにより厚さ方向に沿う短い回路配線が実現されている。すなわち、薄膜キャパシタ1では、複数の電極端子20A~20Cでの多端子化を図りつつ、回路配線の短縮が図られており、それにより、低ESL化が図られた薄膜キャパシタが得られる。
 なお、薄膜キャパシタ1では、第1絶縁層42Aと第2絶縁層42Bとの2段構成を採用することで、再配線をおこなっている。すなわち、第1配線部43Aの位置は、容量部10の直上または近傍に制限されるが、第2配線部43Bの位置はそのような位置に制限されず、自由に位置を決定することができる。そのため、第2配線部43B上に形成される電極端子20A~20Cの位置についても設計自由度が高くなっている。また、一つの第1配線部43Aから複数の第2配線部43Bを引き出すこともでき、この場合には容易に電極端子20A、20B、20Cの多端子化を図ることができる。
 また、薄膜キャパシタ1は、絶縁層40の厚さが容量部10の厚さより厚くなっている。このように、絶縁層40の厚さが厚い場合にはESLが高くなる傾向になるが、上述のビア導体43A、43Bによる回路配線の短縮で、効果的な低ESL化を図ることができる。電極端子層30の厚さについても、容量部10の厚さより厚くなっている。
 さらに、薄膜キャパシタ1は、貫通部31で分断された電極端子30A~30Cを備えている。そのため、電極端子30A~30Bそれぞれについて所望の極性で用いることができる。たとえば図4に示すように、薄膜キャパシタ1が、貫通部31で分断された2つの電極端子30A、30Dを備える場合、それぞれの電極端子30A、30Dの極性を異なるようにすることで、図4の矢印で示すように、電極端子30A、30Dと電極端子20A、20Dとの間に介在するビア導体43A、43Bに逆向きの電流を流すこともできる。この場合、正極と負極の両方において厚さ方向に沿う短い回路配線が実現されるとともに、正極と負極の両方において容易に多端子化を図ることができ、さらなる低ESL化を図ることができる。
 なお、薄膜キャパシタは、上述した実施形態に限らず、様々に変形することができる。
 たとえば、ビア導体は、上述したビア導体43A、43Bの構成に限らず、絶縁層の厚さ方向に沿って真っ直ぐに延びる貫通孔に導体を充填した構成のビア導体であってもよい。また、薄膜キャパシタでは、絶縁層を再配線のために2段構成としたが、3段以上の多段構成としてもよく、1段で構成してもよい。容量部の構成についても、電極層および誘電体層の層数を適宜増減することができる。
1 薄膜キャパシタ
10 容量部
11 電極層
12 誘電体層
20A~20D 電極端子
30 電極端子層
30A~30D 電極端子
40 絶縁層
43A 第1配線部
43B 第2配線部

Claims (5)

  1.  薄膜キャパシタの一方面側に位置し、外部と電気的に接続される接続領域を有する電極端子層と、
     前記電極端子層の前記一方面側とは反対の側に部分的に形成され、電極層と誘電体層とが交互に積層された積層構造を有する容量部と、
     前記電極端子層の前記一方面側とは反対の側から、前記容量部が形成された形成領域および前記容量部が形成されていない非形成領域を覆う絶縁層と、
     前記絶縁層上に設けられた複数の電極端子と、
     前記容量部の積層方向に沿って前記絶縁層に貫設され、前記電極端子層および前記容量部の電極層のいずれかに前記複数の電極端子それぞれを接続する複数のビア導体と
    を備える、薄膜キャパシタ。
  2. 前記電極端子層が、外部に接続される複数の接続領域を有し、かつ、前記隣り合う接続領域の間における前記電極端子層を貫いて両接続領域を分断する貫通部を備える、請求項1に記載の薄膜キャパシタ。
  3.  前記絶縁層の厚さが前記容量部の厚さより厚い、請求項1または2に記載の薄膜キャパシタ。
  4.  前記電極端子層の厚さが前記容量部の厚さより厚い、請求項1~3のいずれか一項に記載の薄膜キャパシタ。
  5.  電子部品を搭載可能であり、かつ、該電子部品への電力を供給する配線板上に配置されるべき薄膜キャパシタであって、前記薄膜キャパシタに搭載される前記電子部品に前記複数の電極端子が接続され、前記配線板に前記電極端子層が接続される、請求項1~4のいずれか一項に記載の薄膜キャパシタ。
PCT/JP2018/004905 2017-02-21 2018-02-13 薄膜キャパシタ WO2018155257A1 (ja)

Priority Applications (3)

Application Number Priority Date Filing Date Title
KR1020197014542A KR20190067241A (ko) 2017-02-21 2018-02-13 박막 커패시터
CN201880004510.2A CN110024066B (zh) 2017-02-21 2018-02-13 薄膜电容器
US16/483,516 US11114249B2 (en) 2017-02-21 2018-02-13 Thin-film capacitor

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2017030027A JP2018137310A (ja) 2017-02-21 2017-02-21 薄膜キャパシタ
JP2017-030027 2017-02-21

Publications (1)

Publication Number Publication Date
WO2018155257A1 true WO2018155257A1 (ja) 2018-08-30

Family

ID=63252606

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2018/004905 WO2018155257A1 (ja) 2017-02-21 2018-02-13 薄膜キャパシタ

Country Status (5)

Country Link
US (1) US11114249B2 (ja)
JP (1) JP2018137310A (ja)
KR (1) KR20190067241A (ja)
CN (1) CN110024066B (ja)
WO (1) WO2018155257A1 (ja)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP7225721B2 (ja) * 2018-11-16 2023-02-21 Tdk株式会社 薄膜キャパシタ及びその製造方法、並びに、薄膜キャパシタを内蔵する回路基板

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004259988A (ja) * 2003-02-26 2004-09-16 Shinko Electric Ind Co Ltd キャパシタ素子及びこの製造方法、半導体装置用基板、並びに半導体装置
JP2008085083A (ja) * 2006-09-27 2008-04-10 Shinko Electric Ind Co Ltd キャパシタの製造方法

Family Cites Families (50)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5323520A (en) * 1993-04-29 1994-06-28 Fujitsu Limited Process for fabricating a substrate with thin film capacitor
JP2616569B2 (ja) 1994-09-29 1997-06-04 日本電気株式会社 半導体集積回路装置の製造方法
JP3369827B2 (ja) 1995-01-30 2003-01-20 株式会社東芝 半導体装置及びその製造方法
US5822175A (en) 1995-04-13 1998-10-13 Matsushita Electronics Corporation Encapsulated capacitor structure having a dielectric interlayer
US6027947A (en) 1996-08-20 2000-02-22 Ramtron International Corporation Partially or completely encapsulated top electrode of a ferroelectric capacitor
JPH1093041A (ja) 1996-09-13 1998-04-10 Toshiba Corp 半導体記憶装置
JP2000138350A (ja) 1998-10-30 2000-05-16 Sharp Corp 半導体記憶装置の製造方法
US6724611B1 (en) * 2000-03-29 2004-04-20 Intel Corporation Multi-layer chip capacitor
JP3645808B2 (ja) * 2000-03-29 2005-05-11 京セラ株式会社 薄膜電子部品およびその製法並びに基板
JP4432207B2 (ja) 2000-05-25 2010-03-17 パナソニック株式会社 コンデンサ
JP4827299B2 (ja) 2001-01-26 2011-11-30 富士通株式会社 キャパシタ及び半導体装置
US6624501B2 (en) * 2001-01-26 2003-09-23 Fujitsu Limited Capacitor and semiconductor device
JP2004079801A (ja) 2002-08-19 2004-03-11 Fujitsu Ltd コンデンサ装置及びその製造方法
JP3966208B2 (ja) 2002-11-14 2007-08-29 富士通株式会社 薄膜キャパシタおよびその製造方法
US7161793B2 (en) 2002-11-14 2007-01-09 Fujitsu Limited Layer capacitor element and production process as well as electronic device
US7319599B2 (en) * 2003-10-01 2008-01-15 Matsushita Electric Industrial Co., Ltd. Module incorporating a capacitor, method for manufacturing the same, and capacitor used therefor
JP4523299B2 (ja) 2003-10-31 2010-08-11 学校法人早稲田大学 薄膜コンデンサの製造方法
JP2005310814A (ja) * 2004-04-16 2005-11-04 Alps Electric Co Ltd キャパシタ内蔵基板
CN100521168C (zh) * 2004-06-24 2009-07-29 日本特殊陶业株式会社 中间基板
WO2006008789A1 (ja) 2004-07-15 2006-01-26 Fujitsu Limited 容量素子とその製造方法、及び半導体装置
JP4512497B2 (ja) 2005-01-31 2010-07-28 イビデン株式会社 コンデンサ内蔵パッケージ基板及びその製法
WO2006117912A1 (ja) 2005-04-27 2006-11-09 Murata Manufacturing Co., Ltd 薄膜キャパシタおよびその製造方法
JP4956947B2 (ja) 2005-09-16 2012-06-20 株式会社村田製作所 薄膜キャパシタ
WO2007046173A1 (ja) 2005-10-18 2007-04-26 Murata Manufacturing Co., Ltd. 薄膜キャパシタ
JP4997757B2 (ja) * 2005-12-20 2012-08-08 富士通株式会社 薄膜キャパシタ及びその製造方法、電子装置並びに回路基板
JP4539870B2 (ja) * 2006-03-31 2010-09-08 Tdk株式会社 薄膜デバイス
JP2007299849A (ja) 2006-04-28 2007-11-15 Toppan Printing Co Ltd 配線基板の製造方法
JP4738299B2 (ja) 2006-09-20 2011-08-03 富士通株式会社 キャパシタ、その製造方法、および電子基板
JP2008153497A (ja) 2006-12-19 2008-07-03 Murata Mfg Co Ltd 誘電体薄膜キャパシタの製造方法
JP5098422B2 (ja) 2007-04-27 2012-12-12 株式会社村田製作所 薄膜電子部品
WO2009028596A1 (ja) * 2007-08-30 2009-03-05 Nec Corporation 受動素子内蔵基板、製造方法、及び半導体装置
JP2009194096A (ja) 2008-02-13 2009-08-27 Murata Mfg Co Ltd 部品内蔵基板、及びそれを用いた部品パッケージ
JP2010016306A (ja) * 2008-07-07 2010-01-21 Murata Mfg Co Ltd 積層コンデンサ及びその実装構造
JP2010225849A (ja) 2009-03-24 2010-10-07 Murata Mfg Co Ltd 薄膜キャパシタ
JP5407775B2 (ja) 2009-03-31 2014-02-05 Tdk株式会社 薄膜コンデンサの製造方法及び薄膜コンデンサ
CN102473674B (zh) 2009-07-09 2015-08-12 株式会社村田制作所 反熔丝元件
JP5299158B2 (ja) 2009-08-11 2013-09-25 株式会社村田製作所 誘電体薄膜素子
JP5234521B2 (ja) 2009-08-21 2013-07-10 Tdk株式会社 電子部品及びその製造方法
JP5287644B2 (ja) 2009-09-30 2013-09-11 Tdk株式会社 薄膜コンデンサ
JP5158061B2 (ja) 2009-11-30 2013-03-06 Tdk株式会社 薄膜コンデンサ
JP2013122999A (ja) * 2011-12-12 2013-06-20 Sony Corp 配線基板の製造方法
JP6430686B2 (ja) 2012-10-30 2018-11-28 株式会社村田製作所 薄膜キャパシタおよびその製造方法
JP6519112B2 (ja) 2014-07-24 2019-05-29 Tdk株式会社 薄膜キャパシタ
JP5924461B1 (ja) * 2014-08-06 2016-05-25 株式会社村田製作所 複合電子部品
JP2016046454A (ja) 2014-08-26 2016-04-04 太陽誘電株式会社 薄膜電子部品
JP6233445B2 (ja) 2016-04-26 2017-11-22 株式会社村田製作所 電子部品
JP2018137311A (ja) * 2017-02-21 2018-08-30 Tdk株式会社 薄膜キャパシタ
KR102348374B1 (ko) * 2017-05-31 2022-01-10 티디케이가부시기가이샤 박막 콘덴서 및 박막 콘덴서의 제조 방법
JP7063019B2 (ja) * 2018-03-09 2022-05-09 Tdk株式会社 薄膜コンデンサの製造方法及び薄膜コンデンサ
JP7063027B2 (ja) * 2018-03-19 2022-05-09 Tdk株式会社 薄膜コンデンサおよび薄膜コンデンサの製造方法

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2004259988A (ja) * 2003-02-26 2004-09-16 Shinko Electric Ind Co Ltd キャパシタ素子及びこの製造方法、半導体装置用基板、並びに半導体装置
JP2008085083A (ja) * 2006-09-27 2008-04-10 Shinko Electric Ind Co Ltd キャパシタの製造方法

Also Published As

Publication number Publication date
CN110024066B (zh) 2022-05-06
KR20190067241A (ko) 2019-06-14
CN110024066A (zh) 2019-07-16
US20200013554A1 (en) 2020-01-09
JP2018137310A (ja) 2018-08-30
US11114249B2 (en) 2021-09-07

Similar Documents

Publication Publication Date Title
JP5158061B2 (ja) 薄膜コンデンサ
JP6737118B2 (ja) 薄膜コンデンサ
KR102348374B1 (ko) 박막 콘덴서 및 박막 콘덴서의 제조 방법
JP6750462B2 (ja) 薄膜コンデンサ及び電子部品内蔵基板
US11942278B2 (en) Thin film capacitor
US10340088B2 (en) Thin-film capacitor
US10319524B2 (en) Thin-film capacitor
US10813220B2 (en) Electronic component embedded substrate
US11114248B2 (en) Thin film capacitor and manufacturing method thereof
WO2018155257A1 (ja) 薄膜キャパシタ
US20160233026A1 (en) Capacitor
JP6805703B2 (ja) 薄膜コンデンサ
JP2018206839A (ja) 薄膜コンデンサ
JP7027990B2 (ja) 薄膜コンデンサおよび薄膜コンデンサの製造方法
JP2019186285A (ja) 薄膜コンデンサの製造方法及び薄膜コンデンサ
JP2019186286A (ja) 薄膜コンデンサの製造方法及び薄膜コンデンサ
JP2019071388A (ja) 薄膜コンデンサおよびその製造方法

Legal Events

Date Code Title Description
121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 18758437

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 20197014542

Country of ref document: KR

Kind code of ref document: A

NENP Non-entry into the national phase

Ref country code: DE

122 Ep: pct application non-entry in european phase

Ref document number: 18758437

Country of ref document: EP

Kind code of ref document: A1