SU1283778A1 - Устройство дл сопр жени группы вычислительных машин - Google Patents
Устройство дл сопр жени группы вычислительных машин Download PDFInfo
- Publication number
- SU1283778A1 SU1283778A1 SU853919664A SU3919664A SU1283778A1 SU 1283778 A1 SU1283778 A1 SU 1283778A1 SU 853919664 A SU853919664 A SU 853919664A SU 3919664 A SU3919664 A SU 3919664A SU 1283778 A1 SU1283778 A1 SU 1283778A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- group
- groups
- inputs
- elements
- outputs
- Prior art date
Links
Landscapes
- Multi Processors (AREA)
Abstract
Изобретение относитс к области автоматики и вычислительной техники и может быть использовано дл информационного сопр жени разнотипных ЭВМ, работающих в составе группы взаимосв занных систем обработки информации . Целью изобретени вл етс повышение быстродействи . Устройство содержит группу блоков пам ти группу входных и выходных регистров, две группы узлов сравнени , п ть групп элементов ИЛИ, две группы узлов элементов И, группу злементов И, генератор импульсов, счетчик, выходной регистр, группу шифраторов, элемент ШЖ, элемент И. 1 ил.
Description
О)
с:
ю
X
со
| vl
00
Устройство относитс к автоматике и вычислительной технике и может быть использовано дл информационного сопр жени разнотипных ЭВМ, работающих в составе группы взаимосв - . занных систем обработки информации. Цель изобретени - повьппение быстродействи .
На чертеже представлена схема устройства дл сопр жени группы (из К) вычислительных машин.
Устройство содержит группу из К входных регистров 1, группу из М; узлов 2 сравнени , группу из К блоков 3 пам ти, элемент ИЛИ 4, группу из Н узлов элементов И 5 (Н - количество необходимых перекодировок информации), группу из Н шифраторов 6, группу из Н выходных регистров 7, группу из К узлов сравнени 8, группу из К узлов элементов И 9, генератор импульсов 10, элемент И П, счетчик 12, группы элементов ИЛИ 13-16, группу элементов И 17, выходной регистр 18, группу из К входных-выходных шин 19 устройства и группа элементов ИЛИ 20.
Устройство сопр ж-ени работает следующим образом.
На вход устройства по входо-выход ной магистрали поступает стандартное информационное сообщение от одного из объектов (ЭВМ), участвуи дих в информационном обмене. Каждое информационное сообщение содержит в своем составе тип сообщени , собственно информационную часть и адрес абон ен- та, которому предназначаетс сообщение . Разр дность регистров группы входных регистров определ етс разр дностью информационных сообщений конкретного абонента (источника), подключенного к входо-выходной магистрали . С третьей группы информационных выходов регистра группы информаци о типе сообщени поступает на входы всех узлов сравнени группы, в которых производитс сравнение потупающего кода с заранее заданной информацией о возможных типах сообщений (М; определ етс количеством различных типов сообщений, могущих поступать от i-ro объекта).
Сигнал сравнени формируетс на выходе одного из узлов сравнейи , иницииру при этом обращение к соответствующей чейке пам ти блока 3 пам ти. В каждой чейке пам ти запи 15
20
25
сана следуюп1а информаци : сигнал разрешени вьщачи тактовой частоты, дополнительньй код счетчика, конкретное значение которого определ етс необходимой частотой выдачи информации абоненту - потребителю, маска подключени шифраторов, определ юща какой из шифраторов должен выполнить необходимое преобразование to входной информации. Сигнал разреще- ни вьщачи тактовой частоты из определенного блока пам ти поступает на соответствующий вход элемента ИЛИ А, с выхода которого снимаетс сигнал, разрешающий прохождение тактовой частоты с генератора 10 через элемент И II на счетный вход счетчика 12, на информационньй вход которого поступает дополнительный код счетчика , снимаемый с выходной шины первой группы элементов ИЛИ 13, на соответствующие входы которых дополнитель- нь1Й код счетчика поступает из соответствующего блока пам ти 3. Таким образом, с выхода счетчика снимаетс сигнал разрешени выдачи пересчитанной информации абоненту - потребителю с частотой, определ емой дополнительньм кодом счетчика, который , в свою очередь, определ етс заданным алгоритмом обмена по каждому типу информационного сообщени .
Маска подключени шифраторов, снимаема с выхода соответствующего
35 блока пам ти 3, поступает на соответствующие входы второй группы элементов ИЛИ 14, с выхода которых подаетс на вторые входы Н узлов элементов И 5, на первые входы кото-
40 рых подаетс информаци с выхода третьей группы элементов ИЛИ 15, на входы которых информаци поступает с первой группы информационных выходов регистра группы входных регист 5 ров I. Код маски определ ет соответствующий шифратор 6, на вход которого разрешаетс поступление информации . Каждый шифратор предназначен дл преобразовани информации определен 0 ного вида, а их количество определ етс числом однотипной обменной информации , .представленной в различных системах кодировани .
30
Преобразованна информаци с выхода соответствующего шифратора 6 записьюаетс в соответствующий выходной регистр 7, откуда поступает на соответствующие входы четвертой
группы элементов ИЛИ 16 и по разрешающему сигналу, счетчика 12 через группу элементов И 17 записываетс в выходной регистр 18.
Адрес абонента, которому предназначена преобразованна информаци , с второй группы информационных выходов группы входных регистров 1 через третью группу элементов ИЛИ 20 поступает на входы К узлов сравнени 8, в которых производитс сравнение поступившего кода с заранее заданной информацией о возможных адресах выдачи информации. Сигнал сравнени формируетс на выходе одного из узлов сравнени , разреша при этом прохождение преобразованно информации из регистра 18 через соответствующую группу элементов И 9 во выходную магистраль, св занную с абоиентом - потребителем информации
Claims (1)
- Формула изобретениУстройство дл сопр жени группы вычислительных машин, содержащее группу входных регистров, группу блков пам ти, генератор импульсов, счетчик, п ть групп элементов ИЛИ, элемент ИЛИ, элемент И, две группы узлов элементов И, выходной регистр грулпу элементов И, причем информационные входы входных регистров группы подключены к информационным , адресным и управл кицим выходам вычислительных машин грутхы, выходы узлов элементов И первой группы подключены к информационным входам вычислительных машин группы, при этом группа информационных разр дных выходов блоков пам ти группы соединена с соответствующими разр дными входами элементов ИЛИ и соответствующими разр дными входами элементов ШШ первой и второй групп, первые группы информационных разр дных вы- ходов входных регистров группы соединени с соответствукидими разр дными входами элементов ИЛИ третьей группы, группа выходов которых соединена с первыми группами входов соответствук цих. узлов элементов И837784второй группы, вторые группы входов которых соединены с соответствующими группами выходов элементов ИЛИ второй группы, группа выхо-5 ДОН элементов ИЛИ первой группы соединена с группой информационных входов счетчика, счетный вход которого соединен с выходами элемента И, первой и второй входыfO которого соединены с выходами элемента ИЛИ и генератора импульсов соответственно , первые группы входов узлов И первой группы соединены с группами информа1щонных разр дге 1х выхо15 дов рцегистра, грзшпа информационных входов которого соединека с выходами элементов И группы, перва и втора группы-входов которых соединены с выходами счетчика и элементов ИЛИ20 четвертой группы соответственно, вторые группы информацион1П)1х разр дных выходов входных регистров группы соединены с соответствзпопщми группами разр дных входов элементов ИЛИ п той25группы, отличающеес тем.что, с целью увеличени быстродействи , в него введены две группы узлов сравнени , группа шифраторов, группа выходных регистров при этом третьигруппы информационных разр дных выходов входных регистров группы соединены с соответствуи цими группами входов узлов сравнени первой группы, группы выходов которых соединены ссоответствующими группами адресных входов блоков пам ти группы, группы выходов узлов элементов И второй группы соединены с соответствующими входами шифраторов группы, выходыкоторых соединем 1 с информационными входами выходных регистров группы, информационными входами выходных регистров группы, информационные выходы которых соединены с соотд.етствующими группами входов элементов ИЛИ четвертой группы, группа выходов элементов ИЛИ п той группы соединена с соответствующими входами узлов сравнени второй группы, выходы которыхсоединены с вторыми группами входов узлов элементов И первой группы.198W
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853919664A SU1283778A1 (ru) | 1985-07-01 | 1985-07-01 | Устройство дл сопр жени группы вычислительных машин |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU853919664A SU1283778A1 (ru) | 1985-07-01 | 1985-07-01 | Устройство дл сопр жени группы вычислительных машин |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1283778A1 true SU1283778A1 (ru) | 1987-01-15 |
Family
ID=21185827
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU853919664A SU1283778A1 (ru) | 1985-07-01 | 1985-07-01 | Устройство дл сопр жени группы вычислительных машин |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1283778A1 (ru) |
-
1985
- 1985-07-01 SU SU853919664A patent/SU1283778A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 732845, кл. G 06 F 3/04. Авторское свидетельство СССР № 1116423, кл.О 06 F 3/04. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4012722A (en) | High speed modular mask generator | |
SU1283778A1 (ru) | Устройство дл сопр жени группы вычислительных машин | |
US4631695A (en) | Detector of predetermined patterns of encoded data signals | |
KR970068365A (ko) | 통신제어장치 및 그것을 사용한 통신시스템 | |
US3993980A (en) | System for hard wiring information into integrated circuit elements | |
SU1624449A1 (ru) | Устройство дл подключени источников информации к общей магистрали | |
SU1401448A1 (ru) | Устройство дл реализации булевых симметричных функций | |
SU888121A1 (ru) | Устройство дл формировани исполнительных адресов | |
SU1444744A1 (ru) | Программируемое устройство дл вычислени логических функций | |
SU1615720A1 (ru) | Многоканальное устройство дл обслуживани запросов в пор дке поступлени | |
SU928334A1 (ru) | Устройство дл ввода информации | |
SU1298746A1 (ru) | Устройство дл формировани адреса следующей микрокоманды | |
SU561966A1 (ru) | Вычислительна система дл обработки чисел и многомерных векторов | |
SU1493995A1 (ru) | Генератор последовательности р-чисел Фибоначчи | |
SU842775A1 (ru) | Устройство дл сопр жени | |
SU551634A1 (ru) | Устройство св зи эвм с объектом | |
SU756406A1 (ru) | Устройство для сравнения двоичных кодовi | |
SU1327114A1 (ru) | Устройство дл сопр жени @ -датчиков с ЭВМ | |
SU1658391A1 (ru) | Преобразователь последовательного кода в параллельный | |
SU1001102A1 (ru) | Устройство приоритета | |
SU771660A1 (ru) | Преобразователь двоичного кода в двоично-дес тичный | |
SU1425630A1 (ru) | Генератор функций Уолша | |
SU454548A1 (ru) | Узел дл сортировки информации | |
SU968804A1 (ru) | Устройство дл определени экстремальных чисел | |
SU1387003A2 (ru) | Устройство дл сопр жени @ датчиков с ЭВМ |