SU756406A1 - Устройство для сравнения двоичных кодовi - Google Patents
Устройство для сравнения двоичных кодовi Download PDFInfo
- Publication number
- SU756406A1 SU756406A1 SU782697099A SU2697099A SU756406A1 SU 756406 A1 SU756406 A1 SU 756406A1 SU 782697099 A SU782697099 A SU 782697099A SU 2697099 A SU2697099 A SU 2697099A SU 756406 A1 SU756406 A1 SU 756406A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- inputs
- elements
- output
- outputs
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Description
Изобретение относится к автоматике и вычислительной технике и может быть использовано в цифровых системах управления различного назначения, в цифровых следящих системах.
Известно устройство для сравнения двоичных кодов, содержащее триггер с тремя устойчивыми состояниями на элементах И-НЕ,
5 элементов И-НЕ, входные шины, элемент неравнозначности [1].
Недостаток данного устройства - низкое быстродействие, обусловленное тем, что коды подаются на его входы в виде последовательных кодов и анализируются последовательно разряд за разрядом, кроме того оно может использоваться только в цифровых системах управления с релейным управлением.
Наиболее близким техническим решением к предлагаемому является устройство для сравнения двоичных кодов, содержащее регистры, узел выдачи, группы элементов И, сумматор, причем входы первого и второго регистров соединены с входными шинами устройства, а их выходы - с информационными входами элементов И первой и второй групп, выходы
2
. которых подключены ко входам сумматора, выходы которого соединены со входами третьего регистра, выходы которого подключены ко входам узла выдачи, входы управления элементов И первой и второй групп соединены с первой управляющей шиной устройства, первый вход управления узла выдачи подключен ко второй управляющей шине устройства 12)
Цель изобретения — повышение точности работы устройства.
Это достигается тем, что в устройство для сравнения двоичных кодов, содержащее регистры, узел выдачи, группы элементов И, сумматор, причем входы первого и второго регистров соединены с входными шинами устройства, а их выходы — с информационными входами элементов И первой и второй групп, выходы которых подключены ко входам сумматора, выходы которого соединены со входами третьего регистра, выходы которого подключены ко входам узла подачи, входы управления элементов И первой и второй групп соединены с первой управляющей шиной устройства, первый вход управления узла выдачи
3 756406
подключен ко второй управляющей шине уст- 1 0
ройства, введены элементы И, ИЛИ, НЕ, при- 1.1
чем выход? знакового разряда первого регист- 1 1
ра соединен с первым входом первого элемента И и через первый элемент НЕ - с первым входом второго элемента И, выход знакового разряда второго регистра подключен ко второму входу первого элемента И и через второй элемент НЕ - ко второму входу второго элемента И, выход знакового разряда третьего 10 регистра соединен с третьим входом второго элемента И и через третий элемент НЕ — с третьим входом первого элемента И, выходы элементов И подключены ко входам элемента ИЛИ, выход которого соединен со вторым 15 входом управления узла выдачи.
На чертеже приведена блок-схема предлагаемого устройства.
Устройство состоит из регистров 1 и 2, группы элементов И 3 и 4, сумматора 5, регист- 20 ра 6, узла 7 выдачи, элементов НЕ 8—10, элементов И 11 и 12, элемента ИЛИ 13, управляющих шин устройства 14 и 15.
Устройство работает следующим образом.
Сравниваемые коды поступают на регистры 25 1 и 2. По сигналу управления, поступающему по управляющей шине 14, открываются элементы И первой я второй групп 3 и 4 и коды поступают на сумматор 5 для сравнения. Результат сравнения заносится на регистр 6. 30
Затем знаковые разряды регистров 1, 2 и 6 подаются на входы элементов НЕ 8-10 соответственно. Сигналы с выходов элементов НЕ 8 и 9 и знакового разряда регистра 6 подаются на входы элемента И 31, а сигналы с вы- 35 хода элемента НЕ 10 и знаковых разрядов регистров 1 и 2 - на входы элемента И 12, сигналы с выходов элементов И 11 и 12 подаются на входы элемента ИЛИ 13. Сигналы на выходе элемента ИЛИ 13 формируются 40 в соответствии с уравнением
где Υ — выходной сигнал;
— сигнал на входе элемента НЕ 8; 45
Х^- сигнал на входе элемента НЕ 9;
Х^- сигнал на входе элемента НЕ 10.
Сигнал с выхода элемента ИЛИ 13 поступает
на вход узла | 7 выдачи, | каждый разряд кото- | ||
рого | является | автоматом без памяти, работаю- | 50 | |
щнм | в соответствии со | следующей таблицей | ||
истинности: | ||||
7. | У | |||
0 | 0 | 0 | 0 | |
0 | 0 | 1 | 0 | 55 |
0 | 1 | 0 | 0 | |
0 | 1 | 1 | 0 | |
1 | 0 | 0 | 0 |
4
1 1
0 1
1 1
Здесь Ζ — сигнал на управляющей шине 15 (при Ζ = 1 выдача разрешена), Υ - сигнал с выхода элемента ИЛИ 13, - выход
1 -го разряда узла выдачи. Если \ - 0, т.е. переполнения нет, то сигнал с информационного
входа без изменений передается на вход ТЦ . Если 1, то переполнение есть и на выходе формируется сигнал 1, т.е. с выходов схемы выдается код 111... 1, который соответствует максимальному управляющему воздействию. Знак кода рассогласования можно получить простым инвертированием знака результата, который получается в случае переполнения.
Предлагаемое устройство сохраняет работоспособность при рассогласованиях кодов, по модулю больших 0, 111 ... 1, что имеет значение при использовании его в цифровых системах управления.
Claims (1)
- Формула изобретенияУстройство для сравнения двоичных кодов, содержащее регистры, узел выдачи, группы элементов И, сумматор, причем входы первого и второго регистров соединены с входными шинами устройства, а их выходы - с информационными входами элементов И первой и второй групп, выходы которых подключены ко входам сумматора, выходы которого соединены со входами третьего регистра, йыходы которого подключены ко входам узла выдачи, входы управления элементов И первой и второй групп соединены с первой управляющей шиной устройства, первый вход управления узла выдачи подключен ко второй управляющей шине устройства, отличающееся тем, что, с целью повышения точности работы устройства, в него введены элементы И, ИЛИ, НЕ, причем выход знакового разряда первого регистра соединен с первым входом первого элемента И и через первый элемент НЕ - с первым входом второго элемента И, выход знакового разряда второго регистра подключен ко второму входу первого элемента И и через второй элемент НЕ - ко второму входу второго элемента И, выход знакового разряда третьего регистра соединен с третьим входом второго элемента И и через третий элемент НЕ - с третьим входом первого элемента И, выходы элементов И подключены ко входам элемента ИЛИ, выход которого соединен со вторым входом управленияузла выдачи.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782697099A SU756406A1 (ru) | 1978-12-18 | 1978-12-18 | Устройство для сравнения двоичных кодовi |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782697099A SU756406A1 (ru) | 1978-12-18 | 1978-12-18 | Устройство для сравнения двоичных кодовi |
Publications (1)
Publication Number | Publication Date |
---|---|
SU756406A1 true SU756406A1 (ru) | 1980-08-15 |
Family
ID=20798733
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782697099A SU756406A1 (ru) | 1978-12-18 | 1978-12-18 | Устройство для сравнения двоичных кодовi |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU756406A1 (ru) |
-
1978
- 1978-12-18 SU SU782697099A patent/SU756406A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU756406A1 (ru) | Устройство для сравнения двоичных кодовi | |
KR930015431A (ko) | 중재자 | |
SU1501056A1 (ru) | Управл емый блок задержек | |
SU608154A1 (ru) | Устройство дл сравнени -разр дных двоичных чисел | |
SU478304A1 (ru) | Матричный сумматор | |
SU588561A1 (ru) | Ассоциативное запоминающее устройство | |
SU1283778A1 (ru) | Устройство дл сопр жени группы вычислительных машин | |
GB1481393A (en) | Information processing systems | |
SU766986A2 (ru) | Устройство дл программного реверса движени люлечного конвейера | |
SU964642A1 (ru) | Приоритетное устройство | |
SU392494A1 (ru) | I ВСЕСОЮЗНАЯ|j;rn-:-fVi|O.TF)inHMFnMMАвторыЗа вительКиевска экспедици Украинского научно-исследовательскогогеологоразведоуного институтаSHSJiHOTEKA | |
SU961151A1 (ru) | Недвоичный синхронный счетчик | |
SU756409A1 (ru) | Адаптивное вычислительное ’устройство 1 | |
SU528689A1 (ru) | Триггер со счетным входом | |
SU1444760A1 (ru) | Устройство дл возведени в квадрат последовательного р да чисел | |
SU635485A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU651335A1 (ru) | Устройство дл сопр жени | |
SU1275439A1 (ru) | Устройство дл нормализации числа в интервально-модул рном коде | |
SU746492A1 (ru) | Коммутационное устройство дл вычислительной системы | |
SU732855A1 (ru) | Однородна среда | |
RU2023294C1 (ru) | Устройство для подключения абонентов к общей магистрали | |
JPS5629892A (en) | Clear control circuit | |
SU637812A1 (ru) | Накапливающий сумматор | |
SU1124380A1 (ru) | Запоминающее устройство | |
SU362578A1 (ru) | Вычислительна система |