KR960035628A - 메모리 인터페이스 회로 및 액세스 방법 - Google Patents
메모리 인터페이스 회로 및 액세스 방법 Download PDFInfo
- Publication number
- KR960035628A KR960035628A KR1019960008547A KR19960008547A KR960035628A KR 960035628 A KR960035628 A KR 960035628A KR 1019960008547 A KR1019960008547 A KR 1019960008547A KR 19960008547 A KR19960008547 A KR 19960008547A KR 960035628 A KR960035628 A KR 960035628A
- Authority
- KR
- South Korea
- Prior art keywords
- memory
- signal
- input data
- read
- scan
- Prior art date
Links
- 239000004973 liquid crystal related substance Substances 0.000 claims abstract 5
- 230000009466 transformation Effects 0.000 claims 2
- 230000001360 synchronised effect Effects 0.000 claims 1
- 238000010586 diagram Methods 0.000 description 3
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3648—Control of matrices with row and column drivers using an active matrix
- G09G3/3659—Control of matrices with row and column drivers using an active matrix the addressing of the pixel involving the control of two or more scan electrodes or two or more data electrodes, e.g. pixel voltage dependant on signal of two data electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3622—Control of matrices with row and column drivers using a passive matrix
- G09G3/3625—Control of matrices with row and column drivers using a passive matrix using active addressing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/34—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
- G09G3/36—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
- G09G3/3611—Control of matrices with row and column drivers
- G09G3/3674—Details of drivers for scan electrodes
- G09G3/3677—Details of drivers for scan electrodes suitable for active matrices only
Landscapes
- Engineering & Computer Science (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Liquid Crystal Display Device Control (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Liquid Crystal (AREA)
Abstract
Description
Claims (13)
- 입력 데이터 신호(an input data signal)를 제1 부분과 제2 부분(a first portion and a second portion)으로 구성된 디스플레이 패널을 포함하는 다중-스캔형 액정 디스플레이(a multi-scantype liquid crystal)에 사용되는 다중-스캔 데이터 신호들(multi-scan data signals)로 변환하기 위한 메모리 인터페이스 회로에 있어서, 디스플레이 패널에 대응하는 입력 데이터 신호의 한 프레임을 기억하는 메모리 수단. 및 상기 입력 데이터 신호가 상기 메모리 수단에 단일-스캔 방식(a single-scan manner)으로 순차적으로 기록될 수 있도록 함과 동시에 상기 메모리에 기억된 데이터가 다중-스캔 방식(a multi-scan manner)으로 상기 디스플레이 패널의 제1 부분에 해당하는 제1 다중-스캔 신호(a first multi-scan signals) 및 상기 디스플레이 패널의 제2 부분에 대응하는 제2 다중-스캔 신호(a second multi-scan signals)로서 출력되도록, 상기 메모리 수단에 대한 기록/판독 동작(write/read operations)을 제어하는 제어 수단을 구비하고, 상기 제어 수단은, 상기 제1 다중-스캔 신호를 위한 판독 동작이 시작되고나서 선정된 시간 후에 상기 제2 다중-스캔 신호에 대한 판독 동작이 시작되도록 판독 동작들이 타이밍을 제어하며, 상기 선정된 시간은 제1 부분에 대응하는 입력 데이터에 대한 상기 제2 부분에 대응하는 입력 데이터의 기록 동작의 시간 지연과 같은 것을 특징으로 하는 메모리 인터페이스 회로.
- 제1항에 있어서, 상기 디스플레이 패널은 다수의 스캐닝 라인들(a plurality of scanning lines)을 각각 갖는 다수의 디스플레이 블럭들을 포함하고 있으며, 상기 액정 디스플레이는 상기 디스플레이 블럭 단위로 입력 비디오 신호에 대한 직교 변환(an orthogonal transform)을 수행함과 동시에 상기 디스플레이 블럭 단위로 상기 다수의 스캐닝 라인들을 선택하고 상기 메모리 수단은 상기 디스플레이 블럭들의 각 디스플레이 블럭에 각각 대응하는 다수의 메모리 블럭들을 포함하고 있으며, 상기 메모리 수단은 상기 입력 데이터 신호의 한 프레임을 기억하기 위한 메모리 용량을 갖는 것을 특징으로 하는 메모리 인터페이스 회로.
- 제2항에 있어서, 상기 제어 수단은, 기록 동작(a write operation)을 수행해야 하는 메모리 블럭을 결정하고, 상기 메모리 블럭들에 대한 판독/기록 동작을 지시하기 위한 결정 신호(a decision signal)를 출력하는 기록/판독 결정 수단(write/read decision means), 및 기록 동작을 위한 제1 어드레스 신호 및 판독 동작을 위한 제2 어드레스 신호를 발생하는 어드레스 발생 수단을 포함하고, 상기 입력 데이터 신호는 상기 결정 신호와 상기 제1 어드레스 신호에 따라 상기 다수의 메모리 블럭들에 순차적으로 기록되고, 하나의 메모리 블럭에 기억된 데이터가 상기 결정 신호와 상기 제2 어드레스 신호에 따라 그에 대응하는 디스플레이 블럭에 대해 동시에 판독되는 것을 특징으로 하는 메모리 인터페이스 회로.
- 제3항에 있어서, 상기 다수의 메모리 블럭들에 기억된 데이터는 상기 제1 및 제2 부분들 각각에 대해 메모리 블럭 단위로 순차적으로 판독되는 것을 특징으로 하는 메모리 인터페이스 회로.
- 제3항에 있어서, 상기 기록/판독 결정 수단은 상기 입력 데이터 신호에 포함된 제1 수평 동기 신호에 따라 결정을 하고, 상기 어드레스 발생 수단은 상기 제1 수평 동기 신호에 근거하여 상기 제1 어드레스 신호를 발생하고, 소정의 제2 수평 동기 신호에 근거하여 상기 제2 어드레스 신호를 발생하는 것을 특징으로 하는 메모리 인터페이스 회로.
- 제2항에 있어서, 상기 제어 수단은 상기 입력 데이터 신호가 프레임 주기마다 한 번씩 각 메모리 블럭에 각각 기록되고 각 메모리 블럭으로부터 각각 판독되도록 판독 및 기록 동작의 타이밍을 제어하며, 상기 프레임 주기는 상기 입력 데이터 신호의 한 프레임에 대응하는 것을 특징으로 하는 메모리 인터페이스 회로.
- 제2항에 있어서, 상기 제어 수단은 상기 입력 데이터가 프레임 주기마다 한 번씩 각 메모리 블럭에 기록되고, 각 메모리 블럭에 기억된 데이터가 프레임 주기마다 두 번씩 판독되도록 판독 및 기록 동작의 타이밍을 제어하며, 상기 프레임 주기는 상기 입력 데이터 신호의 한 프레임에 대응하는 것을 특징으로 하는 메모리 인터페이스 회로.
- 입력 데이터 신호(an input data signal)를 제1 부분과 제2 부분(a first portion and a second portion)으로 구성된 디스플레이 패널을 포함하는 다중-스캔형 액정 디스플레이(a multi-scantype liquid crystal)에 사용되는 다중-스캔 데이터 신호들(multi-scan data signals)로 변환하고 상기 디스플레이 패널에 대응하는 상기 입력 데이터 신호의 한 프레임을 기억하는 데 사용되는 메모리 수단의 액세스 동작들(access operation)을 제어하는 방법에 있어서, (a)단일-스캔 방식(a single-scan manner)으로 상기 메모리 수단에 대해 상기 입력 데이터 신호의 기록 동작들을 순차적으로 수행하는 단계; 및 (b) 상기 메모리 수단에 대해 판독 동작들을 수행함으로써, 상기 디스플레이 패널의 제1 부분에 대응하는 제1 다중-스캔 신호 및 상기 디스플레이 패널의 제2 부분에 대응하는 제2 다중-스캔 신호가 다중-스캔 방식(a multi-scan manner)으로 판독되는 단계를 포함하되, 상기 단계(b)는 (b1) 상기 메모리 수단으로부터 상기 제1 다중-스캔 신호에 대한 데이터를 판독하는 단계; 및 (b2)단계 (b1)이 시작되고나서 선정된 시간 후에 상기 메모리 수단으로부터 상기 제2 다중-스캔 신호에 대한 데이터를 판독하는 단계를 포함하며, 상기 선정된 시간은 상기 제1 부분에 대응하는 기록 동작에 대한 상기 제2 부분에 대응하는 입력 데이터의 기록 동작의 지연 시간과 같으며, 상기 기록 동작은 상기 단계(a)에서 수행되는 것을 특징으로 하는 메모리 수단의 액세스 동작들을 제어하는 방법.
- 제8항에 있어서, 상기 디스플레이 패널은 다수의 스캐닝 라인들(a plurality of scanning lines)을 각각 갖는 다수의 디스플레이 블럭들을 포함하고, 상기 액정 디스플레이는 상기 디스플레이 블럭 단위로 입력 비디오 신호에 대한 직교 변환(an orthogonal transform)을 수행함과 동시에 상기 디스플레이 블럭 단위로 상기 다수의 스캐닝 라인들을 선택하고, 상기 메모리 수단은 상기 디스플레이 블럭들의 각 디스플레이 블럭에 각각 대응하는 다수의 메모리 블럭들을 포함하고, 상기 메모리 수단의 메모리 용량은 상기 입력 데이터의 한 프레임을 기억하는 적합한 크기이며, 상기 방법은 (c) 기록 동작을 수행할 메모리 블럭을 결정하는 단계와; (d) 상기 단계(c)의 결과를 나타내는 결정 신호(a decision signal)를 발생하는 단계와; (e) 기록 동작들을 위한 제1 어드레스 신호와 판독 동작들을 위한 제2 어드레스 신호를 발생하는 단계와; (f) 상기 입력 데이터 신호가 상기 다수의 메모리 블럭들에 순차적으로 기록되도록 상기 결정 신호와 상기 제1 어드레스 신호에 따라 기록 동작들을 수행하는 단계; 및 (g) 하나의 메모리 블럭에 기억된 데이터가 그에 대응하는 디스플레이 블럭에 대해 동시에 판독되고, 상기 메모리 블럭들에 기억된 데이터가 상기 제1 및 제2 부분 각각에 대해 상기 메모리 블럭 단위로 순차적으로 판독되도록 상기 결정 신호와 상기 제2 어드레스 신호에 따라 판독 동작들을 수행하는 단계를 포함하는 것을 특징으로 하는 메모리 수단의 액세스 동작들을 제어하는 방법.
- 제9항에 있어서, 상기 (c)에서는, 상기 입력 데이터 신호에 포함된 제1 수평 동기 신호에 따라 결정이 이루어지고, 상기 단계 (e)에서는, 상기 제1 어드레스 신호가 상기 제1 수평 동기 신호에 근거하여 발생되고, 상기 제2 어드레스 신호는 소정의 제2 수평 동기 신호에 근거하여 발생되는 것을 특징으로 하는 메모리 수단의 액세스 동작들을 제어하는 방법.
- 제9항에 있어서, 상기 단게 (f)는 (f1) 상기 결정 신호에 근거하여 상기 입력 데이터를 그 내부에 기록하기 위해 상기 메모리 수단의 한 개의 메모리 블럭을 기록 모드로 설정하는 단계; 및 (f2) 상기 결정 신호에 근거하여 상기 다른 메모리 블럭들을 판독 모드로 설정하는 단계를 포함하고, 상기 단계 (g)는 (g1) 상기 제1 수평 동기 신호에 근거하여 판독 모드에 있는 다른 메모리 블럭들로부터 상기 제1 부분에 대응하는 메모리 블럭과 상기 제2 부분에 대응하는 다른 메모리 블럭을 선택하는 단계와; (g2) 상기 선택된 메모리 블럭들을 판독 인에이블 상태로 설정하여 그로부터 상기 데이터를 판독하는 단계; 및(g3) 서택되지 않은 메모리 블럭들을 판독-금지 상태(read-prohibit state)로 설정하여 그에 대한 판독 동작을 방지하는 단계를 포함하는 것을 특징으로 하는 메모리 수단의 액세스 동작들을 제어하는 방법.
- 제9항에 있어서, 상기 입력 데이터 신호는 주기마다 한 번씩 각 메모리 블럭에 각각 기록되고 각 메모리 블럭으로부터 각각 판독되며, 상기 프레임 주기는 상기 입력 데이터 신호의 한 프레임에 대응하는 것을 특징으로 하는 메모리 인터페이스 회로.
- 제9항에 있어서, 상기 입력 데이터가 프레임 주기마다 한 번씩 각 메모리 블럭에 기록되고, 각 메모리 블럭에 기억된 데이터가 프레임 주기마다 두 번씩 판독되도록 판독되며, 상기 프레임 주기는 상기 입력 데이터 신호의 한 프레임에 대응하는 것을 특징으로 하는 메모리 수단의 액세스 동작들을 제어하는 방법.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP6998895A JP3253481B2 (ja) | 1995-03-28 | 1995-03-28 | メモリインターフェイス回路 |
JP95-069988 | 1995-03-28 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960035628A true KR960035628A (ko) | 1996-10-24 |
KR100234612B1 KR100234612B1 (ko) | 1999-12-15 |
Family
ID=13418567
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019960008547A KR100234612B1 (ko) | 1995-03-28 | 1996-03-27 | 메모리 인터페이스 회로 및 액세스 방법 |
Country Status (4)
Country | Link |
---|---|
US (1) | US5929832A (ko) |
JP (1) | JP3253481B2 (ko) |
KR (1) | KR100234612B1 (ko) |
TW (1) | TW344069B (ko) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100635938B1 (ko) * | 1999-01-15 | 2006-10-18 | 삼성전자주식회사 | 듀얼 스캔 구동 방식을 이용한 액정표시장치 |
KR100810262B1 (ko) * | 2001-12-06 | 2008-03-07 | 삼성전자주식회사 | 분리로직을 이용한 메모리 공유장치 |
Families Citing this family (44)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10133172A (ja) * | 1996-10-30 | 1998-05-22 | Sharp Corp | 単純マトリクス型表示装置の駆動回路 |
JP3503463B2 (ja) * | 1997-02-27 | 2004-03-08 | セイコーエプソン株式会社 | セグメントドライバ |
KR100236333B1 (ko) * | 1997-03-05 | 1999-12-15 | 구본준, 론 위라하디락사 | 액정표시장치의 데이터 구동 장치 및 구동 방법 |
TW439000B (en) * | 1997-04-28 | 2001-06-07 | Matsushita Electric Ind Co Ltd | Liquid crystal display device and its driving method |
JPH10340070A (ja) * | 1997-06-09 | 1998-12-22 | Hitachi Ltd | 液晶表示装置 |
KR100259262B1 (ko) * | 1997-12-08 | 2000-06-15 | 윤종용 | 액정표시판넬 인터페이스 장치 |
WO1999041751A1 (en) | 1998-02-16 | 1999-08-19 | Sony Corporation | Memory device and method |
KR19990070226A (ko) * | 1998-02-18 | 1999-09-15 | 윤종용 | 표시 장치용 화상 신호 처리 장치 및 이를 이용한 표시 장치 |
JPH11326932A (ja) * | 1998-05-19 | 1999-11-26 | Fujitsu Ltd | 液晶表示装置 |
JP2000098334A (ja) * | 1998-09-28 | 2000-04-07 | Alps Electric Co Ltd | 液晶表示装置 |
US6806862B1 (en) * | 1998-10-27 | 2004-10-19 | Fujitsu Display Technologies Corporation | Liquid crystal display device |
GB9923292D0 (en) * | 1999-10-01 | 1999-12-08 | Varintelligent Bvi Ltd | An efficient liquid crystal display driving scheme using orthogonal block-circulant matrix |
JP2001195053A (ja) * | 2000-01-06 | 2001-07-19 | Internatl Business Mach Corp <Ibm> | モニタシステム、液晶表示装置、ディスプレイ装置およびディスプレイ装置の画像表示方法 |
US6836266B2 (en) * | 2000-04-24 | 2004-12-28 | Sony Corporation | Active matrix type display |
EP1317833B1 (en) * | 2000-07-31 | 2013-04-17 | Intel Mobile Communications GmbH | Apparatus and methods for sample selection and reuse of rake fingers in spread spectrum systems |
JP2002072972A (ja) * | 2000-08-28 | 2002-03-12 | Kawasaki Microelectronics Kk | Lcdドライバ |
JP2002091387A (ja) * | 2000-09-13 | 2002-03-27 | Kawasaki Microelectronics Kk | Lcdドライバ |
WO2002037464A1 (en) * | 2000-10-30 | 2002-05-10 | Three-Five Systems, Inc. | Microdisplay with reduced flicker |
WO2002041288A2 (en) * | 2000-11-14 | 2002-05-23 | Koninklijke Philips Electronics N.V. | Display device |
JP2002175056A (ja) * | 2000-12-07 | 2002-06-21 | Hitachi Ltd | 液晶表示装置 |
JP3710728B2 (ja) * | 2001-06-29 | 2005-10-26 | シャープ株式会社 | 液晶駆動装置 |
KR100396899B1 (ko) * | 2001-10-08 | 2003-09-02 | 삼성전자주식회사 | Lcd 드라이버 타이밍 제어방법 |
JP2003151267A (ja) * | 2001-11-09 | 2003-05-23 | Fujitsu Ltd | 半導体記憶装置 |
JP3642328B2 (ja) * | 2001-12-05 | 2005-04-27 | セイコーエプソン株式会社 | 電気光学装置、その駆動回路、駆動方法及び電子機器 |
KR100486295B1 (ko) * | 2002-12-31 | 2005-04-29 | 삼성전자주식회사 | 소비 전력을 저감하는 에스티엔 액정 표시 장치의 멀티라인 구동 방법 |
JP2006526169A (ja) * | 2003-05-12 | 2006-11-16 | コーニンクレッカ フィリップス エレクトロニクス エヌ ヴィ | 多行アドレス指定方式のディスプレイデバイス |
KR101010480B1 (ko) * | 2003-12-23 | 2011-01-21 | 엘지디스플레이 주식회사 | 액정 표시장치 및 그 구동방법 |
JP4620974B2 (ja) * | 2004-06-30 | 2011-01-26 | 富士通株式会社 | 表示パネル用制御装置及びそれを有する表示装置 |
JP2006023539A (ja) * | 2004-07-08 | 2006-01-26 | Tohoku Pioneer Corp | 自発光表示パネルおよびその駆動制御方法 |
JP4367386B2 (ja) * | 2004-10-25 | 2009-11-18 | セイコーエプソン株式会社 | 電気光学装置、その駆動回路、駆動方法および電子機器 |
KR101167515B1 (ko) * | 2004-12-30 | 2012-07-20 | 엘지디스플레이 주식회사 | 디스플레이 패널에서의 화면분할 구동방법과 이를수행하는 디스플레이 장치 |
JP5089046B2 (ja) * | 2005-01-31 | 2012-12-05 | 株式会社半導体エネルギー研究所 | 表示装置 |
US7705821B2 (en) * | 2005-01-31 | 2010-04-27 | Semiconductor Energy Laboratory Co., Ltd. | Driving method using divided frame period |
JP2008020601A (ja) * | 2006-07-12 | 2008-01-31 | Seiko Epson Corp | 動画像表示装置および動画像表示方法 |
KR101228111B1 (ko) * | 2006-11-01 | 2013-02-01 | 삼성전자주식회사 | 움직임 보상을 위한 더블 레지스터 어레이 버퍼 |
JP5099406B2 (ja) * | 2006-11-14 | 2012-12-19 | ソニー株式会社 | 信号処理回路および方法 |
KR101308295B1 (ko) * | 2007-04-12 | 2013-09-17 | 엘지디스플레이 주식회사 | 표시장치 및 그 구동방법 |
JP5094236B2 (ja) * | 2007-06-27 | 2012-12-12 | キヤノン株式会社 | 表示方法 |
JP2010181616A (ja) * | 2009-02-05 | 2010-08-19 | Canon Inc | 表示装置及び表示方法 |
WO2011104582A1 (en) | 2010-02-25 | 2011-09-01 | Nokia Corporation | Apparatus, display module and methods for controlling the loading of frames to a display module |
JP2012247500A (ja) * | 2011-05-25 | 2012-12-13 | Sumitomo Wiring Syst Ltd | 表示装置 |
CN109716425B (zh) * | 2017-01-08 | 2022-08-19 | 昆山云英谷电子科技有限公司 | 异步控制显示更新和发光 |
TWI734150B (zh) | 2019-07-24 | 2021-07-21 | 群聯電子股份有限公司 | 記憶體介面電路、記憶體儲存裝置及訊號產生方法 |
CN114530126A (zh) * | 2022-02-16 | 2022-05-24 | 珠海读书郎软件科技有限公司 | 一种多屏设备及方法 |
Family Cites Families (25)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS59121391A (ja) * | 1982-12-28 | 1984-07-13 | シチズン時計株式会社 | 液晶表示装置 |
JPS59176985A (ja) * | 1983-03-26 | 1984-10-06 | Citizen Watch Co Ltd | 液晶テレビ受信装置 |
JP2612863B2 (ja) * | 1987-08-31 | 1997-05-21 | シャープ株式会社 | 表示装置の駆動方法 |
US5376944A (en) * | 1990-05-25 | 1994-12-27 | Casio Computer Co., Ltd. | Liquid crystal display device with scanning electrode selection means |
US5485173A (en) * | 1991-04-01 | 1996-01-16 | In Focus Systems, Inc. | LCD addressing system and method |
US5459495A (en) * | 1992-05-14 | 1995-10-17 | In Focus Systems, Inc. | Gray level addressing for LCDs |
JP3190141B2 (ja) * | 1991-07-08 | 2001-07-23 | 旭硝子株式会社 | 液晶表示素子の駆動法 |
JP3368926B2 (ja) * | 1992-04-22 | 2003-01-20 | 旭硝子株式会社 | 液晶表示素子の駆動法 |
EP0522510B1 (en) * | 1991-07-08 | 1996-10-02 | Asahi Glass Company Ltd. | Driving method of driving a liquid crystal display element |
US5489919A (en) * | 1991-07-08 | 1996-02-06 | Asashi Glass Company Ltd. | Driving method of driving a liquid crystal display element |
JPH0546127A (ja) * | 1991-08-16 | 1993-02-26 | Asahi Glass Co Ltd | 液晶表示素子の駆動法 |
JPH05143019A (ja) * | 1991-11-18 | 1993-06-11 | Nec Gumma Ltd | マトリクス型液晶表示装置 |
JPH05150750A (ja) * | 1991-11-26 | 1993-06-18 | Citizen Watch Co Ltd | 表示装置の駆動方式 |
EP0585466B1 (en) * | 1992-03-05 | 1999-09-08 | Seiko Epson Corporation | Method and circuit for driving liquid crystal elements, and display apparatus |
JP2671719B2 (ja) * | 1992-07-06 | 1997-10-29 | 松下電器産業株式会社 | マトリクス型単純液晶表示装置の駆動法 |
TW222698B (ko) * | 1992-07-29 | 1994-04-21 | Asahi Glass Co Ltd | |
JPH0667626A (ja) * | 1992-08-19 | 1994-03-11 | Hitachi Ltd | 液晶駆動方法 |
US5594466A (en) * | 1992-10-07 | 1997-01-14 | Sharp Kabushiki Kaisha | Driving device for a display panel and a driving method of the same |
US5521727A (en) * | 1992-12-24 | 1996-05-28 | Canon Kabushiki Kaisha | Method and apparatus for driving liquid crystal device whereby a single period of data signal is divided into plural pulses of varying pulse width and polarity |
CN1104004A (zh) * | 1993-05-24 | 1995-06-21 | 莫托罗拉公司 | 处理和在有源寻址显示器上显示图象数据的方法和设备 |
US5598179A (en) * | 1993-06-14 | 1997-01-28 | Motorola, Inc. | Method and apparatus for driving electronic displays |
US5459482A (en) * | 1993-06-24 | 1995-10-17 | Motorola, Inc. | Facsimile communication with an active addressing display device |
US5475397A (en) * | 1993-07-12 | 1995-12-12 | Motorola, Inc. | Method and apparatus for reducing discontinuities in an active addressing display system |
CA2129767C (en) * | 1993-08-09 | 1998-11-17 | Ali Saidi | Method and apparatus for reducing memory requirements in a reduced line, active addressing display system |
US5457551A (en) * | 1993-10-08 | 1995-10-10 | Planar Systems, Inc. | Frame response compensated, video rate addressable liquid crystal passive matrix display system |
-
1995
- 1995-03-28 JP JP6998895A patent/JP3253481B2/ja not_active Expired - Lifetime
-
1996
- 1996-03-01 TW TW085102495A patent/TW344069B/zh not_active IP Right Cessation
- 1996-03-01 US US08/609,475 patent/US5929832A/en not_active Expired - Lifetime
- 1996-03-27 KR KR1019960008547A patent/KR100234612B1/ko not_active IP Right Cessation
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100635938B1 (ko) * | 1999-01-15 | 2006-10-18 | 삼성전자주식회사 | 듀얼 스캔 구동 방식을 이용한 액정표시장치 |
KR100810262B1 (ko) * | 2001-12-06 | 2008-03-07 | 삼성전자주식회사 | 분리로직을 이용한 메모리 공유장치 |
Also Published As
Publication number | Publication date |
---|---|
TW344069B (en) | 1998-11-01 |
US5929832A (en) | 1999-07-27 |
KR100234612B1 (ko) | 1999-12-15 |
JPH08263015A (ja) | 1996-10-11 |
JP3253481B2 (ja) | 2002-02-04 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR960035628A (ko) | 메모리 인터페이스 회로 및 액세스 방법 | |
US5610621A (en) | Panel display control device | |
KR930002927A (ko) | 변형가능한 디스플레이 메모리 제공방법 및 장치 | |
KR970073058A (ko) | 비디오신호 변환장치 및 그 장치를 구비한 표시장치(a video signal conversion device and a display device having the same) | |
KR0140426B1 (ko) | 디스플레이 제어장치 | |
KR100194922B1 (ko) | 화면비 변환장치 | |
US5434624A (en) | Apparatus for producing a multi-scene video signal | |
KR970064214A (ko) | 디스플레이 장치의 주사 방식 변환 장치 및 변환 방법 | |
JPH05297827A (ja) | 液晶表示装置 | |
US6236392B1 (en) | Display control circuit | |
JP2507361B2 (ja) | 画像情報処理装置 | |
JP3107359B2 (ja) | 液晶表示パネル試験用パターン発生装置 | |
KR100206580B1 (ko) | 액정 표시 장치의 4분주 데이타를 위한 메모리 장치 | |
JPS63131176A (ja) | 画像表示装置 | |
JPH0773096A (ja) | 画像処理装置 | |
JPS61243492A (ja) | ビツトマツプ・デイスプレイ装置 | |
KR960012488B1 (ko) | 디지탈방식 화상처리 장치의 주사방식 전환장치 | |
KR970057687A (ko) | 피디피 티브이(pdp tv)의 메모리 장치 | |
KR0135791B1 (ko) | 영상메모리 제어장치 | |
JPH08286638A (ja) | 液晶表示装置 | |
JPS5816343A (ja) | 画像メモリアクセス方式 | |
JPH08204758A (ja) | データ伝送装置 | |
JPH04330490A (ja) | 画像表示装置 | |
JPH06133192A (ja) | 映像表示装置 | |
JPH0990920A (ja) | 映像信号変換装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19960327 |
|
PA0201 | Request for examination |
Patent event code: PA02012R01D Patent event date: 19960327 Comment text: Request for Examination of Application |
|
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 19990226 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 19990630 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 19990917 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 19990918 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20020905 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20030915 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20040910 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20050909 Start annual number: 7 End annual number: 7 |
|
PR1001 | Payment of annual fee |
Payment date: 20060908 Start annual number: 8 End annual number: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20070906 Start annual number: 9 End annual number: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20080911 Start annual number: 10 End annual number: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20090910 Start annual number: 11 End annual number: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20100910 Start annual number: 12 End annual number: 12 |
|
PR1001 | Payment of annual fee |
Payment date: 20110811 Start annual number: 13 End annual number: 13 |
|
FPAY | Annual fee payment |
Payment date: 20120821 Year of fee payment: 14 |
|
PR1001 | Payment of annual fee |
Payment date: 20120821 Start annual number: 14 End annual number: 14 |
|
FPAY | Annual fee payment |
Payment date: 20130822 Year of fee payment: 15 |
|
PR1001 | Payment of annual fee |
Payment date: 20130822 Start annual number: 15 End annual number: 15 |
|
PR1001 | Payment of annual fee |
Payment date: 20140905 Start annual number: 16 End annual number: 16 |
|
FPAY | Annual fee payment |
Payment date: 20150904 Year of fee payment: 17 |
|
PR1001 | Payment of annual fee |
Payment date: 20150904 Start annual number: 17 End annual number: 17 |
|
EXPY | Expiration of term | ||
PC1801 | Expiration of term |