KR100560401B1 - 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 - Google Patents
수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 Download PDFInfo
- Publication number
- KR100560401B1 KR100560401B1 KR1020030077658A KR20030077658A KR100560401B1 KR 100560401 B1 KR100560401 B1 KR 100560401B1 KR 1020030077658 A KR1020030077658 A KR 1020030077658A KR 20030077658 A KR20030077658 A KR 20030077658A KR 100560401 B1 KR100560401 B1 KR 100560401B1
- Authority
- KR
- South Korea
- Prior art keywords
- electrode
- gate
- common
- line
- conductive layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134363—Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13458—Terminal pads
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136227—Through-hole connection of the pixel electrode to the active element through an insulation layer
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Geometry (AREA)
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Abstract
Description
Claims (24)
- 기판 상에 제1 도전층으로 나란하게 형성된 게이트 라인 및 공통 라인과,상기 게이트 라인 및 공통 라인과 게이트 절연막을 사이에 두고 교차하여 화소 영역을 결정하며 제2 도전층으로 형성된 데이터 라인과,상기 게이트 라인 및 데이터 라인과 접속된 박막 트랜지스터와,상기 박막 트랜지스터에 포함되며 상기 데이터 라인과 중첩된 반도체 패턴과,상기 공통 라인으로부터 상기 화소 영역 쪽으로 신장되며 상기 제1 도전층으로 형성된 공통 전극과,상기 제2 도전층으로, 상기 박막 트랜지스터의 드레인 전극과 일체화되고 상기 화소 영역에서 상기 공통 전극과 수평 전계를 형성하도록 형성된 화소 전극과;상기 다수의 신호 라인 및 전극과 박막 트랜지스터를 덮는 보호막과;상기 게이트 라인에서 연장된 게이트 패드 하부 전극과, 그 하부 전극을 노출시키는 제1 컨택홀내에 제3 도전층으로 형성된 게이트 패드 상부 전극을 포함하는 게이트 패드와,상기 공통 라인과 접속된 공통 패드 하부 전극과, 그 하부 전극을 노출시키는 제2 컨택홀내에 상기 제3 도전층으로 형성된 공통 패드 상부 전극을 포함하는 공통 패드와;상기 데이터 라인과 접속된 데이터 패드 하부 전극과, 그 하부 전극을 노출시키는 제3 컨택홀내에 상기 제3 도전층으로 형성된 데이터 패드 상부 전극을 포함하는 데이터 패드와;상기 다수의 신호 라인 및 전극 중 적어도 하나 위의 보호막을 관통하도록 형성되어 그 보호막의 패터닝시 이용된 포토레지스트 패턴을 제거하는 스트립퍼가 침투하게 하는 스트립퍼 침투 경로를 구비하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 삭제
- 제 1 항에 있어서,상기 스트립퍼 침투 경로는 상기 보호막 아래의 상기 게이트 절연막까지 관통하도록 형성된 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 제 1 항에 있어서,상기 스트립퍼 침투 경로는 상기 다수의 신호 라인 및 전극 중 적어도 하나를 따라 형성된 슬릿 및 다수의 홀 중 적어도 어느 하나를 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 제 1 항에 있어서,상기 스트립퍼 침투 경로는상기 화소 영역 내에 형성된 공통 전극 및 화소 전극 중 적어도 하나의 위에 형성된 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 제 1 항에 있어서,상기 스트립퍼 침투 경로 내에는 상기 제3 도전층으로 형성된 더미 패턴이 잔존하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 제 6 항에 있어서,상기 게이트 패드 상부 전극, 공통 패드 상부 전극, 데이터 패드 상부 전극,더미 패턴은 상기 보호막과 경계를 이루며 형성된 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 제 1 항에 있어서,상기 게이트 라인에 포함되는 제1 스토리지 하부 전극과;상기 게이트 라인과 인접한 상기 공통 라인에 포함되는 제2 스토리지 하부 전극과;상기 화소 전극과 접속되고, 상기 제1 및 제2 스토리지 하부 전극과 상기 게이트 절연막을 사이에 두고 형성된 스토리지 상부 전극을 포함하는 스토리지 캐패시터를 추가로 구비하고,상기 반도체 패턴은 상기 스토리지 상부 전극과도 중첩된 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 제 8 항에 있어서,상기 스토리지 상부 전극은 상기 화소 전극의 핑거부 중 어느 하나의 핑거와 일체화된 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 기판 상에 게이트 라인, 게이트 라인과 접속된 게이트 전극 및 게이트 패드 하부 전극을 제1 도전층으로 형성하는 단계와;상기 게이트 라인과 나란한 공통 라인, 그 공통 라인과 접속된 공통 패드 하부 전극, 상기 공통 라인으로부터 화소 영역으로 신장된 공통 전극을 상기 제1 도전층으로 형성하는 단계와;게이트 절연막을 전면 도포하는 단계와;상기 게이트 절연막의 소정 영역 상에 반도체 패턴을 형성하는 단계와;상기 반도체 패턴 위에 상기 게이트 라인 및 공통 라인과 교차하는 데이터 라인, 데이터 라인과 접속된 소스 전극 및 데이터 패드 하부 전극, 그 소스 전극과 대향하는 드레인 전극을 제2 도전층으로 형성하는 단계와;상기 드레인 전극과 접속되고, 상기 화소 영역에서 상기 공통 전극과 수평 전계를 형성하기 위한 화소 전극을 상기 제2 도전층으로 형성하는 단계와;보호막을 전면 도포하는 단계와;상기 보호막 및 게이트 절연막을 패터닝하여 상기 게이트 패드 하부 전극, 공통 패드 하부 전극, 데이터 패드 하부 전극을 노출시키는 제1 내지 제3 컨택홀을 형성하는 단계와;제3 도전층을 패터닝하여 상기 제1 내지 제3 컨택홀 내에 게이트 패드 상부 전극, 공통 패드 상부 전극, 데이터 패드 상부 전극 각각을 상기 보호막과 경계를 이루도록 형성하는 단계를 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 10 항에 있어서,상기 보호막 및 게이트 절연막을 패터닝하는 단계는상기 보호막 위에 마스크를 이용하여 포토레지스트 패턴을 형성하는 단계와;상기 포토레지스트 패턴을 통해 노출된 보호막 및 게이트 절연막을 식각하는 단계를 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 11 항에 있어서,상기 제3 도전층을 패터닝하는 단계는상기 패터닝된 보호막 위에 남아 있는 포토레지스트 패턴 위에 제3 도전층을 형성하는 단계와;상기 제3 도전층이 덮여진 포토레지스트 패턴을 제거하는 단계를 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 10 항에 있어서,상기 포토레지스트 패턴 제거를 위하여, 상기 제1 및 제2 도전층으로 이루어진 다수의 신호 라인 및 전극 중 적어도 하나 위의 보호막을 관통하는 스트립퍼의 침투 경로를 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 10 항에 있어서,상기 게이트 라인의 일부분과, 그 게이트 라인과 인접한 상기 공통 라인의 일부분과 상기 게이트 절연막 및 반도체 패턴을 사이에 두고 중첩되며, 상기 화소 전극과 접속된 스토리지 상부 전극을 상기 제2 도전층으로 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 기판 상에 게이트 라인, 게이트 라인과 접속된 게이트 전극 및 게이트 패드 하부 전극, 그 게이트 라인과 나란한 공통 라인, 그 공통 라인과 접속된 공통 패드 하부 전극, 상기 공통 라인으로부터 화소 영역으로 신장된 공통 전극을 제1 도전층으로 형성하는 제1 마스크 공정과;게이트 절연막을 전면 도포하고, 그 게이트 절연막의 소정 영역에 반도체 패턴을, 그 반도체 패턴 위에 상기 게이트 라인 및 공통 라인과 교차하는 데이터 라인, 데이터 라인과 접속된 소스 전극 및 데이터 패드 하부 전극, 그 소스 전극과 대향하는 드레인 전극, 그 드레인 전극과 접속되고 상기 공통 전극과 수평 전계를 형성하기 위한 화소 전극을 제2 도전층으로 형성하는 제2 마스크 공정과;보호막을 전면 도포하고, 그 보호막을 상기 게이트 절연막과 함께 패터닝하여 상기 게이트 패드 하부 전극, 공통 패드 하부 전극, 데이터 패드 하부 전극을 각각 노출시키는 제1 내지 제3 컨택홀을 형성하고, 그 제1 내지 제3 컨택홀 내에 게이트 패드 상부 전극, 공통 패드 상부 전극, 데이터 패드 상부 전극 각각을 제3 도전층으로 형성함과 동시에 보호막과 경계를 이루도록 형성하는 제3 마스크 공정을 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 15 항에 있어서,상기 제3 마스크 공정은상기 보호막을 전면 도포하는 단계와;상기 보호막 위에 마스크를 이용하여 포토레지스트 패턴을 형성하는 단계와;상기 포토레지스트 패턴을 통해 상기 보호막 및 게이트 절연막을 패터닝하는 단계와;상기 포토레지스트 패턴 위에 투명 도전막을 전면 도포하는 단계와;상기 투명 도전막이 덮인 포토레지스트 패턴을 제거하여 상기 투명 도전막을 패터닝하는 단계를 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스 터 기판의 제조 방법.
- 제 15 항에 있어서,상기 제3 마스크 공정은상기 포토레지스트 패턴 제거를 위하여, 상기 제1 및 제2 도전층으로 이루어진 다수의 신호 라인 및 전극 중 적어도 하나 위의 보호막을 관통하는 스트립퍼의 침투 경로를 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 10 항 및 제 17 항 중 어느 한 항에 있어서,상기 스트립퍼 침투 경로는 상기 보호막 아래의 게이트 절연막까지 관통하도록 형성된 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 10 항 및 제 17 항 중 어느 한 항에 있어서,상기 스트립퍼 침투 경로는 상기 다수의 신호 라인 및 전극 중 적어도 하나를 따라 슬릿 및 홀 중 어느 하나의 형태로 형성된 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 10 항 및 제 17 항 중 어느 한 항에 있어서,상기 스트립퍼 침투 경로는 상기 공통 전극 및 화소 전극 중 적어도 하나의 위에 형성된 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 20 항에 있어서,상기 스트립퍼 침투 경로 내에는 상기 패터닝된 보호막과 경계를 이루는 상기 제3 도전층이 잔존하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 제 21 항에 있어서,상기 제1 내지 제3 컨택홀은 상기 스트립퍼의 침투 경로로 이용된 것을 특징으로 하는 박막 트랜지스터 기판의 제조 방법.
- 제 15 항에 있어서,상기 제2 마스크 공정은,상기 게이트 라인의 일부분과, 그 게이트 라인과 인접한 상기 공통 라인의 일부분과 상기 게이트 절연막 및 반도체 패턴을 사이에 두고 중첩되며, 상기 화소 전극과 접속된 스토리지 상부 전극을 상기 제2 도전층으로 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 10 항 및 제 15 항 중 어느 한 항에 있어서,상기 제3 도전층은 투명 도전층 및 티타늄, 텅스텐 중 어느 하나를 포함하는 것을 특징으로 하는 박막 트랜지스터 기판의 제조 방법.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030077658A KR100560401B1 (ko) | 2003-11-04 | 2003-11-04 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
US10/962,461 US8502944B2 (en) | 2003-04-11 | 2004-10-13 | Liquid crystal display of horizontal electronic field applying type with storage capacitor covering the gate line and common line and fabricating method thereof |
CNB2004100868010A CN100368919C (zh) | 2003-11-04 | 2004-10-28 | 施加水平电场型液晶显示器件及其制造方法 |
US13/933,837 US8830437B2 (en) | 2003-11-04 | 2013-07-02 | Method of fabricating liquid crystal display of horizontal electronic field applying type |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030077658A KR100560401B1 (ko) | 2003-11-04 | 2003-11-04 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050042990A KR20050042990A (ko) | 2005-05-11 |
KR100560401B1 true KR100560401B1 (ko) | 2006-03-14 |
Family
ID=34214818
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030077658A Expired - Fee Related KR100560401B1 (ko) | 2003-04-11 | 2003-11-04 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
Country Status (3)
Country | Link |
---|---|
US (2) | US8502944B2 (ko) |
KR (1) | KR100560401B1 (ko) |
CN (1) | CN100368919C (ko) |
Families Citing this family (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100560403B1 (ko) * | 2003-11-04 | 2006-03-14 | 엘지.필립스 엘시디 주식회사 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
KR100560399B1 (ko) * | 2003-11-04 | 2006-03-14 | 엘지.필립스 엘시디 주식회사 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
KR100920481B1 (ko) | 2006-05-10 | 2009-10-08 | 엘지디스플레이 주식회사 | 횡전계 방식 액정표시장치와 그 제조방법 |
JP4337893B2 (ja) * | 2007-03-12 | 2009-09-30 | エプソンイメージングデバイス株式会社 | 液晶装置及び電子機器 |
US7605026B1 (en) * | 2007-12-03 | 2009-10-20 | Cbrite, Inc. | Self-aligned transparent metal oxide TFT on flexible substrate |
KR102378956B1 (ko) | 2008-10-24 | 2022-03-24 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체 장치 및 그 제조 방법 |
CN101950731B (zh) * | 2010-07-15 | 2012-07-04 | 友达光电股份有限公司 | 共通线结构与显示面板及其制作方法 |
CN102930809B (zh) * | 2011-08-12 | 2016-02-10 | 上海中航光电子有限公司 | 双栅极驱动的横向排列的像素结构及显示面板 |
KR101622655B1 (ko) * | 2012-03-14 | 2016-05-19 | 엘지디스플레이 주식회사 | 액정 표시 장치 및 이의 제조 방법 |
CN103698955A (zh) * | 2013-12-13 | 2014-04-02 | 京东方科技集团股份有限公司 | 像素单元、阵列基板及其制造方法和显示装置 |
CN104217994B (zh) * | 2014-08-29 | 2017-10-03 | 京东方科技集团股份有限公司 | 一种薄膜晶体管阵列基板及其制备方法、显示装置 |
CN104865765B (zh) * | 2015-06-19 | 2018-10-30 | 合肥鑫晟光电科技有限公司 | 阵列基板及制作方法、显示面板及制作方法和显示装置 |
KR102373440B1 (ko) * | 2017-03-17 | 2022-03-14 | 삼성디스플레이 주식회사 | 디스플레이 패널 및 이를 구비하는 디스플레이 장치 |
CN107167970B (zh) * | 2017-06-01 | 2020-06-05 | 深圳市华星光电半导体显示技术有限公司 | 一种显示基板及显示设备 |
CN108538859A (zh) * | 2018-04-24 | 2018-09-14 | 深圳市华星光电技术有限公司 | 阵列基板的制作方法 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0727144B2 (ja) * | 1987-11-20 | 1995-03-29 | 三洋電機株式会社 | 液晶表示パネル用電極基板の製造方法 |
KR100250796B1 (ko) * | 1996-11-29 | 2000-04-01 | 김영환 | 액정 표시 소자 및 그 제조방법 |
KR100250795B1 (ko) * | 1996-11-29 | 2000-04-01 | 김영환 | 액정 표시 소자 및 그 제조방법 |
US6433764B1 (en) * | 1997-01-23 | 2002-08-13 | Lg. Philips Lcd Co., Ltd. | Liquid crystal display |
WO1998047044A1 (fr) * | 1997-04-11 | 1998-10-22 | Hitachi, Ltd. | Dispositif d'affichage a cristaux liquides |
US6215541B1 (en) * | 1997-11-20 | 2001-04-10 | Samsung Electronics Co., Ltd. | Liquid crystal displays and manufacturing methods thereof |
KR100590742B1 (ko) * | 1998-05-11 | 2007-04-25 | 삼성전자주식회사 | 액정 표시 장치용 박막 트랜지스터 기판의 제조 방법 |
CN1139837C (zh) | 1998-10-01 | 2004-02-25 | 三星电子株式会社 | 液晶显示器用薄膜晶体管阵列基板及其制造方法 |
KR100556345B1 (ko) | 1998-11-24 | 2006-04-21 | 엘지.필립스 엘시디 주식회사 | 횡전계방식 액정표시소자의 제조방법 |
TW413949B (en) * | 1998-12-12 | 2000-12-01 | Samsung Electronics Co Ltd | Thin film transistor array panels for liquid crystal displays and methods of manufacturing the same |
US6287899B1 (en) * | 1998-12-31 | 2001-09-11 | Samsung Electronics Co., Ltd. | Thin film transistor array panels for a liquid crystal display and a method for manufacturing the same |
JP2002098995A (ja) * | 2000-09-25 | 2002-04-05 | Sharp Corp | 液晶用マトリクス基板の製造方法 |
KR100801153B1 (ko) | 2001-12-31 | 2008-02-05 | 엘지.필립스 엘시디 주식회사 | 횡전계방식 액정표시장치용 어레이기판과 그 제조방법 |
KR100904270B1 (ko) * | 2002-12-31 | 2009-06-25 | 엘지디스플레이 주식회사 | 박막 트랜지스터 어레이 기판 및 그 제조 방법 |
KR101044529B1 (ko) * | 2003-09-15 | 2011-06-27 | 엘지디스플레이 주식회사 | 수평전계방식 액정표시소자 및 그 제조방법 |
-
2003
- 2003-11-04 KR KR1020030077658A patent/KR100560401B1/ko not_active Expired - Fee Related
-
2004
- 2004-10-13 US US10/962,461 patent/US8502944B2/en not_active Expired - Fee Related
- 2004-10-28 CN CNB2004100868010A patent/CN100368919C/zh not_active Expired - Fee Related
-
2013
- 2013-07-02 US US13/933,837 patent/US8830437B2/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
CN1614486A (zh) | 2005-05-11 |
US8502944B2 (en) | 2013-08-06 |
US8830437B2 (en) | 2014-09-09 |
CN100368919C (zh) | 2008-02-13 |
KR20050042990A (ko) | 2005-05-11 |
US20050046776A1 (en) | 2005-03-03 |
US20130295701A1 (en) | 2013-11-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100560402B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100560399B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100566816B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100682358B1 (ko) | 액정 표시 패널 및 제조 방법 | |
KR100556702B1 (ko) | 표시 소자용 박막 트랜지스터 기판 및 그 제조 방법 | |
US7446337B2 (en) | Thin film transistor substrate using a horizontal electric field | |
KR100560405B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100560404B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100560401B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR20050036048A (ko) | 표시 소자용 박막 트랜지스터 기판 및 그 제조 방법 | |
KR20070000893A (ko) | 수평 전계 인가형 액정 표시 장치 및 그 제조 방법 | |
KR101157222B1 (ko) | 수평 전계 인가형 액정 표시 패널 및 그 제조 방법 | |
KR100560400B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100538327B1 (ko) | 수평 전계 인가형 박막 트랜지스터 어레이 기판 및 그제조 방법 | |
KR20040064466A (ko) | 박막 트랜지스터 어레이 기판 및 그 제조 방법 | |
KR100682362B1 (ko) | 액정 표시 패널 및 제조 방법 | |
KR100504572B1 (ko) | 수평 전계 인가형 액정 표시 장치 및 그 제조 방법 | |
KR101329447B1 (ko) | 박막 트랜지스터 어레이 기판 및 그 제조 방법 | |
KR20040084595A (ko) | 수평 전계 인가형 액정 표시 장치 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20031104 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20050817 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20060120 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20060307 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20060308 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20090102 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20091218 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20101228 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20111221 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20121228 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20121228 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20131227 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20131227 Start annual number: 9 End annual number: 9 |
|
FPAY | Annual fee payment |
Payment date: 20150227 Year of fee payment: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20150227 Start annual number: 10 End annual number: 10 |
|
FPAY | Annual fee payment |
Payment date: 20160226 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20160226 Start annual number: 11 End annual number: 11 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20181218 |