[go: up one dir, main page]

CN102930809B - 双栅极驱动的横向排列的像素结构及显示面板 - Google Patents

双栅极驱动的横向排列的像素结构及显示面板 Download PDF

Info

Publication number
CN102930809B
CN102930809B CN201110231785.XA CN201110231785A CN102930809B CN 102930809 B CN102930809 B CN 102930809B CN 201110231785 A CN201110231785 A CN 201110231785A CN 102930809 B CN102930809 B CN 102930809B
Authority
CN
China
Prior art keywords
gate
pixel
data line
line
thin film
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN201110231785.XA
Other languages
English (en)
Other versions
CN102930809A (zh
Inventor
夏志强
陈晨
黄忠守
周思思
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shenzhen Lansiteng Science & Technology Co ltd
Beihai HKC Optoelectronics Technology Co Ltd
Original Assignee
Shanghai AVIC Optoelectronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai AVIC Optoelectronics Co Ltd filed Critical Shanghai AVIC Optoelectronics Co Ltd
Priority to CN201110231785.XA priority Critical patent/CN102930809B/zh
Priority to EP12823467.1A priority patent/EP2629281A4/en
Priority to PCT/CN2012/075993 priority patent/WO2013023472A1/zh
Priority to KR1020137006508A priority patent/KR101442713B1/ko
Publication of CN102930809A publication Critical patent/CN102930809A/zh
Priority to US14/088,287 priority patent/US9217905B2/en
Application granted granted Critical
Publication of CN102930809B publication Critical patent/CN102930809B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Classifications

    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/136286Wiring, e.g. gate line, drain line
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • G02F1/136Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
    • G02F1/1362Active matrix addressed cells
    • G02F1/13624Active matrix addressed cells having more than one switching element per pixel
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3648Control of matrices with row and column drivers using an active matrix
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections

Landscapes

  • Physics & Mathematics (AREA)
  • Engineering & Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Liquid Crystal (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)

Abstract

本发明公开了一种双栅极驱动的横向排列的像素结构及显示面板,其中双栅极驱动的横向排列的像素结构包括:水平相邻的两个主像素区,每个主像素区分别包括垂直相邻的三个次像素区;六个薄膜晶体管,分别设置于对应的次像素区内;两条栅极线和三条数据线;其中,每条数据线分别与两个薄膜晶体管的源极电连接,不同的数据线所电连接的薄膜晶体管不同;与同一条数据线电连接的两个薄膜晶体管的栅极分别与不同的栅极线电连接。使用该方案,能够使当分辨率比较高时普通的TFT也可以达到驱动要求,且利用现有双栅极驱动纵向排列像素结构的生产工艺就可以生产出本发明提供的像素结构。

Description

双栅极驱动的横向排列的像素结构及显示面板
技术领域
本发明涉及显示技术领域,尤其是涉及一种双栅极驱动的横向排列的像素结构及显示面板。
背景技术
现有技术中,显示面板的一个主像素区的三个子像素区的排列从左到右分别为R(红),G(绿),B(蓝),其中,每个主像素区为正方形或者圆形,每个子像素区为长方形,且每个子像素区的短边与栅极线基本并行,如图1所示,其中,分辨率为m×n,G1,G2,G3......Gm-2,Gm-1,Gm为m条栅极线,D1,D2,D3......D3n-3,D3n-2,D3n-1,D3n为3n条数据线,通常这种子像素区的排列方式称为纵向排列。
平板显示器的像素结构根据驱动模式的不同,主要可区分为单栅极(single-gate)驱动的像素排列方式,双栅极(dual-gate)驱动的像素排列方式,三栅极(tri-gate)驱动的像素排列方式,其中,单栅极驱动的像素排列方式是三个颜色子像素区一起被单个栅极驱动;双栅极驱动的像素排列方式是三个颜色子像素区一起被两个栅极驱动;三栅极驱动的像素排列方式是三个颜色子像素区分别被三个栅极驱动。
通常,在3D显示中,为了让人的左右眼看到不同的图像,置于显示面板前的光栅格子需要纵向排列,其中,一个光栅格子的大小与一个主像素区的大小相近;由于光栅格子所在的玻璃板与显示面板组装时的对位误差,导致光栅格子可能会遮挡住某个颜色,比如遮挡了红色子像素区的部分面积,从而造成严重的颜色偏离和色差。为了解决这个问题,现有技术提供了横向排列方式,即将各颜色子像素区横向排列,这样即使光栅格子所在的玻璃板与显示面板组装时有对位误差,三个颜色的子像素区都会被挡住相同的面积,虽然每个子像素区的透光量有所下降,但是三个子像素区所形成的颜色不会有偏移,目前的像素横向排列方式包括以下几种:单栅极驱动的竖屏横用的像素横向排列方式、双栅极驱动的像素横向排列方式和三栅极驱动的像素横向排列方式。
单栅极驱动的竖屏横用的像素横向排列方式的原理是将分辨率为m×n的屏横过来变成分辨率为n×m的屏来使用,这种排列方式需要驱动电路中加入缓存器将显示信号进行横竖的转化,这会大大增加系统的成本,所以这种排列方式很少得到应用。
三栅极驱动的像素横向排列方式与单栅极驱动的竖屏横用的像素横向排列方式相比,其栅极线数目是单栅极驱动的竖屏横用的像素横向排列方式的三倍,而数据线数目缩减为单栅极驱动的竖屏横用的像素横向排列方式的三分之一,因此采用该排列方式的显示面板使用较多的栅极驱动芯片与较少的源极驱动芯片。由于栅极线数目是单栅极驱动的竖屏横用的像素横向排列方式的三倍,每条栅极线驱动时间缩短为单栅极驱动的竖屏横用的像素横向排列方式的三分之一,当分辨率比较高时普通的薄膜晶体管(ThinFilmTransistor,TFT)制程很难达到驱动要求。
发明内容
本发明实施例提供一种双栅极驱动的横向排列的像素结构及显示面板。
有鉴于此,本发明实施例提供:
一种双栅极驱动的横向排列的像素结构,包括:
水平相邻的两个主像素区,其中,每个主像素区分别包括垂直相邻的三个次像素区;
六个薄膜晶体管,分别设置于对应的次像素区内;
两条栅极线和三条数据线;
其中,每条数据线分别与两个薄膜晶体管的源极电连接,其中,不同的数据线所电连接的薄膜晶体管不同;与同一条数据线电连接的两个薄膜晶体管的栅极分别与不同的栅极线电连接。
一种显示面板,包括:第一基板、第二基板和位于第一基板和第二基板之间的液晶层,其中,所述第一基板上设置有上述双栅极驱动的横向排列的像素结构。
一种双栅极驱动的横向排列的驱动方法,适用于上述双栅极驱动的横向排列的像素结构,其包括:
在第一时刻,两条栅极线中的第一栅极线为高电平,两条栅极线中的第二栅极线为低电平,与所述第一栅极线电连接的薄膜晶体管打开;三条数据线分别为与自己电连接的薄膜晶体管供电;
在第二时刻,所述第二栅极线为高电平,所述第一栅极线为低电平,与所述第二栅极线电连接的薄膜晶体管打开,三条数据线分别为与自己电连接的薄膜晶体管供电。
本发明实施例提供的双栅极驱动的横向排列的像素结构包括双栅极驱动的横向排列的像素结构,其中,每条数据线分别与两个薄膜晶体管的源极电连接;与同一条数据线电连接的两个薄膜晶体管的栅极分别与不同的栅极线电连接。采用这种像素结构,对于分辨率为m×n的屏,其需要的栅极线为2m条,其需要的数据线为3n/2条,这样,每条栅极线驱动时间缩短为单栅极驱动的竖屏横用的像素横向排列方式的二分之一,当分辨率比较高时普通的TFT制程也可以达到驱动要求。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他的附图。
图1是现有技术提供的像素纵向排列的示意图;
图2是本发明实施例提供的一种双栅极驱动的横向排列的像素结构示意图;
图3是本发明实施例提供的基于图2的像素结构具体示意图;
图4是本发明实施例提供的采用双栅极驱动的横向排列的像素结构的一种驱动方式示意图;
图5是本发明实施例提供的采用双栅极驱动的横向排列的像素结构的另一种驱动方式示意图;
图6是本发明实施例提供的采用双栅极驱动的横向排列的像素结构的又一种驱动方式示意图;
图7是本发明实施例提供的另一种双栅极驱动的横向排列的像素结构示意图;
图8是本发明实施例提供的又一种双栅极驱动的横向排列的像素结构示意图;
图9是本发明实施例提供的又一种双栅极驱动的横向排列的像素结构示意图;
图10是本发明实施例提供的又一种双栅极驱动的横向排列的像素结构示意图;
图11是本发明实施例提供的又一种双栅极驱动的横向排列的像素结构示意图;
图12是本发明实施例提供的又一种双栅极驱动的横向排列的像素结构示意图;
图13是本发明实施例提供的又一种双栅极驱动的横向排列的像素结构示意图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
本发明实施例提供一种双栅极驱动的横向排列的像素结构,其包括:
多个像素单元,所述像素单元包括:
两条栅极线和三条数据线;其中,两条栅极线包括:第一栅极线和第二栅极线,三条数据线包括:顺序排列的第一数据线、第二数据线和第三数据线;其中,两条栅极线设置于基板上并沿着第一方向平行排列;三条数据线设置于基板上并沿着第二方向平行排列;两条栅极线与三条数据线交叉,在一种具体的实施方式中,第一方向与第二方向垂直;
水平相邻的两个主像素区,其中,每个主像素区分别包括垂直相邻的三个次像素区;三个次像素区分别为R(红),G(绿)和B(蓝);每个次像素的长边与第一方向基本平行,每个次像素的短边与第二方向基本平行。
六个薄膜晶体管,分别设置于对应的次像素区内,即每个次像素区内有一个薄膜晶体管,每个薄膜晶体管包括源极、漏极和栅极;
其中,每条数据线分别与两个薄膜晶体管的源极电连接,使三条数据线与六个薄膜晶体管的源极电连接,其中,不同的数据线所电连接的薄膜晶体管不同,即第一数据线所电连接的薄膜晶体管、与第二数据线所电连接的薄膜晶体管、与第三数据线所电连接的薄膜晶体管完全不同,这样,就可以使三条数据线与六个薄膜晶体管的源极电连接;与同一条数据线电连接的两个薄膜晶体管的栅极分别与不同的栅极线电连接。
该像素结构还可以包括:像素电极和与像素电极部分重迭构成存储电容的公共电极线,其中,像素电极覆盖在对应的次像素区的透光区上,每个像素电极分别与对应的薄膜晶体管的漏极电连接;具体的可以包括:两条公共电极线,即第一公共电极线和第二公共电极线,其中,覆盖在第一主像素区内次像素区上的像素电极与所述第一公共电极线交叠形成三个存储电容;覆盖在第二主像素区内次像素区上的像素电极与所述第二公共电极线交叠形成三个存储电容,即第一公共电极线和第二公共电极线分别与数据线平行,两条公共电极线形成六个存储电容;或者,包括三条公共电极线,即第一公共电极线、第二公共电极线和第三公共电极线,这三条公共电极线分别平行于栅极线,每条公共电极线分别与第一主像素区和第二主像素区中各一个次像素区上的像素电极交叠形成存储电容,即每条公共电极线与两个不同主像素区的像素电极交叠形成两个存储电容,三条公共电极线形成六个存储电容。
本发明实施例提供的双栅极驱动的横向排列的像素结构包括双栅极驱动的横向排列的像素结构,其中,每条数据线分别与两个薄膜晶体管的源极电连接;与同一条数据线电连接的两个薄膜晶体管的栅极分别与不同的栅极线电连接。采用这种像素结构,对于分辨率为m×n的屏,n为水平分辨率,m为垂直分辨率,其需要的栅极线为2m条,其需要的数据线为3n/2条,这样,每条栅极线驱动时间缩短为单栅极驱动的竖屏横用的像素横向排列方式的二分之一,当分辨率比较高时普通的TFT也可以达到驱动要求,适于广泛应用。进一步的,本发明实施例提供的像素结构与现有的双栅极驱动的像素纵向排列方式所需要的栅极线和数据线相同,这样,源极驱动芯片、栅极驱动芯片的个数也相同,每条栅极线的驱动时间和驱动方式也可以相同,显示面板尺寸也可以相同,所以利用现有的双栅极驱动的纵向排列的像素结构的生产工艺就可以生产出本发明实施例提供的双栅极驱动的横向排列的像素结构。
为了使本发明实施例提供的技术方案更加清楚,如下实施例对本发明上述技术方案进行详细描述:
本发明实施例提供一种双栅极驱动的横向排列的像素结构,具体结构可如图2所示,其包括:多个像素单元,每个像素单元包括:
两条栅极线,即第一栅极线G1和第二栅极线G2;两条栅极线设置于基板上并沿着第一方向平行排列;
三条数据线,即顺序排列的第一数据线D1、第二数据线D2和第三数据线D3,三条数据线设置于基板上并沿着第二方向平行排列;第二方向基本垂直于第一方向。
两个主像素区,即第一主像素区和第二主像素区,其中,第一主像素区分别包括第一次像素区L1,第二次像素区L2和第三次像素区L3;第二主像素区分别包括第四次像素区L4,第五次像素区L5和第六次像素区L6。其中,P1、P2、P3、P4、P5、P6分别为第一次像素区L1、第二次像素区L2、第三次像素区L3、第四次像素区L4、第五次像素区L5和第六次像素区L6的透光区,每个次像素区的长边与第一方向基本平行,每个次像素区的短边与第二方向基本平行,其中,两个主像素区优选的包括两个红色次像素区、两个绿色次像素区和两个蓝色次像素,其中可以有多重组合方式;两个主像素区也可以包括任意种色彩次像素区的排列组合方式。
六个薄膜晶体管,分别设置于对应的次像素区内,即每个次像素区内有一个薄膜晶体管,如第一次像素区的薄膜晶体管T1,第二次像素区的薄膜晶体管T2,第三次像素区的薄膜晶体管T3,第四次像素区的薄膜晶体管T4,第五次像素区的薄膜晶体管T5,第六次像素区的薄膜晶体管T6,每个薄膜晶体管包括源极、漏极和栅极;
六个像素电极(图中未示出),每个像素电极覆盖在对应的次像素区的透光区上,分别与对应的薄膜晶体管的漏极电连接;
两条公共电极线(图中未示出),即第一公共电极线C1和第二公共电极线C2,其中,与T1、T2、T3的漏极电连接的像素电极(即覆盖在L1、L2、L3上的像素电极)分别与第一公共电极线交叠形成三个存储电容;与T4、T5、T6的漏极电连接的像素电极(即覆盖在L4、L5、L6上的像素电极)分别与第二公共电极线交叠形成三个存储电容,其中,第一公共电极线、第二公共电极线分别与数据线平行。
其中,如图2所示,该实施例中,第一主像素区位于第一数据线与第二数据线之间;第二主像素区位于第二数据线与第三数据线之间;两条栅极线和三条数据线交叉形成第一封闭区和第二封闭区;第二次像素区L2、第五次像素区L5分别位于第一封闭区和第二封闭区内。
其中,第一数据线D1与薄膜晶体管T1和薄膜晶体管T2的源极电连接;薄膜晶体管T1的栅极与第一栅极线G1电连接;薄膜晶体管T2的栅极与第二栅极线G2电连接;第二数据线D2与薄膜晶体管T3和薄膜晶体管T4的源极电连接;薄膜晶体管T3的栅极与第二栅极线G2电连接;薄膜晶体管T4的栅极与第一栅极线G1电连接;第三数据线D3与薄膜晶体管T5和薄膜晶体管T6的源极电连接;薄膜晶体管T5的栅极与第一栅极线G1电连接;薄膜晶体管T6的栅极与第二栅极线G2电连接。
需要说明的是,次像素区可以为矩形区域,具体包括:第一边和第二边,第一栅极线G1和第二栅极线G2与次像素区的第一边平行,且分别设置于每个主像素区内的三个次像素区之间或者设置于各次像素区之外;第一数据线D1、第二数据线D2和第三数据线D3与次像素区的第二边平行,且分别设置于所述像素单元的两个主像素区之间或者设置于两个主像素区之外。在一种优选方式中,第一边为矩形区域的长边,第二边为矩形区域的短边,在另一种实施方式中,第一边为矩形区域的短边,第二边为矩形区域的长边。其中,两条栅极线、三条数据线的具体设置方式可参见后续图7至图13所对应部分的详细描述。
本发明实施例以两个主像素区为一个重复单位,每个主像素区包括三个次像素区(优选的一种组合为红色次像素区R、绿色次像素区G、蓝色次像素区B),也就是最小的一个重复单位包含6个次像素区。一个最小重复单位中包括两个栅极线,三个数据线,六个薄膜晶体管,且每条数据线驱动两个次像素区,两个次像素区分别由不同的栅极线控制,采用这种像素结构,对于分辨率为m×n的屏,其需要的栅极线为2m条,其需要的数据线为3n/2条,这样,每条栅极线驱动时间缩短为单栅极驱动的竖屏横用的像素横向排列方式的二分之一,当分辨率比较高时普通的TFT也可以达到驱动要求,适于广泛应用。进一步的,本发明实施例提供的像素结构与现有的双栅极驱动的像素纵向排列方式所需要的栅极线和数据线相同,这样,源极驱动芯片、栅极驱动芯片的个数也相同,每条栅极线的驱动时间和驱动方式也可以相同,显示面板尺寸也可以相同,所以利用现有的双栅极驱动的纵向排列的像素结构的生产工艺就可以生产出本发明实施例提供的双栅极驱动的横向排列的像素结构,且本发明实施例提供的双栅极驱动的横向排列的像素结构更适合于3D显示。
如下描述一种双栅极驱动的横向排列的驱动方法,该方法适用于上述双栅极驱动的横向排列的像素结构,其包括:
在第一时刻,两条栅极线中的第一栅极线为高电平,两条栅极线中的第二栅极线为低电平,与第一栅极线电连接的薄膜晶体管打开,三条数据线分别为与自己电连接的薄膜晶体管供电;
在第二时刻,所述第二栅极线为高电平,所述第一栅极线为低电平,与所述第二栅极线电连接的薄膜晶体管打开,三条数据线分别为与自己电连接的薄膜晶体管供电。
即对于图2所示的双栅极驱动的横向排列的像素结构,在t1时刻,G1为高电平,薄膜晶体管T1、T4和T5同时打开,此时,D1给L1输送数据,D2给L4输送数据,D3给L5输送数据。接着在t2时刻,G1变为低电平,G2为高电平,T1、T4、T5同时关闭,薄膜晶体管T2、T3、T6同时打开,D1给L2输送数据,D2给L3输送数据,D3给L6输送数据,这样就实现了对一个像素单元的驱动。
下面以常白液晶显示屏(TNnormallywhite)模式为例,描述单色显示的驱动方法,如图3所示,假定第一像素区L1为绿色次像素区G1,第二像素区L2为红色次像素区R1,第三像素区L3为蓝色次像素区B1,第四像素区L4为红色次像素区R2,第五像素区L5为蓝色次像素区B2,第六像素区L6为绿色次像素区G2。其中,数据线D提供像素电压S,像素电压S相对于参考电压COM为正的高电平或者负的高电平时,次像素区处于暗态,像素电压S相对于参考电压COM为正的低电平或者负的低电平时,次像素区处于亮态,其中,像素电压S为数据线为薄膜晶体管所输送的数据的电平,其中,像素电压S相对于参考电压COM为正的低电平或者负的低电平表示像素电压S与参考电压COM接近。
如下描述适用于上述像素结构的红色显示的驱动方法:
如图4所示,t1时刻G1为高电平,其他扫描线为低电平,G1、R2、B2的薄膜晶体管打开,S1、S2、S3分别给G1、R2、B2输送数据,图中的S1、S2和S3分别为数据线D1、D2和D3所输送的数据的电平(也称为像素电压),假定S1为正的高电平,S2为负的低电平,S3为正的高电平,所以G1暗,R2亮,B2暗。t2时刻G2为高电平,其他扫描线为低电平,R1、B1、G2的晶体管打开,S1,S2,S3分别给R1、B1、G2输送数据,S1为负的低电平,S2为正的高电平,S3为负的高电平,R1亮,B1暗,G2暗。这样在一个重复单元内只有红色的次像素亮,其他的次像素都为暗,下一时刻两个主像素内的每条数据线的信号重复t1和t2时候的波形使该整个重复单元一直显示红色。
如下描述适用于上述像素结构的绿色显示的驱动方法:
如图5所示,t1时刻G1为高电平,其他扫描线为低电平,G1、R2、B2的薄膜晶体管打开,S1、S2、S3分别给G1、R2、B2传输数据,S1为正的低电平,S2为负的高电平,S3为正的高电平,G1亮,R2暗,B2暗。t2时刻G2为高电平,其他扫描线为低电平,R1、B1、G2的薄膜晶体管打开,S1,S2,S3分别给R1、B1、G2传输数据,S1为负的高电平,S2为正的高电平,S3为负的低电平,R1暗,B1暗,G2亮。这样在一个重复单元内只有绿色的次像素亮,其他的次像素都为暗,下一时刻两个主像素内的每条数据线的信号重复t1和t2时候的波形使该整个重复单元一直显示绿色。
如下描述适用于上述像素结构的蓝色显示的驱动方法:
如图6所示,t1时刻G1为高电平,其他扫描线为低电平,G1、R2、B2的薄膜晶体管打开,S1、S2、S3分别给G1、R2、B2传输数据,S1为正的高电平,S2为负的高电平,S3为正的低电平,G1暗,R2暗,B2亮。t2时刻G2为高电平,其他扫描线为低电平,R1、B1、G2的薄膜晶体管打开,S1,S2,S3分别给R1、B1、G2传输数据,S1为负的高电平,S2为正的低电平,S3为负的高电平,R1暗,B1亮,G2暗。这样在一个重复单元内只有蓝色的次像素亮,其他的次像素都为暗,下一时刻两个主像素内的每条数据线的信号重复t1和t2时候的波形使该整个重复单元一直显示蓝色。
以上驱动方法可以单独控制每个次像素区的颜色和亮度,实现显示红色、绿色或者蓝色,可见采用上述驱动方法驱动本发明实施例提供的双栅极驱动的横向排列的像素结构可以控制整个屏幕显示用户想要的颜色和图案。
图7示出了本发明实施例提供的一种双栅极驱动的横向排列的像素结构,与图2所示实施例不同之处在于:第一数据线D1与薄膜晶体管T2和薄膜晶体管T3的源极电连接;薄膜晶体管T2的栅极与第一栅极线G1电连接;薄膜晶体管T3的栅极与第二栅极线G2电连接;第二数据线D2与薄膜晶体管T1和薄膜晶体管T6的源极电连接;薄膜晶体管T1的栅极与第一栅极线G1电连接;薄膜晶体管T6的栅极与第二栅极线G2电连接;第三数据线D3与薄膜晶体管T4和薄膜晶体管T5的源极电连接;薄膜晶体管T4的栅极与第一栅极线G1电连接;薄膜晶体管T5的栅极与第二栅极线G2电连接。
图8示出了本发明实施例提供的另一种双栅极驱动的横向排列的像素结构,与图2所示实施例不同之处在于:第一数据线D1与薄膜晶体管T1和薄膜晶体管T3的源极电连接;薄膜晶体管T1的栅极与第一栅极线G1电连接;薄膜晶体管T3的栅极与第二栅极线G2电连接;第二数据线D2与薄膜晶体管T2和薄膜晶体管T5的源极电连接;薄膜晶体管T2的栅极与第一栅极线G1电连接;薄膜晶体管T5的栅极与第二栅极线G2电连接;第三数据线D3与薄膜晶体管T4和薄膜晶体管T6的源极电连接;薄膜晶体管T4的栅极与第一栅极线G1电连接;薄膜晶体管T6的栅极与第二栅极线G2电连接。
图9示出了本发明实施例提供的另一种双栅极驱动的横向排列的像素结构,与图2所示实施例不同之处在于:第一数据线D1与薄膜晶体管T1和薄膜晶体管T3的源极电连接;薄膜晶体管T1的栅极与第一栅极线G1电连接;薄膜晶体管T3的栅极与第二栅极线G2电连接;第二数据线D2与薄膜晶体管T2和薄膜晶体管T5的源极电连接;薄膜晶体管T5的栅极与第一栅极线G1电连接;薄膜晶体管T2的栅极与第二栅极线G2电连接;第三数据线D3与薄膜晶体管T4和薄膜晶体管T6的源极电连接;薄膜晶体管T4的栅极与第一栅极线G1电连接;薄膜晶体管T6的栅极与第二栅极线G2电连接。
图10示出了本发明实施例提供的另一种双栅极驱动的横向排列的像素结构,与图2所示实施例不同之处在于:第一主像素区位于第一数据线与第二数据线之间;第二主像素区位于第二数据线与第三数据线之间;两条栅极线和三条数据线交叉形成第一封闭区和第二封闭区;第二次像素区L2和第三次像素区L3位于第一封闭区内,第五次像素区L5和第六次像素区L6位于第二封闭区内。具体的,第一数据线D1与薄膜晶体管T1和薄膜晶体管T2的源极电连接;薄膜晶体管T1的栅极与第一栅极线G1电连接;薄膜晶体管T2的栅极与第二栅极线G2电连接;第二数据线D2与薄膜晶体管T3和薄膜晶体管T4的源极电连接;薄膜晶体管T3的栅极与第二栅极线G2电连接;薄膜晶体管T4的栅极与第一栅极线G1电连接;第三数据线D3与薄膜晶体管T5和薄膜晶体管T6的源极电连接;薄膜晶体管T5的栅极与第一栅极线G1电连接;薄膜晶体管T6的栅极与第二栅极线G2电连接。
图11示出了本发明实施例提供的另一种双栅极驱动的横向排列的像素结构,与图2所示实施例不同之处在于:第一主像素区位于第一数据线与第二数据线之间;第二主像素区位于第二数据线与第三数据线之间;两条栅极线和三条数据线交叉形成第一封闭区和第二封闭区;第一次像素区L1、第二次像素区L2和第三次像素区L3位于第一封闭区内,第四次像素区L4、第五次像素区L5和第六次像素区L6位于第二封闭区内。具体的,第一数据线D1与薄膜晶体管T1和薄膜晶体管T2的源极电连接;薄膜晶体管T1的栅极与第一栅极线G1电连接;薄膜晶体管T2的栅极与第二栅极线G2电连接;第二数据线D2与薄膜晶体管T3和薄膜晶体管T4的源极电连接;薄膜晶体管T4的栅极与第一栅极线G1电连接;薄膜晶体管T3的栅极与第二栅极线G2电连接;第三数据线D3与薄膜晶体管T5和薄膜晶体管T6的源极电连接;薄膜晶体管T5的栅极与第一栅极线G1电连接;薄膜晶体管T6的栅极与第二栅极线G2电连接。
图12示出了本发明实施例提供的另一种双栅极驱动的横向排列的像素结构,与图2所示实施例不同之处在于:第一主像素区位于第一数据线的外侧,其中,第一数据线的外侧为第一数据线的背向第二数据线的一侧;第二主像素区位于第二数据线与第三数据线之间,具体的,第一数据线D1与薄膜晶体管T1和薄膜晶体管T2的源极电连接;薄膜晶体管T1的栅极与第一栅极线G1电连接;薄膜晶体管T2的栅极与第二栅极线G2电连接;第二数据线D2与薄膜晶体管T3和薄膜晶体管T4的源极电连接;薄膜晶体管T4的栅极与第一栅极线G1电连接;薄膜晶体管T3的栅极与第二栅极线G2电连接;第三数据线D3与薄膜晶体管T5和薄膜晶体管T6的源极电连接;薄膜晶体管T5的栅极与第一栅极线G1电连接;薄膜晶体管T6的栅极与第二栅极线G2电连接。
图13示出了本发明实施例提供的另一种双栅极驱动的横向排列的像素结构,与图2所示实施例不同之处在于:第一主像素区位于第一数据线的外侧,其中,第一数据线的外侧为第一数据线的背向第二数据线的一侧;第二主像素区位于第三数据线的外侧,其中,第三数据线的外侧为第三数据线的背向第二数据线的一侧;具体的,第一数据线D1与薄膜晶体管T1和薄膜晶体管T2的源极电连接;薄膜晶体管T1的栅极与第一栅极线G1电连接;薄膜晶体管T2的栅极与第二栅极线G2电连接;第二数据线D2与薄膜晶体管T3和薄膜晶体管T4的源极电连接;薄膜晶体管T4的栅极与第一栅极线G1电连接;薄膜晶体管T3的栅极与第二栅极线G2电连接;第三数据线D3与薄膜晶体管T5和薄膜晶体管T6的源极电连接;薄膜晶体管T5的栅极与第一栅极线G1电连接;薄膜晶体管T6的栅极与第二栅极线G2电连接。
需要说明的是,上述各实施例提供的双栅极驱动的横向排列的像素结构中的次像素区的可以为长方形区域,此时,长方形区域的长边与栅极线平行,长方形区域的短边与数据线平行;或者,次像素区为非长方形区域,不影响本发明的实现。
本发明所描述的实例中栅极线、数据线、第一主像素区、第二主像素区间的位置变换及薄膜晶体管的连接关系仅为最佳实例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下所获得的所有其他实施例均属于本发明的保护范围。
本发明上述各实施例提供的双栅极驱动的横向排列的像素结构包括双栅极驱动的横向排列的像素结构,其中,每条数据线分别与两个薄膜晶体管的源极电连接;与同一条数据线电连接的两个薄膜晶体管的栅极分别与不同的栅极线电连接。采用这种像素结构,对于分辨率为m×n的屏,其需要的栅极线为2m条,其需要的数据线为3n/2条,这样,每条栅极线驱动时间缩短为单栅极驱动的竖屏横用的像素横向排列方式的二分之一,当分辨率比较高时普通的TFT也可以达到驱动要求,适于广泛应用。进一步的,本发明实施例提供的像素结构与现有的双栅极驱动的像素纵向排列方式所需要的栅极线和数据线相同,这样,源极驱动芯片、栅极驱动芯片的个数也相同,每条栅极线的驱动时间和驱动方式也可以相同,显示面板尺寸也可以相同,所以利用现有的双栅极驱动的纵向排列的像素结构的生产工艺就可以生产出本发明实施例提供的双栅极驱动的横向排列的像素结构。
基于本发明提供的上述双栅极驱动的横向排列的像素结构,本发明还提供一种显示面板,包括:第一基板、第二基板和位于第一基板和第二基板之间的液晶层,其中,所述第一基板上设置有上述双栅极驱动的横向排列的像素结构。其中,第一基板可以是TFT基板;第二基板可以是彩色滤光片(Colorfilter,CF)基板。
以上对本发明实施例所提供的双栅极驱动的横向排列的像素结构及显示面板进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。

Claims (11)

1.一种双栅极驱动的横向排列的像素结构,其特征在于,包括:
水平相邻的两个主像素区,其中,每个主像素区分别包括垂直相邻的三个次像素区;
其中,水平相邻的两个主像素区包括:
六个薄膜晶体管,分别设置于对应的次像素区内;
两条栅极线和三条数据线;
其中,每条数据线分别与两个薄膜晶体管的源极电连接,其中,不同的数据线所电连接的薄膜晶体管不同;与同一条数据线电连接的两个薄膜晶体管的栅极分别与不同的栅极线电连接。
2.根据权利要求1所述的双栅极驱动的横向排列的像素结构,其特征在于,次像素区为长方形区域,所述长方形区域的长边与栅极线平行。
3.根据权利要求1所述的双栅极驱动的横向排列的像素结构,其特征在于,
两条栅极线包括:第一栅极线和第二栅极线;三条数据线包括:顺序排列的第一数据线、第二数据线和第三数据线;
次像素区包括:第一边和第二边;
所述第一栅极线和第二栅极线与次像素区的第一边平行,且分别设置于每个主像素区内的三个次像素区之间或者设置于各次像素区之外。
4.根据权利要求1所述的双栅极驱动的横向排列的像素结构,其特征在于,
两条栅极线包括:第一栅极线和第二栅极线;三条数据线包括:顺序排列的第一数据线、第二数据线和第三数据线;
次像素区包括:第一边和第二边;
所述第一数据线、第二数据线和第三数据线与次像素区的第二边平行,且分别设置于所述像素单元的两个主像素区之间或者设置于两个主像素区之外。
5.根据权利要求3或者4所述的双栅极驱动的横向排列的像素结构,其特征在于,
水平相邻的两个主像素区包括:第一主像素区和第二主像素区;
第一主像素区位于第一数据线与第二数据线之间;
第二主像素区位于第二数据线与第三数据线之间;
两条栅极线和三条数据线交叉形成第一封闭区和第二封闭区;
其中,
第一主像素区有一个次像素区位于第一封闭区内,第二主像素区有一个次像素区位于第二封闭区内;
或者,
第一主像素区中垂直相邻的二个次像素区位于第一封闭区内,第二主像素区中垂直相邻的二个次像素区位于第二封闭区内;
或者,
第一主像素区中垂直相邻的三个次像素区位于第一封闭区内,第二主像素区中垂直相邻的三个次像素区位于第二封闭区内。
6.根据权利要求3或者4所述的双栅极驱动的横向排列的像素结构,其特征在于,
水平相邻的两个主像素区包括:第一主像素区和第二主像素区;
第二主像素区位于第二数据线与第三数据线之间;
第一主像素区位于第一数据线的外侧,所述第一数据线的外侧是第一数据线背向第二数据线的一侧。
7.根据权利要求3或者4所述的双栅极驱动的横向排列的像素结构,其特征在于,
水平相邻的两个主像素区包括:第一主像素区和第二主像素区;
第一主像素区位于第一数据线的外侧,所述第一数据线的外侧是第一数据线背向第二数据线的一侧;
第二主像素区位于第三数据线的外侧,所述第三数据线的外侧是第三数据线背向第二数据线的一侧。
8.根据权利要求1至4任一项所述的双栅极驱动的横向排列的像素结构,其特征在于,
还包括:像素电极,和与像素电极部分重迭构成存储电容的公共电极线,其中,像素电极覆盖在次像素区的透光区上。
9.根据权利要求8所述的双栅极驱动的横向排列的像素结构,其特征在于,
所述公共电极线包括:分别与数据线平行的第一公共电极线和第二公共电极线;
或者,
所述公共电极线包括:分别与栅极线平行的第一公共电极线、第二公共电极线和第三公共电极线。
10.一种显示面板,包括:第一基板、第二基板和位于第一基板和第二基板之间的液晶层,其中,所述第一基板上设置有权利要求1至9所述的任意一个双栅极驱动的横向排列的像素结构。
11.一种双栅极驱动的横向排列的驱动方法,其特征在于,适用于权利要求1至9所述的任意一个双栅极驱动的横向排列的像素结构,其包括:
在第一时刻,两条栅极线中的第一栅极线为高电平,两条栅极线中的第二栅极线为低电平,与所述第一栅极线电连接的薄膜晶体管打开;三条数据线分别为与自己电连接的薄膜晶体管供电;
在第二时刻,所述第二栅极线为高电平,所述第一栅极线为低电平,与所述第二栅极线电连接的薄膜晶体管打开,三条数据线分别为与自己电连接的薄膜晶体管供电。
CN201110231785.XA 2011-08-12 2011-08-12 双栅极驱动的横向排列的像素结构及显示面板 Active CN102930809B (zh)

Priority Applications (5)

Application Number Priority Date Filing Date Title
CN201110231785.XA CN102930809B (zh) 2011-08-12 2011-08-12 双栅极驱动的横向排列的像素结构及显示面板
EP12823467.1A EP2629281A4 (en) 2011-08-12 2012-05-24 STRUCTURE OF PIXELS ARRANGED TRANSVERSALLY TO CONTROL A DOUBLE GRID, AND DISPLAY PANEL
PCT/CN2012/075993 WO2013023472A1 (zh) 2011-08-12 2012-05-24 双栅极驱动的横向排列的像素结构及显示面板
KR1020137006508A KR101442713B1 (ko) 2011-08-12 2012-05-24 듀얼 게이트 구동의 수평방향으로 배열된 화소구조 및 표시패널
US14/088,287 US9217905B2 (en) 2011-08-12 2013-11-22 Dual-gate driven lateral pixel arrangement structure and display panel

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201110231785.XA CN102930809B (zh) 2011-08-12 2011-08-12 双栅极驱动的横向排列的像素结构及显示面板

Publications (2)

Publication Number Publication Date
CN102930809A CN102930809A (zh) 2013-02-13
CN102930809B true CN102930809B (zh) 2016-02-10

Family

ID=47645596

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201110231785.XA Active CN102930809B (zh) 2011-08-12 2011-08-12 双栅极驱动的横向排列的像素结构及显示面板

Country Status (5)

Country Link
US (1) US9217905B2 (zh)
EP (1) EP2629281A4 (zh)
KR (1) KR101442713B1 (zh)
CN (1) CN102930809B (zh)
WO (1) WO2013023472A1 (zh)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101969952B1 (ko) * 2012-06-05 2019-04-18 삼성디스플레이 주식회사 표시 장치
CN103943627B (zh) * 2013-07-30 2017-06-06 上海中航光电子有限公司 一种tft阵列基板
CN103926766B (zh) * 2013-08-07 2016-10-12 上海中航光电子有限公司 像素阵列及液晶显示装置
CN103728795A (zh) * 2013-12-26 2014-04-16 深圳市华星光电技术有限公司 一种阵列基板公共电极结构及其制造方法、阵列基板
KR20150139132A (ko) 2014-06-02 2015-12-11 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
KR20160029892A (ko) 2014-09-05 2016-03-16 삼성디스플레이 주식회사 표시 장치 및 그것의 구동 방법
US9263477B1 (en) * 2014-10-20 2016-02-16 Shenzhen China Star Optoelectronics Technology Co., Ltd. Tri-gate display panel
CN104267519B (zh) * 2014-10-22 2017-11-03 深圳市华星光电技术有限公司 Tft阵列基板
KR102255745B1 (ko) 2014-12-02 2021-05-27 삼성디스플레이 주식회사 표시 장치
KR102335113B1 (ko) * 2014-12-22 2021-12-03 삼성디스플레이 주식회사 표시 장치 및 그 구동 방법
CN104461159B (zh) * 2014-12-23 2018-10-23 上海天马微电子有限公司 阵列基板、显示面板、触控显示装置及其驱动方法
KR20160083325A (ko) 2014-12-30 2016-07-12 삼성디스플레이 주식회사 표시 장치 및 그 데이터 처리 방법
CN105047161B (zh) * 2015-08-26 2018-06-08 京东方科技集团股份有限公司 像素单元驱动装置、方法和显示装置
CN105204256B (zh) * 2015-10-29 2018-10-19 深圳市华星光电技术有限公司 一种基于数据线共用技术的阵列基板及其显示装置
KR102471113B1 (ko) * 2015-11-18 2022-11-28 삼성디스플레이 주식회사 표시장치
TWI589972B (zh) 2016-12-28 2017-07-01 友達光電股份有限公司 主動元件陣列基板及應用其之液晶面板
US10692452B2 (en) 2017-01-16 2020-06-23 Semiconductor Energy Laboratory Co., Ltd. Display device
CN109427278B (zh) 2017-08-31 2020-07-03 昆山国显光电有限公司 显示面板及显示装置
KR102561249B1 (ko) 2018-10-10 2023-07-31 삼성디스플레이 주식회사 디스플레이 장치
CN110473489B (zh) * 2019-07-19 2023-06-27 福建华佳彩有限公司 一种双栅面板的像素排列结构
KR20220054501A (ko) * 2020-10-23 2022-05-03 삼성디스플레이 주식회사 디스플레이 장치
CN220106540U (zh) * 2023-05-31 2023-11-28 广州华星光电半导体显示技术有限公司 Trigate像素结构、阵列基板及显示面板

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101424850A (zh) * 2007-10-15 2009-05-06 Nec液晶技术株式会社 显示装置,其驱动方法,终端装置和显示面板
CN101706633A (zh) * 2008-12-22 2010-05-12 深超光电(深圳)有限公司 液晶显示器的双闸极晶体管基板
TW201027208A (en) * 2009-01-06 2010-07-16 Century Display Shenxhen Co Double-gate transistor substrate of liquid crystal display
CN101814278A (zh) * 2010-04-14 2010-08-25 福州华映视讯有限公司 双闸极液晶显示装置及其驱动方法

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6496238B1 (en) * 2000-01-21 2002-12-17 Rainbow Displays, Inc. Construction of large, robust, monolithic and monolithic-like, AMLCD displays with wide view angle
KR100560401B1 (ko) * 2003-11-04 2006-03-14 엘지.필립스 엘시디 주식회사 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법
KR100965580B1 (ko) * 2003-08-21 2010-06-23 엘지디스플레이 주식회사 액정표시장치와 그의 구동방법
JP4572095B2 (ja) * 2004-07-15 2010-10-27 Nec液晶テクノロジー株式会社 液晶表示装置、携帯機器及び液晶表示装置の駆動方法
KR20070043314A (ko) * 2005-10-21 2007-04-25 삼성전자주식회사 액정 디스플레이 장치
KR101204365B1 (ko) * 2006-01-16 2012-11-26 삼성디스플레이 주식회사 액정 표시 패널 및 그 제조 방법
KR101410339B1 (ko) * 2007-12-03 2014-06-24 가부시키가이샤 한도오따이 에네루기 켄큐쇼 표시장치
CN101221337A (zh) * 2008-01-28 2008-07-16 京东方科技集团股份有限公司 液晶显示装置阵列基板及驱动方法
KR101547565B1 (ko) * 2008-10-08 2015-09-07 삼성디스플레이 주식회사 표시 장치 및 이의 구동 방법
CN101625828B (zh) * 2009-08-10 2011-09-14 友达光电股份有限公司 像素阵列
KR101332479B1 (ko) * 2009-08-14 2013-11-26 엘지디스플레이 주식회사 액정표시장치와 그 도트 인버젼 제어방법
KR101634744B1 (ko) * 2009-12-30 2016-07-11 삼성디스플레이 주식회사 표시 장치
TWI431605B (zh) * 2010-11-15 2014-03-21 Au Optronics Corp 液晶顯示面板

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101424850A (zh) * 2007-10-15 2009-05-06 Nec液晶技术株式会社 显示装置,其驱动方法,终端装置和显示面板
CN101706633A (zh) * 2008-12-22 2010-05-12 深超光电(深圳)有限公司 液晶显示器的双闸极晶体管基板
TW201027208A (en) * 2009-01-06 2010-07-16 Century Display Shenxhen Co Double-gate transistor substrate of liquid crystal display
CN101814278A (zh) * 2010-04-14 2010-08-25 福州华映视讯有限公司 双闸极液晶显示装置及其驱动方法

Also Published As

Publication number Publication date
KR101442713B1 (ko) 2014-09-22
US20140078032A1 (en) 2014-03-20
US9217905B2 (en) 2015-12-22
EP2629281A1 (en) 2013-08-21
KR20130076864A (ko) 2013-07-08
CN102930809A (zh) 2013-02-13
WO2013023472A1 (zh) 2013-02-21
EP2629281A4 (en) 2015-02-18

Similar Documents

Publication Publication Date Title
CN102930809B (zh) 双栅极驱动的横向排列的像素结构及显示面板
CN102902120B (zh) 立体显示面板、显示面板及其驱动方法
US9589515B2 (en) Display panel and display device
US20140111410A1 (en) Display and display panel
CN103185996A (zh) 横向排列的rgbw像素结构及其驱动方法、显示面板
US10223954B2 (en) Array substrate and method for manufacturing the same, and display apparatus
CN102289123B (zh) 横向排列的像素结构
CN110333632B (zh) 一种阵列基板、显示面板及显示装置
US20130100101A1 (en) Display device, parallax barrier, and driving methods for 3d display
CN104181725A (zh) 彩膜基板及显示装置
CN102866551A (zh) 液晶显示装置及其驱动电路
CN104280938A (zh) 彩色显示面板及显示装置
CN106502016A (zh) 一种显示面板和显示装置
US20190056616A1 (en) Array substrate and liquid crystal display device
US8928650B2 (en) Display panel and 3D display device
US9472143B2 (en) Pixel structure and driving method thereof, display panel and display device
CN103176320A (zh) 横向排列的像素结构、液晶显示装置及其制作方法
CN104900207A (zh) 阵列基板及其驱动方法及显示装置
CN102998862A (zh) 阵列基板及液晶显示面板
CN104330936A (zh) 显示面板及显示装置
CN103022141B (zh) 薄膜晶体管、双栅极驱动横向排列的像素结构及显示面板
CN103018982B (zh) 横向排列的像素结构
CN202837760U (zh) 显示装置的双栅三角形像素结构以及显示装置
CN104238165A (zh) 一种阵列基板、显示面板及显示面板的驱动方法
US10394100B2 (en) Liquid crystal panel and array substrate thereof

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
TR01 Transfer of patent right

Effective date of registration: 20180720

Address after: 536000 the Guangxi Zhuang Autonomous Region Beihai Industrial Park Taiwan Road 10 1 Guangxi Hui Ke Technology Co., Ltd. three story factory floor

Patentee after: BEIHAI HKC PHOTOELECTRIC TECHNOLOGY Co.,Ltd.

Address before: 518000 Guangdong province Shenzhen District Longgang District Bantian Street cloth road long Rong building A-6C

Patentee before: SHENZHEN LANSITENG SCIENCE & TECHNOLOGY CO.,LTD.

Effective date of registration: 20180720

Address after: 518000 Guangdong province Shenzhen District Longgang District Bantian Street cloth road long Rong building A-6C

Patentee after: SHENZHEN LANSITENG SCIENCE & TECHNOLOGY CO.,LTD.

Address before: No. 3388, Huing Road, Minhang District, Shanghai City, Shanghai

Patentee before: Shanghai AVIC Optoelectronics Co.,Ltd.

TR01 Transfer of patent right