KR100560403B1 - 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 - Google Patents
수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 Download PDFInfo
- Publication number
- KR100560403B1 KR100560403B1 KR1020030077661A KR20030077661A KR100560403B1 KR 100560403 B1 KR100560403 B1 KR 100560403B1 KR 1020030077661 A KR1020030077661 A KR 1020030077661A KR 20030077661 A KR20030077661 A KR 20030077661A KR 100560403 B1 KR100560403 B1 KR 100560403B1
- Authority
- KR
- South Korea
- Prior art keywords
- electrode
- common
- conductive layer
- gate
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13458—Terminal pads
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1343—Electrodes
- G02F1/134309—Electrodes characterised by their geometrical arrangement
- G02F1/134363—Electrodes characterised by their geometrical arrangement for applying an electric field parallel to the substrate, i.e. in-plane switching [IPS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0312—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes
- H10D30/0316—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes of lateral bottom-gate TFTs comprising only a single gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0321—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0231—Manufacture or treatment of multiple TFTs using masks, e.g. half-tone masks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Geometry (AREA)
- Liquid Crystal (AREA)
- Thin Film Transistor (AREA)
Abstract
Description
Claims (27)
- 기판 상에 제1 도전층으로 나란하게 형성된 게이트 라인 및 공통 라인과,상기 게이트 라인 및 공통 라인과 게이트 절연막을 사이에 두고 교차하여 화소 영역을 결정하며 제2 도전층으로 형성된 데이터 라인과,상기 게이트 라인 및 데이터 라인과 접속된 박막 트랜지스터와,상기 다수의 신호 라인 및 전극과 박막 트랜지스터를 덮는 보호막과;상기 화소 영역에서 상기 보호막 및 게이트 절연막을 관통하는 공통 전극용 홀 내에 제3 도전층으로 형성되어 노출된 공통 라인과 접속된 공통 전극과;상기 박막 트랜지스터와 접속되고, 상기 공통 전극과 수평 전계를 형성하도록 상기 화소 영역에 상기 제2 도전층으로 형성된 화소 전극을 구비하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 제 1 항에 있어서,상기 게이트 라인과 접속된 상기 제1 도전층의 게이트 패드 하부 전극과,상기 보호막 및 게이트 절연막을 관통하여 상기 게이트 패드 하부 전극을 노출시키는 제1 컨택홀과,상기 제1 컨택홀 내에 상기 제3 도전층으로 형성된 게이트 패드 상부 전극을 포함하는 게이트 패드를 추가로 구비하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 제 2 항에 있어서,상기 공통 라인과 접속된 상기 제1 도전층의 공통 패드 하부 전극과,상기 보호막 및 게이트 절연막을 관통하여 상기 공통 패드 하부 전극을 노출시키는 제2 컨택홀과,상기 제2 컨택홀 내에 상기 제3 도전층으로 형성된 공통 패드 상부 전극을 포함하는 공통 패드를 추가로 구비하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 제 3 항에 있어서,상기 데이터 라인과 접속된 상기 제2 도전층의 데이터 패드 하부 전극과,상기 보호막을 관통하여 상기 데이터 패드 하부 전극을 노출시키는 제3 컨택홀과,상기 제3 컨택홀 내에 상기 제3 도전층으로 형성된 데이터 패드 상부 전극을 포함하는 데이터 패드를 추가로 구비하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 제 4 항에 있어서,상기 공통 전극, 게이트 패드 상부 전극, 공통 패드 상부 전극, 데이터 패드 상부 전극 각각은 해당 홀내에서 상기 보호막과 경계를 이루며 형성된 것을 특징으 로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 제 1 항에 있어서,상기 공통 라인에 포함되는 스토리지 하부 전극과;상기 화소 전극과 접속되고, 상기 스토리지 하부 전극과 상기 게이트 절연막을 사이에 두고 형성된 스토리지 상부 전극을 포함하는 스토리지 캐패시터를 추가로 구비하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판
- 제 1 항에 있어서,상기 공통 전극은 상기 공통 전극용 홀에 의해 노출된 상기 공통 라인의 일부분과 접속된 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 제 1 항 내지 제 7 항 중 어느 한 항에 있어서,상기 박막 트랜지스터에 포함되는 반도체층은 상기 데이터 라인, 데이터 패드 하부 전극, 스토리지 상부 전극 중 어느 하나와도 중첩된 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판.
- 기판 상에 제1 도전층으로 게이트 라인, 그 게이트 라인과 접속된 게이트 전극, 그 게이트 라인과 나란한 공통 라인을 형성하는 단계와;게이트 절연막을 전면 도포하는 단계와;상기 게이트 절연막의 소정 영역에 반도체 패턴, 상기 반도체 패턴 위에 제2 도전층으로 상기 게이트 라인 및 공통 라인과 교차하여 화소 영역을 결정하는 데이터 라인, 데이터 라인과 접속된 소스 전극, 그 소스 전극과 대향하는 드레인 전극 및 상기 화소 영역에 상기 드레인 전극과 접속된 화소 전극을 형성하는 단계와;보호막을 전면 도포하는 단계와;상기 보호막 및 게이트 절연막을 패터닝하여 상기 화소 영역에 상기 공통 라인 일부를 노출시키는 공통 전극용 홀, 상기 화소 전극과 수평 전계를 형성하기 위하여 상기 공통 전극용 홀 내에 상기 노출된 공통 라인의 일부와 접속된 공통 전극을 제3 도전층으로 형성하는 단계를 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 9 항에 있어서,상기 보호막 및 게이트 절연막을 패터닝하는 단계는상기 보호막 위에 마스크를 이용하여 포토레지스트 패턴을 형성하는 단계와;상기 포토레지스트 패턴을 통해 노출된 보호막 및 게이트 절연막을 식각하는 단계를 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 10 항에 있어서,상기 제3 도전층을 패터닝하는 단계는상기 패터닝된 보호막 위에 남아 있는 포토레지스트 패턴 위에 제3 도전층을 형성하는 단계와;상기 제3 도전층인 덮인 포토레지스트 패턴을 제거하는 단계를 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 9 항에 있어서,상기 제1 도전층으로 상기 게이트 라인과 접속된 게이트 패드 하부 전극을 형성하는 단계와;상기 보호막 및 게이트 절연막을 관통하여 상기 게이트 패드 하부 전극을 노출시키는 제1 컨택홀을 형성하는 단계와;상기 제3 도전층으로, 제1 컨택홀 내에 게이트 패드 상부 전극을 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 12 항에 있어서,상기 제1 도전층으로 상기 공통 라인과 접속된 공통 패드 하부 전극을 형성하는 단계와;상기 보호막 및 게이트 절연막을 관통하여 상기 공통 패드 하부 전극을 노출시키는 제2 컨택홀을 형성하는 단계와;상기 제3 도전층으로, 상기 제2 컨택홀 내에 공통 패드 상부 전극을 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법의 제조 방법.
- 제 13 항에 있어서,상기 제2 도전층으로 상기 데이터 라인과 접속되며 상기 반도체 패턴과 중첩된 데이터 패드 하부 전극을 형성하는 단계와;상기 보호막을 관통하여 상기 데이터 패드 하부 전극을 노출시키는 제3 컨택홀을 형성하는 단계와;상기 제3 도전층으로, 상기 제3 컨택홀 내에 데이터 패드 상부 전극을 포함하는 단계를 추가로 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 9 항에 있어서,상기 공통 라인의 일부분과, 상기 게이트 절연막 및 반도체 패턴을 사이에 두고 중첩되며, 상기 화소 전극과 접속된 스토리지 상부 전극을 상기 제2 도전층으로 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제1 도전층으로 기판 상에 게이트 라인, 그 게이트 라인과 접속된 게이트 전 극, 그 게이트 라인과 나란한 공통 라인을 형성하는 제1 마스크 공정과;게이트 절연막을 전면 도포하고, 그 게이트 절연막의 소정 영역에 반도체 패턴을, 그 반도체 패턴 위에 상기 게이트 라인 및 공통 라인과 교차하는 데이터 라인, 데이터 라인과 접속된 소스 전극, 그 소스 전극과 대향하는 드레인 전극, 드레인 전극과 접속된 화소 전극을 제2 도전층으로 형성하는 제2 마스크 공정과;보호막을 전면 도포하고, 그 보호막을 상기 게이트 절연막과 함께 패터닝하여 공통 전극용 홀을 형성하고, 상기 공통 라인과 접속되고 상기 화소 전극과 수평 전계를 형성하기 위한 공통 전극을 상기 공통 전극용 홀내 제3 도전층으로 형성하는 제3 마스크 공정을 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 16 항에 있어서,상기 제2 마스크 공정은상기 게이트 절연막 위에 반도체층 및 제2 도전층을 형성하는 단계와;상기 부분 투과 마스크를 이용하여 제2 도전층 위에 두께가 다른 포토레지스트 패턴을 형성하는 단계와;상기 포토레지스트 패턴을 이용하여 노출된 상기 제2 도전층 및 반도체층을 식각하는 단계와;상기 포토레지스트 패턴을 애싱하여 상대적으로 얇은 포토레지스터 패턴을 제거하는 단계와;상기 얇은 포토레지스터 패턴이 제거된 부분을 통해 상기 소스 전극과 드레인 전극을 분리하고 상기 반도체층의 일부를 제거하는 단계와;남아 있는 포토레지스트 패턴을 제거하는 단계를 포함하는 것을 특징으로 하는 표시 소자용 박막 트랜지스터 기판의 제조 방법.
- 제 16 항에 있어서,상기 제3 마스크 공정은상기 보호막을 전면 도포하는 단계와;상기 보호막 위에 마스크를 이용하여 포토레지스트 패턴을 형성하는 단계와;상기 포토레지스트 패턴을 통해 노출된 보호막 및 게이트 절연막을 패터닝하는 단계와;상기 패터닝된 보호막 위에 남아 있는 포토레지스트 패턴 위에 제3 도전층을 형성하는 단계와;상기 제3 도전층인 덮인 포토레지스트 패턴을 제거하여 그 제3 도전층을 패터닝하는 단계를 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 16 항에 있어서,상기 제1 마스크 공정은, 제1 도전층으로 상기 게이트 라인과 접속된 게이트 패드 하부 전극을 형성하는 단계를;상기 제3 마스크 공정은, 상기 보호막 및 게이트 절연막을 관통하여 상기 게이트 패드 하부 전극을 노출시키는 제1 컨택홀과, 그 제1 컨택홀 내에 게이트 패드 상부 전극을 상기 제3 도전층으로 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 19 항에 있어서,상기 제1 마스크 공정은, 상기 제1 도전층으로 상기 공통 라인과 접속된 공통 패드 하부 전극을 형성하는 단계를;상기 제3 마스크 공정은, 상기 보호막 및 게이트 절연막을 관통하여 상기 공통 패드 하부 전극을 노출시키는 제2 컨택홀과, 그 제2 컨택홀 내에 공통 패드 상부 전극을 상기 제3 도전층으로 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법의 제조 방법.
- 제 20 항에 있어서,상기 제2 마스크 공정은, 제2 도전층으로 상기 데이터 라인과 접속되고 상기 반도체 패턴과 중첩된 데이터 패드 하부 전극을 형성하는 단계를;상기 제3 마스크 공정은, 상기 보호막을 관통하여 상기 데이터 패드 하부 전극을 노출시키는 제3 컨택홀과, 그 제3 컨택홀 내에 데이터 패드 상부 전극을 상기 제3 도전층으로 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 16 항에 있어서,상기 제2 마스크 공정은,상기 공통 라인의 일부분과, 상기 게이트 절연막 및 반도체 패턴을 사이에 두고 중첩되며, 상기 화소 전극과 접속된 스토리지 상부 전극을 상기 제2 도전층으로 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 9 항 내지 제 22 항 중 어느 한 항에 있어서,상기 제3 도전층은 투명 도전층 및 티타늄, 텅스텐 중 어느 하나를 포함하는 것을 특징으로 하는 박막 트랜지스터 기판의 제조 방법.
- 제 9 항 및 제 16 항 중 어느 한 항에 있어서,상기 공통 전극용 홀은 상기 보호막 및 게이트 절연막을 관통하여 형성되고,상기 공통 전극은 상기 공통 전극용 홀을 통해 노출된 상기 공통 라인의 일부분과 접속된 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 21 항 및 제 14 항 중 어느 한 항에 있어서,상기 공통 전극, 화소 전극, 게이트 패드 상부 전극, 공통 패드 상부 전극, 데이터 패드 상부 전극 각각은 해당 홀내에서 상기 보호막과 경계를 이루며 형성된 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
- 제 25 항에 있어서,상기 공통 전극용 홀과 상기 제1 내지 제3 컨택홀 각각은 상기 보호막의 패터닝시 포토레지스트 패턴 제거하기 위하여 스트립퍼의 침투 경로로 이용된 것을 특징으로 하는 박막 트랜지스터 기판의 제조 방법.
- 제 9 항 및 제 16 항 중 어느 한 항에 있어서,비표시 영역에 공통 라인과 상기 공통 패드 하부 전극 사이에 접속된 제2 공통 라인을 상기 제1 도전층으로 형성하는 단계를 추가로 포함하는 것을 특징으로 하는 수평 전계 인가형 박막 트랜지스터 기판의 제조 방법.
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030077661A KR100560403B1 (ko) | 2003-11-04 | 2003-11-04 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
US10/978,522 US7132688B2 (en) | 2003-11-04 | 2004-11-02 | Thin film transistor substrate using a horizontal electric field and fabricating method thereof |
CNB2004100925352A CN100345053C (zh) | 2003-11-04 | 2004-11-04 | 利用水平电场的薄膜晶体管基板及其制造方法 |
US11/544,748 US7446337B2 (en) | 2003-11-04 | 2006-10-10 | Thin film transistor substrate using a horizontal electric field |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1020030077661A KR100560403B1 (ko) | 2003-11-04 | 2003-11-04 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR20050042993A KR20050042993A (ko) | 2005-05-11 |
KR100560403B1 true KR100560403B1 (ko) | 2006-03-14 |
Family
ID=34545739
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1020030077661A Expired - Fee Related KR100560403B1 (ko) | 2003-11-04 | 2003-11-04 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
Country Status (3)
Country | Link |
---|---|
US (2) | US7132688B2 (ko) |
KR (1) | KR100560403B1 (ko) |
CN (1) | CN100345053C (ko) |
Families Citing this family (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100560404B1 (ko) * | 2003-11-04 | 2006-03-14 | 엘지.필립스 엘시디 주식회사 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
KR100560402B1 (ko) * | 2003-11-04 | 2006-03-14 | 엘지.필립스 엘시디 주식회사 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
KR100764903B1 (ko) * | 2004-09-07 | 2007-10-09 | 김병두 | 발전소용 미분탄 보일러 노 구조 |
KR101201017B1 (ko) * | 2005-06-27 | 2012-11-13 | 엘지디스플레이 주식회사 | 액정 표시 장치 및 그 제조 방법 |
KR101225440B1 (ko) * | 2005-06-30 | 2013-01-25 | 엘지디스플레이 주식회사 | 액정 표시 장치 및 그 제조 방법 |
TWI294177B (en) * | 2005-12-30 | 2008-03-01 | Au Optronics Corp | Method for manufacturing pixel structure |
JP4404881B2 (ja) * | 2006-08-09 | 2010-01-27 | 日本電気株式会社 | 薄膜トランジスタアレイ、その製造方法及び液晶表示装置 |
KR100920483B1 (ko) * | 2007-07-20 | 2009-10-08 | 엘지디스플레이 주식회사 | 액정표시장치용 어레이 기판 및 그 제조방법 |
KR101473839B1 (ko) * | 2007-10-17 | 2014-12-18 | 엘지디스플레이 주식회사 | 횡전계방식 액정표시장치 및 그 제조방법 |
KR101686094B1 (ko) * | 2009-12-31 | 2016-12-13 | 엘지디스플레이 주식회사 | 액정 표시 장치 및 이의 제조 방법 |
KR101274719B1 (ko) * | 2010-06-11 | 2013-06-25 | 엘지디스플레이 주식회사 | 박막트랜지스터 기판 및 그 제조 방법과 그를 가지는 평판 표시 소자 |
US9048256B2 (en) * | 2012-11-16 | 2015-06-02 | Apple Inc. | Gate insulator uniformity |
DE102013002079A1 (de) | 2013-02-06 | 2014-08-07 | Volvo Construction Equipment Germany GmbH | Baumaschine |
CN103887236B (zh) * | 2014-03-17 | 2016-08-24 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法、显示装置 |
CN103972243B (zh) * | 2014-04-24 | 2017-03-29 | 京东方科技集团股份有限公司 | 一种阵列基板及其制作方法、显示装置 |
US11988925B2 (en) * | 2020-10-28 | 2024-05-21 | Hefei Xinsheng Optoelectronics Technology Co., Ltd. | Driving backplate, a manufacturing method thereof and a display module |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3632934B2 (ja) * | 1995-10-04 | 2005-03-30 | 株式会社 日立ディスプレイズ | アクティブマトリクス型液晶表示装置 |
CN1188244A (zh) * | 1996-05-01 | 1998-07-22 | 斯坦利电气株式会社 | 水平电场类型的液晶显示 |
WO1998047044A1 (fr) * | 1997-04-11 | 1998-10-22 | Hitachi, Ltd. | Dispositif d'affichage a cristaux liquides |
TW569058B (en) * | 1998-02-24 | 2004-01-01 | Toshiba Corp | Array substrate for liquid crystal display element, array substrate for liquid crystal display element and method of manufacturing the same |
JP2001183666A (ja) * | 1999-12-24 | 2001-07-06 | Nec Corp | 液晶表示装置 |
JP3847590B2 (ja) * | 2001-08-30 | 2006-11-22 | 株式会社日立製作所 | 液晶表示装置 |
KR100773876B1 (ko) | 2001-12-28 | 2007-11-06 | 엘지.필립스 엘시디 주식회사 | 횡전계방식 액정표시장치용 어레이기판과 그 제조방법 |
KR100801153B1 (ko) * | 2001-12-31 | 2008-02-05 | 엘지.필립스 엘시디 주식회사 | 횡전계방식 액정표시장치용 어레이기판과 그 제조방법 |
KR100494703B1 (ko) | 2001-12-31 | 2005-06-13 | 비오이 하이디스 테크놀로지 주식회사 | 박막트랜지스터 액정표시장치의 제조방법 |
KR100560401B1 (ko) * | 2003-11-04 | 2006-03-14 | 엘지.필립스 엘시디 주식회사 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
KR100566816B1 (ko) * | 2003-11-04 | 2006-04-03 | 엘지.필립스 엘시디 주식회사 | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 |
-
2003
- 2003-11-04 KR KR1020030077661A patent/KR100560403B1/ko not_active Expired - Fee Related
-
2004
- 2004-11-02 US US10/978,522 patent/US7132688B2/en not_active Expired - Lifetime
- 2004-11-04 CN CNB2004100925352A patent/CN100345053C/zh not_active Expired - Fee Related
-
2006
- 2006-10-10 US US11/544,748 patent/US7446337B2/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US7132688B2 (en) | 2006-11-07 |
US20050092990A1 (en) | 2005-05-05 |
KR20050042993A (ko) | 2005-05-11 |
US20070029551A1 (en) | 2007-02-08 |
CN100345053C (zh) | 2007-10-24 |
US7446337B2 (en) | 2008-11-04 |
CN1614492A (zh) | 2005-05-11 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR100560402B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100560399B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100566816B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100556702B1 (ko) | 표시 소자용 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100682358B1 (ko) | 액정 표시 패널 및 제조 방법 | |
US7446337B2 (en) | Thin film transistor substrate using a horizontal electric field | |
KR100560405B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100560404B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100560401B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR20050036048A (ko) | 표시 소자용 박막 트랜지스터 기판 및 그 제조 방법 | |
KR20050122465A (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR20070000893A (ko) | 수평 전계 인가형 액정 표시 장치 및 그 제조 방법 | |
KR20050001936A (ko) | 박막 트랜지스터 및 그 제조 방법과 이를 이용한 박막트랜지스터 어레이 기판 및 그 제조 방법 | |
KR101157222B1 (ko) | 수평 전계 인가형 액정 표시 패널 및 그 제조 방법 | |
KR100560400B1 (ko) | 수평 전계 인가형 박막 트랜지스터 기판 및 그 제조 방법 | |
KR100538327B1 (ko) | 수평 전계 인가형 박막 트랜지스터 어레이 기판 및 그제조 방법 | |
KR100968341B1 (ko) | 박막 트랜지스터 어레이 기판 및 그 제조 방법 | |
KR100682362B1 (ko) | 액정 표시 패널 및 제조 방법 | |
KR100504572B1 (ko) | 수평 전계 인가형 액정 표시 장치 및 그 제조 방법 | |
KR101329447B1 (ko) | 박막 트랜지스터 어레이 기판 및 그 제조 방법 | |
KR100600088B1 (ko) | 수평 전계 인가형 액정 표시 장치 및 그 제조 방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 20031104 |
|
PA0201 | Request for examination | ||
PG1501 | Laying open of application | ||
E902 | Notification of reason for refusal | ||
PE0902 | Notice of grounds for rejection |
Comment text: Notification of reason for refusal Patent event date: 20050725 Patent event code: PE09021S01D |
|
E701 | Decision to grant or registration of patent right | ||
PE0701 | Decision of registration |
Patent event code: PE07011S01D Comment text: Decision to Grant Registration Patent event date: 20060124 |
|
GRNT | Written decision to grant | ||
PR0701 | Registration of establishment |
Comment text: Registration of Establishment Patent event date: 20060307 Patent event code: PR07011E01D |
|
PR1002 | Payment of registration fee |
Payment date: 20060308 End annual number: 3 Start annual number: 1 |
|
PG1601 | Publication of registration | ||
PR1001 | Payment of annual fee |
Payment date: 20090102 Start annual number: 4 End annual number: 4 |
|
PR1001 | Payment of annual fee |
Payment date: 20091218 Start annual number: 5 End annual number: 5 |
|
PR1001 | Payment of annual fee |
Payment date: 20101228 Start annual number: 6 End annual number: 6 |
|
PR1001 | Payment of annual fee |
Payment date: 20111221 Start annual number: 7 End annual number: 7 |
|
FPAY | Annual fee payment |
Payment date: 20121228 Year of fee payment: 8 |
|
PR1001 | Payment of annual fee |
Payment date: 20121228 Start annual number: 8 End annual number: 8 |
|
FPAY | Annual fee payment |
Payment date: 20131227 Year of fee payment: 9 |
|
PR1001 | Payment of annual fee |
Payment date: 20131227 Start annual number: 9 End annual number: 9 |
|
FPAY | Annual fee payment |
Payment date: 20150227 Year of fee payment: 10 |
|
PR1001 | Payment of annual fee |
Payment date: 20150227 Start annual number: 10 End annual number: 10 |
|
FPAY | Annual fee payment |
Payment date: 20160226 Year of fee payment: 11 |
|
PR1001 | Payment of annual fee |
Payment date: 20160226 Start annual number: 11 End annual number: 11 |
|
LAPS | Lapse due to unpaid annual fee | ||
PC1903 | Unpaid annual fee |
Termination category: Default of registration fee Termination date: 20181218 |