JP5718072B2 - 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ - Google Patents
薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ Download PDFInfo
- Publication number
- JP5718072B2 JP5718072B2 JP2011008323A JP2011008323A JP5718072B2 JP 5718072 B2 JP5718072 B2 JP 5718072B2 JP 2011008323 A JP2011008323 A JP 2011008323A JP 2011008323 A JP2011008323 A JP 2011008323A JP 5718072 B2 JP5718072 B2 JP 5718072B2
- Authority
- JP
- Japan
- Prior art keywords
- oxide
- ratio
- sputtering target
- film
- thin film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01B—CABLES; CONDUCTORS; INSULATORS; SELECTION OF MATERIALS FOR THEIR CONDUCTIVE, INSULATING OR DIELECTRIC PROPERTIES
- H01B1/00—Conductors or conductive bodies characterised by the conductive materials; Selection of materials as conductors
- H01B1/06—Conductors or conductive bodies characterised by the conductive materials; Selection of materials as conductors mainly consisting of other non-metallic substances
- H01B1/08—Conductors or conductive bodies characterised by the conductive materials; Selection of materials as conductors mainly consisting of other non-metallic substances oxides
-
- C—CHEMISTRY; METALLURGY
- C23—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; CHEMICAL SURFACE TREATMENT; DIFFUSION TREATMENT OF METALLIC MATERIAL; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL; INHIBITING CORROSION OF METALLIC MATERIAL OR INCRUSTATION IN GENERAL
- C23C—COATING METALLIC MATERIAL; COATING MATERIAL WITH METALLIC MATERIAL; SURFACE TREATMENT OF METALLIC MATERIAL BY DIFFUSION INTO THE SURFACE, BY CHEMICAL CONVERSION OR SUBSTITUTION; COATING BY VACUUM EVAPORATION, BY SPUTTERING, BY ION IMPLANTATION OR BY CHEMICAL VAPOUR DEPOSITION, IN GENERAL
- C23C14/00—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material
- C23C14/06—Coating by vacuum evaporation, by sputtering or by ion implantation of the coating forming material characterised by the coating material
- C23C14/08—Oxides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02551—Group 12/16 materials
- H01L21/02554—Oxides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02565—Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02612—Formation types
- H01L21/02617—Deposition types
- H01L21/02631—Physical deposition at reduced pressure, e.g. MBE, sputtering, evaporation
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
Landscapes
- Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Chemical & Material Sciences (AREA)
- Metallurgy (AREA)
- Organic Chemistry (AREA)
- Mechanical Engineering (AREA)
- Materials Engineering (AREA)
- Chemical Kinetics & Catalysis (AREA)
- Thin Film Transistor (AREA)
- Oxygen, Ozone, And Oxides In General (AREA)
- Inorganic Compounds Of Heavy Metals (AREA)
- Physical Vapour Deposition (AREA)
- Chemical Vapour Deposition (AREA)
- Physical Deposition Of Substances That Are Components Of Semiconductor Devices (AREA)
Description
前述した方法に基づき、図1に示す薄膜トランジスタ(TFT)を作製し、保護膜形成前後のTFT特性を評価した。
0nm)を順次成膜した。ゲート電極は純Tiのスパッタリングターゲットを使用し、DCスパッタ法により、成膜温度:室温、成膜パワー:300W、キャリアガス:Ar、ガス圧:2mTorrにて成膜した。また、ゲート絶縁膜はプラスマCVD法を用い、キャリアガス:SiH4とN2Oの混合ガス、成膜パワー:100W、成膜温度:300℃にて成膜した。
基板温度:室温
ガス圧:5mTorr
酸素分圧:O2/(Ar+O2)=2%
膜厚:50nm
使用ターゲットサイズ:φ4インチ×5mm
ter法を用いて成膜した。なお、Zn−Sn−Si−O中のSi比、またはZn−Sn−Ni−O中のNi比は、Si比またはNi比が表1または表2に記載の範囲となるように投入電力密度を調整した。
X線源:Al Kα
X線出力:350W
光電子取り出し角:20°
トランジスタ特性の測定はNational Instruments社製「4156C」の半導体パラメータアナライザーを使用した。詳細な測定条件は以下のとおりである。
ソース電圧 :0V
ドレイン電圧:10V
ゲート電圧 :−30〜30V(測定間隔:1V)
しきい値電圧とは、おおまかにいえば、トランジスタがオフ状態(ドレイン電流の低い状態)からオン状態(ドレイン電流の高い状態)に移行する際のゲート電圧の値である。本実施例では、ドレイン電流が、オン電流とオフ電流の間の1nA付近であるときの電圧をしきい値電圧と定義し、各TFT毎のしきい値電圧を測定した。
S値は、ドレイン電流を一桁増加させるのに必要なゲート電圧の最小値とした。
電界効果移動度は、TFT特性からVg>Vd−Vthである線形領域にて導出した。線形領域ではVg、Vdをそれぞれゲート電圧、ドレイン電圧、Idをドレイン電流、L、WをそれぞれTFT素子のチャネル長、チャネル幅、Ciをゲート絶縁膜の静電容量、μFEを電界効果移動度は以下の式から導出される。本実施例では、線形領域を満たすゲート電圧付近におけるドレイン電流−ゲート電圧特性(Id−Vg特性)の傾きから電界効果移動度μFEを導出した。
とが分かった。これは、Siが電子の動きを妨げない安定な格子位置に配置され、キャリアの散乱が小さく移動度を低下させ難いためと考えられる。
本実施例では、表1のNo.4に対応する組成の酸化物[Zn−Sn−5at%Si−O、[Zn]:[Sn]=6:4、Zn比=[Zn]/([Zn]+[Sn])=0.6、Si比=[Si]/([Zn]+[Sn]+[Si])=0.05)を用い、スパッタリング成膜時のガス圧を1mTorr、または5mTorrに制御して得られた酸化物膜(膜厚100nm)の密度を測定した。更に、前述した実施例1と同様にして作成したTFTについて、キャリア移動度(電界効果移動度)は、以下の式を用いて移動度を算出した。本実施例ではこのようにして得られる飽和移動度が5cm2/Vs以上のものを合格とした。更に、ストレス試験(光照射+負バイアスを印加)後のしきい値電圧の変化量(ΔVth)を調べた。これらの測定方法は、以下のとおりである。
酸化物膜の密度は、XRR(X線反射率法)を用いて測定した。詳細な測定条件は以下のとおりである。
・ターゲット:Cu(線源:Kα線)
・ターゲット出力:45kV−200mA
・測定試料の作製
ガラス基板上に各組成の酸化物を下記スパッタリング条件で成膜した(膜厚100nm)後、前述した実施例1のTFT製造過程におけるプレアニール処理を模擬して、当該プレアニール処理と同じ熱処理を施したしたものを使用
スパッタガス圧:1mTorrまたは5mTorr
酸素分圧:O2/(Ar+O2)=2%
成膜パワー密度:DC2.55W/cm2
熱処理:大気雰囲気にて350℃で1時間
本実施例では、実際のパネル駆動時の環境(ストレス)を模擬して、ゲート電極に負バイアスをかけながら光を照射するストレス印加試験を行った。ストレス印加条件は以下のとおりである。光の波長としては、酸化物半導体のバンドギャップに近く、トランジスタ特性が変動し易い400nm程度を選択した。
ゲート電圧:−20V
基板温度:60℃
光ストレス
波長:400nm
照度(TFTに照射される光の強度):0.1μW/cm2
光源:OPTOSUPPLY社製LED(NDフィルターによって光量を調整)
ストレス印加時間:3時間
2 ゲート電極
3 ゲート絶縁膜
4 酸化物半導体層
5 ソース・ドレイン電極
6 保護膜(絶縁膜)
7 コンタクトホール
8 透明導電膜
Claims (10)
- 薄膜トランジスタの半導体層に用いられる酸化物であって、
前記酸化物は、Zn、Sn、およびSiを含み、
前記酸化物に含まれるSi、Zn、およびSnの含有量(原子%)をそれぞれ、[Si]、[Zn]、および[Sn]とすると、[Si]/([Zn]+[Sn]+[Si])の比は0.01以上0.1以下であることを特徴とする薄膜トランジスタの半導体層用酸化物。 - [Zn]/([Zn]+[Sn])の比は0.8以下である請求項1に記載の酸化物。
- 薄膜トランジスタの半導体層に用いられる酸化物であって、
前記酸化物は、Zn、Sn、およびSiを含み、
前記酸化物に含まれるSi、Zn、およびSnの含有量(原子%)をそれぞれ、[Si]、[Zn]、および[Sn]とすると、[Si]/([Zn]+[Sn]+[Si])の比は0.01以上0.30以下であることを特徴とする薄膜トランジスタの半導体層用酸化物(但し、ZnOを45質量%、SnO 2 を45質量%、SiO 2 を10質量%含む原料粉末に40MPaの圧力を印加し、直流パルス電流を通電して昇温速度50℃/分でピーク電流値を2950Aまで上昇させて1000℃に加熱し、5分間保持して得られた酸化物焼結体からなるスパッタリングターゲットを用いた酸化物を除く。)。 - [Zn]/([Zn]+[Sn])の比は0.8以下である請求項3に記載の酸化物。
- 請求項1〜4のいずれかに記載の酸化物を薄膜トランジスタの半導体層として備えた薄膜トランジスタ。
- 前記半導体層の密度は5.8g/cm3以上である請求項5に記載の薄膜トランジスタ。
- 請求項1に記載の酸化物を形成するためのスパッタリングターゲットであって、Zn、Sn、およびSiを含み、
前記スパッタリングターゲットに含まれるSiの含有量(原子%)を[Si]とすると、[Si]/([Zn]+[Sn]+[Si])の比は0.01以上0.1以下であることを特徴とするスパッタリングターゲット。 - 請求項2に記載の酸化物を形成するためのスパッタリングターゲットであって、Zn、Sn、およびSiを含み、
前記スパッタリングターゲットに含まれるSi、Zn、およびSnの含有量(原子%)をそれぞれ、[Si]、[Zn]、および[Sn]とすると、[Si]/([Zn]+[Sn]+[Si])の比は0.01以上0.1以下であり、且つ、[Zn]および[Sn]としたとき、[Zn]/([Zn]+[Sn])の比は0.8以下であることを特徴とするスパッタリングターゲット。 - 請求項3に記載の酸化物を形成するためのスパッタリングターゲットであって、Zn、Sn、およびSiを含み、
前記スパッタリングターゲットに含まれるSi、Zn、およびSnの含有量(原子%)をそれぞれ、[Si]、[Zn]、および[Sn]とすると、[Si]/([Zn]+[Sn]+[Si])の比は0.01以上0.30以下であることを特徴とするスパッタリングターゲット(但し、ZnOを45質量%、SnO 2 を45質量%、SiO 2 を10質量%含む原料粉末に以下の焼結条件を施して焼結して得られた酸化物焼結体からなるスパッタリングターゲットを除く。)。 - 請求項4に記載の酸化物を形成するためのスパッタリングターゲットであって、Zn、Sn、およびSiを含み、
前記スパッタリングターゲットに含まれるSi、Zn、およびSnの含有量(原子%)をそれぞれ、[Si]、[Zn]、および[Sn]とすると、[Si]/([Zn]+[Sn]+[Si])の比は0.01以上0.30以下であり、且つ、[Zn]/([Zn]+[Sn])の比は0.8以下であることを特徴とするスパッタリングターゲット(但し、ZnOを45質量%、SnO 2 を45質量%、SiO 2 を10質量%含む原料粉末に40MPaの圧力を印加し、直流パルス電流を通電して昇温速度50℃/分でピーク電流値を2950Aまで上昇させて1000℃に加熱し、5分間保持して得られた酸化物焼結体からなるスパッタリングターゲットを除く。)。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2011008323A JP5718072B2 (ja) | 2010-07-30 | 2011-01-18 | 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ |
US13/812,277 US9299474B2 (en) | 2010-07-30 | 2011-07-28 | Oxide for semiconductor layer of thin-film transistor, sputtering target, and thin-film transistor |
CN201180037189.6A CN103038888B (zh) | 2010-07-30 | 2011-07-28 | 薄膜晶体管的半导体层用氧化物和溅射靶以及薄膜晶体管 |
KR1020137001698A KR101446230B1 (ko) | 2010-07-30 | 2011-07-28 | 박막 트랜지스터의 반도체층용 산화물 및 스퍼터링 타깃과 박막 트랜지스터 |
PCT/JP2011/067332 WO2012014999A1 (ja) | 2010-07-30 | 2011-07-28 | 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ |
TW100127020A TWI517391B (zh) | 2010-07-30 | 2011-07-29 | An oxide and a sputtering target for a semiconductor layer of a thin film transistor, and a thin film transistor |
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010172868 | 2010-07-30 | ||
JP2010172868 | 2010-07-30 | ||
JP2011008323A JP5718072B2 (ja) | 2010-07-30 | 2011-01-18 | 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2012049489A JP2012049489A (ja) | 2012-03-08 |
JP5718072B2 true JP5718072B2 (ja) | 2015-05-13 |
Family
ID=45530199
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2011008323A Active JP5718072B2 (ja) | 2010-07-30 | 2011-01-18 | 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ |
Country Status (6)
Country | Link |
---|---|
US (1) | US9299474B2 (ja) |
JP (1) | JP5718072B2 (ja) |
KR (1) | KR101446230B1 (ja) |
CN (1) | CN103038888B (ja) |
TW (1) | TWI517391B (ja) |
WO (1) | WO2012014999A1 (ja) |
Families Citing this family (19)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5723262B2 (ja) | 2010-12-02 | 2015-05-27 | 株式会社神戸製鋼所 | 薄膜トランジスタおよびスパッタリングターゲット |
JP2012235104A (ja) | 2011-04-22 | 2012-11-29 | Kobe Steel Ltd | 薄膜トランジスタ構造、ならびにその構造を備えた薄膜トランジスタおよび表示装置 |
DE112012004076T5 (de) * | 2011-09-29 | 2014-07-03 | Semiconductor Energy Laboratory Co., Ltd. | Halbleitervorrichtung |
JP2013206936A (ja) * | 2012-03-27 | 2013-10-07 | Toppan Printing Co Ltd | 反射型マスクおよび反射型マスクの製造方法 |
KR101621644B1 (ko) | 2012-05-09 | 2016-05-16 | 가부시키가이샤 고베 세이코쇼 | 박막 트랜지스터 및 표시 장치 |
JP6068232B2 (ja) | 2012-05-30 | 2017-01-25 | 株式会社神戸製鋼所 | 薄膜トランジスタの半導体層用酸化物、薄膜トランジスタ、表示装置およびスパッタリングターゲット |
CN104335353B (zh) | 2012-06-06 | 2017-04-05 | 株式会社神户制钢所 | 薄膜晶体管 |
JP6002088B2 (ja) | 2012-06-06 | 2016-10-05 | 株式会社神戸製鋼所 | 薄膜トランジスタ |
JP2014225626A (ja) | 2012-08-31 | 2014-12-04 | 株式会社神戸製鋼所 | 薄膜トランジスタおよび表示装置 |
JP6134230B2 (ja) | 2012-08-31 | 2017-05-24 | 株式会社神戸製鋼所 | 薄膜トランジスタおよび表示装置 |
JP2014135474A (ja) * | 2012-12-14 | 2014-07-24 | Nippon Hoso Kyokai <Nhk> | 薄膜トランジスタの製造方法 |
KR102281399B1 (ko) * | 2013-12-26 | 2021-07-23 | 고쿠리츠다이가쿠호진 토쿄고교 다이가꾸 | 금속 산화물의 박막, 그 박막을 구비한 유기 일렉트로 루미네선스 소자, 태양전지, 및 유기 태양전지 |
KR101919212B1 (ko) * | 2014-01-15 | 2018-11-15 | 가부시키가이샤 고베 세이코쇼 | 박막 트랜지스터 |
JP6251122B2 (ja) * | 2014-05-29 | 2017-12-20 | 積水化学工業株式会社 | バリアフィルム、積層バリアフィルム及びそれらの製造方法 |
JP5993496B2 (ja) * | 2014-07-16 | 2016-09-14 | 株式会社神戸製鋼所 | 酸化物半導体薄膜、及び前記酸化物半導体薄膜の表面に保護膜を有する積層体の品質評価方法、及び酸化物半導体薄膜の品質管理方法 |
CN107078222B (zh) | 2014-09-18 | 2018-12-18 | 国立研究开发法人科学技术振兴机构 | 发光元件、显示装置和照明装置 |
KR102363274B1 (ko) | 2014-09-18 | 2022-02-16 | 고쿠리츠켄큐카이하츠호진 카가쿠기쥬츠신코키코 | 금속 산화물의 박막, 해당 박막을 구비한 유기 일렉트로루미네센스 소자, 태양 전지, 및 박막의 제조 방법 |
CN104570515A (zh) * | 2015-01-26 | 2015-04-29 | 京东方科技集团股份有限公司 | 一种阵列基板及其制备方法、显示面板和显示装置 |
CN105845695B (zh) | 2016-03-30 | 2018-12-28 | 深圳市华星光电技术有限公司 | 薄膜晶体管阵列面板 |
Family Cites Families (57)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CA986235A (en) * | 1972-07-26 | 1976-03-23 | Takeshi Masuyama | Voltage-nonlinear resistors |
US5026672A (en) * | 1990-06-25 | 1991-06-25 | Tektronix, Inc. | Method of fabricating a sintered body containing tin oxide |
JPH05251705A (ja) | 1992-03-04 | 1993-09-28 | Fuji Xerox Co Ltd | 薄膜トランジスタ |
DE69328197T2 (de) | 1992-12-15 | 2000-08-17 | Idemitsu Kosan Co. Ltd., Tokio/Tokyo | Transparente, leitende schicht, transparentes, leitendes basismaterial und leitendes material |
JP4170454B2 (ja) | 1998-07-24 | 2008-10-22 | Hoya株式会社 | 透明導電性酸化物薄膜を有する物品及びその製造方法 |
JP3276930B2 (ja) | 1998-11-17 | 2002-04-22 | 科学技術振興事業団 | トランジスタ及び半導体装置 |
JP3423896B2 (ja) | 1999-03-25 | 2003-07-07 | 科学技術振興事業団 | 半導体デバイス |
JP3903209B2 (ja) | 2000-03-27 | 2007-04-11 | 株式会社 東北テクノアーチ | 酸化亜鉛半導体材料 |
US7061014B2 (en) | 2001-11-05 | 2006-06-13 | Japan Science And Technology Agency | Natural-superlattice homologous single crystal thin film, method for preparation thereof, and device using said single crystal thin film |
JP4164562B2 (ja) | 2002-09-11 | 2008-10-15 | 独立行政法人科学技術振興機構 | ホモロガス薄膜を活性層として用いる透明薄膜電界効果型トランジスタ |
US7339187B2 (en) | 2002-05-21 | 2008-03-04 | State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University | Transistor structures |
US7189992B2 (en) | 2002-05-21 | 2007-03-13 | State Of Oregon Acting By And Through The Oregon State Board Of Higher Education On Behalf Of Oregon State University | Transistor structures having a transparent channel |
CN100396813C (zh) | 2002-08-02 | 2008-06-25 | 出光兴产株式会社 | 溅射靶、烧结体及利用它们制造的导电膜、有机el元件及其所用的衬底 |
US7067843B2 (en) | 2002-10-11 | 2006-06-27 | E. I. Du Pont De Nemours And Company | Transparent oxide semiconductor thin film transistors |
US20050017244A1 (en) | 2003-07-25 | 2005-01-27 | Randy Hoffman | Semiconductor device |
DE112005000296B4 (de) * | 2004-02-24 | 2015-10-15 | Toyoda Gosei Co., Ltd. | Galliumnitrid-Verbindungshalbleiter-Mehrschichtstruktur, Lampe damit und Herstellungsverfahren dafür |
US7145174B2 (en) | 2004-03-12 | 2006-12-05 | Hewlett-Packard Development Company, Lp. | Semiconductor device |
US7297977B2 (en) | 2004-03-12 | 2007-11-20 | Hewlett-Packard Development Company, L.P. | Semiconductor device |
US7242039B2 (en) | 2004-03-12 | 2007-07-10 | Hewlett-Packard Development Company, L.P. | Semiconductor device |
EP2226847B1 (en) | 2004-03-12 | 2017-02-08 | Japan Science And Technology Agency | Amorphous oxide and thin film transistor |
US7211825B2 (en) | 2004-06-14 | 2007-05-01 | Yi-Chi Shih | Indium oxide-based thin film transistors and circuits |
JP5118811B2 (ja) | 2004-11-10 | 2013-01-16 | キヤノン株式会社 | 発光装置及び表示装置 |
RU2358355C2 (ru) * | 2004-11-10 | 2009-06-10 | Кэнон Кабусики Кайся | Полевой транзистор |
US7791072B2 (en) | 2004-11-10 | 2010-09-07 | Canon Kabushiki Kaisha | Display |
EP2455975B1 (en) | 2004-11-10 | 2015-10-28 | Canon Kabushiki Kaisha | Field effect transistor with amorphous oxide |
US7863611B2 (en) | 2004-11-10 | 2011-01-04 | Canon Kabushiki Kaisha | Integrated circuits utilizing amorphous oxides |
JP2007073705A (ja) | 2005-09-06 | 2007-03-22 | Canon Inc | 酸化物半導体チャネル薄膜トランジスタおよびその製造方法 |
JP5006598B2 (ja) | 2005-09-16 | 2012-08-22 | キヤノン株式会社 | 電界効果型トランジスタ |
WO2007034733A1 (ja) | 2005-09-20 | 2007-03-29 | Idemitsu Kosan Co., Ltd. | スパッタリングターゲット、透明導電膜及び透明電極 |
KR101211747B1 (ko) | 2005-09-22 | 2012-12-12 | 이데미쓰 고산 가부시키가이샤 | 산화물 재료 및 스퍼터링 타겟 |
KR101314946B1 (ko) | 2005-09-27 | 2013-10-04 | 이데미쓰 고산 가부시키가이샤 | 스퍼터링 타겟, 투명 도전막 및 터치 패널용 투명 전극 |
JP5395994B2 (ja) | 2005-11-18 | 2014-01-22 | 出光興産株式会社 | 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ |
CN101309864B (zh) | 2005-11-18 | 2012-06-27 | 出光兴产株式会社 | 半导体薄膜及其制造方法以及薄膜晶体管 |
JP5376750B2 (ja) | 2005-11-18 | 2013-12-25 | 出光興産株式会社 | 半導体薄膜、及びその製造方法、並びに薄膜トランジスタ、アクティブマトリックス駆動表示パネル |
JP5016831B2 (ja) | 2006-03-17 | 2012-09-05 | キヤノン株式会社 | 酸化物半導体薄膜トランジスタを用いた発光素子及びこれを用いた画像表示装置 |
EP2471972B1 (en) | 2006-12-13 | 2014-01-29 | Idemitsu Kosan Co., Ltd. | Sputtering target |
JP5244331B2 (ja) | 2007-03-26 | 2013-07-24 | 出光興産株式会社 | 非晶質酸化物半導体薄膜、その製造方法、薄膜トランジスタの製造方法、電界効果型トランジスタ、発光装置、表示装置及びスパッタリングターゲット |
JP2008277326A (ja) * | 2007-04-25 | 2008-11-13 | Canon Inc | アモルファス酸化物半導体、半導体デバイス及び薄膜トランジスタ |
JP2009123957A (ja) | 2007-11-15 | 2009-06-04 | Sumitomo Chemical Co Ltd | 酸化物半導体材料及びその製造方法、電子デバイス及び電界効果トランジスタ |
JP5525778B2 (ja) | 2008-08-08 | 2014-06-18 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP2010045263A (ja) | 2008-08-15 | 2010-02-25 | Idemitsu Kosan Co Ltd | 酸化物半導体、スパッタリングターゲット、及び薄膜トランジスタ |
CN102132414B (zh) | 2008-08-27 | 2013-05-22 | 出光兴产株式会社 | 场效应型晶体管、其制造方法和溅射靶 |
JP2010070410A (ja) * | 2008-09-17 | 2010-04-02 | Idemitsu Kosan Co Ltd | 酸化物焼結体の製造方法 |
KR101549295B1 (ko) | 2008-12-12 | 2015-09-01 | 이데미쓰 고산 가부시키가이샤 | 복합 산화물 소결체 및 그것으로 이루어지는 스퍼터링 타겟 |
KR20100075026A (ko) | 2008-12-24 | 2010-07-02 | 삼성전자주식회사 | 박막 트랜지스터 기판 및 이의 제조 방법 |
JP2010150446A (ja) | 2008-12-26 | 2010-07-08 | Sekisui Chem Co Ltd | 物品の仮止め固定用粘着テープ、物品の仮止め固定方法及び仮止め固定物品 |
US9024311B2 (en) | 2009-06-24 | 2015-05-05 | Sharp Kabushiki Kaisha | Thin film transistor, method for manufacturing same, active matrix substrate, display panel and display device |
US8399344B2 (en) | 2009-10-07 | 2013-03-19 | Asm International N.V. | Method for adjusting the threshold voltage of a gate stack of a PMOS device |
CN102668097B (zh) | 2009-11-13 | 2015-08-12 | 株式会社半导体能源研究所 | 半导体器件及其制造方法 |
JP2012033854A (ja) | 2010-04-20 | 2012-02-16 | Kobe Steel Ltd | 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ |
KR20110124530A (ko) | 2010-05-11 | 2011-11-17 | 삼성전자주식회사 | 산화물 반도체, 이를 포함하는 박막 트랜지스터 및 박막 트랜지스터 표시판 |
KR101700882B1 (ko) | 2010-05-20 | 2017-02-01 | 삼성디스플레이 주식회사 | 산화물 반도체 박막 트랜지스터 |
JP2013070010A (ja) * | 2010-11-26 | 2013-04-18 | Kobe Steel Ltd | 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ |
JP5723262B2 (ja) | 2010-12-02 | 2015-05-27 | 株式会社神戸製鋼所 | 薄膜トランジスタおよびスパッタリングターゲット |
WO2012091126A1 (ja) | 2010-12-28 | 2012-07-05 | 株式会社神戸製鋼所 | 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ |
JP2012235104A (ja) | 2011-04-22 | 2012-11-29 | Kobe Steel Ltd | 薄膜トランジスタ構造、ならびにその構造を備えた薄膜トランジスタおよび表示装置 |
KR101891650B1 (ko) * | 2011-09-22 | 2018-08-27 | 삼성디스플레이 주식회사 | 산화물 반도체, 이를 포함하는 박막 트랜지스터, 및 박막 트랜지스터 표시판 |
-
2011
- 2011-01-18 JP JP2011008323A patent/JP5718072B2/ja active Active
- 2011-07-28 KR KR1020137001698A patent/KR101446230B1/ko active Active
- 2011-07-28 WO PCT/JP2011/067332 patent/WO2012014999A1/ja active Application Filing
- 2011-07-28 US US13/812,277 patent/US9299474B2/en active Active
- 2011-07-28 CN CN201180037189.6A patent/CN103038888B/zh active Active
- 2011-07-29 TW TW100127020A patent/TWI517391B/zh active
Also Published As
Publication number | Publication date |
---|---|
JP2012049489A (ja) | 2012-03-08 |
US9299474B2 (en) | 2016-03-29 |
US20130119324A1 (en) | 2013-05-16 |
CN103038888A (zh) | 2013-04-10 |
TWI517391B (zh) | 2016-01-11 |
WO2012014999A1 (ja) | 2012-02-02 |
TW201220498A (en) | 2012-05-16 |
KR101446230B1 (ko) | 2014-10-01 |
KR20130036296A (ko) | 2013-04-11 |
CN103038888B (zh) | 2017-04-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5718072B2 (ja) | 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ | |
CN102859701B (zh) | 薄膜晶体管的半导体层用氧化物和溅射靶以及薄膜晶体管 | |
JP5723262B2 (ja) | 薄膜トランジスタおよびスパッタリングターゲット | |
JP6043244B2 (ja) | 薄膜トランジスタ | |
US10468535B2 (en) | Oxide for semiconductor layer of thin film transistor, sputtering target, and thin film transistor | |
JP5977569B2 (ja) | 薄膜トランジスタ構造、ならびにその構造を備えた薄膜トランジスタおよび表示装置 | |
CN103229303B (zh) | 薄膜晶体管的半导体层用氧化物及溅射靶材,以及薄膜晶体管 | |
WO2012091126A1 (ja) | 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ | |
KR102124867B1 (ko) | 박막 트랜지스터의 반도체층용 산화물 및 스퍼터링 타깃 및 박막 트랜지스터 | |
JP6068232B2 (ja) | 薄膜トランジスタの半導体層用酸化物、薄膜トランジスタ、表示装置およびスパッタリングターゲット | |
JP2014013917A (ja) | 薄膜トランジスタ | |
TWI486466B (zh) | An oxide thin film, a thin film transistor, and a display device for a semiconductor layer of a thin film transistor | |
JP5645737B2 (ja) | 薄膜トランジスタ構造および表示装置 | |
JP2016026389A (ja) | 薄膜トランジスタの半導体層用酸化物およびスパッタリングターゲット、並びに薄膜トランジスタ |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120906 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20120906 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20120906 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20130809 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140812 |
|
A601 | Written request for extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A601 Effective date: 20141107 |
|
A602 | Written permission of extension of time |
Free format text: JAPANESE INTERMEDIATE CODE: A602 Effective date: 20141112 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A711 Effective date: 20141205 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20141210 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20141205 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20150310 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20150318 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5718072 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |