JP5638067B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP5638067B2 JP5638067B2 JP2012510718A JP2012510718A JP5638067B2 JP 5638067 B2 JP5638067 B2 JP 5638067B2 JP 2012510718 A JP2012510718 A JP 2012510718A JP 2012510718 A JP2012510718 A JP 2012510718A JP 5638067 B2 JP5638067 B2 JP 5638067B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- semiconductor
- semiconductor layer
- igbt
- switching device
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 272
- 239000010410 layer Substances 0.000 claims description 614
- 239000000758 substrate Substances 0.000 claims description 221
- 239000012535 impurity Substances 0.000 claims description 49
- 239000000463 material Substances 0.000 claims description 35
- 239000002344 surface layer Substances 0.000 claims description 35
- 230000002093 peripheral effect Effects 0.000 claims description 16
- 230000005684 electric field Effects 0.000 claims description 12
- 229910052710 silicon Inorganic materials 0.000 claims description 5
- 239000010703 silicon Substances 0.000 claims description 5
- 229910010271 silicon carbide Inorganic materials 0.000 description 242
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 235
- 239000002131 composite material Substances 0.000 description 218
- 230000015556 catabolic process Effects 0.000 description 64
- 230000002829 reductive effect Effects 0.000 description 32
- 230000007547 defect Effects 0.000 description 26
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 19
- 238000004519 manufacturing process Methods 0.000 description 19
- 239000010936 titanium Substances 0.000 description 17
- 230000015572 biosynthetic process Effects 0.000 description 15
- 238000005530 etching Methods 0.000 description 15
- 239000013078 crystal Substances 0.000 description 14
- 230000035882 stress Effects 0.000 description 14
- 239000000969 carrier Substances 0.000 description 13
- 239000010931 gold Substances 0.000 description 13
- 238000005468 ion implantation Methods 0.000 description 13
- IJGRMHOSHXDMSA-UHFFFAOYSA-N Atomic nitrogen Chemical compound N#N IJGRMHOSHXDMSA-UHFFFAOYSA-N 0.000 description 12
- 230000008646 thermal stress Effects 0.000 description 11
- 230000000694 effects Effects 0.000 description 10
- 238000000034 method Methods 0.000 description 10
- 230000002441 reversible effect Effects 0.000 description 10
- 230000001681 protective effect Effects 0.000 description 9
- 238000002347 injection Methods 0.000 description 8
- 239000007924 injection Substances 0.000 description 8
- 238000002161 passivation Methods 0.000 description 8
- 229910052757 nitrogen Inorganic materials 0.000 description 6
- 230000000903 blocking effect Effects 0.000 description 5
- 239000002019 doping agent Substances 0.000 description 5
- 239000011229 interlayer Substances 0.000 description 5
- 239000002184 metal Substances 0.000 description 5
- 229910052751 metal Inorganic materials 0.000 description 5
- 238000000206 photolithography Methods 0.000 description 5
- 230000003068 static effect Effects 0.000 description 5
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 4
- 230000006866 deterioration Effects 0.000 description 4
- 230000001771 impaired effect Effects 0.000 description 4
- 230000006698 induction Effects 0.000 description 4
- 229920005989 resin Polymers 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- WCUXLLCKKVVCTQ-UHFFFAOYSA-M Potassium chloride Chemical compound [Cl-].[K+] WCUXLLCKKVVCTQ-UHFFFAOYSA-M 0.000 description 2
- 238000005452 bending Methods 0.000 description 2
- 238000005520 cutting process Methods 0.000 description 2
- 238000009826 distribution Methods 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 238000000227 grinding Methods 0.000 description 2
- 230000000737 periodic effect Effects 0.000 description 2
- 238000001259 photo etching Methods 0.000 description 2
- 238000005498 polishing Methods 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 229910004298 SiO 2 Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 238000000137 annealing Methods 0.000 description 1
- FFBHFFJDDLITSX-UHFFFAOYSA-N benzyl N-[2-hydroxy-4-(3-oxomorpholin-4-yl)phenyl]carbamate Chemical compound OC1=C(NC(=O)OCC2=CC=CC=C2)C=CC(=C1)N1CCOCC1=O FFBHFFJDDLITSX-UHFFFAOYSA-N 0.000 description 1
- 238000006243 chemical reaction Methods 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 238000002788 crimping Methods 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 230000000593 degrading effect Effects 0.000 description 1
- 229910003460 diamond Inorganic materials 0.000 description 1
- 239000010432 diamond Substances 0.000 description 1
- 238000001312 dry etching Methods 0.000 description 1
- 238000010894 electron beam technology Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000001747 exhibiting effect Effects 0.000 description 1
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 1
- 229910052737 gold Inorganic materials 0.000 description 1
- 229920006015 heat resistant resin Polymers 0.000 description 1
- 238000010438 heat treatment Methods 0.000 description 1
- 229910001385 heavy metal Inorganic materials 0.000 description 1
- 229910052734 helium Inorganic materials 0.000 description 1
- 239000001307 helium Substances 0.000 description 1
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 description 1
- 230000002401 inhibitory effect Effects 0.000 description 1
- 238000003780 insertion Methods 0.000 description 1
- 230000037431 insertion Effects 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 230000000670 limiting effect Effects 0.000 description 1
- 229910052759 nickel Inorganic materials 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 239000002245 particle Substances 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 235000011164 potassium chloride Nutrition 0.000 description 1
- 239000001103 potassium chloride Substances 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 238000005096 rolling process Methods 0.000 description 1
- 238000005201 scrubbing Methods 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 238000009751 slip forming Methods 0.000 description 1
- 229910000679 solder Inorganic materials 0.000 description 1
- 239000000243 solution Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 229910052720 vanadium Inorganic materials 0.000 description 1
- 238000001039 wet etching Methods 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/117—Shapes of semiconductor bodies
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/441—Vertical IGBTs
- H10D12/461—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions
- H10D12/481—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions having gate structures on slanted surfaces, on vertical surfaces, or in grooves, e.g. trench gate IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/104—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices having particular shapes of the bodies at or near reverse-biased junctions, e.g. having bevels or moats
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/0001—Technical content checked by a classifier
- H01L2924/0002—Not covered by any one of groups H01L24/00, H01L24/00 and H01L2224/00
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/112—Constructional design considerations for preventing surface leakage or controlling electric field concentration for preventing surface leakage due to surface inversion layers, e.g. by using channel stoppers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/124—Shapes, relative sizes or dispositions of the regions of semiconductor bodies or of junctions between the regions
- H10D62/126—Top-view geometrical layouts of the regions or the junctions
- H10D62/127—Top-view geometrical layouts of the regions or the junctions of cellular field-effect devices, e.g. multicellular DMOS transistors or IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
- H10D62/83—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge
- H10D62/832—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials being Group IV materials, e.g. B-doped Si or undoped Ge being Group IV materials comprising two or more elements, e.g. SiGe
- H10D62/8325—Silicon carbide
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/62—Electrodes ohmically coupled to a semiconductor
Landscapes
- Electrodes Of Semiconductors (AREA)
- Bipolar Transistors (AREA)
Description
図1は、実施の形態1にかかる半導体装置の平面レイアウトを示す平面図である。また、図2は、図1の切断線A−A’における断面図である。図1,2に示す半導体装置は、炭化珪素(SiC)の四層周期六方晶(4H−SiC)などシリコンよりもバンドギャップが広い材料(ワイドギャップ半導体)からなる同一の半導体基板(SiC基板)に形成された複数の素子から構成される例えば10kV級の耐圧を有するスイッチング装置(以下、複合スイッチング装置とする)1である。
図5は、実施の形態2にかかる半導体装置の平面レイアウトを示す平面図である。図5に示す半導体装置は、4H−SiCからなる同一のSiC基板に形成された複数の素子から構成される例えば15kV級の耐圧を有する複合スイッチング装置221である。
図6,7は、実施の形態3にかかる半導体装置の要部断面図である。図6,7に示す半導体装置は、それぞれ、4H−SiCからなる同一のSiC基板に形成され、かつ例えば10kV級の耐圧を有する複合スイッチング装置を構成する素子である。実施の形態3にかかる複合スイッチング装置は、実施の形態1にかかる複合スイッチング装置のMOSFETおよびIGBTに代えて、図7に示す静電誘導型トランジスタ(SIT:Static Induction Transistor)および図6に示すバイポーラ型静電誘導型トランジスタ(BSIT:Bipolar−mode Static Induction Transistor)を設けている。
図8,9は、実施の形態4にかかる半導体装置の要部断面図である。図8,9に示す半導体装置は、それぞれ、4H−SiCからなる同一のSiC基板に形成され、かつ例えば10kV級の耐圧を有する複合スイッチング装置を構成する素子である。実施の形態4にかかる複合スイッチング装置は、実施の形態1にかかる複合スイッチング装置のMOSFETおよびIGBTに代えて、図9に示すMOS型SIAFET(MOS−SIAFET:MOS−Static induction Injected Accumulated FET)および図8に示すバイポーラ型SIAFET(BSIAFET:Bipolar Static induction Injected Accumulated FET)を設けている。
実施の形態5にかかる半導体装置は、4H−SiCからなる同一のSiC基板に複数の素子が形成された例えば24kV級の耐圧を有する複合スイッチング装置である。実施の形態5にかかる複合スイッチング装置は、実施の形態1にかかる複合スイッチング装置のIGBTに代えて、IGBT領域にFS−IGBT(Field Stop IGBT)を配置している。
図10は、実施の形態6にかかる半導体装置を示す断面図である。図10に示す半導体装置は、4H−SiCからなる同一のSiC基板に形成された複数の素子から構成される例えば9kV級の耐圧を有する複合スイッチング装置である。実施の形態6にかかる複合スイッチング装置において、実施の形態5にかかる複合スイッチング装置と異なる点は、実施の形態5のフィールドストップ機能のみを有するnバッファ層(以下、nフィールドストップ層とする)58a,58bがIGBT領域3a,3bのみに形成されておりMOSFET領域2には形成されていない点と、nフィールドストップ層58a,58bがイオン注入によって形成されている点である。
2,222 MOSFET(ユニポーラトランジスタ)領域
2_0 MOSFETのおもて面素子構造
3a,3b,223 IGBT(バイポーラトランジスタ)領域
3a_0,3b_0 IGBTのおもて面素子構造
3b_1,3b_2 IGBTセル
4,224 JTE
5,225 nチャネルストッパー
6,36,46 nドレイン層
6a,6b,56a,56b 凸部
7a,7b,57a,57b 凹部
8,38,48 nバッファ層
58a,58b nフィールドストップ層
9a,9b,39、49、59a、59b p+コレクタ層
23a,23b,313a,413a n+エミッタ層
10a,10b,40,50,510a、510b Ti膜
11,311,411,511 n-ドリフト層
12,22a,22b pボディ層
13,313b,413b n+ソース層
14,24a,24b p+コンタクト層
15,315b,415b ソース電極
16a,16b,26a,26b ゲート絶縁膜
17a,17b,27a,27b、317a,317b,417a,417b ゲート電極(第1ゲート電極)
20、320,420、520 コレクタ電極(ドレイン電極)
20a,320a,420a Ni膜
20b,320b,420b Au膜
25a,25b,315a,415a エミッタ電極
316a,316b,416a,416b p接合ゲート層
321a,321b チャネル
422a,422b p埋め込みゲート層
423a,423b 第2ゲート電極
Claims (14)
- シリコンよりもバンドギャップの広い半導体材料からなる第1導電型の半導体基板に、少なくとも1つ以上のバイポーラトランジスタおよび少なくとも1つ以上のユニポーラトランジスタを設けた半導体装置であって、
前記半導体基板の第1主面側で前記半導体基板を構成する第1導電型の第1半導体層と、
前記半導体基板の第2主面側で前記半導体基板を構成する、前記第1半導体層よりも不純物濃度が高い第1導電型の第2半導体層と、
前記第1半導体層と前記第2半導体層との間に設けられ、少なくとも前記第1半導体層に接する第1導電型の第3半導体層と、
前記半導体基板の第2主面側に設けられ、前記第2半導体層を貫通して前記第3半導体層に達する凹部と、
前記凹部の底面に設けられ、前記第3半導体層に接する第2導電型の第4半導体層と、
前記第4半導体層に接する前記バイポーラトランジスタの出力電極と、
前記半導体基板の第1主面側の、前記凹部に対応した位置に設けられた前記バイポーラトランジスタの入力電極および制御電極と、
前記半導体基板の第2主面側に、前記凹部に対応して形成された凸部と、
前記凸部の表面に設けられ、前記バイポーラトランジスタの出力電極に電気的に接続された前記ユニポーラトランジスタの出力電極と、
前記半導体基板の第1主面側の、前記凸部に対応した位置に設けられ、前記バイポーラトランジスタの入力電極に電気的に接続された前記ユニポーラトランジスタの入力電極と、
前記半導体基板の第1主面側の、前記凸部に対応した位置に設けられ、前記バイポーラトランジスタの制御電極に電気的に接続された前記ユニポーラトランジスタの制御電極と、
を備え、
前記第1半導体層の、前記凹部に対応する位置の表面層に選択的に設けられた前記バイポーラトランジスタの第1導電型の第6半導体層と、
前記第1半導体層の、前記凹部に対応する位置の表面層に選択的に設けられた前記バイポーラトランジスタの第2導電型の第9半導体層と、
前記第1半導体層の、前記凸部に対応する位置の表面層に選択的に設けられた前記ユニポーラトランジスタの第1導電型の第8半導体層と、
前記第1半導体層の、前記凸部に対応する位置の表面層に選択的に設けられた前記ユニポーラトランジスタの第2導電型の第10半導体層と、をさらに備え、
前記バイポーラトランジスタは、前記第9半導体層に接して前記バイポーラトランジスタの制御電極が設けられたゲート構造を有し、
前記ユニポーラトランジスタは、前記第10半導体層に接して前記ユニポーラトランジスタの制御電極が設けられたゲート構造を有することを特徴とする半導体装置。 - 前記ユニポーラトランジスタおよび前記バイポーラトランジスタは、電気的に並列に接続されていることを特徴とする請求項1に記載の半導体装置。
- 前記凹部は、複数設けられ、
前記半導体基板の前記凹部に対応した位置に、それぞれ前記バイポーラトランジスタが設けられ、
複数の前記バイポーラトランジスタの各入力電極、各出力電極および各制御電極は、それぞれ電気的に接続されていることを特徴とする請求項1に記載の半導体装置。 - 前記凸部は、複数設けられ、
前記半導体基板の前記凸部に対応した位置に、それぞれ前記ユニポーラトランジスタが設けられ、
複数の前記ユニポーラトランジスタの各入力電極、各出力電極および各制御電極は、それぞれ電気的に接続されていることを特徴とする請求項1に記載の半導体装置。 - 前記バイポーラトランジスタは、複数のバイポーラトランジスタセルからなり、
複数の前記バイポーラトランジスタセルの各入力電極、各出力電極および各制御電極は、それぞれ電気的に接続されていることを特徴とする請求項1に記載の半導体装置。 - 前記ユニポーラトランジスタは、複数のユニポーラトランジスタセルからなり、
複数の前記ユニポーラトランジスタセルの各入力電極、各出力電極および各制御電極は、それぞれ電気的に接続されていることを特徴とする請求項1に記載の半導体装置。 - 前記第1半導体層の、前記凹部に対応する位置の表面層に選択的に設けられた前記バイポーラトランジスタの第2導電型の第5半導体層を備え、
前記第6半導体層は、前記第5半導体層の表面層に選択的に設けられ、
前記バイポーラトランジスタの入力電極は、前記第6半導体層に接することを特徴とする請求項1に記載の半導体装置。 - 前記第1半導体層の、前記凸部に対応する位置の表面層に選択的に設けられた前記ユニポーラトランジスタの第2導電型の第7半導体層を備え、
前記第8半導体層は、前記第7半導体層の表面層に選択的に設けられ、
前記ユニポーラトランジスタの入力電極は、前記第8半導体層に接することを特徴とする請求項1に記載の半導体装置。 - 前記バイポーラトランジスタは、前記半導体基板と前記バイポーラトランジスタの制御電極との間で前記半導体基板に接してゲート絶縁膜が設けられた絶縁ゲート構造を有し、
前記ユニポーラトランジスタは、前記半導体基板と前記ユニポーラトランジスタの制御電極との間で前記半導体基板に接してゲート絶縁膜が設けられた絶縁ゲート構造を有することを特徴とする請求項1に記載の半導体装置。 - 前記第4半導体層は、前記凹部の底面に露出する前記第3半導体層の表面に成長させたエピタキシャル層であることを特徴とする請求項1に記載の半導体装置。
- 前記第4半導体層は、前記凹部の底面に露出する前記第3半導体層に第2導電型不純物を注入することによって形成された半導体層であることを特徴とする請求項1に記載の半導体装置。
- 前記バイポーラトランジスタおよび前記ユニポーラトランジスタを囲む電界緩和領域をさらに備えることを特徴とする請求項1に記載の半導体装置。
- 前記電界緩和領域は、前記半導体基板の、外周部に設けられた凸部に対応する位置に設けられていることを特徴とする請求項12に記載の半導体装置。
- 前記第3半導体層は、さらに前記第2半導体層に接することを特徴とする請求項1に記載の半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2012510718A JP5638067B2 (ja) | 2010-04-15 | 2011-04-15 | 半導体装置 |
Applications Claiming Priority (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2010106731 | 2010-04-15 | ||
JP2010106731 | 2010-04-15 | ||
PCT/JP2011/059421 WO2011129443A1 (ja) | 2010-04-15 | 2011-04-15 | 半導体装置 |
JP2012510718A JP5638067B2 (ja) | 2010-04-15 | 2011-04-15 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JPWO2011129443A1 JPWO2011129443A1 (ja) | 2013-07-18 |
JP5638067B2 true JP5638067B2 (ja) | 2014-12-10 |
Family
ID=44798811
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2012510718A Active JP5638067B2 (ja) | 2010-04-15 | 2011-04-15 | 半導体装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US8786024B2 (ja) |
EP (1) | EP2560206A4 (ja) |
JP (1) | JP5638067B2 (ja) |
CN (1) | CN102782845B (ja) |
WO (1) | WO2011129443A1 (ja) |
Families Citing this family (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5995435B2 (ja) | 2011-08-02 | 2016-09-21 | ローム株式会社 | 半導体装置およびその製造方法 |
JP6284565B2 (ja) * | 2011-08-02 | 2018-02-28 | ローム株式会社 | 半導体装置およびその製造方法 |
US9640617B2 (en) | 2011-09-11 | 2017-05-02 | Cree, Inc. | High performance power module |
EP2754177A1 (en) * | 2011-09-11 | 2014-07-16 | Cree, Inc. | High current density power module comprising transistors with improved layout |
US9373617B2 (en) | 2011-09-11 | 2016-06-21 | Cree, Inc. | High current, low switching loss SiC power module |
DE112011103506T5 (de) * | 2011-11-17 | 2014-11-06 | Fuji Electric Co., Ltd | Halbleitervorrichtung und Verfahren zur Herstellung der Halbleitervorrichtung |
JP5811829B2 (ja) | 2011-12-22 | 2015-11-11 | 住友電気工業株式会社 | 半導体装置の製造方法 |
CN102509702A (zh) * | 2011-12-28 | 2012-06-20 | 上海贝岭股份有限公司 | 一种用于平面型功率mosfet的外延制作方法 |
JP5742712B2 (ja) * | 2011-12-29 | 2015-07-01 | 住友電気工業株式会社 | 炭化珪素半導体装置の製造方法 |
JP5880311B2 (ja) * | 2012-06-26 | 2016-03-09 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
CN104285298A (zh) * | 2012-09-13 | 2015-01-14 | 富士电机株式会社 | 半导体装置及半导体装置的制造方法 |
JP5954140B2 (ja) * | 2012-11-29 | 2016-07-20 | 住友電気工業株式会社 | 炭化珪素半導体装置 |
US11721547B2 (en) * | 2013-03-14 | 2023-08-08 | Infineon Technologies Ag | Method for manufacturing a silicon carbide substrate for an electrical silicon carbide device, a silicon carbide substrate and an electrical silicon carbide device |
US20150001578A1 (en) * | 2013-06-27 | 2015-01-01 | Fairchild Korea Semiconductor Ltd. | Power semiconductor device and method of manufacturing the same |
KR102135687B1 (ko) * | 2013-06-27 | 2020-07-20 | 온세미컨덕터코리아 주식회사 | 파워 반도체 소자 및 그 제조 방법 |
JP6189131B2 (ja) * | 2013-08-01 | 2017-08-30 | 株式会社東芝 | 半導体装置およびその製造方法 |
JP2015207588A (ja) | 2014-04-17 | 2015-11-19 | ローム株式会社 | 半導体装置 |
CN105874604B (zh) * | 2014-07-23 | 2019-03-19 | 富士电机株式会社 | 半导体装置及半导体装置的制造方法 |
JP6606819B2 (ja) * | 2014-11-10 | 2019-11-20 | 富士電機株式会社 | 半導体装置 |
CN104882483B (zh) * | 2015-05-05 | 2018-06-26 | 西安电子科技大学 | 具有γ栅和凹陷缓冲层的场效应晶体管及其制备方法 |
CN104966735A (zh) * | 2015-05-26 | 2015-10-07 | 株洲南车时代电气股份有限公司 | 一种碳化硅mosfet器件及其制备方法 |
GB2538768A (en) * | 2015-05-28 | 2016-11-30 | Anvil Semiconductors Ltd | Bipolar power semiconductor transistor |
JP6891448B2 (ja) * | 2016-10-21 | 2021-06-18 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
CN106960871A (zh) * | 2017-03-16 | 2017-07-18 | 浙江大学 | 一种带沟槽阵列和空腔的碳化硅衬底结构 |
US10269951B2 (en) | 2017-05-16 | 2019-04-23 | General Electric Company | Semiconductor device layout and method for forming same |
JP6682078B2 (ja) * | 2018-06-27 | 2020-04-15 | 株式会社フェローテックマテリアルテクノロジーズ | SiC部材 |
JP7040354B2 (ja) * | 2018-08-08 | 2022-03-23 | 株式会社デンソー | 半導体装置とその製造方法 |
JP6980619B2 (ja) * | 2018-08-31 | 2021-12-15 | 株式会社東芝 | 半導体装置、および半導体装置の製造方法 |
JP7279587B2 (ja) * | 2018-09-25 | 2023-05-23 | 豊田合成株式会社 | 半導体装置の製造方法 |
US11158703B2 (en) * | 2019-06-05 | 2021-10-26 | Microchip Technology Inc. | Space efficient high-voltage termination and process for fabricating same |
JP2021082713A (ja) * | 2019-11-19 | 2021-05-27 | トヨタ自動車株式会社 | 半導体装置 |
US11764209B2 (en) | 2020-10-19 | 2023-09-19 | MW RF Semiconductors, LLC | Power semiconductor device with forced carrier extraction and method of manufacture |
CN112670338B (zh) * | 2020-12-23 | 2024-06-21 | 南京晟芯半导体有限公司 | 具有低门槛电压的SiC绝缘栅双极晶体管及其制造方法 |
EP4040500A1 (en) * | 2021-02-04 | 2022-08-10 | Infineon Technologies AG | Transistor device and method of manufacturing |
CN113555282B (zh) * | 2021-06-15 | 2023-08-08 | 扬州国扬电子有限公司 | Mos控制晶闸管的制造方法及mos控制晶闸管 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07153951A (ja) * | 1993-12-01 | 1995-06-16 | Matsushita Electron Corp | 複合型半導体素子およびその製造方法 |
JPH10321877A (ja) * | 1997-03-18 | 1998-12-04 | Toshiba Corp | 高耐圧電力用半導体装置 |
WO2004066394A1 (ja) * | 2003-01-20 | 2004-08-05 | Mitsubishi Denki Kabushiki Kaisha | 半導体装置 |
JP2006156658A (ja) * | 2004-11-29 | 2006-06-15 | Toshiba Corp | 半導体装置 |
Family Cites Families (15)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2827523B2 (ja) | 1991-02-06 | 1998-11-25 | 三菱電機株式会社 | 半導体装置 |
JP3907174B2 (ja) * | 2002-02-26 | 2007-04-18 | 新電元工業株式会社 | 半導体装置 |
JP2004066394A (ja) | 2002-08-06 | 2004-03-04 | Komatsu Ltd | 機械加工装置 |
JP4585772B2 (ja) | 2004-02-06 | 2010-11-24 | 関西電力株式会社 | 高耐圧ワイドギャップ半導体装置及び電力装置 |
JP4237086B2 (ja) | 2004-03-22 | 2009-03-11 | 関西電力株式会社 | 電圧制御型半導体装置 |
JP4791704B2 (ja) * | 2004-04-28 | 2011-10-12 | 三菱電機株式会社 | 逆導通型半導体素子とその製造方法 |
JP4815885B2 (ja) * | 2005-06-09 | 2011-11-16 | トヨタ自動車株式会社 | 半導体装置の制御方法 |
JP2007243080A (ja) | 2006-03-13 | 2007-09-20 | Fuji Electric Holdings Co Ltd | 半導体装置およびその製造方法 |
JP4989796B2 (ja) * | 2006-03-30 | 2012-08-01 | 新電元工業株式会社 | 半導体装置 |
US7888745B2 (en) * | 2006-06-21 | 2011-02-15 | International Business Machines Corporation | Bipolar transistor with dual shallow trench isolation and low base resistance |
JP2008226997A (ja) * | 2007-03-09 | 2008-09-25 | Sumitomo Electric Ind Ltd | 半導体装置およびその製造方法 |
US8866150B2 (en) * | 2007-05-31 | 2014-10-21 | Cree, Inc. | Silicon carbide power devices including P-type epitaxial layers and direct ohmic contacts |
JP5332175B2 (ja) * | 2007-10-24 | 2013-11-06 | 富士電機株式会社 | 制御回路を備える半導体装置 |
JP5267036B2 (ja) * | 2007-12-05 | 2013-08-21 | 株式会社デンソー | 半導体装置の製造方法 |
JP5332376B2 (ja) | 2008-07-28 | 2013-11-06 | 富士電機株式会社 | 半導体装置とその製造方法 |
-
2011
- 2011-04-15 WO PCT/JP2011/059421 patent/WO2011129443A1/ja active Application Filing
- 2011-04-15 EP EP11768964.6A patent/EP2560206A4/en not_active Ceased
- 2011-04-15 JP JP2012510718A patent/JP5638067B2/ja active Active
- 2011-04-15 CN CN201180012685.6A patent/CN102782845B/zh active Active
- 2011-04-15 US US13/583,817 patent/US8786024B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH07153951A (ja) * | 1993-12-01 | 1995-06-16 | Matsushita Electron Corp | 複合型半導体素子およびその製造方法 |
JPH10321877A (ja) * | 1997-03-18 | 1998-12-04 | Toshiba Corp | 高耐圧電力用半導体装置 |
WO2004066394A1 (ja) * | 2003-01-20 | 2004-08-05 | Mitsubishi Denki Kabushiki Kaisha | 半導体装置 |
JP2006156658A (ja) * | 2004-11-29 | 2006-06-15 | Toshiba Corp | 半導体装置 |
Also Published As
Publication number | Publication date |
---|---|
US8786024B2 (en) | 2014-07-22 |
EP2560206A4 (en) | 2016-04-13 |
US20130001703A1 (en) | 2013-01-03 |
JPWO2011129443A1 (ja) | 2013-07-18 |
WO2011129443A1 (ja) | 2011-10-20 |
CN102782845B (zh) | 2015-04-15 |
EP2560206A1 (en) | 2013-02-20 |
CN102782845A (zh) | 2012-11-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5638067B2 (ja) | 半導体装置 | |
JP5869291B2 (ja) | 半導体装置 | |
US9653599B2 (en) | Semiconductor device and method of manufacturing semiconductor device | |
US7872282B2 (en) | Semiconductor device and method of manufacturing same | |
US10504785B2 (en) | Semiconductor device | |
JP5607720B2 (ja) | 半導体装置 | |
JP5617175B2 (ja) | ワイドバンドギャップ半導体装置とその製造方法 | |
JP4185157B2 (ja) | 半導体素子及び電気機器 | |
JP6415749B2 (ja) | 炭化珪素半導体装置 | |
WO2015178024A1 (ja) | 炭化珪素半導体装置 | |
CN111164762B (zh) | 肖特基二极管与mosfet的集成 | |
JP7459975B2 (ja) | 絶縁ゲート型半導体装置 | |
CN104303307A (zh) | 半导体装置 | |
JPWO2007013377A1 (ja) | 半導体素子及び電気機器 | |
EP3238260A1 (en) | Reverse-conducting semiconductor device | |
JP6557925B2 (ja) | 半導体素子 | |
JP7404722B2 (ja) | 半導体装置 | |
JP5233158B2 (ja) | 炭化珪素半導体装置 | |
JP5682102B2 (ja) | 逆耐圧を有する縦型窒化ガリウム半導体装置 | |
JP2019195007A (ja) | 半導体装置およびその製造方法 | |
CN115241268A (zh) | 半导体装置 | |
CN113421927A (zh) | 一种逆导SiC MOSFET器件及其制造方法 | |
JP2012227419A (ja) | ワイドギャップ半導体装置 | |
JP2017092364A (ja) | 半導体装置および半導体装置の製造方法 | |
JP7544152B2 (ja) | 絶縁ゲート型半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140218 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140416 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140930 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20141021 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5638067 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |