JP4815885B2 - 半導体装置の制御方法 - Google Patents
半導体装置の制御方法 Download PDFInfo
- Publication number
- JP4815885B2 JP4815885B2 JP2005169308A JP2005169308A JP4815885B2 JP 4815885 B2 JP4815885 B2 JP 4815885B2 JP 2005169308 A JP2005169308 A JP 2005169308A JP 2005169308 A JP2005169308 A JP 2005169308A JP 4815885 B2 JP4815885 B2 JP 4815885B2
- Authority
- JP
- Japan
- Prior art keywords
- region
- semiconductor device
- insulated gate
- igbt
- semiconductor
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 134
- 238000000034 method Methods 0.000 title claims description 23
- 238000010992 reflux Methods 0.000 claims description 27
- 230000005669 field effect Effects 0.000 claims description 21
- 239000000758 substrate Substances 0.000 claims description 18
- 239000012535 impurity Substances 0.000 claims description 17
- 210000000746 body region Anatomy 0.000 claims description 16
- 230000015556 catabolic process Effects 0.000 description 18
- 238000009792 diffusion process Methods 0.000 description 11
- 238000005468 ion implantation Methods 0.000 description 8
- 238000004519 manufacturing process Methods 0.000 description 7
- 230000015572 biosynthetic process Effects 0.000 description 4
- 238000001312 dry etching Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 238000006243 chemical reaction Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000000149 penetrating effect Effects 0.000 description 3
- 238000000151 deposition Methods 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- 229910001218 Gallium arsenide Inorganic materials 0.000 description 1
- 241000282376 Panthera tigris Species 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 230000002542 deteriorative effect Effects 0.000 description 1
- 238000005530 etching Methods 0.000 description 1
- 230000017525 heat dissipation Effects 0.000 description 1
- BHEPBYXIRTUNPN-UHFFFAOYSA-N hydridophosphorus(.) (triplet) Chemical compound [PH] BHEPBYXIRTUNPN-UHFFFAOYSA-N 0.000 description 1
- 150000004767 nitrides Chemical class 0.000 description 1
- 230000003647 oxidation Effects 0.000 description 1
- 238000007254 oxidation reaction Methods 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D12/00—Bipolar devices controlled by the field effect, e.g. insulated-gate bipolar transistors [IGBT]
- H10D12/411—Insulated-gate bipolar transistors [IGBT]
- H10D12/441—Vertical IGBTs
- H10D12/461—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions
- H10D12/481—Vertical IGBTs having non-planar surfaces, e.g. having trenches, recesses or pillars in the surfaces of the emitter, base or collector regions having gate structures on slanted surfaces, on vertical surfaces, or in grooves, e.g. trench gate IGBTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/64—Double-diffused metal-oxide semiconductor [DMOS] FETs
- H10D30/66—Vertical DMOS [VDMOS] FETs
- H10D30/668—Vertical DMOS [VDMOS] FETs having trench gate electrodes, e.g. UMOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/106—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE] having supplementary regions doped oppositely to or in rectifying contact with regions of the semiconductor bodies, e.g. guard rings with PN or Schottky junctions
- H10D62/107—Buried supplementary regions, e.g. buried guard rings
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/101—Integrated devices comprising main components and built-in components, e.g. IGBT having built-in freewheel diode
- H10D84/141—VDMOS having built-in components
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/10—Shapes, relative sizes or dispositions of the regions of the semiconductor bodies; Shapes of the semiconductor bodies
- H10D62/102—Constructional design considerations for preventing surface leakage or controlling electric field concentration
- H10D62/103—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices
- H10D62/105—Constructional design considerations for preventing surface leakage or controlling electric field concentration for increasing or controlling the breakdown voltage of reverse-biased devices by having particular doping profiles, shapes or arrangements of PN junctions; by having supplementary regions, e.g. junction termination extension [JTE]
- H10D62/109—Reduced surface field [RESURF] PN junction structures
- H10D62/111—Multiple RESURF structures, e.g. double RESURF or 3D-RESURF structures
Landscapes
- Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
Description
第1の形態に係る半導体装置100は,IGBTとパワーMOSFETとが同一基板上に形成されたトレンチゲート型半導体装置であり,図1の平面図に示す構造を有している。半導体装置100は,IGBTが形成された領域(以下,「IGBT領域とする」)と,パワーMOSFETが形成された領域(以下,「パワーMOS領域」とする)によって囲まれた構造となっている。すなわち,半導体装置100では,IGBTとパワーMOSとが1チップ内に形成されている。
第2の形態に係る半導体装置200は,第1の形態と同様に,IGBTとパワーMOSFETとが同一基板上に形成されたトレンチゲート型半導体装置であり,IGBT領域がパワーMOS領域に囲まれた構造となっている。すなわち,半導体装置200では,IGBTとパワーMOSとが一体となっており,両領域から電流を流すことができるとともにパワーMOS領域から還流電流を流すことができる。また,半導体装置200では,第1の形態と同様に,IGBT領域とパワーMOS領域とを別々にオンさせることが可能となるように配置されている。本形態の半導体装置200は,パワーMOS領域内のドリフト領域中にフローティング領域を配置することで高耐圧化および低オン抵抗化を図っている。この点,スーパージャンクション構造によって高耐圧化および低オン抵抗化を図る第1の形態と異なる。
12 N- ドリフト領域
16 N+ ドレイン領域
17 Nドリフト領域
18 P拡散領域
21 ゲートトレンチ
22 ゲート電極
26 ゲートトレンチ
27 ゲート電極
28 ゲートトレンチ
29 堆積絶縁層
31 N+ エミッタ領域
36 N+ ソース領域
41 P- ベース領域
46 P- ベース領域
51 Pフローティング領域
100 半導体装置
Claims (3)
- 絶縁ゲート型バイポーラトランジスタ領域と,
前記絶縁ゲート型バイポーラトランジスタと並列に接続された絶縁ゲート型電界効果型トランジスタ領域とを有し,
前記絶縁ゲート型電界効果型トランジスタ領域は,第1導電型半導体である第1半導体領域と第2導電型半導体である第2半導体領域とが基板の幅方向に交互に配置されたコラム領域と,半導体基板の主表面側に位置し,ゲート電極領域とゲート絶縁膜を挟んで対向し,第2導電型半導体であるボディ領域とを有し,前記ボディ領域と前記コラム領域の第2半導体領域とが一体であり,
前記絶縁ゲート型電界効果型トランジスタ領域のドリフト領域の不純物濃度は,前記絶縁ゲート型バイポーラトランジスタ領域のドリフト領域の不純物濃度よりも高く,
前記絶縁ゲート型バイポーラトランジスタ領域と前記絶縁ゲート型電界効果型トランジスタ領域とが同一半導体チップ内に形成され,
前記絶縁ゲート型バイポーラトランジスタ領域は,半導体装置の上面から見て前記絶縁ゲート型電界効果型トランジスタ領域に囲まれ,
前記絶縁ゲート型バイポーラトランジスタ領域のゲート電極と,前記絶縁ゲート型電界効果型トランジスタ領域のゲート電極とが,電気的に非接続である半導体装置を,
電力供給を行う期間では,前記絶縁ゲート型バイポーラトランジスタ領域および前記絶縁ゲート型電界効果型トランジスタ領域をともにオンし,
還流動作を行う期間では,前記絶縁ゲート型バイポーラトランジスタ領域をオフし,前記絶縁ゲート型電界効果型トランジスタ領域をオンし,
前記絶縁ゲート型電界効果型トランジスタ領域については,還流動作を行う期間となってから所定の期間待機した後にオンすることを特徴とする半導体装置の制御方法。 - 請求項1に記載する半導体装置の制御方法において,
前記絶縁ゲート型電界効果型トランジスタ領域は,
第1導電型半導体であるドリフト領域と,
前記ドリフト領域に囲まれ,第2導電型半導体であるフローティング領域とを有することを特徴とする半導体装置の制御方法。 - 請求項2に記載する半導体装置の制御方法において,
前記半導体装置は,
半導体基板の上面に開口部が設けられ,その底部が前記フローティング領域内に位置するトレンチ部を有することを特徴とする半導体装置の制御方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005169308A JP4815885B2 (ja) | 2005-06-09 | 2005-06-09 | 半導体装置の制御方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005169308A JP4815885B2 (ja) | 2005-06-09 | 2005-06-09 | 半導体装置の制御方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2006344779A JP2006344779A (ja) | 2006-12-21 |
JP4815885B2 true JP4815885B2 (ja) | 2011-11-16 |
Family
ID=37641512
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005169308A Expired - Fee Related JP4815885B2 (ja) | 2005-06-09 | 2005-06-09 | 半導体装置の制御方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4815885B2 (ja) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4109559A4 (en) * | 2020-03-17 | 2023-04-05 | Huawei Technologies Co., Ltd. | INSULATED GRID BIPOLAR TRANSISTOR, AUTOMOTIVE ENGINE CONTROL UNIT |
Families Citing this family (39)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4989796B2 (ja) * | 2006-03-30 | 2012-08-01 | 新電元工業株式会社 | 半導体装置 |
JP2008277324A (ja) * | 2007-04-25 | 2008-11-13 | Denso Corp | 縦型mosfetを有する半導体装置 |
US8835987B2 (en) | 2007-02-27 | 2014-09-16 | Cree, Inc. | Insulated gate bipolar transistors including current suppressing layers |
JP4240140B1 (ja) * | 2007-09-10 | 2009-03-18 | トヨタ自動車株式会社 | 給電装置とその駆動方法 |
EP2251904B1 (en) * | 2008-02-14 | 2019-01-16 | Toyota Jidosha Kabushiki Kaisha | Driving method for reverse conducting semiconductor element, semiconductor device, and feeding device |
JP4600576B2 (ja) | 2008-05-08 | 2010-12-15 | 株式会社デンソー | 半導体装置およびその製造方法 |
JP5366521B2 (ja) * | 2008-12-05 | 2013-12-11 | 三菱電機株式会社 | 炭化珪素半導体装置及びその製造方法 |
CN102414818B (zh) | 2009-04-30 | 2013-03-20 | 松下电器产业株式会社 | 半导体元件、半导体装置及电力变换器 |
US8629509B2 (en) | 2009-06-02 | 2014-01-14 | Cree, Inc. | High voltage insulated gate bipolar transistors with minority carrier diverter |
US8193848B2 (en) * | 2009-06-02 | 2012-06-05 | Cree, Inc. | Power switching devices having controllable surge current capabilities |
JP5333342B2 (ja) | 2009-06-29 | 2013-11-06 | 株式会社デンソー | 半導体装置 |
CN102473645B (zh) | 2009-08-19 | 2013-07-10 | 松下电器产业株式会社 | 半导体元件、半导体装置以及功率变换器 |
JP5476929B2 (ja) * | 2009-10-29 | 2014-04-23 | トヨタ自動車株式会社 | 給電装置 |
CN102782845B (zh) * | 2010-04-15 | 2015-04-15 | 菅原良孝 | 半导体装置 |
JP5167323B2 (ja) * | 2010-09-30 | 2013-03-21 | トヨタ自動車株式会社 | 半導体装置 |
JP5547022B2 (ja) * | 2010-10-01 | 2014-07-09 | トヨタ自動車株式会社 | 半導体装置 |
JP2012234926A (ja) * | 2011-04-28 | 2012-11-29 | Sanken Electric Co Ltd | 半導体装置 |
JP6284565B2 (ja) * | 2011-08-02 | 2018-02-28 | ローム株式会社 | 半導体装置およびその製造方法 |
JP5995435B2 (ja) | 2011-08-02 | 2016-09-21 | ローム株式会社 | 半導体装置およびその製造方法 |
JP5724887B2 (ja) * | 2012-01-16 | 2015-05-27 | トヨタ自動車株式会社 | 半導体装置 |
DE112012006181B4 (de) * | 2012-04-06 | 2017-08-31 | Mitsubishi Electric Corporation | Komposithalbleiterschaltvorrichtung |
KR101927410B1 (ko) | 2012-11-30 | 2018-12-10 | 삼성전자주식회사 | 고전자 이동도 트랜지스터 및 그 제조방법 |
JP2015177094A (ja) | 2014-03-17 | 2015-10-05 | 株式会社東芝 | 半導体装置 |
JP2015207588A (ja) * | 2014-04-17 | 2015-11-19 | ローム株式会社 | 半導体装置 |
US9887259B2 (en) | 2014-06-23 | 2018-02-06 | Vishay-Siliconix | Modulated super junction power MOSFET devices |
KR102098996B1 (ko) | 2014-08-19 | 2020-04-08 | 비쉐이-실리코닉스 | 초접합 금속 산화물 반도체 전계 효과 트랜지스터 |
JP6648429B2 (ja) * | 2014-10-15 | 2020-02-14 | 富士電機株式会社 | 半導体装置 |
WO2016063681A1 (ja) * | 2014-10-24 | 2016-04-28 | 富士電機株式会社 | 半導体装置 |
JP6319454B2 (ja) | 2014-10-24 | 2018-05-09 | 富士電機株式会社 | 半導体装置および半導体装置の製造方法 |
JP6480795B2 (ja) * | 2015-04-16 | 2019-03-13 | ルネサスエレクトロニクス株式会社 | 半導体装置およびそれを用いた回路装置 |
CN106328367B (zh) | 2016-08-31 | 2017-11-24 | 烟台正海磁性材料股份有限公司 | 一种R‑Fe‑B系烧结磁体的制备方法 |
CN109983697B (zh) * | 2016-11-14 | 2023-03-21 | 日立能源瑞士股份公司 | 并联反向导通igbt和宽带隙开关的切换 |
DE102017105712A1 (de) * | 2017-03-16 | 2018-10-04 | Infineon Technologies Austria Ag | Transistorbauelement |
CN109148591A (zh) * | 2018-08-29 | 2019-01-04 | 电子科技大学 | 一种集成肖特基二极管的碳化硅槽栅mos器件 |
JP2019068096A (ja) * | 2018-12-20 | 2019-04-25 | ローム株式会社 | 半導体装置 |
JP7158317B2 (ja) | 2019-03-07 | 2022-10-21 | 三菱電機株式会社 | 半導体装置 |
CN113748520B (zh) * | 2019-11-27 | 2022-05-31 | 苏州东微半导体股份有限公司 | Igbt器件 |
JP2020129675A (ja) * | 2020-04-21 | 2020-08-27 | ローム株式会社 | 半導体装置 |
CN111600490A (zh) * | 2020-05-09 | 2020-08-28 | 青岛鼎信通讯股份有限公司 | 一种应用于电力电子变压器的dab辅助回路及控制时序 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4618872A (en) * | 1983-12-05 | 1986-10-21 | General Electric Company | Integrated power switching semiconductor devices including IGT and MOSFET structures |
JPH01149469A (ja) * | 1987-12-04 | 1989-06-12 | Mitsubishi Electric Corp | 半導体装置 |
JPH0783120B2 (ja) * | 1988-09-01 | 1995-09-06 | 三菱電機株式会社 | バイポーラ型半導体スイッチング装置 |
JPH04354156A (ja) * | 1991-05-31 | 1992-12-08 | Fuji Electric Co Ltd | 半導体スイッチング装置 |
US5744994A (en) * | 1996-05-15 | 1998-04-28 | Siliconix Incorporated | Three-terminal power mosfet switch for use as synchronous rectifier or voltage clamp |
JP3356644B2 (ja) * | 1997-03-17 | 2002-12-16 | 株式会社東芝 | 半導体整流装置の駆動方法 |
JP4167313B2 (ja) * | 1997-03-18 | 2008-10-15 | 株式会社東芝 | 高耐圧電力用半導体装置 |
JP2002016486A (ja) * | 2000-06-30 | 2002-01-18 | Matsushita Electric Ind Co Ltd | 半導体装置 |
JP4839519B2 (ja) * | 2001-03-15 | 2011-12-21 | 富士電機株式会社 | 半導体装置 |
JP4538211B2 (ja) * | 2003-10-08 | 2010-09-08 | トヨタ自動車株式会社 | 絶縁ゲート型半導体装置およびその製造方法 |
-
2005
- 2005-06-09 JP JP2005169308A patent/JP4815885B2/ja not_active Expired - Fee Related
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
EP4109559A4 (en) * | 2020-03-17 | 2023-04-05 | Huawei Technologies Co., Ltd. | INSULATED GRID BIPOLAR TRANSISTOR, AUTOMOTIVE ENGINE CONTROL UNIT |
Also Published As
Publication number | Publication date |
---|---|
JP2006344779A (ja) | 2006-12-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4815885B2 (ja) | 半導体装置の制御方法 | |
US10692861B2 (en) | Method of manufacturing a semiconductor device | |
JP5319084B2 (ja) | 半導体装置 | |
JP4185157B2 (ja) | 半導体素子及び電気機器 | |
JP4167294B2 (ja) | 半導体素子及び電気機器 | |
US10134888B2 (en) | Semiconductor device and method of manufacturing the same | |
CN101345243B (zh) | 半导体器件 | |
JP3964819B2 (ja) | 絶縁ゲート型半導体装置 | |
US8188541B2 (en) | Vertical MOSFET with through-body via for gate | |
US10930771B2 (en) | Semiconductor device having an insulated gate bipolar transistor and method of manufacturing the same | |
JP2009033036A (ja) | 半導体装置及びこれを用いた電気回路装置 | |
JP7182599B2 (ja) | 半導体装置及びパワーモジュール | |
JP6652802B2 (ja) | 半導体装置、および当該半導体装置を備えるインバータ装置 | |
JP2019106409A (ja) | 半導体装置およびその製造方法 | |
US10134887B2 (en) | Semiconductor device and manufacturing method thereof | |
US10727228B2 (en) | Stacked integrated circuit | |
JP2020004864A (ja) | 半導体装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070801 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110527 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110607 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110714 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20110802 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20110815 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140909 Year of fee payment: 3 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 4815885 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20140909 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |