JP5538838B2 - 半導体装置およびその製造方法 - Google Patents
半導体装置およびその製造方法 Download PDFInfo
- Publication number
- JP5538838B2 JP5538838B2 JP2009267029A JP2009267029A JP5538838B2 JP 5538838 B2 JP5538838 B2 JP 5538838B2 JP 2009267029 A JP2009267029 A JP 2009267029A JP 2009267029 A JP2009267029 A JP 2009267029A JP 5538838 B2 JP5538838 B2 JP 5538838B2
- Authority
- JP
- Japan
- Prior art keywords
- insulating film
- film
- gate electrode
- semiconductor device
- silicon
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000004065 semiconductor Substances 0.000 title claims description 333
- 238000004519 manufacturing process Methods 0.000 title claims description 73
- 230000015654 memory Effects 0.000 claims description 315
- 238000000034 method Methods 0.000 claims description 175
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 claims description 159
- 229910052710 silicon Inorganic materials 0.000 claims description 159
- 239000010703 silicon Substances 0.000 claims description 159
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 claims description 141
- 229910052814 silicon oxide Inorganic materials 0.000 claims description 141
- 239000000758 substrate Substances 0.000 claims description 113
- KRHYYFGTRYWZRS-UHFFFAOYSA-N Fluorane Chemical compound F KRHYYFGTRYWZRS-UHFFFAOYSA-N 0.000 claims description 84
- 229910052581 Si3N4 Inorganic materials 0.000 claims description 78
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 claims description 78
- 238000005530 etching Methods 0.000 claims description 64
- 229910052751 metal Inorganic materials 0.000 claims description 59
- 239000002184 metal Substances 0.000 claims description 59
- 229910021332 silicide Inorganic materials 0.000 claims description 47
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 claims description 47
- 239000004020 conductor Substances 0.000 claims description 30
- 238000003860 storage Methods 0.000 claims description 21
- 230000006870 function Effects 0.000 claims description 20
- 230000001590 oxidative effect Effects 0.000 claims description 15
- 238000000059 patterning Methods 0.000 claims description 14
- 238000004140 cleaning Methods 0.000 description 125
- 238000007254 oxidation reaction Methods 0.000 description 66
- 230000003647 oxidation Effects 0.000 description 65
- 239000010410 layer Substances 0.000 description 60
- 230000002093 peripheral effect Effects 0.000 description 52
- 239000012535 impurity Substances 0.000 description 31
- 229920002120 photoresistant polymer Polymers 0.000 description 30
- 230000015572 biosynthetic process Effects 0.000 description 17
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 17
- 239000007788 liquid Substances 0.000 description 16
- 230000000052 comparative effect Effects 0.000 description 15
- 238000005229 chemical vapour deposition Methods 0.000 description 14
- 238000005468 ion implantation Methods 0.000 description 13
- 238000002955 isolation Methods 0.000 description 12
- 125000006850 spacer group Chemical group 0.000 description 12
- 230000004888 barrier function Effects 0.000 description 8
- 238000000206 photolithography Methods 0.000 description 8
- XLYOFNOQVPJJNP-UHFFFAOYSA-N water Substances O XLYOFNOQVPJJNP-UHFFFAOYSA-N 0.000 description 8
- 238000001312 dry etching Methods 0.000 description 7
- 238000002347 injection Methods 0.000 description 6
- 239000007924 injection Substances 0.000 description 6
- 229920005591 polysilicon Polymers 0.000 description 6
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 5
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 5
- 229910052802 copper Inorganic materials 0.000 description 5
- 239000010949 copper Substances 0.000 description 5
- 239000012212 insulator Substances 0.000 description 5
- 239000000243 solution Substances 0.000 description 5
- 239000002344 surface layer Substances 0.000 description 5
- 238000005406 washing Methods 0.000 description 5
- 239000010941 cobalt Substances 0.000 description 4
- 229910017052 cobalt Inorganic materials 0.000 description 4
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 description 4
- 238000009792 diffusion process Methods 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 239000002784 hot electron Substances 0.000 description 4
- 239000011229 interlayer Substances 0.000 description 4
- 239000000463 material Substances 0.000 description 4
- QPJSUIGXIBEQAC-UHFFFAOYSA-N n-(2,4-dichloro-5-propan-2-yloxyphenyl)acetamide Chemical compound CC(C)OC1=CC(NC(C)=O)=C(Cl)C=C1Cl QPJSUIGXIBEQAC-UHFFFAOYSA-N 0.000 description 4
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 4
- 229910052721 tungsten Inorganic materials 0.000 description 4
- 239000010937 tungsten Substances 0.000 description 4
- 239000007864 aqueous solution Substances 0.000 description 3
- 238000010586 diagram Methods 0.000 description 3
- 230000005684 electric field Effects 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 3
- 239000000203 mixture Substances 0.000 description 3
- 150000004767 nitrides Chemical class 0.000 description 3
- 238000007747 plating Methods 0.000 description 3
- 230000005641 tunneling Effects 0.000 description 3
- 238000001039 wet etching Methods 0.000 description 3
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 description 2
- VEXZGXHMUGYJMC-UHFFFAOYSA-N Hydrochloric acid Chemical compound Cl VEXZGXHMUGYJMC-UHFFFAOYSA-N 0.000 description 2
- MHAJPDPJQMAIIY-UHFFFAOYSA-N Hydrogen peroxide Chemical compound OO MHAJPDPJQMAIIY-UHFFFAOYSA-N 0.000 description 2
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 2
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 2
- 238000009825 accumulation Methods 0.000 description 2
- 238000010306 acid treatment Methods 0.000 description 2
- PNEYBMLMFCGWSK-UHFFFAOYSA-N aluminium oxide Inorganic materials [O-2].[O-2].[O-2].[Al+3].[Al+3] PNEYBMLMFCGWSK-UHFFFAOYSA-N 0.000 description 2
- 229910052785 arsenic Inorganic materials 0.000 description 2
- RQNWIZPPADIBDY-UHFFFAOYSA-N arsenic atom Chemical compound [As] RQNWIZPPADIBDY-UHFFFAOYSA-N 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 2
- 230000001186 cumulative effect Effects 0.000 description 2
- 230000007423 decrease Effects 0.000 description 2
- 230000007547 defect Effects 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 229910000449 hafnium oxide Inorganic materials 0.000 description 2
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 2
- 238000010438 heat treatment Methods 0.000 description 2
- 239000011810 insulating material Substances 0.000 description 2
- 238000009413 insulation Methods 0.000 description 2
- 230000014759 maintenance of location Effects 0.000 description 2
- 238000012986 modification Methods 0.000 description 2
- 230000004048 modification Effects 0.000 description 2
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 2
- 229910052759 nickel Inorganic materials 0.000 description 2
- 229910021334 nickel silicide Inorganic materials 0.000 description 2
- RUFLMLWJRZAWLJ-UHFFFAOYSA-N nickel silicide Chemical compound [Ni]=[Si]=[Ni] RUFLMLWJRZAWLJ-UHFFFAOYSA-N 0.000 description 2
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 2
- 229910052698 phosphorus Inorganic materials 0.000 description 2
- 239000011574 phosphorus Substances 0.000 description 2
- 238000005036 potential barrier Methods 0.000 description 2
- 238000004544 sputter deposition Methods 0.000 description 2
- 229910052715 tantalum Inorganic materials 0.000 description 2
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 2
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 1
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910021529 ammonia Inorganic materials 0.000 description 1
- SWXQKHHHCFXQJF-UHFFFAOYSA-N azane;hydrogen peroxide Chemical compound [NH4+].[O-]O SWXQKHHHCFXQJF-UHFFFAOYSA-N 0.000 description 1
- 229910052796 boron Inorganic materials 0.000 description 1
- 230000015556 catabolic process Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 239000012141 concentrate Substances 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 230000009977 dual effect Effects 0.000 description 1
- 238000009713 electroplating Methods 0.000 description 1
- 230000012447 hatching Effects 0.000 description 1
- 229910052739 hydrogen Inorganic materials 0.000 description 1
- 239000001257 hydrogen Substances 0.000 description 1
- CABDFQZZWFMZOD-UHFFFAOYSA-N hydrogen peroxide;hydrochloride Chemical compound Cl.OO CABDFQZZWFMZOD-UHFFFAOYSA-N 0.000 description 1
- 238000011065 in-situ storage Methods 0.000 description 1
- 238000007689 inspection Methods 0.000 description 1
- 150000002500 ions Chemical class 0.000 description 1
- 238000010030 laminating Methods 0.000 description 1
- 239000012528 membrane Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 239000011259 mixed solution Substances 0.000 description 1
- 238000005121 nitriding Methods 0.000 description 1
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 1
- 150000002978 peroxides Chemical class 0.000 description 1
- 238000005498 polishing Methods 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- MZLGASXMSKOWSE-UHFFFAOYSA-N tantalum nitride Chemical compound [Ta]#N MZLGASXMSKOWSE-UHFFFAOYSA-N 0.000 description 1
- 229910001936 tantalum oxide Inorganic materials 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11C—STATIC STORES
- G11C16/00—Erasable programmable read-only memories
- G11C16/02—Erasable programmable read-only memories electrically programmable
- G11C16/04—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS
- G11C16/0466—Erasable programmable read-only memories electrically programmable using variable threshold transistors, e.g. FAMOS comprising cells with charge storage in an insulating layer, e.g. metal-nitride-oxide-silicon [MNOS], silicon-oxide-nitride-oxide-silicon [SONOS]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B43/00—EEPROM devices comprising charge-trapping gate insulators
- H10B43/40—EEPROM devices comprising charge-trapping gate insulators characterised by the peripheral circuit region
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10B—ELECTRONIC MEMORY DEVICES
- H10B69/00—Erasable-and-programmable ROM [EPROM] devices not provided for in groups H10B41/00 - H10B63/00, e.g. ultraviolet erasable-and-programmable ROM [UVEPROM] devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/0413—Manufacture or treatment of FETs having insulated gates [IGFET] of FETs having charge-trapping gate insulators, e.g. MNOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/68—Floating-gate IGFETs
- H10D30/6891—Floating-gate IGFETs characterised by the shapes, relative sizes or dispositions of the floating gate electrode
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/69—IGFETs having charge trapping gate insulators, e.g. MNOS transistors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/69—IGFETs having charge trapping gate insulators, e.g. MNOS transistors
- H10D30/694—IGFETs having charge trapping gate insulators, e.g. MNOS transistors characterised by the shapes, relative sizes or dispositions of the gate electrodes
- H10D30/696—IGFETs having charge trapping gate insulators, e.g. MNOS transistors characterised by the shapes, relative sizes or dispositions of the gate electrodes having at least one additional gate, e.g. program gate, erase gate or select gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/031—Manufacture or treatment of data-storage electrodes
- H10D64/035—Manufacture or treatment of data-storage electrodes comprising conductor-insulator-conductor-insulator-semiconductor structures
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
- H10D64/031—Manufacture or treatment of data-storage electrodes
- H10D64/037—Manufacture or treatment of data-storage electrodes comprising charge-trapping insulators
Landscapes
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Non-Volatile Memory (AREA)
- Semiconductor Memories (AREA)
Description
本発明は、不揮発性メモリ(不揮発性記憶素子、フラッシュメモリ、不揮発性半導体記憶装置)を備えた半導体装置であり、不揮発性メモリは、主として電荷蓄積部にトラップ性絶縁膜(電荷を蓄積可能な絶縁膜)を用いたものである。以下の実施の形態では、不揮発性メモリは、nチャネル型MISFET(MISFET:Metal Insulator Semiconductor Field Effect Transistor)を基本としトラップ性絶縁膜を用いたメモリセルをもとに説明を行う。また、以下の実施の形態での極性(書込・消去・読出時の印加電圧の極性やキャリアの極性)は、nチャネル型MISFETを基本としたメモリセルの場合の動作を説明するためのものであり、pチャネル型MISFETを基本とする場合は、印加電位やキャリアの導電型等の全ての極性を反転させることで、原理的には同じ動作を得ることができる。
本実施の形態2では、上記実施の形態1で説明した半導体装置を製造するための他の製造工程について説明する。
1A メモリセル領域
1B 周辺回路領域
2 素子分離領域
3 絶縁膜
4 シリコン膜
4n n型のシリコン膜
5 絶縁膜
6 絶縁膜
7 積層パターン
7a,7b 側壁
8 犠牲酸化膜
9 絶縁膜
9a 酸化シリコン膜
9b 窒化シリコン膜
9c 酸化シリコン膜
10n n型のシリコン膜
11a,11b,11c n−型半導体領域
12a,12b,12c n+型半導体領域
20 金属膜
21 金属シリサイド層
22,23 絶縁膜
24 ストッパ絶縁膜
25 絶縁膜
26 配線溝
29 矢印(エッチング方向)
30a,30b,30c,30d 領域
31 領域
103,203 絶縁膜
109,209 絶縁膜
109a,209a 酸化シリコン膜
109b,209b 窒化シリコン膜
109c,209c 酸化シリコン膜
121,221 金属シリサイド層
231 領域
C1,C2,C201 上端角部
CG,CG101,CG201 制御ゲート電極
CNT コンタクトホール
L1 距離
M1 配線
MC メモリセル
MD,MS 半導体領域
MG,MG101,MG201 メモリゲート電極
PG プラグ
PS1 多結晶シリコンスペーサ
PW1,PW2,PW101,PW201 p型ウエル
SW 側壁絶縁膜
T1,T2,T3,T4 厚み
Claims (18)
- 半導体基板と、
前記半導体基板の上部に形成され、第1ゲート電極と前記第1ゲート電極上の第1絶縁膜と前記第1絶縁膜上の第2絶縁膜とを有する積層パターンと、
前記半導体基板の上部に形成され、前記積層パターンと隣り合う第2ゲート電極と、
前記第1ゲート電極と前記半導体基板との間に形成された第1ゲート絶縁膜と、
前記第2ゲート電極と前記半導体基板との間および前記積層パターンと前記第2ゲート電極との間に形成された第3絶縁膜であって、その内部に電荷蓄積部を有する前記第3絶縁膜と、
を有し、
前記積層パターンの前記第2ゲート電極に隣接する側の側壁では、前記第1絶縁膜が前記第1ゲート電極および前記第2絶縁膜よりも後退しており、前記第1ゲート電極の上端角部が丸みを帯びており、
前記積層パターンの前記第2ゲート電極に隣接する側の側壁における前記第1絶縁膜が後退している領域に、前記第3絶縁膜の一部が入り込んでおり、
前記第1絶縁膜の厚みは、前記第1ゲート絶縁膜の厚みよりも厚いことを特徴とする半導体装置。 - 請求項1記載の半導体装置において、
前記第1ゲート電極は、第1シリコン膜からなることを特徴とする半導体装置。 - 請求項1記載の半導体装置において、
前記第1絶縁膜は酸化シリコン膜からなり、
前記第2絶縁膜は窒化シリコン膜からなることを特徴とする半導体装置。 - 請求項1記載の半導体装置において、
前記積層パターンの前記第2ゲート電極に隣接する側の側壁において、前記第1ゲート電極の上端角部の丸み度合いは、前記第1ゲート電極の下端角部の丸み度合いよりも大きいことを特徴とする半導体装置。 - 請求項4記載の半導体装置において、
前記積層パターンの前記第2ゲート電極に隣接する側の側壁において、前記第1ゲート電極の下端角部は丸まっていないことを特徴とする半導体装置。 - 請求項1記載の半導体装置において、
前記第1ゲート絶縁膜は、酸窒化シリコン膜からなることを特徴とする半導体装置。 - 請求項1記載の半導体装置において、
前記第3絶縁膜は、第1酸化シリコン膜と前記第1酸化シリコン膜上の第1窒化シリコン膜と前記第1窒化シリコン膜上の第2酸化シリコン膜とを有する積層膜からなり、
前記第1窒化シリコン膜が前記電荷蓄積部として機能することを特徴とする半導体装置。 - 請求項7記載の半導体装置において、
前記積層パターンの前記第2ゲート電極に隣接する側の側壁における前記第1絶縁膜が後退している領域に、前記第1窒化シリコン膜の一部が入り込んでいることを特徴とする半導体装置。 - 請求項7記載の半導体装置において、
前記積層パターンの前記第2ゲート電極に隣接する側の側壁で、前記第1絶縁膜が前記第1ゲート電極および前記第2絶縁膜よりも後退している距離は、前記第1酸化シリコン膜の厚み以上であることを特徴とする半導体装置。 - 請求項1記載の半導体装置において、
前記第2ゲート電極は、第2シリコン膜と、前記第2シリコン膜の上部に形成された金属シリサイド層とを有していることを特徴とする半導体装置。 - 請求項1記載の半導体装置において、
前記第1ゲート電極の上部には金属シリサイド層が形成されていないことを特徴とする半導体装置。 - 請求項1記載の半導体装置において、
前記半導体装置は、不揮発性メモリを有し、
前記第1および第2ゲート電極は、前記不揮発性メモリを構成するゲート電極であることを特徴とする半導体装置。 - 半導体基板と、
前記半導体基板の上部に形成され、互いに隣り合う第1ゲート電極および第2ゲート電極と、
前記第1ゲート電極と前記半導体基板との間に形成された第1ゲート絶縁膜と、
前記第2ゲート電極と前記半導体基板との間に形成され、内部に電荷蓄積部を有する第2ゲート絶縁膜と、
を有する半導体装置の製造方法であって、
(a)前記半導体基板を用意する工程、
(b)前記半導体基板の主面に前記第1ゲート絶縁膜用の絶縁膜を形成する工程、
(c)前記絶縁膜上に前記第1ゲート電極用の第1導体膜を形成する工程、
(d)前記第1導体膜上に第1絶縁膜を形成する工程、
(e)前記第1絶縁膜上に第2絶縁膜を形成する工程、
(f)前記第2絶縁膜、前記第1絶縁膜および前記第1導体膜をパターニングして、前記第1ゲート電極を形成する前記第1導体膜と前記第1導体膜上の前記第1絶縁膜と前記第1絶縁膜上の前記第2絶縁膜とを有する積層パターンを形成する工程、
(g)前記積層パターンの側壁において、前記第1絶縁膜をサイドエッチングして前記第1導体膜および前記第2絶縁膜よりも後退させる工程、
(h)前記(g)工程後、前記半導体基板の主面と前記積層パターンの側壁上に、前記第2ゲート絶縁膜用でかつ内部に電荷蓄積部を有する第3絶縁膜を形成する工程、
(i)前記第3絶縁膜上に、前記積層パターンと前記第3絶縁膜を介して隣り合う前記第2ゲート電極を形成する工程、
を有し、
前記(d)工程で形成された前記第1絶縁膜の厚みは、前記(b)工程で形成された前記絶縁膜の厚みよりも厚く、
前記(h)工程では、第1酸化シリコン膜と前記第1酸化シリコン膜上の第1窒化シリコン膜と前記第1窒化シリコン膜上の第2酸化シリコン膜とを有する積層膜からなる前記第3絶縁膜が形成され、
前記(h)工程で前記第1酸化シリコン膜を形成する際に、前記積層パターンの側壁において、前記第1ゲート電極を形成する前記第1導体膜の表面が酸化されて、前記第1導体膜の上端角部が丸みを帯びることを特徴とする半導体装置の製造方法。 - 請求項13記載の半導体装置の製造方法において、
前記(c)工程で形成された前記第1導体膜はシリコン膜からなり、
前記(d)工程で形成された前記第1絶縁膜は酸化シリコン膜からなり、
前記(e)工程で形成された前記第2絶縁膜は窒化シリコン膜からなることを特徴とする半導体装置の製造方法。 - 請求項13記載の半導体装置の製造方法において、
前記(g)工程では、フッ酸を用いたウェット処理により、前記第1絶縁膜をサイドエッチングすることを特徴とする半導体装置の製造方法。 - 請求項13記載の半導体装置の製造方法において、
前記(f)工程後で、前記(g)工程前に、
(f1)前記半導体基板を酸化処理して犠牲酸化膜を形成する工程、
を更に有し、
前記(g)工程では、前記(f1)工程で形成された前記犠牲酸化膜を除去するとともに、前記第1絶縁膜をサイドエッチングすることを特徴とする半導体装置の製造方法。 - 請求項13記載の半導体装置の製造方法において、
前記(b)工程で形成された前記絶縁膜は、酸窒化シリコン膜からなることを特徴とする半導体装置の製造方法。 - 半導体基板と、
前記半導体基板の上部に形成され、互いに隣り合う第1ゲート電極および第2ゲート電極と、
前記第1ゲート電極と前記半導体基板との間に形成された第1ゲート絶縁膜と、
前記第2ゲート電極と前記半導体基板との間に形成され、内部に電荷蓄積部を有する第2ゲート絶縁膜と、
を有する半導体装置の製造方法であって、
(a)前記半導体基板を用意する工程、
(b)前記半導体基板の主面に前記第1ゲート絶縁膜用の絶縁膜を形成する工程、
(c)前記絶縁膜上に前記第1ゲート電極用の第1導体膜を形成する工程、
(d)前記第1導体膜上に第1絶縁膜を形成する工程、
(e)前記第1絶縁膜上に第2絶縁膜を形成する工程、
(f)前記第2絶縁膜、前記第1絶縁膜および前記第1導体膜をパターニングして、前記第1ゲート電極を形成する前記第1導体膜と前記第1導体膜上の前記第1絶縁膜と前記第1絶縁膜上の前記第2絶縁膜とを有する積層パターンを形成する工程、
(g)前記積層パターンの側壁において、前記第1絶縁膜をサイドエッチングして前記第1導体膜および前記第2絶縁膜よりも後退させる工程、
(h)前記(g)工程後、前記半導体基板の主面と前記積層パターンの側壁上に、前記第2ゲート絶縁膜用でかつ内部に電荷蓄積部を有する第3絶縁膜を形成する工程、
(i)前記第3絶縁膜上に、前記積層パターンと前記第3絶縁膜を介して隣り合う前記第2ゲート電極を形成する工程、
を有し、
前記(d)工程で形成された前記第1絶縁膜の厚みは、前記(b)工程で形成された前記絶縁膜の厚みよりも厚く、
前記(g)工程後で、(h)工程前に、
(g1)前記半導体基板を酸化処理して犠牲酸化膜を形成する工程、
(g2)前記(g1)工程後に、前記(g1)工程で形成された前記犠牲酸化膜を除去する工程、
を更に有し、
前記(g1)工程で前記犠牲酸化膜を形成する際に、前記積層パターンの側壁において、前記第1ゲート電極を形成する前記第1導体膜の表面が酸化されて、前記第1導体膜の上端角部が丸みを帯びることを特徴とする半導体装置の製造方法。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009267029A JP5538838B2 (ja) | 2009-11-25 | 2009-11-25 | 半導体装置およびその製造方法 |
US12/951,012 US8395203B2 (en) | 2009-11-25 | 2010-11-20 | Semiconductor device and a manufacturing method thereof |
US13/772,470 US8507340B2 (en) | 2009-11-25 | 2013-02-21 | Method of fabricating a nonvolatile memory |
US13/958,574 US8809934B2 (en) | 2009-11-25 | 2013-08-04 | Semiconductor device and a manufacturing method thereof |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009267029A JP5538838B2 (ja) | 2009-11-25 | 2009-11-25 | 半導体装置およびその製造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011114048A JP2011114048A (ja) | 2011-06-09 |
JP5538838B2 true JP5538838B2 (ja) | 2014-07-02 |
Family
ID=44061467
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009267029A Active JP5538838B2 (ja) | 2009-11-25 | 2009-11-25 | 半導体装置およびその製造方法 |
Country Status (2)
Country | Link |
---|---|
US (3) | US8395203B2 (ja) |
JP (1) | JP5538838B2 (ja) |
Families Citing this family (41)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5538838B2 (ja) * | 2009-11-25 | 2014-07-02 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
US7985649B1 (en) * | 2010-01-07 | 2011-07-26 | Freescale Semiconductor, Inc. | Method of making a semiconductor structure useful in making a split gate non-volatile memory cell |
US8399310B2 (en) | 2010-10-29 | 2013-03-19 | Freescale Semiconductor, Inc. | Non-volatile memory and logic circuit process integration |
US20120286402A1 (en) * | 2011-05-12 | 2012-11-15 | Chin-Te Kuo | Protuberant structure and method for making the same |
US8906764B2 (en) | 2012-01-04 | 2014-12-09 | Freescale Semiconductor, Inc. | Non-volatile memory (NVM) and logic integration |
US8951863B2 (en) | 2012-04-06 | 2015-02-10 | Freescale Semiconductor, Inc. | Non-volatile memory (NVM) and logic integration |
US9087913B2 (en) | 2012-04-09 | 2015-07-21 | Freescale Semiconductor, Inc. | Integration technique using thermal oxide select gate dielectric for select gate and apartial replacement gate for logic |
US9111865B2 (en) | 2012-10-26 | 2015-08-18 | Freescale Semiconductor, Inc. | Method of making a logic transistor and a non-volatile memory (NVM) cell |
US20140167142A1 (en) * | 2012-12-14 | 2014-06-19 | Spansion Llc | Use Disposable Gate Cap to Form Transistors, and Split Gate Charge Trapping Memory Cells |
JP6029989B2 (ja) * | 2013-01-25 | 2016-11-24 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
US9006093B2 (en) * | 2013-06-27 | 2015-04-14 | Freescale Semiconductor, Inc. | Non-volatile memory (NVM) and high voltage transistor integration |
US8877585B1 (en) | 2013-08-16 | 2014-11-04 | Freescale Semiconductor, Inc. | Non-volatile memory (NVM) cell, high voltage transistor, and high-K and metal gate transistor integration |
US8871598B1 (en) | 2013-07-31 | 2014-10-28 | Freescale Semiconductor, Inc. | Non-volatile memory (NVM) and high-k and metal gate integration using gate-first methodology |
US9129996B2 (en) | 2013-07-31 | 2015-09-08 | Freescale Semiconductor, Inc. | Non-volatile memory (NVM) cell and high-K and metal gate transistor integration |
US9082837B2 (en) | 2013-08-08 | 2015-07-14 | Freescale Semiconductor, Inc. | Nonvolatile memory bitcell with inlaid high k metal select gate |
US9082650B2 (en) | 2013-08-21 | 2015-07-14 | Freescale Semiconductor, Inc. | Integrated split gate non-volatile memory cell and logic structure |
US9252246B2 (en) | 2013-08-21 | 2016-02-02 | Freescale Semiconductor, Inc. | Integrated split gate non-volatile memory cell and logic device |
US9275864B2 (en) | 2013-08-22 | 2016-03-01 | Freescale Semiconductor,Inc. | Method to form a polysilicon nanocrystal thin film storage bitcell within a high k metal gate platform technology using a gate last process to form transistor gates |
US8932925B1 (en) | 2013-08-22 | 2015-01-13 | Freescale Semiconductor, Inc. | Split-gate non-volatile memory (NVM) cell and device structure integration |
US9082651B2 (en) | 2013-09-27 | 2015-07-14 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory devices and method of forming same |
US9076681B2 (en) | 2013-09-27 | 2015-07-07 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory devices and method of fabricating same |
US9129855B2 (en) | 2013-09-30 | 2015-09-08 | Freescale Semiconductor, Inc. | Non-volatile memory (NVM) and high-k and metal gate integration using gate-first methodology |
US9136129B2 (en) | 2013-09-30 | 2015-09-15 | Freescale Semiconductor, Inc. | Non-volatile memory (NVM) and high-k and metal gate integration using gate-last methodology |
US8901632B1 (en) | 2013-09-30 | 2014-12-02 | Freescale Semiconductor, Inc. | Non-volatile memory (NVM) and high-K and metal gate integration using gate-last methodology |
US9559177B2 (en) | 2013-12-03 | 2017-01-31 | Taiwan Semiconductor Manufacturing Company, Ltd. | Memory devices and method of fabricating same |
US9337195B2 (en) * | 2013-12-18 | 2016-05-10 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor devices and methods of manufacture thereof |
US9484351B2 (en) * | 2014-02-18 | 2016-11-01 | Taiwan Semiconductor Manufacturing Co., Ltd. | Split gate memory device and method of fabricating the same |
US9231077B2 (en) | 2014-03-03 | 2016-01-05 | Freescale Semiconductor, Inc. | Method of making a logic transistor and non-volatile memory (NVM) cell |
US9112056B1 (en) | 2014-03-28 | 2015-08-18 | Freescale Semiconductor, Inc. | Method for forming a split-gate device |
US9472418B2 (en) | 2014-03-28 | 2016-10-18 | Freescale Semiconductor, Inc. | Method for forming a split-gate device |
US9379222B2 (en) | 2014-05-30 | 2016-06-28 | Freescale Semiconductor, Inc. | Method of making a split gate non-volatile memory (NVM) cell |
US9257445B2 (en) | 2014-05-30 | 2016-02-09 | Freescale Semiconductor, Inc. | Method of making a split gate non-volatile memory (NVM) cell and a logic transistor |
US9343314B2 (en) | 2014-05-30 | 2016-05-17 | Freescale Semiconductor, Inc. | Split gate nanocrystal memory integration |
US9391085B2 (en) * | 2014-08-08 | 2016-07-12 | Taiwan Semiconductor Manufacturing Co., Ltd. | Self-aligned split gate flash memory having liner-separated spacers above the memory gate |
US9660106B2 (en) * | 2014-08-18 | 2017-05-23 | United Microelectronics Corp. | Flash memory and method of manufacturing the same |
US9570457B2 (en) | 2014-08-26 | 2017-02-14 | Taiwan Semiconductor Manufacturing Co., Ltd. | Method to control the common drain of a pair of control gates and to improve inter-layer dielectric (ILD) filling between the control gates |
JP6363431B2 (ja) * | 2014-08-27 | 2018-07-25 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
JP2016051740A (ja) * | 2014-08-28 | 2016-04-11 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
US10872898B2 (en) * | 2017-07-19 | 2020-12-22 | Cypress Semiconductor Corporation | Embedded non-volatile memory device and fabrication method of the same |
CN109524405B (zh) * | 2017-09-20 | 2020-10-09 | 华邦电子股份有限公司 | 半导体元件的制造方法 |
US10692734B2 (en) * | 2018-10-25 | 2020-06-23 | Applied Materials, Inc. | Methods of patterning nickel silicide layers on a semiconductor device |
Family Cites Families (29)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5796751A (en) * | 1996-07-22 | 1998-08-18 | International Business Machines Corporation | Technique for sorting high frequency integrated circuits |
US6020751A (en) * | 1997-01-02 | 2000-02-01 | Intel Corporation | Method and apparatus for stress testing of a circuit board assembly |
US6551844B1 (en) * | 1997-01-15 | 2003-04-22 | Formfactor, Inc. | Test assembly including a test die for testing a semiconductor product die |
US6043530A (en) * | 1998-04-15 | 2000-03-28 | Chang; Ming-Bing | Flash EEPROM device employing polysilicon sidewall spacer as an erase gate |
JP2002531883A (ja) * | 1998-11-09 | 2002-09-24 | サーラスロジック、アイ・エヌ・シー | 磁気ハードディスクドライブ用混合信号単一チップ集積システム電子装置 |
US6298289B1 (en) * | 1999-04-24 | 2001-10-02 | The Boeing Company | Integrated spacecraft control system and method |
US6546507B1 (en) * | 1999-08-31 | 2003-04-08 | Sun Microsystems, Inc. | Method and apparatus for operational envelope testing of busses to identify halt limits |
US6789224B2 (en) * | 2000-01-18 | 2004-09-07 | Advantest Corporation | Method and apparatus for testing semiconductor devices |
US6531350B2 (en) * | 2001-02-22 | 2003-03-11 | Halo, Inc. | Twin MONOS cell fabrication method and array organization |
US6775091B1 (en) * | 2001-02-28 | 2004-08-10 | Marvell International Ltd. | Repeatable run-out compensation for disk drive |
JP4028201B2 (ja) * | 2001-09-28 | 2007-12-26 | 株式会社東芝 | 垂直磁気記録方式の磁気ディスク装置 |
US6934898B1 (en) * | 2001-11-30 | 2005-08-23 | Koninklijke Philips Electronics N.V. | Test circuit topology reconfiguration and utilization techniques |
JP4647175B2 (ja) * | 2002-04-18 | 2011-03-09 | ルネサスエレクトロニクス株式会社 | 半導体集積回路装置 |
US6823293B2 (en) * | 2002-12-31 | 2004-11-23 | International Business Machines Corporation | Hierarchical power supply noise monitoring device and system for very large scale integrated circuits |
JP2004303918A (ja) * | 2003-03-31 | 2004-10-28 | Renesas Technology Corp | 半導体装置の製造方法および半導体装置 |
GB2402760B (en) * | 2003-06-12 | 2006-01-11 | Advanced Risc Mach Ltd | Improvements in flexibility of use of a data processing apparatus |
US7363563B1 (en) * | 2003-12-05 | 2008-04-22 | Pmc-Sierra, Inc. | Systems and methods for a built in test circuit for asynchronous testing of high-speed transceivers |
US20050174678A1 (en) * | 2003-12-24 | 2005-08-11 | Matsushita Electric Industrial Co., Ltd | Stepping power consumption levels in a hard disk drive to maximize performance while minimizing power consumption |
JP4477422B2 (ja) * | 2004-06-07 | 2010-06-09 | 株式会社ルネサステクノロジ | 不揮発性半導体記憶装置の製造方法 |
US7958292B2 (en) * | 2004-06-23 | 2011-06-07 | Marvell World Trade Ltd. | Disk drive system on chip with integrated buffer memory and support for host memory access |
US7113355B2 (en) * | 2004-12-03 | 2006-09-26 | Matsushita Electric Industrial Co., Ltd. | System and method for detecting head instability |
TWI277204B (en) * | 2005-06-27 | 2007-03-21 | Powerchip Semiconductor Corp | Non-volatile memory and manufacturing method and operating method thereof |
JP4646837B2 (ja) * | 2006-03-13 | 2011-03-09 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
JP5022614B2 (ja) * | 2006-03-20 | 2012-09-12 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
JP5142476B2 (ja) * | 2006-03-24 | 2013-02-13 | ルネサスエレクトロニクス株式会社 | 半導体装置の製造方法 |
JP5191633B2 (ja) * | 2006-04-04 | 2013-05-08 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
US20100039385A1 (en) * | 2006-08-03 | 2010-02-18 | Schneider Paul P | Computer Peripheral with Integrated Electromagnetic Radiation Therapy |
JP2009059927A (ja) * | 2007-08-31 | 2009-03-19 | Renesas Technology Corp | 不揮発性半導体記憶装置の製造方法 |
JP5538838B2 (ja) * | 2009-11-25 | 2014-07-02 | ルネサスエレクトロニクス株式会社 | 半導体装置およびその製造方法 |
-
2009
- 2009-11-25 JP JP2009267029A patent/JP5538838B2/ja active Active
-
2010
- 2010-11-20 US US12/951,012 patent/US8395203B2/en active Active
-
2013
- 2013-02-21 US US13/772,470 patent/US8507340B2/en active Active
- 2013-08-04 US US13/958,574 patent/US8809934B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
US20130164927A1 (en) | 2013-06-27 |
US8507340B2 (en) | 2013-08-13 |
US20140035027A1 (en) | 2014-02-06 |
US8395203B2 (en) | 2013-03-12 |
US20110121382A1 (en) | 2011-05-26 |
US8809934B2 (en) | 2014-08-19 |
JP2011114048A (ja) | 2011-06-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5538838B2 (ja) | 半導体装置およびその製造方法 | |
JP5734744B2 (ja) | 半導体装置およびその製造方法 | |
JP5613506B2 (ja) | 半導体装置 | |
JP5191633B2 (ja) | 半導体装置およびその製造方法 | |
JP5985293B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP5592214B2 (ja) | 半導体装置の製造方法 | |
JP5629120B2 (ja) | 半導体装置 | |
US20090050956A1 (en) | Semiconductor memory device and method of manufacturing the same | |
JP6778607B2 (ja) | 半導体装置の製造方法 | |
JP2012114269A (ja) | 半導体装置および半導体装置の製造方法 | |
JP5707224B2 (ja) | 半導体装置およびその製造方法 | |
US10090399B2 (en) | Semiconductor device and a manufacturing method thereof | |
US9905429B2 (en) | Semiconductor device and a manufacturing method thereof | |
JP6297430B2 (ja) | 半導体装置およびその製造方法 | |
CN105390450A (zh) | 半导体器件的制造方法和半导体器件 | |
CN105374755A (zh) | 制造半导体器件的方法 | |
JP6026919B2 (ja) | 半導体装置の製造方法 | |
JP6510289B2 (ja) | 半導体装置およびその製造方法 | |
CN109994542A (zh) | 半导体器件及其制造方法 | |
TW201841348A (zh) | 半導體裝置及其製造方法 | |
JP5937172B2 (ja) | 半導体装置および半導体装置の製造方法 | |
JP2009194221A (ja) | 半導体装置およびその製造方法 | |
JP2012094790A (ja) | 半導体装置およびその製造方法 | |
JP2011210777A (ja) | 半導体装置およびその製造方法 | |
JP2012069652A (ja) | 半導体装置およびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120822 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20140116 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20140121 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20140320 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140408 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5538838 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140430 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |