JP5507216B2 - 半導体装置および電源装置 - Google Patents
半導体装置および電源装置 Download PDFInfo
- Publication number
- JP5507216B2 JP5507216B2 JP2009264801A JP2009264801A JP5507216B2 JP 5507216 B2 JP5507216 B2 JP 5507216B2 JP 2009264801 A JP2009264801 A JP 2009264801A JP 2009264801 A JP2009264801 A JP 2009264801A JP 5507216 B2 JP5507216 B2 JP 5507216B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- transistor
- power supply
- circuit
- voltage
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 80
- 238000001514 detection method Methods 0.000 claims description 121
- 230000002441 reversible effect Effects 0.000 claims description 34
- 238000006243 chemical reaction Methods 0.000 claims description 29
- 238000010248 power generation Methods 0.000 claims 2
- 239000010410 layer Substances 0.000 description 46
- 238000010586 diagram Methods 0.000 description 32
- 238000000034 method Methods 0.000 description 24
- 238000007747 plating Methods 0.000 description 21
- 230000004044 response Effects 0.000 description 20
- 230000007423 decrease Effects 0.000 description 19
- 229910052751 metal Inorganic materials 0.000 description 15
- 239000002184 metal Substances 0.000 description 15
- 239000000758 substrate Substances 0.000 description 13
- 230000007704 transition Effects 0.000 description 12
- 239000003990 capacitor Substances 0.000 description 11
- 230000006870 function Effects 0.000 description 9
- 230000000630 rising effect Effects 0.000 description 9
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 description 8
- 101100464782 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CMP2 gene Proteins 0.000 description 8
- 101001005165 Bos taurus Lens fiber membrane intrinsic protein Proteins 0.000 description 7
- 239000012790 adhesive layer Substances 0.000 description 7
- 239000010931 gold Substances 0.000 description 6
- 238000012544 monitoring process Methods 0.000 description 6
- 101100464779 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) CNA1 gene Proteins 0.000 description 5
- 230000001681 protective effect Effects 0.000 description 5
- 102100036285 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Human genes 0.000 description 4
- 101710170231 Antimicrobial peptide 2 Proteins 0.000 description 4
- 101000875403 Homo sapiens 25-hydroxyvitamin D-1 alpha hydroxylase, mitochondrial Proteins 0.000 description 4
- 101100102849 Saccharomyces cerevisiae (strain ATCC 204508 / S288c) VTH1 gene Proteins 0.000 description 4
- 230000008859 change Effects 0.000 description 4
- 239000010949 copper Substances 0.000 description 4
- 230000006378 damage Effects 0.000 description 4
- 230000000694 effects Effects 0.000 description 4
- 238000005516 engineering process Methods 0.000 description 3
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 3
- 229910052737 gold Inorganic materials 0.000 description 3
- 230000017525 heat dissipation Effects 0.000 description 3
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 229910052759 nickel Inorganic materials 0.000 description 3
- 229910000679 solder Inorganic materials 0.000 description 3
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- 229910052782 aluminium Inorganic materials 0.000 description 2
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 229910052802 copper Inorganic materials 0.000 description 2
- 238000013461 design Methods 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 2
- 230000003647 oxidation Effects 0.000 description 2
- 238000007254 oxidation reaction Methods 0.000 description 2
- 238000012545 processing Methods 0.000 description 2
- 230000009467 reduction Effects 0.000 description 2
- 230000008054 signal transmission Effects 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 230000000087 stabilizing effect Effects 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- 238000012935 Averaging Methods 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 230000004913 activation Effects 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 238000013459 approach Methods 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 230000000052 comparative effect Effects 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000009849 deactivation Effects 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000003708 edge detection Methods 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 239000012535 impurity Substances 0.000 description 1
- 238000009413 insulation Methods 0.000 description 1
- 238000002955 isolation Methods 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
- 238000004806 packaging method and process Methods 0.000 description 1
- 230000003071 parasitic effect Effects 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000009719 polyimide resin Substances 0.000 description 1
- 230000003252 repetitive effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- 229910052709 silver Inorganic materials 0.000 description 1
- 239000004332 silver Substances 0.000 description 1
- 239000007787 solid Substances 0.000 description 1
- 230000006641 stabilisation Effects 0.000 description 1
- 238000011105 stabilization Methods 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/02—Conversion of DC power input into DC power output without intermediate conversion into AC
- H02M3/04—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters
- H02M3/10—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
- H02M3/158—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
- H02M3/1588—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load comprising at least one synchronous rectifier element
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L24/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L24/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L24/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L24/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/02—Bonding areas; Manufacturing methods related thereto
- H01L2224/04—Structure, shape, material or disposition of the bonding areas prior to the connecting process
- H01L2224/06—Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
- H01L2224/0601—Structure
- H01L2224/0603—Bonding areas having different sizes, e.g. different heights or widths
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L2224/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
- H01L2224/37001—Core members of the connector
- H01L2224/37099—Material
- H01L2224/371—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof
- H01L2224/37138—Material with a principal constituent of the material being a metal or a metalloid, e.g. boron [B], silicon [Si], germanium [Ge], arsenic [As], antimony [Sb], tellurium [Te] and polonium [Po], and alloys thereof the principal constituent melting at a temperature of greater than or equal to 950°C and less than 1550°C
- H01L2224/37147—Copper [Cu] as principal constituent
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/34—Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
- H01L2224/36—Structure, shape, material or disposition of the strap connectors prior to the connecting process
- H01L2224/37—Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
- H01L2224/3754—Coating
- H01L2224/37599—Material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48245—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
- H01L2224/48247—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73221—Strap and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
- H01L2224/83801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/83—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
- H01L2224/838—Bonding techniques
- H01L2224/8385—Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
- H01L2224/848—Bonding techniques
- H01L2224/84801—Soldering or alloying
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/80—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
- H01L2224/84—Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
- H01L2224/848—Bonding techniques
- H01L2224/8485—Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/13—Discrete devices, e.g. 3 terminal devices
- H01L2924/1304—Transistor
- H01L2924/1306—Field-effect transistor [FET]
- H01L2924/13091—Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M1/00—Details of apparatus for conversion
- H02M1/0003—Details of control, feedback or regulation circuits
- H02M1/0032—Control circuits allowing low power mode operation, e.g. in standby mode
-
- H—ELECTRICITY
- H02—GENERATION; CONVERSION OR DISTRIBUTION OF ELECTRIC POWER
- H02M—APPARATUS FOR CONVERSION BETWEEN AC AND AC, BETWEEN AC AND DC, OR BETWEEN DC AND DC, AND FOR USE WITH MAINS OR SIMILAR POWER SUPPLY SYSTEMS; CONVERSION OF DC OR AC INPUT POWER INTO SURGE OUTPUT POWER; CONTROL OR REGULATION THEREOF
- H02M3/00—Conversion of DC power input into DC power output
- H02M3/02—Conversion of DC power input into DC power output without intermediate conversion into AC
- H02M3/04—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters
- H02M3/10—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode
- H02M3/145—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal
- H02M3/155—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only
- H02M3/156—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators
- H02M3/158—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load
- H02M3/1584—Conversion of DC power input into DC power output without intermediate conversion into AC by static converters using discharge tubes with control electrode or semiconductor devices with control electrode using devices of a triode or transistor type requiring continuous application of a control signal using semiconductor devices only with automatic control of output voltage or current, e.g. switching regulators including plural semiconductor devices as final control devices for a single load with a plurality of power processing stages connected in parallel
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y02—TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
- Y02B—CLIMATE CHANGE MITIGATION TECHNOLOGIES RELATED TO BUILDINGS, e.g. HOUSING, HOUSE APPLIANCES OR RELATED END-USER APPLICATIONS
- Y02B70/00—Technologies for an efficient end-user side electric power management and consumption
- Y02B70/10—Technologies improving the efficiency by using switched-mode power supplies [SMPS], i.e. efficient power electronics conversion e.g. power factor correction or reduction of losses in power supplies or efficient standby modes
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Dc-Dc Converters (AREA)
Description
一方、DCMにおいては、電流ILに逆流が生じ得るため、図18で述べたように、この逆流の検出に伴いILを0Aとする期間T3が生じる。このDCMでは、CCMの場合と異なり、ILの最小値が0Aに固定されるため、スイッチング周波数Fswは、負荷電流Ioの大きさに依存して変化することになる。また、Fswは、入力電源電圧VINの変化に伴い、立ち上がり傾きが変化することから、VINに対する依存性も持つ。この際のFswは、式(2)となる。
式(2)ならびに図18の説明から判るように、DCMでのスイッチング周波数Fswは、負荷電流Ioが小さくなるほど低下する(Io低下に伴い図18における期間T3が延びる)。これにより、図20に示すように、DCMでの電力変換効率は、仮にDCMを用いずにCCMでのスイッチング周波数をそのまま維持した場合(すなわち図17において逆電流検出回路RIDETbが存在しない場合に対応)と比べて向上する。例えば、負荷電流Ioが2A程度において、CCMでのスイッチング周波数Fswを維持した場合は、電力変換効率が約85%なのに対して、DCMの場合は約90%となっている。これは、Fswが低くなることで、QH,QLのドライブロス、ならびにスイッチングロスが小さくなるためである。
<<電源装置全体の構成>>
図1は、本発明の実施の形態1による電源装置において、その構成の一例を示す回路ブロック図である。図1に示す電源装置は、共通制御ユニットCCTLUと、複数(ここでは3個)のPWM搭載型駆動ユニットPSIP[1]〜PSIP[3](半導体装置)と、複数(ここでは3個)のインダクタL[1]〜L[3]を含んで構成される。CCTLUは、マイクロコントローラユニットMCUと、アナログコンパニオンユニットACUを備えている。L[1]〜L[3]の一端は、出力電源ノードVOに共通に接続され、L[1]〜L[3]の他端は、それぞれ、PSIP[1]〜PSIP[3]に接続される。VOと接地電源電圧GNDの間には、負荷LODと容量Cldが並列に接続される。LODは、前述した各種回路ユニット(例えばCPU、GPU、メモリ等)に該当し、このVOを電源として所定の動作を行う。
図2は、図1の電源装置において、モード設定信号SMODが‘L’レベル時の動作例を示す波形図であり、(a)は3フェーズ動作時、(b)は2フェーズ動作時、(c)は1フェーズ動作時を示すものである。まず、図2(a)に示す3フェーズ動作は、負荷が大きい場合(例えば負荷電流Io>33A等)で用いられる。この場合、マイクロコントローラユニットMCUは、モード設定信号SMODを非活性状態(‘L’レベル)とし、0°位相のCLK[1]と、120°位相のCLK[2]と、240°位相のCLK[3]を出力する。アナログコンパニオンユニットACUは、CLK[1]を受け、SMODが‘L’レベルであるため、HZDETm、AD1、OR1、および3BUFを介してCLK[1]と同様なCLK’[1]を出力する。PSIP[1]、PSIP[2]、PSIP[3]は、それぞれ、CLK’[1]、CLK[2]、CLK[3]を受けて動作を行う。
図5は、図1の電源装置において、その軽負荷時(モード設定信号SMODが‘H’レベル時)の動作におけるスイッチング周波数Fswの入力電源電圧VIN依存性の一例を示す図である。なお、図5では、比較例として図17の構成例を用いた場合が併せて示されている。図1の電源装置(チャージ制御方式)を用いた場合には、図17の構成例(コンスタントオン制御方式)に比べて、入力電源電圧VINに対するスイッチング周波数Fswの依存性が小さいことが分る。
図7は、図1の電源装置において、そのアナログコンパニオンユニットACUに含まれる3値バッファ回路3BUFの詳細な構成例を示す回路図である。図7に示す3BUFは、所謂クロックドインバータ回路となっており、PMOSトランジスタMP21,MP22と、NMOSトランジスタMN21,MN22と、インバータ回路IV21,IV22によって構成される。MP21は、ソースが電源電圧VCCに接続され、ドレインがMP22のソースに接続される。MN21は、ソースが接地電源電圧GNDに接続されドレインがMN22のソースに接続される。そして、MP22とMN22のドレインが共通に接続され、このノードからクロック信号CLK’[n]が出力される。
図8は、図1の電源装置において、アナログコンパニオンユニットACUならびに各PWM搭載型駆動ユニットPSIP[n]に含まれるハイインピーダンス検出回路HZDETの構成例を示す回路ブロック図である。図8に示すHZDETは、中間レベル検出回路MJGEと、制御バッファ回路CTBUF1を備えている。MJGEは、入力信号IN1の電圧レベルがロウ(‘L’)レベル判定電圧VTHlとハイ(‘H’)レベル判定電圧VTHhの間にある場合には出力信号OUT1を‘L’レベル(反転出力信号OUTB1を‘H’レベル)とし、それ以外の場合にはOUT1を‘H’レベル(OUTB1を‘L’レベル)とする。
本実施の形態2では、図1に示した電源装置の変形例について説明する。図11は、本発明の実施の形態2による電源装置において、その構成の一例を示す回路ブロック図である。図12は、図11の電源装置において、そのアナログコンパニオンユニットACUa内のSMOD&OVP出力回路SMOVGの詳細を示すものであり、(a)はその構成例を示す回路図、(b)は(a)の動作例を示す真理値表である。図11に示す電源装置は、共通制御ユニットCCTLUaと、複数(ここでは3個)のPWM搭載型駆動ユニットPSIPa[1]〜PSIPa[3]と、複数(ここでは3個)のインダクタL[1]〜L[3]を含んで構成される。CCTLUaは、マイクロコントローラユニットMCUと、アナログコンパニオンユニットACUaを備えている。
<<PWM搭載型駆動ユニットの詳細回路>>
本実施の形態3では、実施の形態2で述べた電源装置に含まれる、PWM搭載型駆動ユニットPSIPa[n](半導体装置)のより詳細な構成例について説明する。図13は、本発明の実施の形態3による電源装置において、その詳細な構成例を示すブロック図である。図13に示す半導体装置となるPWM搭載型駆動ユニットPSIPaは、大別すると、ハイサイドのトランジスタ(パワートランジスタ)QH,QH’と、ロウサイドのトランジスタ(パワートランジスタ)QL,QL’と、これら以外の回路群となり、各トランジスタを制御する各種制御回路から構成される。
図14は、図13に示すPWM搭載型駆動ユニット(PSIPa)の外形例を示す平面図である。図15(a)は、図14におけるY1−Y1’間の構造例を示す断面図であり、図15(b)は、図14におけるX1−X1’間の構造例を示す断面図である。
図16は、図13において、ハイサイドのトランジスタが形成された半導体チップHSCPのデバイス構造例を示す断面図である。ここでは、ハイサイドのトランジスタ(パワートランジスタ)QH,QH’を例とするが、ロウサイドのトランジスタQL,QL’も同様の構造となる。トランジスタQH,QH’は、n+型の単結晶シリコンなどからなる基板本体21aとn−型のシリコン単結晶からなるエピタキシャル層21bとを有した半導体基板21の主面に形成される。このエピタキシャル層21bの主面には、例えば酸化シリコンなどからなるフィールド絶縁膜(素子分離領域)22が形成されている。
11 接着層
1PLS ワンショットパルス生成回路
21 半導体基板
22 フィールド絶縁膜
23,24,31 半導体領域
25 溝
26 ゲート絶縁膜
27 ゲート電極
28 絶縁膜
29 コンタクトホール
30G ゲート配線
30S ソース配線
32 保護膜
33 開口部
34 金属層
3BUF 3値バッファ回路
9 メッキ層
ACS 活性電流検出回路
ACU アナログコンパニオンユニット
AD アンド回路
AMP アンプ回路
BK ブランキング回路
BW ボンディングワイヤ
C 容量
CTBUF 制御バッファ回路
CCTLU 共通制御ユニット
CLK クロック信号
CMP コンパレータ回路
DAC ディジタル・アナログ変換回路
DP ダイパッド
DRV ドライバ回路
EA エラーアンプ回路
EB エラーバス
EO エラーアンプ信号
FF フリップフロップ回路
HSCP,LSCP,CTLCP 半導体チップ
HZDET ハイインピーダンス検出回路
IB バイアス電流源
IREFG 基準電流生成回路
IS 絶縁層
IV インバータ回路
L インダクタ
LCB リード配線
LD リード
LGC 制御論理回路
LOD 負荷
LT ラッチ回路
LY 配線層
MB 金属板
MCU マイクロコントローラユニット
MJGE 中間レベル検出回路
MN NMOSトランジスタ
MP PMOSトランジスタ
ND ナンド回路
OCPC 過剰電流検出回路
OR オア回路
OVPLT OVPラッチ回路
PA 半導体パッケージ
PD 電極
PN 外部端子
PSIP PWM搭載型駆動ユニット
PWM PWM信号
PWM_CTL PWM制御回路
Q トランジスタ
QH,QH’,QL,QL’ パワートランジスタ
R 抵抗
RIDET 逆電流検出回路
SMOVG SMOD&OVP出力回路
SSCTL ソフトスタート制御回路
SV レギュレータ電圧監視回路
SW スイッチ信号
TMR タイマ回路
TRDET 立ち上がり検出回路
UVLOC 入力電圧検出回路
VIN 入力電源電圧
VO 出力電源ノード
VOF オフセット電圧源
VREFG 基準電圧生成回路
VREG レギュレータ回路
Claims (13)
- DC/DCコンバータのハイサイドトランジスタおよびロウサイドトランジスタをそれぞれ構成し、外部負荷に電力を供給する第1トランジスタおよび第2トランジスタと、
前記第1トランジスタに流れる電流を反映した電流検出信号を生成する電流検出回路と、
前記外部負荷の電源電圧を検出し、第1設定電圧を基準に前記外部負荷の電源電圧を増幅した結果となるエラーアンプ信号を出力するエラーアンプ回路と、
前記外部負荷の電源電圧が所定の電圧まで低下する毎にパルス信号を出力するパルス生成回路と、
前記外部負荷の電源電圧から前記第2トランジスタに向けて流れる方向の電流を検出した際に逆電流検出信号を活性化する逆電流検出回路と、
スイッチング制御回路とを備え、
前記スイッチング制御回路は、前記パルス信号を受けた際に、前記第1トランジスタをオンに、前記第2トランジスタをオフに駆動し、前記電流検出信号の電圧レベルが前記エラーアンプ信号の電圧レベルに到達した際に、前記第1トランジスタをオフに、前記第2トランジスタをオンに駆動し、前記逆電流検出信号が活性化された際に、前記第2トランジスタをオフに駆動し、
前記パルス生成回路による前記パルス信号の発生周期は、前記外部負荷の電源電圧に応じて各周期毎に可変であることを特徴とする電源装置。 - 請求項1記載の電源装置において、
前記電流検出回路は、前記第1トランジスタよりも小さいトランジスタサイズを持ち、前記第1トランジスタとカレントミラー接続された第3トランジスタを用いて前記電流検出信号を生成することを特徴とする電源装置。 - 請求項2記載の電源装置において、
前記パルス生成回路は、前記エラーアンプ信号の電圧レベルを監視し、この電圧レベルが第2設定電圧に到達した際に所定のパルス幅を持つ前記パルス信号を出力することを特徴とする電源装置。 - 請求項2記載の電源装置において、さらに、
固定周波数のクロック信号を生成するクロック生成回路と、
モード設定信号と、
前記パルス信号と前記クロック信号が入力され、前記モード設定信号が活性状態の際に前記パルス信号を出力し、前記モード設定信号が非活性状態の際に前記クロック信号を出力する選択回路とを備え、
前記逆電流検出回路は、前記モード設定信号が非活性状態の際には、前記逆電流検出信号を非活性状態に維持し、
前記スイッチング制御回路は、前記選択回路からの前記パルス信号または前記クロック信号を受けた際に、前記第1トランジスタをオンに、前記第2トランジスタをオフに駆動し、前記電流検出信号の電圧レベルが前記エラーアンプ信号の電圧レベルに到達した際に、前記第1トランジスタをオフに、前記第2トランジスタをオンに駆動し、前記逆電流検出信号が活性化された際に、前記第2トランジスタをオフに駆動することを特徴とする電源装置。 - 第1駆動ユニットおよび第2駆動ユニットと、
共通制御ユニットとを備え、
前記第1駆動ユニットは、
第1DC/DCコンバータのハイサイドトランジスタおよびロウサイドトランジスタをそれぞれ構成し、外部負荷に電力を供給する第1ハイサイドトランジスタおよび第1ロウサイドトランジスタと、
前記第1ハイサイドトランジスタに流れる電流を反映した第1電流検出信号を生成する第1電流検出回路と、
前記外部負荷の電源電圧から前記第1ロウサイドトランジスタに流れる方向の電流を検出した際に第1逆電流検出信号を活性化する第1逆電流検出回路と、
前記第1ハイサイドトランジスタおよび第1ロウサイドトランジスタのオン・オフを制御する第1スイッチング制御回路とを有し、
前記第2駆動ユニットは、
第2DC/DCコンバータのハイサイドトランジスタおよびロウサイドトランジスタをそれぞれ構成し、前記外部負荷に電力を供給する第2ハイサイドトランジスタおよび第2ロウサイドトランジスタと、
前記第2ハイサイドトランジスタに流れる電流を反映した第2電流検出信号を生成する第2電流検出回路と、
前記第2ハイサイドトランジスタおよび第2ロウサイドトランジスタのオン・オフを制御する第2スイッチング制御回路とを有し、
前記共通制御ユニットは、
前記外部負荷の電源電圧を検出し、第1設定電圧を基準に前記外部負荷の電源電圧を増幅した結果となるエラーアンプ信号を出力するエラーアンプ回路と、
前記外部負荷の電源電圧が所定の電圧まで低下する毎にパルス信号を出力するパルス生成回路と、
同一周波数でそれぞれ位相が異なる第1および第2クロック信号を生成するクロック生成回路と、
モード設定信号と、
前記パルス信号と前記第1クロック信号が入力され、前記モード設定信号が活性状態の際に前記パルス信号を出力し、前記モード設定信号が非活性状態の際に前記第1クロック信号を出力する選択回路とを備え、
前記第1逆電流検出回路は、前記モード設定信号が非活性状態の際には、前記第1逆電流検出信号を非活性状態に維持し、
前記第1スイッチング制御回路は、前記選択回路からの前記パルス信号または前記第1クロック信号を受けた際に、前記第1ハイサイドトランジスタをオンに、前記第1ロウサイドトランジスタをオフに駆動し、前記第1電流検出信号の電圧レベルが前記エラーアンプ信号の電圧レベルに到達した際に、前記第1ハイサイドトランジスタをオフに、前記第1ロウサイドトランジスタをオンに駆動し、前記第1逆電流検出信号が活性化された際に、前記第1ロウサイドトランジスタをオフに駆動し、
前記第2スイッチング制御回路は、前記モード設定信号が非活性状態の場合において前記第2クロック信号を受けた際に、前記第2ハイサイドトランジスタをオンに、前記第2ロウサイドトランジスタをオフに駆動し、前記第2電流検出信号の電圧レベルが前記エラーアンプ信号の電圧レベルに到達した際に、前記第2ハイサイドトランジスタをオフに、前記第2ロウサイドトランジスタをオンに駆動し、
前記パルス生成回路による前記パルス信号の発生周期は、前記外部負荷の電源電圧に応じて各周期毎に可変であることを特徴とする電源装置。 - 請求項5記載の電源装置において、
前記第1電流検出回路は、前記第1ハイサイドトランジスタよりも小さいトランジスタサイズを持ち、前記第1ハイサイドトランジスタとカレントミラー接続された第3トランジスタを用いて前記第1電流検出信号を生成し、
前記第2電流検出回路は、前記第2ロウサイドトランジスタよりも小さいトランジスタサイズを持ち、前記第2ロウサイドトランジスタとカレントミラー接続された第4トランジスタを用いて前記第2電流検出信号を生成することを特徴とする電源装置。 - 請求項6記載の電源装置において、
前記パルス生成回路は、前記エラーアンプ信号の電圧レベルを監視し、この電圧レベルが第2設定電圧に到達した際に所定のパルス幅を持つ前記パルス信号を出力することを特徴とする電源装置。 - 請求項6記載の電源装置において、
前記第1駆動ユニット、前記第2駆動ユニット、前記共通制御ユニットは、それぞれ別の半導体パッケージに搭載されていることを特徴とする電源装置。 - 請求項8記載の電源装置において、
前記共通制御ユニットは、さらに、
前記外部負荷の電源電圧が第3設定電圧よりも高くなった場合に過電圧検出信号を活性化する過電圧検出回路と、
前記過電圧検出信号と前記モード設定信号が入力され、第1制御信号として、第1論理レベル、第2論理レベル、およびハイインピーダンスレベルからなる3値情報のいずれかを出力する信号変換回路とを備え、
前記第1駆動ユニットは、さらに、前記第1制御信号が入力され、前記第1制御信号における前記3値情報のいずれかを判別する判別回路を備え、
前記第1制御信号における前記3値情報は、それぞれ、前記過電圧検出信号が活性状態の場合と、前記過電圧検出信号が非活性状態かつ前記モード設定信号が活性状態の場合と、前記過電圧検出信号が非活性状態かつ前記モード設定信号が非活性状態の場合に割り当てられることを特徴とする電源装置。 - 請求項8記載の電源装置において、
前記第2駆動ユニットは、さらに、前記第2クロック信号がハイインピーダンス状態の場合を検出して前記第2ハイサイドトランジスタおよび第2ロウサイドトランジスタを共にオフに固定する第1回路を備え、
前記共通制御ユニットは、前記モード設定信号が活性状態の場合に、前記第2クロック信号をハイインピーダンス状態に設定することを特徴とする電源装置。 - 電源電圧が供給され、オンに制御された際に、外部において一端が出力電源ノードに接続されたインダクタにエネルギーを供給する第1トランジスタと、
接地電源電圧が供給され、オンに制御された際に前記インダクタからの還流電流の電流経路を形成する第2トランジスタと、
前記インダクタに流れる電流を反映した電流検出信号を生成する電流検出回路と、
前記出力電源ノードから前記インダクタを介して前記第2トランジスタに流れる方向の電流を検出した際に逆電流検出信号を活性化する逆電流検出回路と、
前記出力電源ノードの出力電圧が所定の電圧まで低下する毎にパルス信号が入力される第1入力ノードと、
前記出力電源ノードの出力電圧を所定の電圧を基準に増幅した信号となるエラーアンプ信号が入力される第2入力ノードと、
スイッチング制御回路とを備え、
前記スイッチング制御回路は、前記第1入力ノードより前記パルス信号を受けた際に、前記第1トランジスタをオンに、前記第2トランジスタをオフに駆動し、前記電流検出信号の電圧レベルが前記第2入力ノードから入力された前記エラーアンプ信号の電圧レベルに到達した際に、前記第1トランジスタをオフに、前記第2トランジスタをオンに駆動し、前記逆電流検出信号が活性化された際に、前記第2トランジスタをオフに駆動し、
前記第1入力ノードに入力される前記パルス信号の発生周期は、外部負荷の電源電圧に応じて各周期毎に可変であることを特徴とする半導体装置。 - 請求項11記載の半導体装置において、
前記電流検出回路は、前記第1トランジスタよりも小さいトランジスタサイズを持ち、前記第1トランジスタとカレントミラー接続された第3トランジスタを用いて前記電流検出信号を生成することを特徴とする半導体装置。 - 請求項12記載の半導体装置において、
前記第1および第2トランジスタと、前記電流検出回路と、前記逆電流検出回路と、前記スイッチング制御回路は、共に1個の半導体パッケージに搭載され、
前記第1および第2入力ノードは、共に外部端子であることを特徴とする半導体装置。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009264801A JP5507216B2 (ja) | 2009-11-20 | 2009-11-20 | 半導体装置および電源装置 |
US12/911,098 US8519687B2 (en) | 2009-11-20 | 2010-10-25 | Semiconductor device and power source device with a current detection circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2009264801A JP5507216B2 (ja) | 2009-11-20 | 2009-11-20 | 半導体装置および電源装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2011109867A JP2011109867A (ja) | 2011-06-02 |
JP5507216B2 true JP5507216B2 (ja) | 2014-05-28 |
Family
ID=44061622
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2009264801A Expired - Fee Related JP5507216B2 (ja) | 2009-11-20 | 2009-11-20 | 半導体装置および電源装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US8519687B2 (ja) |
JP (1) | JP5507216B2 (ja) |
Families Citing this family (21)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2010126489A1 (en) * | 2009-04-28 | 2010-11-04 | Semiconductor Components Industries, Llc | Circuit for generating a clock signal for interleaved pfc stages and method thereof |
TWI505618B (zh) * | 2010-11-30 | 2015-10-21 | Richtek Technology Corp | 用於固定導通時間電源轉換器之音頻跳略控制方法及電路 |
JP5706251B2 (ja) * | 2011-06-30 | 2015-04-22 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP2013055620A (ja) * | 2011-09-06 | 2013-03-21 | Hitachi Automotive Systems Ltd | 電流制御装置 |
JP5901926B2 (ja) | 2011-10-05 | 2016-04-13 | ルネサスエレクトロニクス株式会社 | Pwm出力装置及びモータ駆動装置 |
JP5865028B2 (ja) * | 2011-11-17 | 2016-02-17 | ルネサスエレクトロニクス株式会社 | Dcーdcコンバータ |
KR101272595B1 (ko) * | 2011-12-12 | 2013-06-11 | 기아자동차주식회사 | Dc 모터용 스위칭 소자 제어 장치 및 방법 |
US8624567B2 (en) * | 2011-12-30 | 2014-01-07 | O2Micro, Inc. | Controllers for DC/DC converters |
JP5814876B2 (ja) * | 2012-07-27 | 2015-11-17 | 株式会社東芝 | 同期整流型電源回路とその調整方法 |
JP6138448B2 (ja) * | 2012-10-05 | 2017-05-31 | ローム株式会社 | 電源装置及びこれを用いた電子機器 |
JP2014131420A (ja) * | 2012-12-28 | 2014-07-10 | Sharp Corp | 電源装置 |
US9614436B2 (en) * | 2013-04-10 | 2017-04-04 | Linear Technology Corporation | Circuit and method for dynamic switching frequency adjustment in a power converter |
EP3245696B1 (en) * | 2015-01-13 | 2020-06-17 | Trane International Inc. | Improved wireless hvac components |
JP5905622B2 (ja) * | 2015-04-13 | 2016-04-20 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
US10312898B2 (en) * | 2015-07-09 | 2019-06-04 | Texas Instruments Incorporated | Methods and apparatus for power switch fault protection |
JP6788806B2 (ja) * | 2017-09-22 | 2020-11-25 | 京セラドキュメントソリューションズ株式会社 | 画像形成装置 |
JP6978952B2 (ja) * | 2018-01-25 | 2021-12-08 | ルネサスエレクトロニクス株式会社 | 半導体装置、負荷駆動システムおよびインダクタ電流の検出方法 |
US11431247B1 (en) | 2018-12-13 | 2022-08-30 | Empower Semiconductor, Inc. | Power delivery control circuit |
JP2021010286A (ja) * | 2019-07-03 | 2021-01-28 | ローム株式会社 | 駆動回路 |
CN113241941B (zh) * | 2020-12-31 | 2022-09-02 | 上海晶丰明源半导体股份有限公司 | 一种开关电源控制电路及系统,以及控制方法 |
US12231043B2 (en) * | 2021-10-29 | 2025-02-18 | Vertiv Corporation | Adaptive DC/DC PWM control |
Family Cites Families (17)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5912552A (en) * | 1997-02-12 | 1999-06-15 | Kabushiki Kaisha Toyoda Jidoshokki Seisakusho | DC to DC converter with high efficiency for light loads |
JP4671275B2 (ja) * | 2005-01-26 | 2011-04-13 | ルネサスエレクトロニクス株式会社 | 電源制御装置、電源用電子部品及び電源装置 |
JP4347231B2 (ja) * | 2005-01-27 | 2009-10-21 | 富士通マイクロエレクトロニクス株式会社 | マルチフェーズdc−dcコンバータ及びマルチフェーズdc−dcコンバータの制御回路 |
JP4573697B2 (ja) * | 2005-05-09 | 2010-11-04 | ローム株式会社 | スイッチングレギュレータ及びこれを備えた電子機器 |
JP4936315B2 (ja) * | 2005-11-08 | 2012-05-23 | ルネサスエレクトロニクス株式会社 | スイッチング電源装置と半導体集積回路装置 |
JP4031507B2 (ja) * | 2005-11-25 | 2008-01-09 | 株式会社リコー | 同期整流型スイッチングレギュレータ、同期整流型スイッチングレギュレータの制御回路及び同期整流型スイッチングレギュレータの動作制御方法 |
JP4895104B2 (ja) | 2006-07-06 | 2012-03-14 | ルネサスエレクトロニクス株式会社 | 半導体装置 |
JP4997891B2 (ja) * | 2006-09-15 | 2012-08-08 | 富士通セミコンダクター株式会社 | Dc−dcコンバータ及びdc−dcコンバータの制御方法 |
JP5261919B2 (ja) * | 2006-11-10 | 2013-08-14 | 富士通セミコンダクター株式会社 | Dc−dcコンバータ及びdc−dcコンバータの制御回路 |
JP4629648B2 (ja) * | 2006-11-28 | 2011-02-09 | ザインエレクトロニクス株式会社 | コンパレータ方式dc−dcコンバータ |
JP2009044831A (ja) * | 2007-08-08 | 2009-02-26 | Renesas Technology Corp | 電源装置 |
JP5151332B2 (ja) * | 2007-09-11 | 2013-02-27 | 株式会社リコー | 同期整流型スイッチングレギュレータ |
JP4971086B2 (ja) * | 2007-09-13 | 2012-07-11 | 株式会社リコー | スイッチングレギュレータ及びそのパルス幅制限値調整方法 |
JP2009148111A (ja) * | 2007-12-17 | 2009-07-02 | Panasonic Corp | Dc−dcコンバータ |
JP2009213228A (ja) * | 2008-03-03 | 2009-09-17 | Nec Electronics Corp | Dcコンバータ |
JP5205083B2 (ja) * | 2008-03-07 | 2013-06-05 | ルネサスエレクトロニクス株式会社 | 電源装置 |
JP5493296B2 (ja) * | 2008-06-10 | 2014-05-14 | 株式会社リコー | スイッチングレギュレータ |
-
2009
- 2009-11-20 JP JP2009264801A patent/JP5507216B2/ja not_active Expired - Fee Related
-
2010
- 2010-10-25 US US12/911,098 patent/US8519687B2/en active Active
Also Published As
Publication number | Publication date |
---|---|
JP2011109867A (ja) | 2011-06-02 |
US8519687B2 (en) | 2013-08-27 |
US20110121804A1 (en) | 2011-05-26 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5507216B2 (ja) | 半導体装置および電源装置 | |
JP5481161B2 (ja) | 半導体装置および電源装置 | |
JP5420433B2 (ja) | 半導体装置および電源装置 | |
US8680830B2 (en) | Power supply device | |
JP4671275B2 (ja) | 電源制御装置、電源用電子部品及び電源装置 | |
JP4895104B2 (ja) | 半導体装置 | |
JP4916964B2 (ja) | Dc−dcコンバータ、ドライバic、およびシステムインパッケージ | |
EP1295382B1 (en) | Dual drive buck regulator | |
US8125206B2 (en) | Semiconductor device and power supply using the same | |
JP2011152011A (ja) | 半導体装置及びそれを用いた電源装置 | |
JP5937503B2 (ja) | 半導体集積回路およびその動作方法 | |
JP2009044831A (ja) | 電源装置 | |
JP2014007809A (ja) | 半導体集積回路およびその動作方法 | |
JP5191689B2 (ja) | 半導体装置 | |
JP2012120355A (ja) | 電源装置および半導体装置 | |
US10447138B2 (en) | Converter configured to convert a DC input voltage to a DC output voltage and including at least one resistive element | |
US11081955B2 (en) | Unidirectional ring mitigation in a voltage converter |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20120802 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20131021 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20131029 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131226 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20140225 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20140319 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5507216 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |