JP4923527B2 - 表示装置及びその駆動方法 - Google Patents
表示装置及びその駆動方法 Download PDFInfo
- Publication number
- JP4923527B2 JP4923527B2 JP2005328336A JP2005328336A JP4923527B2 JP 4923527 B2 JP4923527 B2 JP 4923527B2 JP 2005328336 A JP2005328336 A JP 2005328336A JP 2005328336 A JP2005328336 A JP 2005328336A JP 4923527 B2 JP4923527 B2 JP 4923527B2
- Authority
- JP
- Japan
- Prior art keywords
- signal
- transistor
- pixel
- potential
- sampling
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 19
- 238000005070 sampling Methods 0.000 claims description 91
- 239000003990 capacitor Substances 0.000 claims description 63
- 238000002360 preparation method Methods 0.000 claims description 20
- 230000004044 response Effects 0.000 claims description 8
- 230000001419 dependent effect Effects 0.000 claims description 3
- 239000000284 extract Substances 0.000 claims 1
- 230000037230 mobility Effects 0.000 description 65
- 239000008186 active pharmaceutical agent Substances 0.000 description 34
- 238000010586 diagram Methods 0.000 description 11
- 239000011159 matrix material Substances 0.000 description 10
- 239000010409 thin film Substances 0.000 description 9
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 7
- 229920005591 polysilicon Polymers 0.000 description 7
- 230000008859 change Effects 0.000 description 6
- 239000004973 liquid crystal related substance Substances 0.000 description 6
- 230000007423 decrease Effects 0.000 description 5
- 230000007274 generation of a signal involved in cell-cell signaling Effects 0.000 description 5
- 230000008878 coupling Effects 0.000 description 4
- 238000010168 coupling process Methods 0.000 description 4
- 238000005859 coupling reaction Methods 0.000 description 4
- 230000002093 peripheral effect Effects 0.000 description 4
- 230000015556 catabolic process Effects 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 230000008569 process Effects 0.000 description 3
- 229910021417 amorphous silicon Inorganic materials 0.000 description 2
- 238000004458 analytical method Methods 0.000 description 2
- 239000004065 semiconductor Substances 0.000 description 2
- 101150010989 VCATH gene Proteins 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 230000005540 biological transmission Effects 0.000 description 1
- 239000000470 constituent Substances 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- 239000010408 film Substances 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 230000001771 impaired effect Effects 0.000 description 1
- 230000006872 improvement Effects 0.000 description 1
- 238000004519 manufacturing process Methods 0.000 description 1
- 239000000758 substrate Substances 0.000 description 1
- 230000002194 synthesizing effect Effects 0.000 description 1
Images
Landscapes
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
Description
Ids=(1/2)μ(W/L)Cox(Vgs−Vth)2・・・式1
このトランジスタ特性式1において、Idsはソース/ドレイン間に流れるドレイン電流を表わしており、画素回路では発光素子に供給される出力電流である。Vgsはソースを基準としてゲートに印加されるゲート電圧を表わしており、画素回路では上述した入力電圧である。Vthはトランジスタの閾電圧である。又μはトランジスタのチャネルを構成する半導体薄膜の移動度を表わしている。その他Wはチャネル幅を表わし、Lはチャネル長を表わし、Coxはゲート容量を表わしている。このトランジスタ特性式1から明らかな様に、薄膜トランジスタは飽和領域で動作する時、ゲート電圧Vgsが閾電圧Vthを超えて大きくなると、オン状態となってドレイン電流Idsが流れる。原理的に見ると上記のトランジスタ特性式1が示す様に、ゲート電圧Vgsが一定であれば常に同じ量のドレイン電流Idsが発光素子に供給される。従って、画面を構成する各画素に全て同一のレベルの映像信号を供給すれば、全画素が同一輝度で発光し、画面の一様性(ユニフォーミティ)が得られるはずである。
Ids=kμ(Vgs−Vth)2=kμ(Vsig−ΔV)2・・・式2
上記式2において、k=(1/2)(W/L)Coxである。この特性式2からVthの項がキャンセルされており、発光素子ELに供給される出力電流IdsはドライブトランジスタTrdの閾電圧Vthに依存しない事が分かる。基本的にドレイン電流Idsは映像信号の信号電圧Vsigによって決まる。換言すると、発光素子ELは映像信号Sigの電位レベルVsigに応じた輝度で発光する事になる。その際Vsigは帰還量ΔVで補正されている。この補正量ΔVは丁度特性式2の係数部に位置する移動度μの効果を打ち消すように働く。したがって、ドレイン電流Idsは実質的に映像信号電位Vsigのみに依存する事になる。
Claims (4)
- 画素アレイ部とスキャナ部と信号部とを含み、
前記画素アレイ部は、行状に配された第1走査線及び第2走査線と列状に配された信号線と両者が交差する部分に配された行列状の画素とからなり、
前記各画素は、少なくとも、ゲートに前記第1走査線が接続されたサンプリングトランジスタ、ドライブトランジスタ、ゲートに前記第2走査線が接続されたスイッチングトランジスタ、画素容量、及び、発光素子を含み、
前記ドライブトランジスタにあっては、ゲートは前記サンプリングトランジスタを介して前記信号線に接続され、ソースは前記発光素子に接続され、ドレインは前記スイッチングトランジスタを介して電源に接続されており、
前記画素容量は、前記ドライブトランジスタのゲートとソースとの間に接続されており、
前記サンプリングトランジスタは、前記第1走査線から供給される第1制御信号に応じ導通して信号線から供給された映像信号の信号電位を該画素容量にサンプリングし、
前記画素容量は、該サンプリングされた映像信号の信号電位に応じて該ドライブトランジスタのゲートに入力電圧を印加し、
前記ドライブトランジスタは、該入力電圧に応じた出力電流を該発光素子に供給し、該出力電流は該ドライブトランジスタの閾電圧に対して依存性を有し、
前記発光素子は、発光期間中該ドライブトランジスタから供給された出力電流により該映像信号の信号電位に応じた輝度で発光し、
前記スイッチングトランジスタは、前記第2走査線から供給される第2制御信号に応じ導通して前記発光期間では前記ドライブトランジスタを前記電源に接続し、非発光期間では非導通状態になって前記ドライブトランジスタを前記電源から切り離す、
表示装置であって、
前記信号部は、前記信号線に前記映像信号を供給すると共に、各水平走査期間に前記映像信号を第1固定電位と、第2固定電位と、信号電位との間で切り替え、
前記スキャナ部は、水平走査期間に前記第1走査線及び前記第2走査線に夫々前記第1制御信号及び前記第2制御信号を出力して前記サンプリングトランジスタ及び前記スイッチングトランジスタをオンオフ制御し、前記スイッチングトランジスタがオフ状態であり前記映像信号が前記第1固定電位になる時間帯に前記サンプリングトランジスタをオン状態とすることによって前記画素容量をリセットする準備動作と、前記映像信号が前記第2固定電位に変化した状態で前記サンプリングトランジスタと前記スイッチングトランジスタとをオン状態とすることによってリセットされた前記画素容量に前記閾電圧をキャンセルするための電圧を書き込む補正動作とを行い、その後、前記映像信号が前記信号電位であるときにオン状態の前記サンプリングトランジスタを介して前記画素容量に前記映像信号の前記信号電位をサンプリングするサンプリング動作を実行し、
更に前記スキャナ部は、当該行の画素に先行する行に割り当てられた前の水平走査期間を利用して、前記準備動作と前記補正動作の両方若しくは片方を各水平走査期間で時分割的に行う表示装置。 - 前記信号部は、前記準備動作に合わせて高レベルの前記第1固定電位を供給し、前記補正動作に合わせて低レベルの前記第2固定電位を供給し、前記サンプリング動作に合わせて前記信号電位を供給することを特徴とする請求項1記載の表示装置。
- 前記ドライブトランジスタは、その出力電流が閾電圧に加えチャネル領域のキャリア移動度に対しても依存性を有し、
前記スキャナ部は、前記出力電流のキャリア移動度に対する依存性を打ち消すために、前記スイッチングトランジスタがオン状態であるときに前記信号電位がサンプリングされることで前記ドライブトランジスタに流れる出力電流を取り出し、これを前記画素容量に負帰還して前記入力電圧を補正する動作を実行するように前記サンプリングトランジスタを制御することを特徴とする請求項1記載の表示装置。 - 画素アレイ部とスキャナ部と信号部とを含み、
前記画素アレイ部は、行状に配された第1走査線及び第2走査線と列状に配された信号線と両者が交差する部分に配された行列状の画素とからなり、
前記各画素は、少なくとも、ゲートに前記第1走査線が接続されたサンプリングトランジスタ、ドライブトランジスタ、ゲートに前記第2走査線が接続されたスイッチングトランジスタ、画素容量、及び、発光素子を含み、
前記ドライブトランジスタにあっては、ゲートは前記サンプリングトランジスタを介して前記信号線に接続され、ソースは前記発光素子に接続され、ドレインは前記スイッチングトランジスタを介して電源に接続されており、
前記画素容量は、前記ドライブトランジスタのゲートとソースとの間に接続されており、
前記サンプリングトランジスタは、前記第1走査線から供給される第1制御信号に応じ導通して信号線から供給された映像信号の信号電位を該画素容量にサンプリングし、
前記画素容量は、該サンプリングされた映像信号の信号電位に応じて該ドライブトランジスタのゲートに入力電圧を印加し、
前記ドライブトランジスタは、該入力電圧に応じた出力電流を該発光素子に供給し、該出力電流は該ドライブトランジスタの閾電圧に対して依存性を有し、
前記発光素子は、発光期間中該ドライブトランジスタから供給された出力電流により該映像信号の信号電位に応じた輝度で発光し、
前記スイッチングトランジスタは、前記第2走査線から供給される第2制御信号に応じ導通して前記発光期間では前記ドライブトランジスタを前記電源に接続し、非発光期間では非導通状態になって前記ドライブトランジスタを前記電源から切り離す表示装置の駆動方法であって、
前記信号部が、前記信号線に前記映像信号を供給すると共に、各水平走査期間に前記映像信号を第1固定電位と、第2固定電位と、信号電位との間で切り替え、
前記スキャナ部が、水平走査期間に前記第1走査線及び前記第2走査線に夫々前記第1制御信号及び前記第2制御信号を出力して前記サンプリングトランジスタ及び前記スイッチングトランジスタをオンオフ制御し、前記スイッチングトランジスタがオフ状態であり前記映像信号が前記第1固定電位になる時間帯に前記サンプリングトランジスタをオン状態とすることによって前記画素容量をリセットする準備動作と、前記映像信号が前記第2固定電位に変化した状態で前記サンプリングトランジスタと前記スイッチングトランジスタとをオン状態とすることによってリセットされた前記画素容量に前記閾電圧をキャンセルするための電圧を書き込む補正動作とを行い、その後、前記映像信号が前記信号電位であるときにオン状態の前記サンプリングトランジスタを介して前記画素容量に前記映像信号の前記信号電位をサンプリングするサンプリング動作を実行し、
更に前記スキャナ部が、当該行の画素に先行する行に割り当てられた前の水平走査期間を利用して、前記準備動作と前記補正動作の両方若しくは片方を各水平走査期間で時分割的に行う表示装置の駆動方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005328336A JP4923527B2 (ja) | 2005-11-14 | 2005-11-14 | 表示装置及びその駆動方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005328336A JP4923527B2 (ja) | 2005-11-14 | 2005-11-14 | 表示装置及びその駆動方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2007133284A JP2007133284A (ja) | 2007-05-31 |
JP4923527B2 true JP4923527B2 (ja) | 2012-04-25 |
Family
ID=38154982
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005328336A Expired - Fee Related JP4923527B2 (ja) | 2005-11-14 | 2005-11-14 | 表示装置及びその駆動方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4923527B2 (ja) |
Families Citing this family (32)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4636006B2 (ja) * | 2005-11-14 | 2011-02-23 | ソニー株式会社 | 画素回路及び画素回路の駆動方法、表示装置及び表示装置の駆動方法、並びに、電子機器 |
JP4983018B2 (ja) * | 2005-12-26 | 2012-07-25 | ソニー株式会社 | 表示装置及びその駆動方法 |
JP4915194B2 (ja) * | 2006-09-27 | 2012-04-11 | ソニー株式会社 | 表示装置 |
JP4915195B2 (ja) * | 2006-09-27 | 2012-04-11 | ソニー株式会社 | 表示装置 |
JP2009053298A (ja) * | 2007-08-24 | 2009-03-12 | Sony Corp | El表示パネルモジュール、タイミングジェネレータ、ライトスキャンドライバ及び電子機器 |
JP5256691B2 (ja) * | 2007-10-29 | 2013-08-07 | ソニー株式会社 | 表示装置および電子機器 |
JP4715833B2 (ja) | 2007-11-07 | 2011-07-06 | ソニー株式会社 | 表示装置、表示装置の駆動方法および電子機器 |
JP2009122231A (ja) * | 2007-11-13 | 2009-06-04 | Sony Corp | 表示装置及び表示装置の駆動方法 |
JP4978435B2 (ja) * | 2007-11-14 | 2012-07-18 | ソニー株式会社 | 表示装置、表示装置の駆動方法および電子機器 |
JP5119889B2 (ja) * | 2007-11-26 | 2013-01-16 | ソニー株式会社 | 表示装置及びその駆動方法と電子機器 |
JP2009133915A (ja) * | 2007-11-28 | 2009-06-18 | Sony Corp | 表示装置、表示装置の駆動方法および電子機器 |
JP5115180B2 (ja) * | 2007-12-21 | 2013-01-09 | ソニー株式会社 | 自発光型表示装置およびその駆動方法 |
JP4816653B2 (ja) * | 2008-02-04 | 2011-11-16 | ソニー株式会社 | 表示装置及びその駆動方法と電子機器 |
JP4438869B2 (ja) | 2008-02-04 | 2010-03-24 | ソニー株式会社 | 表示装置及びその駆動方法と電子機器 |
JP2009237041A (ja) | 2008-03-26 | 2009-10-15 | Sony Corp | 画像表示装置及び画像表示方法 |
JP4780134B2 (ja) | 2008-04-09 | 2011-09-28 | ソニー株式会社 | 画像表示装置及び画像表示装置の駆動方法 |
JP4826598B2 (ja) | 2008-04-09 | 2011-11-30 | ソニー株式会社 | 画像表示装置及び画像表示装置の駆動方法 |
JP2009288734A (ja) * | 2008-06-02 | 2009-12-10 | Sony Corp | 画像表示装置 |
JP2010020034A (ja) | 2008-07-10 | 2010-01-28 | Sony Corp | 画像表示装置 |
JP2010038928A (ja) | 2008-07-31 | 2010-02-18 | Sony Corp | 表示装置およびその駆動方法ならびに電子機器 |
JP2010039119A (ja) * | 2008-08-04 | 2010-02-18 | Sony Corp | 表示装置及びその駆動方法と電子機器 |
JP2010039176A (ja) | 2008-08-05 | 2010-02-18 | Sony Corp | 画像表示装置及び画像表示装置の駆動方法 |
JP2010049041A (ja) | 2008-08-22 | 2010-03-04 | Sony Corp | 画像表示装置及び画像表示装置の駆動方法 |
JP2010060601A (ja) | 2008-09-01 | 2010-03-18 | Sony Corp | 画像表示装置及び画像表示装置の駆動方法 |
JP2010060873A (ja) | 2008-09-04 | 2010-03-18 | Sony Corp | 画像表示装置 |
JP5369552B2 (ja) * | 2008-09-04 | 2013-12-18 | セイコーエプソン株式会社 | 画素回路の駆動方法、発光装置および電子機器 |
JP5088294B2 (ja) | 2008-10-29 | 2012-12-05 | ソニー株式会社 | 画像表示装置及び画像表示装置の駆動方法 |
JP2010107630A (ja) | 2008-10-29 | 2010-05-13 | Sony Corp | 画像表示装置及び画像表示装置の駆動方法 |
JP5284198B2 (ja) * | 2009-06-30 | 2013-09-11 | キヤノン株式会社 | 表示装置およびその駆動方法 |
KR101708384B1 (ko) | 2010-06-15 | 2017-02-21 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
JP2013092674A (ja) * | 2011-10-26 | 2013-05-16 | Sony Corp | 駆動回路、駆動方法、表示装置および電子機器 |
JP5423859B2 (ja) * | 2012-10-15 | 2014-02-19 | ソニー株式会社 | 自発光型表示装置およびその駆動方法 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2002202749A (ja) * | 2000-12-28 | 2002-07-19 | Toshiba Corp | 表示装置用アレイ基板及び表示装置 |
JP4945063B2 (ja) * | 2004-03-15 | 2012-06-06 | 東芝モバイルディスプレイ株式会社 | アクティブマトリクス型表示装置 |
JP4636006B2 (ja) * | 2005-11-14 | 2011-02-23 | ソニー株式会社 | 画素回路及び画素回路の駆動方法、表示装置及び表示装置の駆動方法、並びに、電子機器 |
-
2005
- 2005-11-14 JP JP2005328336A patent/JP4923527B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2007133284A (ja) | 2007-05-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4923527B2 (ja) | 表示装置及びその駆動方法 | |
US11170721B2 (en) | Pixel circuit and display apparatus | |
JP4923410B2 (ja) | 画素回路及び表示装置 | |
JP4203770B2 (ja) | 画像表示装置 | |
JP4923505B2 (ja) | 画素回路及び表示装置 | |
JP4151714B2 (ja) | 表示装置及びその駆動方法 | |
EP1785979A2 (en) | Display apparatus and driving method thereof | |
JP5130667B2 (ja) | 表示装置 | |
JP4929891B2 (ja) | 表示装置 | |
JP2008046427A (ja) | 画像表示装置 | |
JP2007156460A (ja) | 表示装置及びその駆動方法 | |
JP4983018B2 (ja) | 表示装置及びその駆動方法 | |
JP2007148129A (ja) | 表示装置及びその駆動方法 | |
JP2007148128A (ja) | 画素回路 | |
JP5152094B2 (ja) | 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 | |
JP2007316453A (ja) | 画像表示装置 | |
JP2008026468A (ja) | 画像表示装置 | |
JP4918983B2 (ja) | 画素回路及び表示装置 | |
JP2009187034A (ja) | 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 | |
JP4967336B2 (ja) | 画素回路及び表示装置 | |
JP5027755B2 (ja) | 表示装置及びその駆動方法 | |
JP2012088724A (ja) | 画素回路および表示装置 | |
JP2012068662A (ja) | 表示装置 | |
JP5099069B2 (ja) | 画素回路及び画素回路の駆動方法、並びに、表示装置及び表示装置の駆動方法 | |
JP4967512B2 (ja) | 表示装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20081031 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20090223 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20090223 |
|
RD05 | Notification of revocation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7425 Effective date: 20090226 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110802 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110905 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120110 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120123 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150217 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150217 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |