JP4433882B2 - ノイズ放射抑制メモリモジュール - Google Patents
ノイズ放射抑制メモリモジュール Download PDFInfo
- Publication number
- JP4433882B2 JP4433882B2 JP2004161176A JP2004161176A JP4433882B2 JP 4433882 B2 JP4433882 B2 JP 4433882B2 JP 2004161176 A JP2004161176 A JP 2004161176A JP 2004161176 A JP2004161176 A JP 2004161176A JP 4433882 B2 JP4433882 B2 JP 4433882B2
- Authority
- JP
- Japan
- Prior art keywords
- layer
- ground
- memory module
- power supply
- signal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 230000001629 suppression Effects 0.000 title claims description 12
- 230000005855 radiation Effects 0.000 claims description 18
- 230000005684 electric field Effects 0.000 description 28
- 230000002093 peripheral effect Effects 0.000 description 7
- 239000004020 conductor Substances 0.000 description 4
- 230000005672 electromagnetic field Effects 0.000 description 3
- 238000004088 simulation Methods 0.000 description 3
- 238000010586 diagram Methods 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 230000008094 contradictory effect Effects 0.000 description 1
- 230000006870 function Effects 0.000 description 1
Images
Landscapes
- Semiconductor Memories (AREA)
- Dram (AREA)
- Production Of Multi-Layered Print Wiring Board (AREA)
- Shielding Devices Or Components To Electric Or Magnetic Fields (AREA)
- Structure Of Printed Boards (AREA)
Description
図10は、図1及び図2に示した本発明のメモリモジュール用プリント基板構造の電磁界シミュレーションを行い、電界強度を計算したデータの一例を示すものである。
しての用途にも適用できる。
2、5、22、25、52 信号配線または電源パターン
3、6、23、26、53、62 周囲グランドパターン
4 他の信号層または電源層
7、27、54、63 グランド層
8、9、10、11、55、56 接続ビア位置
28、29、
61 接続ビア
Claims (5)
- 信号層、電源層及びグランド層から成る多層プリント基板を用いたメモリモジュールにおいて、
信号層または電源層に設けた周囲グランドパターンとグランド層とを接続する少なくとも1つのビアと、他の信号層または電源層に設けた周囲グランドパターンとグランド層とを接続する少なくとも1つのビアとを備え、
前記信号層または電源層の周囲グランドパターンとグランド層とを接続するビアと、前
記他の信号層または電源層の周囲グランドパターンとグランド層とを接続するビアとが、前記グランド層の中心点を中心として点対称、又は、グランド層の中心線を中心として線対称となる位置に配置されていることを特徴とするノイズ放射抑制メモリモジュール。 - 前記信号層または電源層の周囲グランドパターンとグランド層とを接続するビアと、前
記他の信号層または電源層の周囲グランドパターンとグランド層とを接続するビアとが、前記グランド層の端部に設けられていることを特徴とする請求項1に記載のノイズ放射抑制メモリモジュール。 - 前記グランド層の端部は、前記グランド層の各辺より辺長の10%程度中心側に入った位置であることを特徴とする請求項2に記載のノイズ放射抑制メモリモジュール。
- 前記グランド層の端部は、前記グランド層の各辺より辺長の5%程度中心側に入った位置であることを特徴とする請求項2に記載のノイズ放射抑制メモリモジュール。
- 信号層または電源層、他の信号層または電源層、及びグランド層の順で配置したことを特徴とする請求項1乃至請求項4のいずれか一項に記載のノイズ放射抑制メモリモジュール。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004161176A JP4433882B2 (ja) | 2004-05-31 | 2004-05-31 | ノイズ放射抑制メモリモジュール |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004161176A JP4433882B2 (ja) | 2004-05-31 | 2004-05-31 | ノイズ放射抑制メモリモジュール |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2005340733A JP2005340733A (ja) | 2005-12-08 |
JP4433882B2 true JP4433882B2 (ja) | 2010-03-17 |
Family
ID=35493908
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004161176A Expired - Fee Related JP4433882B2 (ja) | 2004-05-31 | 2004-05-31 | ノイズ放射抑制メモリモジュール |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4433882B2 (ja) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2007146723A (ja) * | 2005-11-25 | 2007-06-14 | Yanmar Co Ltd | 燃料噴射ポンプの燃料噴射制御装置。 |
JP5170501B2 (ja) * | 2006-05-16 | 2013-03-27 | 株式会社デンソー | 電力変換装置 |
JP4343254B1 (ja) | 2008-06-02 | 2009-10-14 | 株式会社東芝 | 多層プリント配線基板 |
US8994470B2 (en) | 2011-04-28 | 2015-03-31 | Lenovo Innovations Limited (Hong Kong) | Circuit substrate having noise suppression structure |
-
2004
- 2004-05-31 JP JP2004161176A patent/JP4433882B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2005340733A (ja) | 2005-12-08 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4736988B2 (ja) | 多層プリント基板 | |
US11444382B2 (en) | Antenna device and antenna module | |
JP2012129443A (ja) | プリント回路板 | |
JP7112301B2 (ja) | 電子制御装置 | |
JP4454388B2 (ja) | 半導体モジュール | |
JP4433882B2 (ja) | ノイズ放射抑制メモリモジュール | |
US7301097B2 (en) | Printed-circuit board and electronic device | |
US20070075418A1 (en) | Emi shielding device for pcb | |
JP4958189B2 (ja) | 集積回路の搭載構造 | |
JP2977018B2 (ja) | インタフェースケーブル接続用コネクタ | |
JPH11220263A (ja) | プリント配線板 | |
JP2009043853A (ja) | 多層基板 | |
JP4735670B2 (ja) | プリント基板および画像処理装置 | |
JPWO2008010445A1 (ja) | 多層プリント回路基板 | |
JP2013222924A (ja) | 部品内蔵基板 | |
JP6878142B2 (ja) | 電子機器 | |
JP3956665B2 (ja) | 多層プリント配線板 | |
JP2008108814A (ja) | プリント配線板 | |
JP2001326432A (ja) | プリント配線板とケーブルの接続構造及び電子機器 | |
JP2007088104A (ja) | カードエッジ基板 | |
JP6924227B2 (ja) | 基板とその基板を有する画像形成装置 | |
JP4694035B2 (ja) | 配線構造基板 | |
JP2004297384A (ja) | 振動子搭載用基板及び発振子 | |
JP2010056766A (ja) | アンテナモジュール | |
JP2007150212A (ja) | 回路基板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20070423 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20090428 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20090609 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090807 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20091208 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20091221 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130108 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20130108 Year of fee payment: 3 |
|
LAPS | Cancellation because of no payment of annual fees |