JP4123172B2 - 薄膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器 - Google Patents
薄膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器 Download PDFInfo
- Publication number
- JP4123172B2 JP4123172B2 JP2004070834A JP2004070834A JP4123172B2 JP 4123172 B2 JP4123172 B2 JP 4123172B2 JP 2004070834 A JP2004070834 A JP 2004070834A JP 2004070834 A JP2004070834 A JP 2004070834A JP 4123172 B2 JP4123172 B2 JP 4123172B2
- Authority
- JP
- Japan
- Prior art keywords
- residue
- substrate
- forming
- treatment
- bank
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76838—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the conductors
- H01L21/76877—Filling of holes, grooves or trenches, e.g. vias, with conductive material
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
- H01L21/283—Deposition of conductive or insulating materials for electrodes conducting electric current
- H01L21/288—Deposition of conductive or insulating materials for electrodes conducting electric current from a liquid, e.g. electrolytic deposition
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76802—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics
- H01L21/76814—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing by forming openings in dielectrics post-treatment or after-treatment, e.g. cleaning or removal of oxides on underlying conductors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76822—Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc.
- H01L21/76826—Modification of the material of dielectric layers, e.g. grading, after-treatment to improve the stability of the layers, to increase their density etc. by contacting the layer with gases, liquids or plasmas
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/768—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics
- H01L21/76801—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing
- H01L21/76829—Applying interconnections to be used for carrying current between separate components within a device comprising conductors and dielectrics characterised by the formation and the after-treatment of the dielectrics, e.g. smoothing characterised by the formation of thin functional dielectric layers, e.g. dielectric etch-stop, barrier, capping or liner layers
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/10—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
- H05K3/12—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns
- H05K3/1258—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns by using a substrate provided with a shape pattern, e.g. grooves, banks, resist pattern
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0241—Manufacture or treatment of multiple TFTs using liquid deposition, e.g. printing
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K71/00—Manufacture or treatment specially adapted for the organic devices covered by this subclass
- H10K71/10—Deposition of organic active material
- H10K71/12—Deposition of organic active material using liquid deposition, e.g. spin coating
- H10K71/13—Deposition of organic active material using liquid deposition, e.g. spin coating using printing techniques, e.g. ink-jet printing or screen printing
- H10K71/135—Deposition of organic active material using liquid deposition, e.g. spin coating using printing techniques, e.g. ink-jet printing or screen printing using ink-jet printing
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2201/00—Indexing scheme relating to printed circuits covered by H05K1/00
- H05K2201/09—Shape and layout
- H05K2201/09818—Shape or layout details not covered by a single group of H05K2201/09009 - H05K2201/09809
- H05K2201/09909—Special local insulating pattern, e.g. as dam around component
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/01—Tools for processing; Objects used during processing
- H05K2203/0104—Tools for processing; Objects used during processing for patterning or coating
- H05K2203/013—Inkjet printing, e.g. for printing insulating material or resist
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K2203/00—Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
- H05K2203/11—Treatments characterised by their effect, e.g. heating, cooling, roughening
- H05K2203/1173—Differences in wettability, e.g. hydrophilic or hydrophobic areas
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05K—PRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
- H05K3/00—Apparatus or processes for manufacturing printed circuits
- H05K3/10—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern
- H05K3/12—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns
- H05K3/1241—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns by ink-jet printing or drawing by dispensing
- H05K3/125—Apparatus or processes for manufacturing printed circuits in which conductive material is applied to the insulating support in such a manner as to form the desired conductive pattern using thick film techniques, e.g. printing techniques to apply the conductive material or similar techniques for applying conductive paste or ink patterns by ink-jet printing or drawing by dispensing by ink-jet printing
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/122—Pixel-defining structures or layers, e.g. banks
Landscapes
- Engineering & Computer Science (AREA)
- Manufacturing & Machinery (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Power Engineering (AREA)
- Plasma & Fusion (AREA)
- Internal Circuitry In Semiconductor Integrated Circuit Devices (AREA)
- Electrodes Of Semiconductors (AREA)
- Thin Film Transistor (AREA)
- Liquid Crystal (AREA)
- Electroluminescent Light Sources (AREA)
- Application Of Or Painting With Fluid Materials (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Manufacturing Of Printed Wiring (AREA)
Description
配線パターンを形成するために基板上に機能液を配置する際、基板上に残渣があると、基板上に機能液を均一に配置できなくなる場合があり、液溜まり(バルジ)や断線等の不都合の発生の原因となる。
本発明の薄膜パターンの形成方法は、機能液を基板上に配置することにより薄膜パターンを形成する方法であって、前記基板上に前記薄膜パターンに応じたバンクを形成するバンク形成工程と、前記バンク間の残渣を除去する残渣処理工程と、前記残渣が除去された前記バンク間に前記機能液を配置する材料配置工程とを有することを特徴とする。この場合において、前記残渣処理工程は、前記バンク間の底部の残渣を除去する工程を有することを特徴とする。
図3に示すように、本実施形態に係る配線パターンの形成方法は、上述した配線パターン形成用インクを基板上に配置し、基板上に導電膜配線パターンを形成するものであって、基板上に配線パターンに応じたバンクを形成するバンク形成工程S1と、バンク間の残渣を除去する残渣処理工程S2(S2−1、S2−2)と、バンクに撥液性を付与する撥液化処理工程S3と、残渣を除去されたバンク間にインクを配置する材料配置工程S4と、インクの液体成分の少なくとも一部を除去する中間乾燥工程S5と、焼成工程S6とを有している。
以下、各工程毎に詳細に説明する。本実施形態では基板Pとしてガラス基板が用いられる。
まず、図4(a)に示すように、有機材料塗布前に表面改質処理として、基板Pに対してHMDS処理が施される。HMDS処理は、ヘキサメチルジシラサン((CH3)3SiNHSi(CH3)3)を蒸気状にして塗布する方法である。これにより、バンクと基板Pとの密着性を向上する密着層としてのHMDS層32が基板P上に形成される。
基板P上にバンクB、Bが形成されると、フッ酸処理が施される。フッ酸処理は、例えば2.5%フッ酸水溶液でエッチングを施すことでバンクB、B間のHMDS層32を除去する処理である。フッ酸処理では、バンクB、Bがマスクとして機能し、バンクB、B間に形成された溝部34の底部35にある有機物であるHMDS層32が除去される。これにより、図4(d)に示すように、残渣であるHMDSが除去される。
続いて、バンクBに対し撥液化処理を行い、その表面に撥液性を付与する。撥液化処理としては、例えば大気雰囲気中でテトラフルオロメタンを処理ガスとするプラズマ処理法(CF4プラズマ処理法)を採用することができる。CF4プラズマ処理の条件は、例えばプラズマパワーが100〜800W、4フッ化炭素ガス流量が50〜100ml/min、プラズマ放電電極に対する基体搬送速度が0.5〜1020mm/sec、基体温度が70〜90℃とされる。なお、処理ガスとしては、テトラフルオロメタン(四フッ化炭素)に限らず、他のフルオロカーボン系のガスを用いることもできる。
ここで、フッ酸処理ではバンクB、B間の底部35のHMDS(有機物)が完全に除去されない場合がある。あるいは、バンクB、B間の底部35にバンク形成時のレジスト(有機物)が残っている場合もある。そこで、次に、バンクB、B間の底部35におけるバンク形成時の有機物(レジスト)残渣を除去するために、基板Pに対して残渣処理を再度施す。
続いて、バンクBに対し撥液化処理を行い、その表面に撥液性を付与する。撥液化処理としては、例えば大気雰囲気中でテトラフルオロメタンを処理ガスとするプラズマ処理法(CF4プラズマ処理法)を採用することができる。CF4プラズマ処理の条件は、例えばプラズマパワーが100〜800W、4フッ化炭素ガス流量が50〜100ml/min、プラズマ放電電極に対する基体搬送速度が0.5〜1020mm/sec、基体温度が70〜90℃とされる。なお、処理ガスとしては、テトラフルオロメタン(四フッ化炭素)に限らず、他のフルオロカーボン系のガスを用いることもできる。
次に、液滴吐出装置IJによる液滴吐出法を用いて、配線パターン形成用インクの液滴が基板P上のバンクB、B間に配置される。なお、ここでは、導電性材料として有機銀化合物を用い、溶媒(分散媒)はジエチレングリコールジエチルエーテルを用いた有機銀化合物からなるインク(機能液)を吐出する。材料配置工程では、図5(a)に示すように、液滴吐出ヘッド1から配線パターン形成用材料を含むインクを液滴にして吐出する。吐出された液滴は、図5(b)に示すように、基板P上のバンクB、B間の溝部34に配置される。液滴吐出の条件としては、例えば、インク重量4ng/dot、インク速度(吐出速度)5〜7m/secで行うことできる。また、液滴を吐出する雰囲気は、温度60℃以下、湿度80%以下に設定されていることが好ましい。これにより、液滴吐出ヘッド1の吐出ノズルが目詰まりすることなく安定した液滴吐出を行うことができる。
基板Pに液滴を吐出した後、分散媒の除去及び膜厚確保のため、必要に応じて乾燥処理をする。乾燥処理は、例えば基板Pを加熱する通常のホットプレート、電気炉などによる処理の他、ランプアニールによって行なうこともできる。ランプアニールに使用する光の光源としては、特に限定されないが、赤外線ランプ、キセノンランプ、YAGレーザ、アルゴンレーザ、炭酸ガスレーザ、XeF、XeCl、XeBr、KrF、KrCl、ArF、ArClなどのエキシマレーザなどを光源として使用することができる。これらの光源は一般には、出力10W以上5000W以下の範囲のものが用いられるが、本実施形態では100W以上1000W以下の範囲で十分である。そして、この中間乾燥工程と上記材料配置工程とを繰り返し行うことにより、図5(c)に示すように、液体材料の液滴が複数層積層され、膜厚の厚い配線パターン(薄膜パターン)33Aが形成される。
吐出工程後の導電性材料は、例えば、有機銀化合物の場合、導電性を得るために、熱処理を行い、有機銀化合物の有機分を除去し銀粒子を残留させる必要がある。そのため、吐出工程後の基板には熱処理及び/又は光処理が施される。
基板P上にHMDS層32を形成し、その上にバンクBを形成した後、フッ酸処理を行わずに、基板Pに対して上記プラズマ処理装置を用いてO2プラズマ処理を施した。処理条件は、プラズマパワー550W、酸素ガス流量100〔mL/min〕、Heガス流量10〔L/min〕とした。そして、上記プラズマ処理装置の試料テーブル40の移動速度を、1mm/sec、2mm/sec、5mm/secと順次変更し、O2 プラズマ処理後のバンク間の底部35(基板Pの露出部)と純水との接触角を測定した。その結果、テーブル移動速度が1mm/secの場合、O2 プラズマ処理前では接触角約59度であったものがO2 プラズマ処理後では接触角10度以下となった。同様に、テーブル移動速度が2mm/sec、及び5mm/secの場合にも、O2 プラズマ処理後の接触角は10度以下であった。以上の実験により、フッ酸処理を行わずにO2 プラズマ処理のみを施すことによって残渣が十分に除去され、しかも基板P(底部35)に対して均一な親液性が付与されることを確認できた。
本発明の電気光学装置の一例である液晶表示装置について説明する。図7は本発明に係る液晶表示装置について、各構成要素とともに示す対向基板側から見た平面図であり、図8は図7のH−H’線に沿う断面図である。図9は液晶表示装置の画像表示領域においてマトリクス状に形成された複数の画素における各種素子、配線等の等価回路図で、図10は、液晶表示装置の部分拡大断面図である。なお、以下の説明に用いた各図においては、各層や各部材を図面上で認識可能な程度の大きさとするため、各層や各部材毎に縮尺を異ならせてある。
図11において、有機EL装置301は、基板311、回路素子部321、画素電極331、バンク部341、発光素子351、陰極361(対向電極)、および封止基板371から構成された有機EL素子302に、フレキシブル基板(図示略)の配線および駆動IC(図示略)を接続したものである。回路素子部321は、アクティブ素子であるTFT30が基板311上に形成され、複数の画素電極331が回路素子部321上に整列して構成されたものである。そして、TFT30を構成するゲート配線61が、上述した実施形態の配線パターンの形成方法により形成されている。
図16に示す液晶表示装置(電気光学装置)901は、大別するとカラーの液晶パネル(電気光学パネル)902と、液晶パネル902に接続される回路基板903とを備えている。また、必要に応じて、バックライト等の照明装置、その他の付帯機器が液晶パネル902に付設されている。
本実施形態の液晶表示装置によれば、電気特性の不均一が解消された高品質の液晶表示装置を得ることができる。
本発明の電子機器の具体例について説明する。
図18(a)は携帯電話の一例を示した斜視図である。図18(a)において、600は携帯電話本体を示し、601は上記実施形態の液晶表示装置を備えた液晶表示部を示している。
図18(b)はワープロ、パソコンなどの携帯型情報処理装置の一例を示した斜視図である。図18(b)において、700は情報処理装置、701はキーボードなどの入力部、703は情報処理本体、702は上記実施形態の液晶表示装置を備えた液晶表示部を示している。
図18(c)は腕時計型電子機器の一例を示した斜視図である。図18(c)において、800は時計本体を示し、801は上記実施形態の液晶表示装置を備えた液晶表示部を示している。
図18(a)〜(c)に示す電子機器は、上記実施形態の液晶表示装置を備えたものであり、配線の断線等の不都合の発生が抑制されている。
なお、本実施形態の電子機器は液晶装置を備えるものとしたが、有機エレクトロルミネッセンス表示装置、プラズマ型表示装置等、他の電気光学装置を備えた電子機器とすることもできる。
400…非接触型カード媒体(電子機器)、B…バンク、P…基板
Claims (6)
- 機能液をガラスの基板上に配置することにより薄膜パターンを形成する方法であって、
前記基板上に前記薄膜パターンに応じたバンクを形成するバンク形成工程と、
前記バンク間の底部の残渣を除去する第1の残渣処理工程と、
前記第1の残渣処理工程の後、前記バンクに撥液性を付与する撥液化処理工程と、
前記撥液化処理工程の後、前記バンク間の底部の残渣を除去する第2の残渣処理工程と、
前記第2の残渣処理工程の後、前記バンク間に前記機能液を配置する材料配置工程とを有し、
前記第1、第2の残渣処理工程では、フッ酸で残渣をエッチングするフッ酸処理が実行されることを特徴とする薄膜パターンの形成方法。 - 前記材料配置工程の後に、前記機能液で前記バンク間に形成された機能層の残渣を除去する残渣処理工程を再度行うことを特徴とする請求項1記載の薄膜パターンの形成方法。
- 前記機能液は熱処理又は光処理により導電性を発現することを特徴とする請求項1又は2記載の薄膜パターンの形成方法。
- 前記機能液には導電性微粒子が含まれることを特徴とする請求項1〜3のいずれか一項記載の薄膜パターンの形成方法。
- ガラスの基板上に薄膜パターンを形成する工程を有するデバイスの製造方法において、
請求項1〜請求項4のいずれか一項記載の薄膜パターンの形成方法により、前記基板上に薄膜パターンを形成することを特徴とするデバイスの製造方法。 - アクティブマトリクス基板の製造方法において、
ガラスの基板上にゲート配線を形成する第1の工程と、
前記ゲート配線上にゲート絶縁膜を形成する第2の工程と、
前記ゲート絶縁膜を介して半導体層を積層する第3の工程と、
前記ゲート絶縁層の上にソース電極及びドレイン電極を形成する第4の工程と、
前記ソース電極及び前記ドレイン電極上に絶縁材料を配置する第5の工程と、
前記絶縁材料を配置した上に画素電極を形成する第6の工程と、を有し、
前記第1の工程及び前記第4の工程及び前記第6の工程の少なくとも一つの工程は、
形成パターンに応じたバンクを形成するバンク形成工程と、
前記バンク間の底部の残渣を除去する第1の残渣処理工程と、
前記第1の残渣処理工程の後、前記バンクに撥液性を付与する撥液化処理工程と、
前記撥液化処理工程の後、前記バンク間の底部の残渣を除去する第2の残渣処理工程と、
前記第2の残渣処理工程の後、前記バンク間に前記機能液を液滴吐出装置によって吐出することによって配置される材料配置工程と、を有し、
前記第1、第2の残渣処理工程では、フッ酸で残渣をエッチングするフッ酸処理が実行されることを特徴とするアクティブマトリクス基板の製造方法。
Priority Applications (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2004070834A JP4123172B2 (ja) | 2003-04-01 | 2004-03-12 | 薄膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器 |
US10/803,027 US7214617B2 (en) | 2003-04-01 | 2004-03-18 | Method of forming thin film pattern, method of manufacturing device, electro-optical apparatus and electronic apparatus |
TW093107944A TWI245596B (en) | 2003-04-01 | 2004-03-24 | Method of forming thin film pattern, method of manufacturing device, electrooptical apparatus and electronic apparatus |
KR1020040021165A KR100606948B1 (ko) | 2003-04-01 | 2004-03-29 | 박막 패턴의 형성 방법 및 디바이스의 제조 방법, 전기광학 장치 및 전자 기기 |
CNB2004100318330A CN1298019C (zh) | 2003-04-01 | 2004-03-30 | 薄膜图形形成方法、器件及有源矩阵基板的制造方法 |
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2003098274 | 2003-04-01 | ||
JP2004070834A JP4123172B2 (ja) | 2003-04-01 | 2004-03-12 | 薄膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2004314056A JP2004314056A (ja) | 2004-11-11 |
JP4123172B2 true JP4123172B2 (ja) | 2008-07-23 |
Family
ID=33478793
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2004070834A Expired - Fee Related JP4123172B2 (ja) | 2003-04-01 | 2004-03-12 | 薄膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器 |
Country Status (5)
Country | Link |
---|---|
US (1) | US7214617B2 (ja) |
JP (1) | JP4123172B2 (ja) |
KR (1) | KR100606948B1 (ja) |
CN (1) | CN1298019C (ja) |
TW (1) | TWI245596B (ja) |
Families Citing this family (35)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4123172B2 (ja) * | 2003-04-01 | 2008-07-23 | セイコーエプソン株式会社 | 薄膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器 |
JP2004363560A (ja) * | 2003-05-09 | 2004-12-24 | Seiko Epson Corp | 基板、デバイス、デバイス製造方法、アクティブマトリクス基板の製造方法及び電気光学装置並びに電子機器 |
JP2005012179A (ja) * | 2003-05-16 | 2005-01-13 | Seiko Epson Corp | 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器、アクティブマトリクス基板の製造方法 |
JP3788467B2 (ja) * | 2003-05-28 | 2006-06-21 | セイコーエプソン株式会社 | パターン形成方法、デバイス及びデバイスの製造方法、電気光学装置、電子機器並びにアクティブマトリクス基板の製造方法 |
TWI366701B (en) * | 2004-01-26 | 2012-06-21 | Semiconductor Energy Lab | Method of manufacturing display and television |
JP2005331619A (ja) * | 2004-05-18 | 2005-12-02 | Sharp Corp | パターン部材およびその製造方法 |
JP3841096B2 (ja) * | 2004-09-28 | 2006-11-01 | セイコーエプソン株式会社 | 配線パターンの形成方法、多層配線基板の製造方法、電子機器 |
JP4906259B2 (ja) * | 2004-12-06 | 2012-03-28 | シャープ株式会社 | 表示装置用基板の製造方法 |
US8063551B1 (en) * | 2004-12-29 | 2011-11-22 | E.I. Du Pont De Nemours And Company | Pixel intensity homogeneity in organic electronic devices |
JP2006245526A (ja) * | 2005-02-04 | 2006-09-14 | Seiko Epson Corp | 膜パターンの形成方法、デバイス及びその製造方法、電気光学装置、並びに電子機器 |
JP4240018B2 (ja) * | 2005-02-04 | 2009-03-18 | セイコーエプソン株式会社 | 膜パターンの形成方法、デバイス及びその製造方法、電気光学装置、並びに電子機器 |
JP4297106B2 (ja) * | 2005-02-23 | 2009-07-15 | セイコーエプソン株式会社 | 膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器 |
KR101127835B1 (ko) * | 2005-05-11 | 2012-06-12 | 엘지디스플레이 주식회사 | 액정 적하 장치 및 이를 이용한 액정 적하 방법 |
JP4345710B2 (ja) * | 2005-05-11 | 2009-10-14 | セイコーエプソン株式会社 | 膜パターンの形成方法 |
JP4200981B2 (ja) * | 2005-05-16 | 2008-12-24 | セイコーエプソン株式会社 | バンク構造、配線パターン形成方法、デバイス、電気光学装置、及び電子機器 |
GB0510382D0 (en) * | 2005-05-20 | 2005-06-29 | Cambridge Display Tech Ltd | Ink jet printing compositions in opto-electrical devices |
JP4200983B2 (ja) * | 2005-05-24 | 2008-12-24 | セイコーエプソン株式会社 | 膜パターンの形成方法、アクティブマトリクス基板、電気光学装置、及び電子機器 |
TWI334649B (en) * | 2005-09-27 | 2010-12-11 | Lg Chemical Ltd | Method for forming buried contact electrode of semiconductor device having pn junction and optoelectronic semiconductor device using the same |
KR100786970B1 (ko) * | 2005-09-27 | 2007-12-17 | 주식회사 엘지화학 | p-n 접합 반도체 소자의 매립 접촉전극 형성 방법 및이를 이용한 광전자 반도체 소자 |
JP2007329446A (ja) * | 2006-05-12 | 2007-12-20 | Seiko Epson Corp | 金属配線形成方法、アクティブマトリクス基板の製造方法、デバイス及び電気光学装置並びに電子機器 |
WO2008006373A1 (en) * | 2006-07-12 | 2008-01-17 | Merck Patent Gmbh | Solid-phase detection of terminal monosaccharides cleaved from glycosylated substrates |
JP4305478B2 (ja) * | 2006-08-11 | 2009-07-29 | セイコーエプソン株式会社 | 液状体の吐出方法、配線基板の製造方法、カラーフィルタの製造方法、有機el発光素子の製造方法 |
JP4896843B2 (ja) * | 2007-09-20 | 2012-03-14 | 積水化学工業株式会社 | 有機el素子の製造方法 |
US20090155963A1 (en) * | 2007-12-12 | 2009-06-18 | Hawkins Gilbert A | Forming thin film transistors using ablative films |
GB2462845B (en) * | 2008-08-21 | 2011-07-27 | Cambridge Display Tech Ltd | Organic electronic devices and methods of making the same using solution processing techniques |
WO2011045960A1 (ja) * | 2009-10-16 | 2011-04-21 | シャープ株式会社 | 薄膜トランジスタ、その製造方法及びそれを含む表示装置 |
US20150314326A1 (en) * | 2012-12-17 | 2015-11-05 | Kolon Glotech, Inc. | Method for manufacturing planarized fabric substrate for flexible display |
JPWO2014156134A1 (ja) | 2013-03-26 | 2017-02-16 | パナソニック株式会社 | 電子デバイス及び電子デバイスの製造方法 |
CN113930707B (zh) * | 2014-10-21 | 2024-04-16 | 奥雷尔科技有限公司 | 一种在基底上形成图案化金属膜的方法和系统 |
CN106356380B (zh) * | 2016-11-11 | 2019-05-31 | 深圳市华星光电技术有限公司 | 柔性tft基板及其制作方法 |
EP3864099A4 (en) * | 2018-10-11 | 2022-07-06 | Schmutz Ip, LLC | METHODS FOR PRINTING CONDUCTIVE INKS AND SUBSTRATES PRODUCED THEREOF |
US11730017B2 (en) | 2018-11-13 | 2023-08-15 | Samsung Display Co., Ltd. | Display device and method of fabricating the same |
DE102019106546A1 (de) * | 2019-03-14 | 2020-09-17 | OSRAM Opto Semiconductors Gesellschaft mit beschränkter Haftung | Verfahren zur herstellung von optoelektronischen halbleiterbauteilen und optoelektronisches halbleiterbauteil |
US20240431191A1 (en) * | 2021-11-09 | 2024-12-26 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing display device |
CN115568118A (zh) * | 2022-10-20 | 2023-01-03 | Oppo广东移动通信有限公司 | 制作方法、电路板、防抖组件以及摄像模组 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5132248A (en) * | 1988-05-31 | 1992-07-21 | The United States Of America As Represented By The United States Department Of Energy | Direct write with microelectronic circuit fabrication |
KR100608543B1 (ko) * | 1998-03-17 | 2006-08-03 | 세이코 엡슨 가부시키가이샤 | 표시장치의 제조방법 및 박막발광소자의 제조방법 |
KR100425856B1 (ko) * | 1998-03-26 | 2004-06-18 | 엘지.필립스 엘시디 주식회사 | 피식각막식각방법 |
KR100403714B1 (ko) | 2000-06-10 | 2003-11-01 | 씨씨알 주식회사 | 웹문서 레이아웃 이미지 및 웹사이트 구조를 제공하여인터넷 검색을 용이하게 할 수 있는 시스템 및 방법 |
JP3908443B2 (ja) * | 2000-06-30 | 2007-04-25 | 株式会社東芝 | 基板処理方法 |
JP4170049B2 (ja) * | 2002-08-30 | 2008-10-22 | シャープ株式会社 | パターン形成基材およびパターン形成方法 |
TWI256732B (en) * | 2002-08-30 | 2006-06-11 | Sharp Kk | Thin film transistor, liquid crystal display apparatus, manufacturing method of thin film transistor, and manufacturing method of liquid crystal display apparatus |
JP4123172B2 (ja) * | 2003-04-01 | 2008-07-23 | セイコーエプソン株式会社 | 薄膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器 |
JP4103830B2 (ja) * | 2003-05-16 | 2008-06-18 | セイコーエプソン株式会社 | パターンの形成方法及びパターン形成装置、デバイスの製造方法、アクティブマトリクス基板の製造方法 |
JP4400290B2 (ja) * | 2004-04-06 | 2010-01-20 | セイコーエプソン株式会社 | 膜パターンの形成方法及びデバイスの製造方法、アクティブマトリクス基板の製造方法 |
US7247529B2 (en) * | 2004-08-30 | 2007-07-24 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing display device |
US7985677B2 (en) * | 2004-11-30 | 2011-07-26 | Semiconductor Energy Laboratory Co., Ltd. | Method of manufacturing semiconductor device |
-
2004
- 2004-03-12 JP JP2004070834A patent/JP4123172B2/ja not_active Expired - Fee Related
- 2004-03-18 US US10/803,027 patent/US7214617B2/en not_active Expired - Fee Related
- 2004-03-24 TW TW093107944A patent/TWI245596B/zh not_active IP Right Cessation
- 2004-03-29 KR KR1020040021165A patent/KR100606948B1/ko not_active Expired - Fee Related
- 2004-03-30 CN CNB2004100318330A patent/CN1298019C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US20050191781A1 (en) | 2005-09-01 |
KR20040086601A (ko) | 2004-10-11 |
CN1298019C (zh) | 2007-01-31 |
JP2004314056A (ja) | 2004-11-11 |
US7214617B2 (en) | 2007-05-08 |
TW200501849A (en) | 2005-01-01 |
TWI245596B (en) | 2005-12-11 |
CN1534727A (zh) | 2004-10-06 |
KR100606948B1 (ko) | 2006-08-01 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4123172B2 (ja) | 薄膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器 | |
JP3788467B2 (ja) | パターン形成方法、デバイス及びデバイスの製造方法、電気光学装置、電子機器並びにアクティブマトリクス基板の製造方法 | |
JP4344270B2 (ja) | 液晶表示装置の製造方法 | |
KR100619486B1 (ko) | 박막 패턴의 형성 방법 및 디바이스의 제조 방법 | |
KR100753954B1 (ko) | 배선 패턴의 형성 방법, 디바이스의 제조 방법, 및디바이스 | |
JP2005012173A (ja) | 膜パターン形成方法、デバイス及びデバイスの製造方法、電気光学装置、並びに電子機器 | |
JP2004363561A (ja) | パターンとその形成方法、デバイスとその製造方法、電気光学装置、電子機器及びアクティブマトリクス基板の製造方法 | |
JP2004363560A (ja) | 基板、デバイス、デバイス製造方法、アクティブマトリクス基板の製造方法及び電気光学装置並びに電子機器 | |
JP2004351272A (ja) | 薄膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器 | |
JP2005013986A (ja) | デバイスとその製造方法、アクティブマトリクス基板の製造方法及び電気光学装置並びに電子機器 | |
JP2005012179A (ja) | 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器、アクティブマトリクス基板の製造方法 | |
JP4400290B2 (ja) | 膜パターンの形成方法及びデバイスの製造方法、アクティブマトリクス基板の製造方法 | |
JP2005013985A (ja) | 膜パターン形成方法、デバイス及びその製造方法、電気光学装置、並びに電子機器、アクティブマトリクス基板の製造方法、アクティブマトリクス基板 | |
JP4517583B2 (ja) | 線パターン形成方法およびデバイスの製造方法 | |
JP2006259687A (ja) | 膜パターンの形成方法及びデバイスの製造方法、電気光学装置及び電子機器 | |
JP4042625B2 (ja) | 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器 | |
JP4192674B2 (ja) | 薄膜パターン形成方法及びデバイスの製造方法 | |
JP2006313916A (ja) | 配線パターン形成方法、デバイスの製造方法、非接触型カード媒体の製造方法、電気光学装置の製造方法及びアクティブマトリクス基板の製造方法 | |
JP4075929B2 (ja) | パターン形成方法 | |
JP2004311530A (ja) | パターン形成方法、デバイスとその製造方法、液晶表示装置の製造方法、プラズマディスプレイパネルの製造方法、有機elデバイスの製造方法、フィールドエミッションディスプレイの製造方法及び電気光学装置並びに電子機器 | |
JP2004330164A (ja) | 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器 | |
JP2004305989A (ja) | 膜パターン形成方法、デバイス及びデバイスの製造方法、電気光学装置、並びに電子機器 | |
JP2004337780A (ja) | 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器 | |
JP4453651B2 (ja) | アクティブマトリクス基板の製造方法及び電気光学装置並びに電子機器 | |
JP2004351397A (ja) | 薄膜パターン形成方法、デバイスとその製造方法及び電気光学装置並びに電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20050628 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20050629 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20071015 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20071030 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20071228 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20080205 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20080311 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20080408 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20080421 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20110516 Year of fee payment: 3 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20120516 Year of fee payment: 4 |
|
LAPS | Cancellation because of no payment of annual fees |