WO2018038107A1 - 有機薄膜トランジスタとその製造方法および画像表示装置 - Google Patents
有機薄膜トランジスタとその製造方法および画像表示装置 Download PDFInfo
- Publication number
- WO2018038107A1 WO2018038107A1 PCT/JP2017/029959 JP2017029959W WO2018038107A1 WO 2018038107 A1 WO2018038107 A1 WO 2018038107A1 JP 2017029959 W JP2017029959 W JP 2017029959W WO 2018038107 A1 WO2018038107 A1 WO 2018038107A1
- Authority
- WO
- WIPO (PCT)
- Prior art keywords
- insulating layer
- electrode
- thin film
- film transistor
- organic thin
- Prior art date
Links
- 239000010409 thin film Substances 0.000 title claims abstract description 175
- 238000000034 method Methods 0.000 title claims abstract description 155
- 238000004519 manufacturing process Methods 0.000 title claims description 10
- 239000003990 capacitor Substances 0.000 claims abstract description 192
- 239000004065 semiconductor Substances 0.000 claims abstract description 125
- 239000000758 substrate Substances 0.000 claims abstract description 90
- 239000000463 material Substances 0.000 claims abstract description 89
- 239000010408 film Substances 0.000 claims description 62
- 239000011810 insulating material Substances 0.000 claims description 22
- 238000010030 laminating Methods 0.000 claims description 7
- 238000007639 printing Methods 0.000 abstract description 21
- 239000010410 layer Substances 0.000 description 300
- 238000000059 patterning Methods 0.000 description 22
- 238000000576 coating method Methods 0.000 description 20
- -1 polyethylene Polymers 0.000 description 20
- 229920001665 Poly-4-vinylphenol Polymers 0.000 description 18
- 239000004372 Polyvinyl alcohol Substances 0.000 description 18
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 description 18
- 229920003229 poly(methyl methacrylate) Polymers 0.000 description 18
- 239000004926 polymethyl methacrylate Substances 0.000 description 18
- 229920002451 polyvinyl alcohol Polymers 0.000 description 18
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 16
- 239000011229 interlayer Substances 0.000 description 16
- 230000000052 comparative effect Effects 0.000 description 15
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 14
- BQCADISMDOOEFD-UHFFFAOYSA-N Silver Chemical compound [Ag] BQCADISMDOOEFD-UHFFFAOYSA-N 0.000 description 13
- 229910000449 hafnium oxide Inorganic materials 0.000 description 13
- SIWVEOZUMHYXCS-UHFFFAOYSA-N oxo(oxoyttriooxy)yttrium Chemical compound O=[Y]O[Y]=O SIWVEOZUMHYXCS-UHFFFAOYSA-N 0.000 description 13
- BPUBBGLMJRNUCC-UHFFFAOYSA-N oxygen(2-);tantalum(5+) Chemical compound [O-2].[O-2].[O-2].[O-2].[O-2].[Ta+5].[Ta+5] BPUBBGLMJRNUCC-UHFFFAOYSA-N 0.000 description 13
- RVTZCBVAJQQJTK-UHFFFAOYSA-N oxygen(2-);zirconium(4+) Chemical compound [O-2].[O-2].[Zr+4] RVTZCBVAJQQJTK-UHFFFAOYSA-N 0.000 description 13
- 230000008569 process Effects 0.000 description 13
- 239000011347 resin Substances 0.000 description 13
- 229920005989 resin Polymers 0.000 description 13
- 229910052814 silicon oxide Inorganic materials 0.000 description 13
- 229910052709 silver Inorganic materials 0.000 description 13
- 239000004332 silver Substances 0.000 description 13
- 239000002356 single layer Substances 0.000 description 13
- 229910001936 tantalum oxide Inorganic materials 0.000 description 13
- 229910001928 zirconium oxide Inorganic materials 0.000 description 13
- 230000015572 biosynthetic process Effects 0.000 description 12
- 239000011651 chromium Substances 0.000 description 12
- 239000010949 copper Substances 0.000 description 12
- 239000011521 glass Substances 0.000 description 12
- 239000010931 gold Substances 0.000 description 12
- 239000011572 manganese Substances 0.000 description 12
- 238000007650 screen-printing Methods 0.000 description 12
- 239000010936 titanium Substances 0.000 description 12
- 238000007429 general method Methods 0.000 description 11
- 239000002105 nanoparticle Substances 0.000 description 11
- 238000000206 photolithography Methods 0.000 description 11
- 238000007644 letterpress printing Methods 0.000 description 10
- 239000011241 protective layer Substances 0.000 description 10
- FOIXSVOLVBLSDH-UHFFFAOYSA-N Silver ion Chemical compound [Ag+] FOIXSVOLVBLSDH-UHFFFAOYSA-N 0.000 description 9
- 239000004020 conductor Substances 0.000 description 9
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 9
- 229920000058 polyacrylate Polymers 0.000 description 9
- 239000002243 precursor Substances 0.000 description 9
- 238000003980 solgel method Methods 0.000 description 9
- 238000004544 sputter deposition Methods 0.000 description 9
- 238000001771 vacuum deposition Methods 0.000 description 9
- 239000004925 Acrylic resin Substances 0.000 description 8
- 229920000178 Acrylic resin Polymers 0.000 description 8
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 8
- 239000011737 fluorine Substances 0.000 description 8
- 229910052731 fluorine Inorganic materials 0.000 description 8
- 239000003513 alkali Substances 0.000 description 7
- 229910045601 alloy Inorganic materials 0.000 description 7
- 239000000956 alloy Substances 0.000 description 7
- 238000009413 insulation Methods 0.000 description 7
- AUHZEENZYGFFBQ-UHFFFAOYSA-N mesitylene Substances CC1=CC(C)=CC(C)=C1 AUHZEENZYGFFBQ-UHFFFAOYSA-N 0.000 description 7
- 125000001827 mesitylenyl group Chemical group [H]C1=C(C(*)=C(C([H])=C1C([H])([H])[H])C([H])([H])[H])C([H])([H])[H] 0.000 description 7
- 239000000203 mixture Substances 0.000 description 7
- 238000012986 modification Methods 0.000 description 7
- 230000004048 modification Effects 0.000 description 7
- 229920000301 poly(3-hexylthiophene-2,5-diyl) polymer Polymers 0.000 description 7
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 6
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 6
- PWHULOQIROXLJO-UHFFFAOYSA-N Manganese Chemical compound [Mn] PWHULOQIROXLJO-UHFFFAOYSA-N 0.000 description 6
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 6
- 229910052581 Si3N4 Inorganic materials 0.000 description 6
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 6
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 6
- 229910052782 aluminium Inorganic materials 0.000 description 6
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 6
- 229910052804 chromium Inorganic materials 0.000 description 6
- 229910052802 copper Inorganic materials 0.000 description 6
- 238000005530 etching Methods 0.000 description 6
- 239000003365 glass fiber Substances 0.000 description 6
- PCHJSUWPFVWCPO-UHFFFAOYSA-N gold Chemical compound [Au] PCHJSUWPFVWCPO-UHFFFAOYSA-N 0.000 description 6
- 229910052737 gold Inorganic materials 0.000 description 6
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 6
- 229910052748 manganese Inorganic materials 0.000 description 6
- 239000007769 metal material Substances 0.000 description 6
- 229910044991 metal oxide Inorganic materials 0.000 description 6
- 150000004706 metal oxides Chemical class 0.000 description 6
- 229910052750 molybdenum Inorganic materials 0.000 description 6
- 239000011733 molybdenum Substances 0.000 description 6
- NQBRDZOHGALQCB-UHFFFAOYSA-N oxoindium Chemical compound [O].[In] NQBRDZOHGALQCB-UHFFFAOYSA-N 0.000 description 6
- 239000002245 particle Substances 0.000 description 6
- 229910052697 platinum Inorganic materials 0.000 description 6
- 229920000515 polycarbonate Polymers 0.000 description 6
- 239000004417 polycarbonate Substances 0.000 description 6
- 229920000139 polyethylene terephthalate Polymers 0.000 description 6
- 239000005020 polyethylene terephthalate Substances 0.000 description 6
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 6
- XOLBLPGZBRYERU-UHFFFAOYSA-N tin dioxide Chemical compound O=[Sn]=O XOLBLPGZBRYERU-UHFFFAOYSA-N 0.000 description 6
- 229910001887 tin oxide Inorganic materials 0.000 description 6
- 229910052719 titanium Inorganic materials 0.000 description 6
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 6
- 229910052721 tungsten Inorganic materials 0.000 description 6
- 239000010937 tungsten Substances 0.000 description 6
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 5
- GWEVSGVZZGPLCZ-UHFFFAOYSA-N Titan oxide Chemical compound O=[Ti]=O GWEVSGVZZGPLCZ-UHFFFAOYSA-N 0.000 description 5
- 230000004888 barrier function Effects 0.000 description 5
- 238000005401 electroluminescence Methods 0.000 description 5
- 229910052735 hafnium Inorganic materials 0.000 description 5
- 229910010272 inorganic material Inorganic materials 0.000 description 5
- 239000011147 inorganic material Substances 0.000 description 5
- 229910052710 silicon Inorganic materials 0.000 description 5
- 239000010703 silicon Substances 0.000 description 5
- 238000004381 surface treatment Methods 0.000 description 5
- OGIDPMRJRNCKJF-UHFFFAOYSA-N titanium oxide Inorganic materials [Ti]=O OGIDPMRJRNCKJF-UHFFFAOYSA-N 0.000 description 5
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 5
- 229910004205 SiNX Inorganic materials 0.000 description 4
- 238000013461 design Methods 0.000 description 4
- 239000004973 liquid crystal related substance Substances 0.000 description 4
- HMUNWXXNJPVALC-UHFFFAOYSA-N 1-[4-[2-(2,3-dihydro-1H-inden-2-ylamino)pyrimidin-5-yl]piperazin-1-yl]-2-(2,4,6,7-tetrahydrotriazolo[4,5-c]pyridin-5-yl)ethanone Chemical compound C1C(CC2=CC=CC=C12)NC1=NC=C(C=N1)N1CCN(CC1)C(CN1CC2=C(CC1)NN=N2)=O HMUNWXXNJPVALC-UHFFFAOYSA-N 0.000 description 3
- LDXJRKWFNNFDSA-UHFFFAOYSA-N 2-(2,4,6,7-tetrahydrotriazolo[4,5-c]pyridin-5-yl)-1-[4-[2-[[3-(trifluoromethoxy)phenyl]methylamino]pyrimidin-5-yl]piperazin-1-yl]ethanone Chemical compound C1CN(CC2=NNN=C21)CC(=O)N3CCN(CC3)C4=CN=C(N=C4)NCC5=CC(=CC=C5)OC(F)(F)F LDXJRKWFNNFDSA-UHFFFAOYSA-N 0.000 description 3
- 229920002284 Cellulose triacetate Polymers 0.000 description 3
- 229920000089 Cyclic olefin copolymer Polymers 0.000 description 3
- 239000004695 Polyether sulfone Substances 0.000 description 3
- 239000004698 Polyethylene Substances 0.000 description 3
- 239000004642 Polyimide Substances 0.000 description 3
- 239000004743 Polypropylene Substances 0.000 description 3
- UCKMPCXJQFINFW-UHFFFAOYSA-N Sulphide Chemical compound [S-2] UCKMPCXJQFINFW-UHFFFAOYSA-N 0.000 description 3
- NNLVGZFZQQXQNW-ADJNRHBOSA-N [(2r,3r,4s,5r,6s)-4,5-diacetyloxy-3-[(2s,3r,4s,5r,6r)-3,4,5-triacetyloxy-6-(acetyloxymethyl)oxan-2-yl]oxy-6-[(2r,3r,4s,5r,6s)-4,5,6-triacetyloxy-2-(acetyloxymethyl)oxan-3-yl]oxyoxan-2-yl]methyl acetate Chemical compound O([C@@H]1O[C@@H]([C@H]([C@H](OC(C)=O)[C@H]1OC(C)=O)O[C@H]1[C@@H]([C@@H](OC(C)=O)[C@H](OC(C)=O)[C@@H](COC(C)=O)O1)OC(C)=O)COC(=O)C)[C@@H]1[C@@H](COC(C)=O)O[C@@H](OC(C)=O)[C@H](OC(C)=O)[C@H]1OC(C)=O NNLVGZFZQQXQNW-ADJNRHBOSA-N 0.000 description 3
- 230000005540 biological transmission Effects 0.000 description 3
- 239000002131 composite material Substances 0.000 description 3
- 150000004696 coordination complex Chemical class 0.000 description 3
- 229920001577 copolymer Polymers 0.000 description 3
- 125000004122 cyclic group Chemical group 0.000 description 3
- 230000000694 effects Effects 0.000 description 3
- 229920000840 ethylene tetrafluoroethylene copolymer Polymers 0.000 description 3
- 239000011159 matrix material Substances 0.000 description 3
- 239000003094 microcapsule Substances 0.000 description 3
- SLIUAWYAILUBJU-UHFFFAOYSA-N pentacene Chemical compound C1=CC=CC2=CC3=CC4=CC5=CC=CC=C5C=C4C=C3C=C21 SLIUAWYAILUBJU-UHFFFAOYSA-N 0.000 description 3
- 229920000083 poly(allylamine) Polymers 0.000 description 3
- 229920003207 poly(ethylene-2,6-naphthalate) Polymers 0.000 description 3
- 229920006393 polyether sulfone Polymers 0.000 description 3
- 229920000573 polyethylene Polymers 0.000 description 3
- 239000011112 polyethylene naphthalate Substances 0.000 description 3
- 229920001721 polyimide Polymers 0.000 description 3
- 229920000642 polymer Polymers 0.000 description 3
- 229920005672 polyolefin resin Polymers 0.000 description 3
- 229920001155 polypropylene Polymers 0.000 description 3
- 229920000123 polythiophene Polymers 0.000 description 3
- 229920002620 polyvinyl fluoride Polymers 0.000 description 3
- 238000004528 spin coating Methods 0.000 description 3
- YLZOPXRUQYQQID-UHFFFAOYSA-N 3-(2,4,6,7-tetrahydrotriazolo[4,5-c]pyridin-5-yl)-1-[4-[2-[[3-(trifluoromethoxy)phenyl]methylamino]pyrimidin-5-yl]piperazin-1-yl]propan-1-one Chemical compound N1N=NC=2CN(CCC=21)CCC(=O)N1CCN(CC1)C=1C=NC(=NC=1)NCC1=CC(=CC=C1)OC(F)(F)F YLZOPXRUQYQQID-UHFFFAOYSA-N 0.000 description 2
- 239000011248 coating agent Substances 0.000 description 2
- 239000000470 constituent Substances 0.000 description 2
- 230000001419 dependent effect Effects 0.000 description 2
- 238000000151 deposition Methods 0.000 description 2
- 238000010304 firing Methods 0.000 description 2
- 125000000524 functional group Chemical group 0.000 description 2
- 238000001755 magnetron sputter deposition Methods 0.000 description 2
- 239000010955 niobium Substances 0.000 description 2
- 239000002094 self assembled monolayer Substances 0.000 description 2
- 239000013545 self-assembled monolayer Substances 0.000 description 2
- 229920001187 thermosetting polymer Polymers 0.000 description 2
- 229910018072 Al 2 O 3 Inorganic materials 0.000 description 1
- OKTJSMMVPCPJKN-UHFFFAOYSA-N Carbon Chemical compound [C] OKTJSMMVPCPJKN-UHFFFAOYSA-N 0.000 description 1
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 229910052799 carbon Inorganic materials 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 239000013078 crystal Substances 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 230000006866 deterioration Effects 0.000 description 1
- 238000011161 development Methods 0.000 description 1
- 230000005684 electric field Effects 0.000 description 1
- 230000007613 environmental effect Effects 0.000 description 1
- 238000011156 evaluation Methods 0.000 description 1
- 238000004050 hot filament vapor deposition Methods 0.000 description 1
- 229910003437 indium oxide Inorganic materials 0.000 description 1
- PJXISJQVUVHSOJ-UHFFFAOYSA-N indium(iii) oxide Chemical compound [O-2].[O-2].[O-2].[In+3].[In+3] PJXISJQVUVHSOJ-UHFFFAOYSA-N 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000007733 ion plating Methods 0.000 description 1
- 238000000608 laser ablation Methods 0.000 description 1
- 238000001459 lithography Methods 0.000 description 1
- 239000002120 nanofilm Substances 0.000 description 1
- 229910052758 niobium Inorganic materials 0.000 description 1
- GUCVJGMIXFAOAE-UHFFFAOYSA-N niobium atom Chemical compound [Nb] GUCVJGMIXFAOAE-UHFFFAOYSA-N 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 1
- 229920003023 plastic Polymers 0.000 description 1
- 239000004033 plastic Substances 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- HBMJWWWQQXIZIP-UHFFFAOYSA-N silicon carbide Chemical compound [Si+]#[C-] HBMJWWWQQXIZIP-UHFFFAOYSA-N 0.000 description 1
- LIVNPJMFVYWSIS-UHFFFAOYSA-N silicon monoxide Chemical compound [Si-]#[O+] LIVNPJMFVYWSIS-UHFFFAOYSA-N 0.000 description 1
- 229910052715 tantalum Inorganic materials 0.000 description 1
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 1
- 229910052725 zinc Inorganic materials 0.000 description 1
- 239000011701 zinc Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K10/00—Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
- H10K10/80—Constructional details
- H10K10/82—Electrodes
- H10K10/84—Ohmic electrodes, e.g. source or drain electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09F—DISPLAYING; ADVERTISING; SIGNS; LABELS OR NAME-PLATES; SEALS
- G09F9/00—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements
- G09F9/30—Indicating arrangements for variable information in which the information is built-up on a support by selection or combination of individual elements in which the desired character or characters are formed by combining individual elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/18—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies comprising elements of Group IV of the Periodic Table or AIIIBV compounds with or without impurities, e.g. doping materials
- H01L21/28—Manufacture of electrodes on semiconductor bodies using processes or apparatus not provided for in groups H01L21/20 - H01L21/268
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/23—Electrodes carrying the current to be rectified, amplified, oscillated or switched, e.g. sources, drains, anodes or cathodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/20—Electrodes characterised by their shapes, relative sizes or dispositions
- H10D64/27—Electrodes not carrying the current to be rectified, amplified, oscillated or switched, e.g. gates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/121—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements
- H10K59/1216—Active-matrix OLED [AMOLED] displays characterised by the geometry or disposition of pixel elements the pixel elements being capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K59/00—Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
- H10K59/10—OLED displays
- H10K59/12—Active-matrix OLED [AMOLED] displays
- H10K59/125—Active-matrix OLED [AMOLED] displays including organic TFTs [OTFT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K10/00—Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
- H10K10/40—Organic transistors
- H10K10/46—Field-effect transistors, e.g. organic thin-film transistors [OTFT]
- H10K10/462—Insulated gate field-effect transistors [IGFETs]
- H10K10/464—Lateral top-gate IGFETs comprising only a single gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K10/00—Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
- H10K10/40—Organic transistors
- H10K10/46—Field-effect transistors, e.g. organic thin-film transistors [OTFT]
- H10K10/462—Insulated gate field-effect transistors [IGFETs]
- H10K10/466—Lateral bottom-gate IGFETs comprising only a single gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10K—ORGANIC ELECTRIC SOLID-STATE DEVICES
- H10K10/00—Organic devices specially adapted for rectifying, amplifying, oscillating or switching; Organic capacitors or resistors having potential barriers
- H10K10/40—Organic transistors
- H10K10/46—Field-effect transistors, e.g. organic thin-film transistors [OTFT]
- H10K10/462—Insulated gate field-effect transistors [IGFETs]
- H10K10/468—Insulated gate field-effect transistors [IGFETs] characterised by the gate dielectrics
- H10K10/474—Insulated gate field-effect transistors [IGFETs] characterised by the gate dielectrics the gate dielectric comprising a multilayered structure
Definitions
- the present invention relates to an organic thin film transistor, a manufacturing method thereof, and an image display device.
- Thin film transistors are widely used in active matrix display devices and sensors, such as liquid crystal display devices (LCD), organic electroluminescence (EL) display devices, and electronic paper display devices.
- LCD liquid crystal display devices
- EL organic electroluminescence
- amorphous silicon, polycrystalline silicon, oxide semiconductors, and the like are mainly used, and thin film transistors using these semiconductor materials are manufactured by a vacuum film formation method and a photo film. It is generally manufactured using a dry coating method such as lithography.
- Patent Document 1 an organic thin film transistor using an organic material as a semiconductor material has attracted attention.
- the organic thin film transistor an attempt has been made to manufacture not only a semiconductor material but also a conductive material and an insulating material by using a wet coating method such as coating or printing.
- a wet coating method such as coating or printing.
- the printing method performs film formation and patterning processes simultaneously, compared to a vacuum film formation process using a conventional photolithography process, the material utilization efficiency is high, and development and etching processes are not required. It is also expected that the environmental load is small (Non-Patent Document 1).
- organic thin film transistors are often inferior in characteristics compared to thin film transistors fabricated by dry coating.
- a highly accurate structure is required. For example, it is necessary to dispose the transistor electrode and the wiring on the entire surface of the substrate, but it is desired that the transistor electrode be as large as possible and the wiring be as fine as possible.
- the capacitor electrode needs to be as large as possible.
- the capacitor installed in the thin film transistor plays a role of assisting voltage holding at the time of writing each pixel. Measures such as increasing the writing voltage or increasing the number of writings are required, resulting in an increase in writing time and power consumption of the image display device.
- the short circuit does not occur only between the gate electrode and the capacitor electrode, but also occurs at the gate electrode-source / drain electrode or the capacitor electrode-drain electrode.
- electric field concentration occurs due to the unevenness of the electrode surface, and the insulating film is destroyed. This is particularly seen when the voltage difference between the electrodes is large.
- the easiness of generation is as follows: gate electrode-source / drain electrode> capacitor electrode-drain electrode.
- the insulating layer separating the gate electrode and the source / drain electrode needs to have a sufficient thickness in order to obtain pressure resistance.
- the insulating layer separating the capacitor electrode and the drain electrode can be made relatively thin.
- the characteristic value, thickness, etc. required for the insulating layer between the gate electrode-source / drain electrode and the capacitor electrode-drain electrode are different.
- the present invention has been made in view of the above points, and has an excellent yield and can obtain a sufficient capacitor electrode area, and an organic thin film transistor that can be formed using a printing method and an image display device using the organic thin film transistor The purpose is to provide.
- the present invention provides a transistor pixel by providing a high yield by providing a margin in transistor dimensions while maintaining high semiconductor characteristics in an organic thin film transistor having a top gate structure, and having a sufficient capacitor electrode area.
- An object of the present invention is to provide an organic thin film transistor that can maintain a high voltage holding ratio of an electrode and can be driven stably, a manufacturing method thereof, and an image display device.
- One aspect of the present invention for solving the above problems includes at least a gate electrode, a capacitor electrode, an insulating layer formed so as to cover them on an insulating substrate, a source electrode formed thereon, and An organic thin film transistor having a drain electrode and a semiconductor layer containing an organic semiconductor material in a range sandwiched between the source electrode and the drain electrode, wherein the first insulating layer covers at least the capacitor electrode.
- An organic thin film transistor in which a gate electrode is formed on the second insulating layer so as to cover the gate electrode and the capacitor electrode, and at least a source electrode, a drain electrode, and a semiconductor layer are formed on the second insulating layer.
- an insulating substrate includes at least a gate electrode, a capacitor electrode, an insulating layer formed so as to cover them, a source electrode and a drain electrode formed thereon, A semiconductor layer comprising an organic semiconductor material in a range sandwiched between a source electrode and a drain electrode, wherein the first insulating layer covers at least the capacitor electrode, and the gate is formed on the first insulating layer.
- the organic thin film transistor is such that the electrode covers the gate electrode but does not cover the capacitor electrode, and at least the source electrode, the drain electrode, and the semiconductor layer are formed on the second insulating layer, respectively.
- first insulating layer and the second insulating layer may be used for the first insulating layer and the second insulating layer.
- the dielectric constant of the first insulating layer may be higher than the dielectric constant of the second insulating layer.
- the first insulating layer may be formed by stacking two or more insulating materials.
- the second insulating layer may be formed by stacking two or more insulating materials.
- Another aspect of the present invention is an organic thin film transistor having an insulating substrate, a gate electrode, a capacitor electrode, an insulating layer, a source electrode, a drain electrode, and a semiconductor layer containing an organic semiconductor material.
- the insulating layer includes a first insulating layer that covers the substrate, the gate electrode formed on the substrate, and a second insulating layer that covers the capacitor electrode formed on the first insulating layer. It is.
- a source electrode, a drain electrode, and a semiconductor layer may be formed on the second insulating layer.
- a part of the source electrode, the drain electrode, and the semiconductor layer may be formed on the first insulating layer.
- first insulating layer and the second insulating layer may be formed using different materials.
- the dielectric constant of the second insulating layer may be higher than the dielectric constant of the first insulating layer.
- the thickness of the second insulating layer may be smaller than the thickness of the first insulating layer.
- the first insulating layer may be formed by laminating two or more insulating materials.
- the second insulating layer may be formed by laminating two or more insulating materials.
- At least a first capacitor electrode, a first insulating layer, a source electrode, a drain electrode, a semiconductor layer containing an organic semiconductor material, and a second insulating layer are formed on an insulating substrate.
- a gate electrode wherein a first capacitor electrode is formed on the substrate, a first insulating layer is formed on at least the first capacitor electrode, and a source is formed on the first insulating layer.
- An electrode, a drain electrode, and a semiconductor layer are formed. The drain electrode overlaps at least a part of the first capacitor electrode in a plan view, and a second insulation is formed on the source electrode, the at least part of the drain electrode, and the semiconductor layer.
- An organic thin film transistor in which a layer is formed and a gate electrode is formed on the second insulating layer.
- a second capacitor electrode may be further formed on the second insulating layer, and the second capacitor electrode may overlap with at least a part of the drain electrode in plan view.
- the relative dielectric constant of the first insulating layer may be larger than the relative dielectric constant of the second insulating layer.
- the film thickness of the first insulating layer may be smaller than the film thickness of the second insulating layer.
- the relative dielectric constant of the first insulating layer may be 3.0 or more.
- Another aspect of the present invention includes a step of providing a first capacitor electrode on an insulating substrate, a step of providing a first insulating layer on at least the first capacitor electrode, and a source electrode on the first insulating layer.
- a step of providing the drain electrode apart a step of providing a semiconductor layer containing an organic semiconductor material between the source electrode and the drain electrode, a step of providing a second insulating layer on the semiconductor layer, and a step of forming on the second insulating layer
- a step of providing a gate electrode is a step of providing a first capacitor electrode on an insulating substrate, a step of providing a first insulating layer on at least the first capacitor electrode, and a source electrode on the first insulating layer.
- a step of providing a second capacitor electrode on the second insulating layer may be further included.
- Another aspect of the present invention is an image display device using the above-described organic thin film transistor.
- an organic thin film transistor and an image display device which can obtain a sufficient capacitor electrode area with good yield, particularly without a short circuit failure between a gate electrode and a capacitor electrode, in an organic thin film transistor manufactured by a printing method. It becomes possible to do.
- the organic thin film transistor having a top gate structure a high yield is achieved by giving a margin to the transistor size while maintaining high semiconductor characteristics, and a sufficient capacitor electrode area is provided. It is possible to provide an organic thin film transistor and an image display device that can maintain a high voltage holding ratio of the transistor pixel electrode and can be stably driven.
- FIG. 1 is a schematic cross-sectional view of an organic thin film transistor according to the first embodiment of the present invention.
- FIG. 2 is a schematic cross-sectional view of a modification of the organic thin film transistor according to the first embodiment of the present invention.
- FIG. 3 is a schematic cross-sectional view of a modification of the organic thin film transistor according to the first embodiment of the present invention.
- FIG. 4 is a schematic cross-sectional view of an organic thin film transistor according to the prior art.
- FIG. 5 is a schematic cross-sectional view of an organic thin film transistor according to the second embodiment of the present invention.
- FIG. 6 is a schematic cross-sectional view of a modification of the organic thin film transistor according to the second embodiment of the present invention.
- FIG. 1 is a schematic cross-sectional view of an organic thin film transistor according to the first embodiment of the present invention.
- FIG. 2 is a schematic cross-sectional view of a modification of the organic thin film transistor according to the first embodiment of the present invention.
- FIG. 7 is a schematic cross-sectional view of a modification of the organic thin film transistor according to the second embodiment of the present invention.
- FIG. 8 is a schematic cross-sectional view of an organic thin film transistor according to the prior art.
- FIG. 9 is a schematic cross-sectional view of an organic thin film transistor according to the third embodiment of the present invention.
- FIG. 10 is a schematic cross-sectional view of a modification of the organic thin film transistor according to the third embodiment of the present invention.
- FIG. 11 is a schematic cross-sectional view of an organic thin film transistor according to a comparative example.
- FIG. 1 is a schematic cross-sectional view showing an organic thin film transistor 100 according to a first embodiment of the present invention.
- FIG. 4 is a schematic cross-sectional view showing an organic thin film transistor 200 according to the prior art.
- the organic thin film transistor 100 is formed on the capacitor electrode 3 formed on the insulating substrate 1, the first insulating layer 41 formed so as to cover at least the capacitor electrode 3, and the first insulating layer 41.
- Source electrode 5 formed on second insulating layer 42, drain electrode 6, and organic semiconductor And at least a semiconductor layer 7 containing a material.
- a protective layer 8 for protecting the semiconductor layer 7 is also preferably used.
- the organic thin film transistor 200 includes a gate electrode 2 and a capacitor electrode 3 formed on the insulating substrate 1, a first insulating layer 41 formed to cover at least the gate electrode 2 and the capacitor electrode 3,
- the semiconductor device includes at least a source electrode 5, a drain electrode 6, and a semiconductor layer 7 containing an organic semiconductor material, which are formed on one insulating layer 41.
- the organic thin film transistor 100 and the organic thin film transistor 200 are provided with an interlayer insulating film 9, a pixel electrode 10, a display element (not shown), a counter electrode (not shown), and a second substrate (not shown), thereby providing an image display device. It can be.
- the structures of the counter electrode and the second substrate can be appropriately changed depending on the type of display element used.
- the substrate 1 is prepared. Any structure below the substrate 1 may be used.
- the material of the substrate polycarbonate, polyethylene sulfide, polyethersulfone, polyethylene terephthalate, polyethylene naphthalate, cycloolefin polymer, triacetyl cellulose, polyvinyl fluoride film, ethylene-tetrafluoroethylene copolymer resin, weather resistant polyethylene terephthalate, Weatherable polypropylene, glass fiber reinforced acrylic resin film, glass fiber reinforced polycarbonate, polyimide, fluorine resin, cyclic polyolefin resin, glass, quartz glass, and the like can be used, but are not limited thereto. These may be used alone, but can also be used as a composite substrate 1 in which two or more kinds are laminated.
- the capacitor electrode 3 is formed on the substrate 1.
- the gate electrode 2, the capacitor electrode 3, the source electrode 5, and the drain electrode 6 do not need to be clearly separated from each other in the electrode portion and the wiring portion, and are referred to as electrodes as constituent elements of each organic thin film transistor.
- a first insulating layer 41 is formed so as to cover the capacitor electrode 3. Further, the gate electrode 2 is formed on the first insulating layer 41. Further, a second insulating layer 42 is formed so as to cover the gate electrode 2. At that time, the second insulating layer 42 is formed so as to cover the capacitor electrode 3 through the first insulating layer 41.
- the gate electrode 2 and the capacitor electrode 3 include aluminum (Al), copper (Cu), molybdenum (Mo), silver (Ag), chromium (Cr), titanium (Ti), gold (Au), platinum (Pt), Metal materials such as tungsten (W) and manganese (Mn), and conductive materials such as indium oxide (InO), tin oxide (SnO), zinc oxide (ZnO), indium tin oxide (ITO), and indium zinc oxide (IZO) Although a metal oxide material can be used, it is not limited to these. These materials may be used as a single layer, or may be used as a laminate or an alloy.
- the gate electrode 2 and the capacitor electrode 3 can be formed by vacuum film-forming methods such as vacuum deposition and sputtering, sol-gel methods using precursors of conductive materials, methods using nanoparticles, and the like.
- a method of forming an ink and forming it by a wet coating method such as screen printing, letterpress printing, or an ink jet method can be used, but the method is not limited thereto, and a known general method can be used.
- Patterning can be performed by, for example, protecting a pattern forming portion with a resist or the like using a photolithography method and removing an unnecessary portion by etching, or patterning directly using a printing method or the like. Also, the method is not limited to these methods, and a known general patterning method can be used.
- a material such as a self-assembled film can be used, but is not limited thereto. These may be a single layer or a laminate of two or more layers, may be an inorganic-organic hybrid thin film, or may have a composition inclined toward the growth direction.
- the dielectric constant and insulation of the insulating layer can be controlled by using a multilayer film structure in which different self-assembled materials are stacked. Is possible. Furthermore, it is also possible to improve insulation by making a self-assembled multilayer film into a repeated structure. Further, the performance of the organic thin film transistor 100 can be improved by selecting the functional group on the surface in accordance with the type of the semiconductor layer 7 formed on the surface of the second insulating layer 42 and controlling the surface energy.
- the method of forming the first insulating layer 41 and the second insulating layer 42 includes a vacuum film-forming method such as a vacuum deposition method or a sputtering method, a sol-gel method using a metal complex or the like as a precursor, or a method using nanoparticles. Further, a method of forming by a wet coating method such as a slit coating method, a spin coating method, screen printing, letterpress printing, or an ink jet method can be used, but it is not limited to these, and a known general method can be used.
- a vacuum film-forming method such as a vacuum deposition method or a sputtering method, a sol-gel method using a metal complex or the like as a precursor, or a method using nanoparticles.
- a method of forming by a wet coating method such as a slit coating method, a spin coating method, screen printing, letterpress printing, or an ink jet method can be used, but it is not limited to these, and
- the first insulating layer 41 and the second insulating layer 42 may use the same material and composition, but may use different materials. That is, in the present invention, it is possible to selectively use a more suitable material depending on characteristics required for each layer. In addition, each of them may be a single layer or a multilayer structure without any problem and can be formed in various combinations without being limited thereto.
- a capacitor structure is formed by insulating the capacitor electrode 3 and the drain electrode 6 with an insulating layer therebetween (first insulating layer 41 and second insulating layer 42).
- the second insulating layer 42 is formed between the semiconductor layer 7 and the gate electrode 2, it directly affects channel formation.
- the first insulating layer 41 is formed below the gate electrode 2, the influence on the channel is small. Therefore, the first insulating layer 41 can be selected from the viewpoint of capacitor capacity, and the second insulating layer 42 can be selected from the viewpoint of transistor characteristics.
- the relative dielectric constant of the second insulating layer 42 is preferably 2 or more and 5 or less.
- the relative dielectric constant of the first insulating layer 41 is 3 or more, preferably 5 or more, and more preferably 20 or more, but is not limited thereto.
- the capacitor electrode 3 preferably has a larger area because of its effect.
- the probability of short-circuit between the gate electrode 2 and the capacitor electrode 3 increases as the capacitor electrode area increases. For this reason, a sufficient space is required between the gate electrode 2 and the capacitor electrode 3.
- the insulating layer first insulating layer 41
- the capacitance of the capacitor can be increased as the insulating layer (first insulating layer 41) between the capacitor electrode 3 and the drain electrode 6 is thinner.
- an insulating layer thickness of a certain level or more is required from the viewpoint of transistor characteristics and pressure resistance, and a thicker film is required compared to an appropriate film thickness considered from the viewpoint of the capacitance of the capacitor.
- FIG. 2 shows a schematic cross-sectional view of an organic thin film transistor 110 according to a modification of the organic thin film transistor 100, which is one of the countermeasures in that case.
- the materials and film thicknesses of the first insulating layer 41 and the second insulating layer 42 can be determined independently from the aspects of transistor characteristics and capacitor capacitance.
- the organic thin film transistor 110 requires higher positional accuracy of the second insulating layer 42 than the organic thin film transistor 100. Therefore, in view of target transistor characteristics, capacitance of the capacitor, etc. It is desirable to selectively determine whether the structure is more appropriate.
- the positional accuracy between the gate electrode 2 and the capacitor electrode 3 is strongly dependent on the accuracy of the formation process.
- the capacitor electrode area is further increased, if the fabrication is performed by a method with insufficient patterning accuracy such as a wet coating method, the stacking direction from the substrate 1 toward the semiconductor layer 7 as in the organic thin film transistor 120 shown in FIG. Accordingly, there is a high possibility that a part of the gate electrode 2 and a part of the capacitor electrode 3 overlap each other with the first insulating layer 41 interposed therebetween.
- there is no particular problem as long as sufficient transistor characteristics necessary for display performance can be obtained.
- the source electrode 5 and the drain electrode 6 are formed on the gate electrode 2 with the second insulating layer 42 interposed therebetween.
- the source electrode 5 and the drain electrode 6 can be formed by the same material and method as the gate electrode 2 and the capacitor electrode 3 described above.
- the source electrode 5 and the drain electrode 6 may have a bottom contact structure in which the source electrode 5 and the drain electrode 6 are formed before the semiconductor layer 7, or the source electrode 5 and the drain electrode 6 may be formed after the semiconductor layer 7 is formed.
- a top contact structure may be formed.
- the source electrode 5 and the drain electrode 6 can be subjected to a surface treatment or the like in order to reduce the contact resistance in electrical connection with the semiconductor layer 7.
- the semiconductor layer 7 is formed on the second insulating layer 42, the source electrode 5, and the drain electrode 6.
- low molecular semiconductors such as pentacene and derivatives thereof, and polymer organic semiconductor materials such as polythiophene, polyallylamine, fluorenebithiophene copolymer, and derivatives thereof can be used. It is not limited to these.
- the semiconductor layer 7 can be formed by a wet coating method such as letterpress printing, screen printing, ink jet method, or nozzle printing using a solution in which an organic semiconductor material is dissolved or dispersed as ink, but is not limited thereto. It is also possible to use a known general method.
- the organic thin film transistor 100 can be suitably provided with a protective layer 8 for protecting the semiconductor layer 7 from external influences.
- a protective layer 8 for protecting the semiconductor layer 7 from external influences.
- the protective layer 8 is preferably formed so as to cover at least the channel region of the semiconductor layer 7.
- Examples of the material for the protective layer 8 include inorganic materials such as silicon oxide, aluminum oxide, tantalum oxide, yttrium oxide, hafnium oxide, hafnium aluminate, zirconium oxide, and titanium oxide, or polyacrylates such as PMMA (polymethyl methacrylate),
- Examples of the insulating material include, but are not limited to, PVA (polyvinyl alcohol), PVP (polyvinyl phenol), and fluorine-based resin.
- an interlayer insulating film 9, a pixel electrode 10, a display element (not shown), a counter electrode (not shown), and a counter substrate (not shown) are suitably provided.
- the interlayer insulating film 9 is formed mainly for the purpose of preventing the source-drain leakage through the pixel electrode 10 by insulating the source electrode 5 and the pixel electrode 10.
- inorganic materials such as silicon oxide, aluminum oxide, tantalum oxide, yttrium oxide, hafnium oxide, hafnium aluminate, zirconium oxide, and titanium oxide, or polyacrylate such as PMMA (polymethyl methacrylate)
- PMMA polymethyl methacrylate
- Insulating materials such as PVA (polyvinyl alcohol), PVP (polyvinylphenol), and fluorine-based resin are not limited thereto.
- the pixel electrode 10 is formed for the purpose of improving the aperture ratio of the image display device. Further, by using an opaque material, it is possible to prevent the semiconductor layer 7 from being irradiated with light from the outside.
- the pixel electrode 10 includes aluminum (Al), copper (Cu), molybdenum (Mo), silver (Ag), chromium (Cr), titanium (Ti), gold (Au), platinum (Pt), tungsten (W), Metal materials such as manganese (Mn) and conductive metal oxide materials such as indium oxide (InO), tin oxide (SnO), zinc oxide (ZnO), indium tin oxide (ITO), and indium zinc oxide (IZO) Although it can be used, it is not limited to these. These materials may be used as a single layer, or may be used as a laminate or an alloy.
- liquid crystal electrophoretic particles, microcapsules containing electrophoretic particles, organic electroluminescence, or the like can be used.
- the image display apparatus it is possible to use these known general display elements without being limited to either a reflection type or a transmission type. Further, depending on the display element to be used, it is possible to use a configuration in which a plurality of organic thin film transistors 100 are installed in one pixel.
- the display element may be formed on the counter substrate on which the counter electrode is formed, and then combined with the organic thin film transistor 100 formed up to the pixel electrode 10 to form an image display device. After the display element is formed on the pixel electrode 10, the counter electrode The counter substrate may be stacked to form an image display device, and the process can be selected in accordance with the display element to be used.
- FIG. 5 is a schematic cross-sectional view showing an organic thin film transistor 130 according to the second embodiment of the present invention.
- FIG. 8 is a schematic sectional view showing an organic thin film transistor 210 according to the prior art.
- the organic thin film transistor 130 includes a gate electrode 2 formed on an insulating substrate 1, a first insulating layer 41 formed to cover at least the gate electrode 2, and a capacitor formed on the first insulating layer 41. Electrode 3, second insulating layer 42 formed to cover at least gate electrode 2 and capacitor electrode 3 in plan view, source electrode 5, drain electrode 6 and organic semiconductor material formed on second insulating layer 42 And at least a semiconductor layer 7 comprising: A protective layer 8 for protecting the semiconductor layer 7 is also preferably used.
- the organic thin film transistor 210 includes a gate electrode 2 and a capacitor electrode 3 formed on the insulating substrate 1, a first insulating layer 41 formed to cover at least the gate electrode 2 and the capacitor electrode 3, At least a source electrode 5 and a drain electrode 6 formed on one insulating layer 41 and a semiconductor layer 7 made of an organic semiconductor material are provided.
- the organic thin film transistor 130 and the organic thin film transistor 210 are provided with the interlayer insulating film 9, the pixel electrode 10, a display element (not shown), a counter electrode (not shown), and a second substrate (not shown), thereby providing an image display device. It can be.
- the structures of the counter electrode and the second substrate can be appropriately changed depending on the type of display element used.
- the substrate 1 is prepared. Any structure below the substrate 1 may be used.
- the material of the substrate polycarbonate, polyethylene sulfide, polyethersulfone, polyethylene terephthalate, polyethylene naphthalate, cycloolefin polymer, triacetyl cellulose, polyvinyl fluoride film, ethylene-tetrafluoroethylene copolymer resin, weather resistant polyethylene terephthalate, Weatherable polypropylene, glass fiber reinforced acrylic resin film, glass fiber reinforced polycarbonate, polyimide, fluorine resin, cyclic polyolefin resin, glass, quartz glass, and the like can be used, but are not limited thereto. These may be used alone, but can also be used as a composite substrate 1 in which two or more kinds are laminated.
- the gate electrode 2 is formed on the substrate 1.
- the gate electrode 2, the capacitor electrode 3, the source electrode 5, and the drain electrode 6 do not need to be clearly separated from each other in the electrode portion and the wiring portion, and are referred to as electrodes as constituent elements of each organic thin film transistor.
- a first insulating layer 41 is formed so as to cover the gate electrode 2. Further, the capacitor electrode 3 is formed on the first insulating layer 41. Further, a second insulating layer 42 is formed so as to cover the capacitor electrode 3. At that time, the second insulating layer 42 is formed through the first insulating layer 41 so as to cover the gate electrode 2 in plan view.
- the gate electrode 2 and the capacitor electrode 3 include aluminum (Al), copper (Cu), molybdenum (Mo), silver (Ag), chromium (Cr), titanium (Ti), gold (Au), platinum (Pt), Metal materials such as tungsten (W) and manganese (Mn), and conductive materials such as indium oxide (InO), tin oxide (SnO), zinc oxide (ZnO), indium tin oxide (ITO), and indium zinc oxide (IZO) Although a metal oxide material can be used, it is not limited to these. These materials may be used as a single layer, or may be used as a laminate or an alloy.
- the gate electrode 2 and the capacitor electrode 3 can be formed by vacuum film-forming methods such as vacuum deposition and sputtering, sol-gel methods using precursors of conductive materials, methods using nanoparticles, and the like.
- a method of forming an ink and forming it by a wet coating method such as screen printing, letterpress printing, or an ink jet method can be used, but the method is not limited thereto, and a known general method can be used.
- Patterning can be performed by, for example, protecting a pattern forming portion with a resist or the like using a photolithography method and removing an unnecessary portion by etching, or patterning directly using a printing method or the like. Also, the method is not limited to these methods, and a known general patterning method can be used.
- a material such as a self-assembled film can be used, but is not limited thereto. These may be a single layer or a laminate of two or more layers, may be an inorganic-organic hybrid thin film, or may have a composition inclined in the growth direction.
- the dielectric constant and insulation of the insulating layer can be controlled by using a multilayer film structure in which different self-assembled materials are stacked. Is possible. Furthermore, it is also possible to improve insulation by making a self-assembled multilayer film into a repeated structure. Further, the performance of the organic thin film transistor 130 can be improved by selecting a functional group on the surface in accordance with the type of the semiconductor layer 7 formed on the surface of the second insulating layer 42 and controlling the surface energy.
- the method of forming the first insulating layer 41 and the second insulating layer 42 includes a vacuum film-forming method such as a vacuum deposition method or a sputtering method, a sol-gel method using a metal complex or the like as a precursor, or a method using nanoparticles. Further, a method of forming by a wet coating method such as a slit coating method, a spin coating method, screen printing, letterpress printing, or an ink jet method can be used, but it is not limited to these, and a known general method can be used.
- a vacuum film-forming method such as a vacuum deposition method or a sputtering method, a sol-gel method using a metal complex or the like as a precursor, or a method using nanoparticles.
- a method of forming by a wet coating method such as a slit coating method, a spin coating method, screen printing, letterpress printing, or an ink jet method can be used, but it is not limited to these, and
- first insulating layer 41 and the second insulating layer 42 may be used for the same material and composition, or a more suitable material may be appropriately used depending on characteristics required for each layer.
- each of them may be a single layer or a multilayer structure without any problem and can be formed in various combinations without being limited thereto.
- the capacitor electrode 3 preferably has a larger area because of its effect.
- the probability of short-circuit between the gate electrode 2 and the capacitor electrode 3 increases as the capacitor electrode area increases. For this reason, a sufficient space is required between the gate electrode 2 and the capacitor electrode 3.
- the insulating layer first insulating layer 41
- a capacitor structure is formed by insulating the capacitor electrode 3 and the drain electrode 6 with an insulating layer (second insulating layer 42) therebetween. Therefore, the capacitance of the capacitor can be increased by using a material having a high relative dielectric constant as the material of the second insulating layer 42. Therefore, the relative dielectric constant of the second insulating layer 42 is 3 or more, preferably 5 or more, and more preferably 20 or more, but is not limited thereto.
- the relative dielectric constant of the insulating layer between the gate electrode 2 and the semiconductor layer 7 Is preferably 2 or more and 5 or less.
- an insulating layer 4 in which a first insulating layer 41 and a second insulating layer 42 are stacked is formed between the gate electrode 2 and the semiconductor layer 7. Therefore, the use of an extremely high dielectric constant material for the second insulating layer 42 only for the purpose of obtaining a higher capacitance of the capacitor leads to deterioration of transistor characteristics.
- the capacitance of the capacitor can be increased by making the second insulating layer 42 thinner. Further, by making the second insulating layer 42 thinner than the first insulating layer 41, the effect of the first insulating layer 41 can be made more advantageous in the insulating layer between the gate electrode and the semiconductor layer, and the transistor characteristics can be improved. Make control easier. However, it is still difficult to completely eliminate the influence of the second insulating layer 42 on the transistor characteristics.
- FIG. 6 shows a schematic cross-sectional view of an organic thin film transistor 140 according to a modified example of the organic thin film transistor 130 in which measures are taken in that case.
- the first insulating layer 41 is formed between the gate electrode 2 and the semiconductor layer 7 by not forming the second insulating layer 42 on the gate electrode 2. Therefore, the first insulating layer 41 and the second insulating layer 42 can be determined independently from the standpoints of transistor characteristics and capacitor capacitance.
- the organic thin film transistor 140 requires higher patterning accuracy of the second insulating layer 42 than the organic thin film transistor 130, in view of the target transistor characteristics, the capacitance of the capacitor, etc. It is desirable to selectively determine whether the structure is appropriate.
- the positional accuracy between the gate electrode 2 and the capacitor electrode 3 is strongly dependent on the accuracy of the formation process.
- a patterning accuracy such as a wet coating method
- a part of the gate electrode 2 and a part of the capacitor electrode 3 partially overlap with each other in the horizontal direction of the cross section via the first insulating layer 41.
- there is no particular problem as long as sufficient transistor characteristics necessary for display performance can be obtained.
- the source electrode 5 and the drain electrode 6 are formed on the gate electrode 2 with the second insulating layer 42 interposed therebetween.
- the source electrode 5 and the drain electrode 6 can be formed by the same material and method as the gate electrode 2 and the capacitor electrode 3 described above.
- the source electrode 5 and the drain electrode 6 may have a bottom contact structure in which the source electrode 5 and the drain electrode 6 are formed before the semiconductor layer 7, or the source electrode 5 and the drain electrode 6 may be formed after the semiconductor layer 7 is formed.
- a top contact structure may be formed.
- the semiconductor layer 7 is formed on the second insulating layer 42, the source electrode 5 and the drain electrode 6.
- low molecular semiconductors such as pentacene and derivatives thereof, and polymer organic semiconductor materials such as polythiophene, polyallylamine, fluorenebithiophene copolymer, and derivatives thereof can be used. It is not limited to these.
- the semiconductor layer 7 can be formed by a wet coating method such as letterpress printing, screen printing, ink jet method, or nozzle printing using a solution in which an organic semiconductor material is dissolved or dispersed as ink, but is not limited thereto. It is also possible to use a known general method.
- the organic thin film transistor 130 can be suitably provided with a protective layer 8 for protecting the semiconductor layer 7 from external influences.
- a protective layer 8 for protecting the semiconductor layer 7 from external influences.
- the protective layer 8 is preferably formed so as to cover at least the channel region of the semiconductor layer 7.
- Examples of the material for the protective layer 8 include inorganic materials such as silicon oxide, aluminum oxide, tantalum oxide, yttrium oxide, hafnium oxide, hafnium aluminate, zirconium oxide, and titanium oxide, or polyacrylates such as PMMA (polymethyl methacrylate), Examples thereof include, but are not limited to, insulating materials such as PVA (polyvinyl alcohol), PVP (polyvinylphenol), and fluorine resins.
- inorganic materials such as silicon oxide, aluminum oxide, tantalum oxide, yttrium oxide, hafnium oxide, hafnium aluminate, zirconium oxide, and titanium oxide
- polyacrylates such as PMMA (polymethyl methacrylate)
- Examples thereof include, but are not limited to, insulating materials such as PVA (polyvinyl alcohol), PVP (polyvinylphenol), and fluorine resins.
- the interlayer insulating film 9, the pixel electrode 10, a display element (not shown), a counter electrode (not shown), and a counter substrate (not shown) are suitably provided.
- the interlayer insulating film 9 is formed mainly for the purpose of preventing the source-drain leakage through the pixel electrode 10 by insulating the source electrode 5 and the pixel electrode 10.
- inorganic materials such as silicon oxide, aluminum oxide, tantalum oxide, yttrium oxide, hafnium oxide, hafnium aluminate, zirconium oxide, and titanium oxide, or polyacrylate such as PMMA (polymethyl methacrylate)
- PMMA polymethyl methacrylate
- Insulating materials such as PVA (polyvinyl alcohol), PVP (polyvinylphenol), and fluorine-based resins are included, but are not limited thereto.
- the pixel electrode 10 is formed for the purpose of improving the aperture ratio of the image display device. Further, by using an opaque material for the pixel electrode 10, it is possible to prevent the semiconductor layer 7 from being irradiated with light from the outside.
- the pixel electrode 10 includes aluminum (Al), copper (Cu), molybdenum (Mo), silver (Ag), chromium (Cr), titanium (Ti), gold (Au), platinum (Pt), tungsten (W), Metal materials such as manganese (Mn) and conductive metal oxide materials such as indium oxide (InO), tin oxide (SnO), zinc oxide (ZnO), indium tin oxide (ITO), and indium zinc oxide (IZO) Although it can be used, it is not limited to these. These materials may be used as a single layer, or may be used as a laminate or an alloy.
- liquid crystal, electrophoretic particles, microcapsules containing electrophoretic particles, organic electroluminescence, or the like can be used.
- the image display apparatus it is possible to use these known general display elements without being limited to either a reflection type or a transmission type.
- a configuration in which a plurality of organic thin film transistors 130 and 140 are installed in one pixel can be used.
- the display element may be formed on the counter substrate on which the counter electrode is formed, and then combined with the organic thin film transistors 130 and 140 formed up to the pixel electrode 10 to form an image display device.
- the counter electrode and the counter substrate may be stacked to form an image display device, and the process can be selected in accordance with the display element to be used.
- FIG. 9 is a schematic sectional view showing an organic thin film transistor 160 according to the third embodiment of the present invention
- FIG. 10 is a schematic sectional view showing an organic thin film transistor 170 according to a modification of the organic thin film transistor 160.
- the organic thin film transistor 160 includes a first capacitor electrode 31 formed on the insulating substrate 1, a first insulating layer 41, a source electrode 5, a drain electrode 6, a semiconductor layer 7 containing an organic semiconductor material, At least the second insulating layer 42 and the gate electrode 2 are provided.
- the organic thin film transistor 170 includes at least a second capacitor electrode 32 in addition to the organic thin film transistor 160.
- the organic thin film transistor 160 has a first capacitor electrode 31 formed on the substrate 1, and a first insulating layer 41 formed on the substrate 1 and the first capacitor electrode 31.
- a source electrode 5, a drain electrode 6, and a semiconductor layer 7 are formed on the insulating layer 41, and a second insulating layer 42 is formed on at least a part of the source electrode 5, the drain electrode 6 and the semiconductor layer 7.
- the gate electrode 2 is formed on the second insulating layer 42.
- the drain electrode 6 overlaps at least a part of the first capacitor electrode 31 in plan view.
- a second capacitor electrode 32 is further formed on the second insulating layer 42, and the second capacitor electrode 32 overlaps at least a part of the drain electrode 6 in plan view. Yes.
- the difference between the organic thin film transistor 160 and the organic thin film transistor 170 is the presence or absence of the second capacitor electrode 32.
- the capacitance generated in the drain electrode 6 can be further increased.
- the organic thin film transistor 160 and the organic thin film transistor 170 are provided with the interlayer insulating film 9, the pixel electrode 10, a display element (not shown), a counter electrode (not shown), and a second substrate (not shown), thereby obtaining an image display device. be able to.
- the structure of the counter electrode and the second substrate can be changed as appropriate depending on the type of display element used.
- the substrate 1 is prepared.
- the material of the substrate polycarbonate, polyethylene sulfide, polyethersulfone, polyethylene terephthalate, polyethylene naphthalate, cycloolefin polymer, triacetyl cellulose, polyvinyl fluoride film, ethylene-tetrafluoroethylene copolymer resin, weather resistant polyethylene terephthalate, Weatherable polypropylene, glass fiber reinforced acrylic resin film, glass fiber reinforced polycarbonate, polyimide, fluorine resin, cyclic polyolefin resin, glass, quartz glass, and the like can be used, but are not limited thereto. These may be used alone, but can also be used as a composite substrate 1 in which two or more kinds are laminated.
- a transparent gas barrier layer (not shown) can be formed in order to improve the durability of the organic thin film transistors 160 and 170.
- the material for the gas barrier layer include aluminum oxide (Al 2 O 3 ), silicon oxide (SiO), silicon nitride (SiN), silicon oxynitride (SiON), silicon carbide (SiC), and diamond-like carbon (DLC). However, it is not limited to these.
- These gas barrier layers can also be used by laminating two or more layers.
- the gas barrier layer may be formed only on one side of the substrate 1 using an organic film, or may be formed on both sides.
- the gas barrier layer can be formed using a vacuum deposition method, an ion plating method, a sputtering method, a laser ablation method, a plasma CVD (Chemical Vapor Deposition) method, a hot wire CVD method, a sol-gel method, and the like. It is not limited to these.
- an adhesion layer can be provided in order to improve adhesion between the first capacitor electrode 31 and the first insulating layer 41 formed on the substrate 1 and the substrate 1, and surface treatment is performed on the surface of the substrate 1. Etc. may be given.
- the first capacitor electrode 31 is formed on the substrate 1.
- the first capacitor electrode 31, the source electrode 5, the drain electrode 6, the gate electrode 2, and the second capacitor electrode 32 do not need to be clearly separated from each other in the electrode portion and the wiring portion.
- the component 170 is referred to as an electrode.
- the first capacitor electrode 31 includes aluminum (Al), copper (Cu), molybdenum (Mo), silver (Ag), chromium (Cr), titanium (Ti), gold (Au), platinum (Pt), tungsten ( W), manganese (Mn), niobium (Nb), tantalum (Ta) and other metal materials, indium oxide (InO), tin oxide (SnO), zinc oxide (ZnO), indium tin oxide (ITO), indium oxide
- a conductive metal oxide material such as zinc (IZO) can be used, but is not limited thereto. These materials may be used as a single layer, or may be used as a laminate or an alloy.
- a vacuum film-forming method such as a vacuum deposition method or a sputtering method, a sol-gel method using a precursor of a conductive material, a method using nanoparticles, or the like is used as an ink.
- a method of forming by a wet film forming method such as screen printing, letterpress printing, or an ink jet method can be used, but the method is not limited to these, and a known general method can be used.
- Patterning can be performed by, for example, protecting a pattern forming portion with a resist or the like using a photolithography method and removing an unnecessary portion by etching, or patterning directly using a printing method or the like. Also, the method is not limited to these methods, and a known general patterning method can be used.
- the first insulating layer 41 is formed on the first capacitor electrode 31.
- the first insulating layer 41 is provided on at least the first capacitor electrode 31 in order to electrically insulate the first capacitor electrode 31 from the electrodes such as the source electrode 5, the drain electrode 6, and the gate electrode 2.
- the first capacitor electrode 31 may be provided on the entire surface of the substrate 1 except for the wiring portion used for connection to the outside and other electrodes.
- an oxide-based insulating material such as silicon oxide (SiOx), aluminum oxide (AlOx), tantalum oxide (TaOx), yttrium oxide (YOx), zirconium oxide (ZrOx), hafnium oxide (HfOx), etc.
- organic insulating materials such as polyacrylates such as silicon nitride (SiNx), silicon oxynitride (SiON), polymethyl methacrylate (PMMA), polyvinyl alcohol (PVA), and polyvinylphenol (PVP) can be used.
- SiNx silicon nitride
- SiON silicon oxynitride
- PMMA polymethyl methacrylate
- PVA polyvinyl alcohol
- PVP polyvinylphenol
- these may be a single layer or a laminate of two or more layers, may be an inorganic-organic hybrid thin film, or may have a composition inclined in the growth direction.
- the first insulating layer 41 desirably has a resistivity of 10 11 ⁇ cm or more, more preferably 10 14 ⁇ cm or more, in order to suppress leakage current in the organic thin film transistors 160 and 170.
- the first insulating layer 41 is laminated between the first capacitor electrode 31 and the drain electrode 6, and is formed for the purpose of generating capacitance in a region where the first capacitor electrode 31 and the drain electrode 6 overlap in plan view.
- the relative dielectric constant of the first insulating layer 41 is preferably larger, and the relative dielectric constant is preferably 3.0 or more, preferably 5 or more, more preferably 20 or more, but is not limited thereto. Is not to be done.
- the first insulating layer 41 is preferably thin, but is appropriately adjusted in consideration of the insulating property of the first insulating layer 41, the reliability as the organic thin film transistors 160 and 170, the difficulty of the manufacturing process, and the like. can do.
- the film thickness of the first insulating layer 41 is preferably thinner than the film thickness of the second insulating layer 42.
- the source electrode 5 and the drain electrode 6 are formed.
- the source electrode 5 and the drain electrode 6 are formed so as to be separated from each other, and the source electrode 5 and the drain electrode 6 may be formed by different processes and different materials. When formed in a layer, the source electrode 5 and the drain electrode 6 are preferably formed simultaneously.
- the same conductive material as that of the first capacitor electrode 31 can be used for the source electrode 5 and the drain electrode 6. In addition, they may be used by being laminated, or may be used as an alloy.
- the source electrode 5 and the drain electrode 6 can be formed by a vacuum film formation method such as a vacuum deposition method or a sputtering method, a sol-gel method using a precursor of a conductive material, a method using nanoparticles, and the like.
- a method of forming an ink and forming it by a wet film forming method such as screen printing, letterpress printing, or an ink jet method can be used, but the method is not limited to these, and a known general method can be used.
- Patterning can be performed by, for example, protecting a pattern forming portion with a resist or the like using a photolithography method and removing an unnecessary portion by etching, or patterning directly using a printing method or the like. Also, the method is not limited to these methods, and a known general patterning method can be used.
- the source electrode 5 and the drain electrode 6 may have a bottom contact structure in which the source electrode 5 and the drain electrode 6 are formed before the semiconductor layer 7, or the source electrode 5 and the drain electrode 6 may be formed after the semiconductor layer 7 is formed.
- a top contact structure may be formed.
- the source electrode 5 and the drain electrode 6 can be subjected to surface treatment or the like in order to reduce the contact resistance in electrical connection with the semiconductor layer 7. Specifically, by forming a molecular film such as a self-assembled monolayer (SAM) on the surface of the source electrode 5 and the drain electrode 6, the work function of the electrode surface can be changed. Is possible.
- SAM self-assembled monolayer
- a semiconductor layer 7 is formed between the source electrode 5 and the drain electrode 6 so as to connect the source electrode 5 and the drain electrode 6.
- the source electrode 5 and the drain electrode 6 are connected by a semiconductor layer 7, and a region of the semiconductor layer 7 functioning as a thin film transistor is generally called a channel region. In the present invention, such a name is also used. is there.
- low molecular semiconductors such as pentacene and derivatives thereof, and polymer organic semiconductor materials such as polythiophene, polyallylamine, fluorenebithiophene copolymers, and derivatives thereof can be used. However, it is not limited to these.
- the semiconductor layer 7 can be formed by a wet film formation method such as letterpress printing, screen printing, ink jet method, nozzle printing, etc. using a solution in which an organic semiconductor material is dissolved or dispersed as ink, It can also be formed by a method of depositing crystals in a vacuum state.
- the semiconductor layer 7 is not limited to these, and a publicly known general method can be used.
- the second insulating layer 42 is formed so as to cover at least the channel region of the semiconductor layer 7.
- the second insulating layer 42 is formed between the source electrode 5 and its wiring, drain electrode 6, and other external electrodes and other electrodes in addition to the channel region. It can be formed on the entire surface of the substrate except for the connection portion, and a region to be formed can be adjusted as appropriate.
- the second insulating layer 42 includes oxide-based insulating materials such as silicon oxide (SiOx), aluminum oxide (AlOx), tantalum oxide (TaOx), yttrium oxide (YOx), zirconium oxide (ZrOx), hafnium oxide (HfOx), and the like.
- oxide-based insulating materials such as silicon oxide (SiOx), aluminum oxide (AlOx), tantalum oxide (TaOx), yttrium oxide (YOx), zirconium oxide (ZrOx), hafnium oxide (HfOx), and the like.
- organic insulating materials such as polyacrylates such as silicon nitride (SiNx), silicon oxynitride (SiON), polymethyl methacrylate (PMMA), polyvinyl alcohol (PVA), and polyvinylphenol (PVP) can be used.
- SiNx silicon nitride
- SiON silicon oxynitride
- PMMA polymethyl me
- the second insulating layer 42 desirably has a resistivity of 10 11 ⁇ cm or more, more preferably 10 14 ⁇ cm or more, in order to suppress leakage current in the organic thin film transistors 160 and 170.
- the formation method of the second insulating layer 42 is a vacuum film-forming method such as a vacuum deposition method or a sputtering method, a sol-gel method using a metal complex or the like as a precursor, a method using nanoparticles, a slit coating method, a spin coating method, A coating method, a screen printing method, a relief printing method, a wet film forming method such as an ink jet method, and the like can be used, but the method is not limited to these, and a known general method can be used.
- a vacuum film-forming method such as a vacuum deposition method or a sputtering method, a sol-gel method using a metal complex or the like as a precursor, a method using nanoparticles, a slit coating method, a spin coating method, A coating method, a screen printing method, a relief printing method, a wet film forming method such as an ink jet method, and the like can be used, but the method is not limited to these,
- the gate electrode 2 is formed on the second insulating layer 42 in a region overlapping at least the channel region in plan view.
- the gate electrode 2 can be formed by the same material and method as the source electrode 5 and the drain electrode 6 described above.
- the second capacitor electrode 32 can be provided on the second insulating layer 42 in a region overlapping the drain electrode 6 in plan view, as shown in FIG.
- the second capacitor electrode 32 can be formed by the same material and method as the source electrode 5 and the drain electrode 6 described above.
- the second capacitor electrode 32 may be formed in the same layer and the same material and process as the gate electrode 2, or may be formed using another material, but is not limited thereto.
- the interlayer insulating film 9 the pixel electrode 10, a display element (not shown), a counter electrode (not shown), and a counter substrate (not shown) are preferably provided.
- the interlayer insulating film 9 is formed mainly for the purpose of preventing the source-drain leakage through the pixel electrode 10 by insulating the gate electrode 6 and the second capacitor electrode 32 from the pixel electrode 10. .
- inorganic materials such as silicon oxide, aluminum oxide, tantalum oxide, yttrium oxide, hafnium oxide, hafnium aluminate, zirconium oxide, and titanium oxide, or polyacrylate such as PMMA (polymethyl methacrylate)
- PMMA polymethyl methacrylate
- Insulating materials such as PVA (polyvinyl alcohol), PVP (polyvinylphenol), and fluorine-based resins are included, but are not limited thereto.
- the resistivity is 10 11 ⁇ cm or more, more preferably 10 14 ⁇ cm or more.
- the interlayer insulating film 9 is formed by any one of an inkjet method, a relief printing method, a planographic printing method, an intaglio printing method, and a screen printing method using a solution in which a protective layer material or a precursor thereof is dissolved or dispersed.
- the These interlayer insulating films 9 may be used as a single layer or may be used by stacking two or more layers. Further, the composition may be inclined in the growth direction.
- the pixel electrode 10 is formed for the purpose of improving the aperture ratio of the image display device.
- the pixel electrode 10 includes aluminum (Al), copper (Cu), molybdenum (Mo), silver (Ag), chromium (Cr), titanium (Ti), gold (Au), platinum (Pt), tungsten (W), Metal materials such as manganese (Mn) and conductive metal oxide materials such as indium oxide (InO), tin oxide (SnO), zinc oxide (ZnO), indium tin oxide (ITO), and indium zinc oxide (IZO) Although it can be used, it is not limited to these. These materials may be used as a single layer, or may be used as a laminate or an alloy.
- a vacuum film-forming method such as a vacuum deposition method or a sputtering method, a sol-gel method using a precursor of a conductive material, a method using nanoparticles, or making them into ink
- a method of forming by a wet film forming method such as screen printing, letterpress printing, or an ink jet method can be used, but the method is not limited to these, and a known general method can be used.
- Patterning can be performed by, for example, protecting a pattern forming portion with a resist or the like using a photolithography method and removing an unnecessary portion by etching, or patterning directly using a printing method or the like. Also, the method is not limited to these methods, and a known general patterning method can be used.
- liquid crystal electrophoretic particles, microcapsules containing electrophoretic particles, organic electroluminescence, or the like can be used.
- the image display apparatus it is possible to use these known general display elements without being limited to either a reflection type or a transmission type. Further, depending on the display element to be used, it is possible to use a configuration in which a plurality of organic thin film transistors 160 and 170 are installed in one pixel.
- the display element may be formed on the counter substrate on which the counter electrode is formed, and then combined with the organic thin film transistors 160 and 170 provided with the pixel electrode 10 to form an image display device.
- An electrode and a counter substrate may be stacked to form an image display device, and the process can be selected in accordance with a display element to be used.
- Example 1 As Example 1, an organic thin film transistor 100 shown in FIG. 1
- Non-alkali glass with a thickness of 0.7 mm was used as the substrate 1.
- a silver nano ink which is a solution in which silver nanoparticles are dispersed, was patterned into a desired shape using an inkjet method, and baked at 150 ° C. for 1 hour to form a capacitor electrode 3.
- the area of the capacitor electrode 3 was 75% with respect to the element area.
- a photosensitive acrylic resin was applied to the substrate 1 on which the capacitor electrode 3 was formed by a slit coat method, exposed and developed to be patterned into a desired shape, and baked at 200 ° C. to form a first insulating layer 41.
- Silver nano-ink was patterned into a desired shape on the substrate 1 on which the first insulating layer 41 was formed using an inkjet method, and baked at 150 ° C. for 1 hour to form the gate electrode 2.
- the minimum space of the gate electrode-capacitor electrode was 0 ⁇ m in the horizontal direction of the cross section.
- the second insulating layer 42 was formed in the same manner as the first insulating layer 41.
- the film thickness of the first insulating layer 41 was 0.2 ⁇ m, and the film thickness of the second insulating layer 42 was 1.0 ⁇ m.
- the relative permittivity of the photosensitive acrylic resin was 3.4.
- the solution in which silver nanoparticles were dispersed was used as an ink, and was patterned into a desired shape using an ink jet method, and baked at 150 ° C. for 1 hour to form a source electrode 5 and a drain electrode 6.
- Comparative Example 1 As Comparative Example 1, an organic thin film transistor 200 shown in FIG.
- Non-alkali glass with a thickness of 0.7 mm was used as the substrate 1.
- Mo was formed into a film having a thickness of 400 nm by using DC magnetron sputtering, and patterned into a desired shape by a photolithography method to form the gate electrode 2 and the capacitor electrode 3.
- the minimum space of the gate electrode-capacitor electrode was 20 ⁇ m in the horizontal direction of the cross section.
- the area of the capacitor electrode was 60% with respect to the element area.
- a photosensitive acrylic resin is applied to the substrate 1 on which the gate electrode 2 and the capacitor electrode 3 are formed by a slit coating method, patterned by a photolithography method, and baked at 200 ° C.
- the first electrode is formed on the gate electrode 2 and the capacitor electrode 3. Only the insulating layer 41 was formed.
- the film thickness of the first insulating layer 41 was 1 ⁇ m, and the relative dielectric constant was 3.4.
- the ink in which the silver nanoparticles were dispersed was patterned into a desired shape using an inkjet method, and baked at 150 ° C. for 1 hour to form the source electrode 5 and the drain electrode 6.
- the organic thin-film transistor which concerns on Example 1 and Comparative Example 1 was produced according to the above process. Thirty elements were prepared for each, and the number of elements in which a short failure occurred in the gate electrode-capacitor electrode was measured.
- a plurality of insulating layers are formed on the capacitor electrode 3, and the gate electrode is formed in a lower layer that is a different layer from the layer on which the capacitor electrode is formed.
- the degree of freedom in changing the size of the capacitor electrode was improved.
- an organic thin film transistor and an image display device in which a maximum number of capacitor electrodes are formed with good yield in an organic thin film transistor using a printing method.
- Example 2-1 As Example 2-1, an organic thin film transistor 130 shown in FIG. 5 was produced.
- non-alkali glass having a thickness of 0.7 mm was used as the material for the substrate 1.
- a silver nano ink which is a solution in which silver nanoparticles are dispersed, is patterned on the substrate 1 into a desired shape using an inkjet method, and baked at 150 ° C. for 1 hour to form the gate electrode 2.
- the space between the gate electrode and the capacitor electrode was 5 ⁇ m in the minimum section.
- a photosensitive acrylic resin was applied to the substrate 1 on which the gate electrode 2 was formed by a slit coating method, exposed and developed, patterned into a desired shape, and baked at 200 ° C. to form a first insulating layer 41.
- Silver nanoink was patterned into a desired shape on the substrate 1 on which the first insulating layer 41 was formed using an ink jet method, and baked at 150 ° C. for 1 hour to form a capacitor electrode 3.
- the area of the capacitor electrode 3 was 75% with respect to the element area.
- the second insulating layer 42 was formed in the same manner as the first insulating layer 41.
- the film thickness of the first insulating layer 41 was 0.6 ⁇ m, and the relative dielectric constant was 3.4.
- the film thickness of the second insulating layer 42 was 0.4 ⁇ m, and the relative dielectric constant was 3.4.
- the solution in which silver nanoparticles were dispersed was used as an ink, and was patterned into a desired shape using an ink jet method, and baked at 150 ° C. for 1 hour to form a source electrode 5 and a drain electrode 6.
- Example 2-2 As Example 2-2, an organic thin film transistor 140 shown in FIG. 6 was produced.
- Example 2 except that the second insulating layer 42 has a relative dielectric constant of 4.6 and is formed so as to cover only the capacitor electrode 3, and the thickness of the first insulating layer 41 is 1.0 ⁇ m. It was produced in the same manner as -1.
- Comparative Example 2 As Comparative Example 2, an organic thin film transistor 210 shown in FIG.
- non-alkali glass having a thickness of 0.7 mm was used as the material for the substrate 1.
- Mo was formed into a film having a thickness of 400 nm using DC magnetron sputtering, and patterned into a desired shape by a photolithography method to form the gate electrode 2 and the capacitor electrode 3.
- the space between the gate electrode and the capacitor electrode was 20 ⁇ m in the minimum section.
- the area of the capacitor electrode 3 was 65% with respect to the element area.
- a photosensitive acrylic resin was applied by a slit coating method, patterned by a photolithography method, and baked at 200 ° C. to form a first insulating layer 41.
- the thickness of the first insulating layer 41 was 1.0 ⁇ m, and the relative dielectric constant was 3.4.
- the ink in which the silver nanoparticles were dispersed was patterned into a desired shape using an inkjet method, and baked at 150 ° C. for 1 hour to form the source electrode 5 and the drain electrode 6.
- organic thin film transistors according to Examples 2-1 and 2-2 and Comparative Example 2 were produced. Thirty elements were respectively prepared, and the number of elements in which a short failure occurred in the gate electrode-capacitor electrode, the on-current value and the capacitor capacitance were measured as transistor characteristics.
- the capacitor electrode in a layer separate from and above the gate electrode, it is possible to improve the capacitance of the capacitor and also to improve the yield.
- an organic thin film transistor that can be formed using a printing method and that can obtain a high capacitor capacity with a high yield, and an image display device using the same.
- Example 3-1 As Example 3-1, an organic thin film transistor 160 shown in FIG. 9 was produced.
- Non-alkali glass with a thickness of 0.7 mm was used as the substrate 1.
- the first capacitor electrode 31 was formed on the substrate 1 by patterning into a desired shape using an ink jet method using a solution in which silver (Ag) nanoparticles were dispersed, and firing at 150 ° C. for 1 hour.
- thermosetting resin was applied to the substrate on which the first capacitor electrode 31 was formed, and baked to form the first insulating layer 41.
- the source electrode 5 and the drain electrode 6 were formed by the same method as that of the first capacitor electrode 31 by the inkjet method.
- a mesitylene solution in which poly (3-hexylthiophene) as an organic semiconductor material was dissolved at a concentration of 0.1% by weight on the substrate on which the source electrode 5 and the drain electrode 6 were formed was patterned by an ink jet method to form a semiconductor layer 7. .
- the solution in which silver nanoparticles were dispersed was used as an ink, and was patterned into a desired shape using an ink jet method, and baked at 150 ° C. for 1 hour to form the gate electrode 2, thereby producing an organic thin film transistor 160.
- Example 3-2 As Example 3-2, an organic thin film transistor 170 shown in FIG. 10 was produced.
- Non-alkali glass with a thickness of 0.7 mm was used as the substrate 1.
- the first capacitor electrode 31 was formed on the substrate 1 by patterning into a desired shape using an ink jet method using a solution in which silver (Ag) nanoparticles were dispersed, and firing at 150 ° C. for 1 hour.
- thermosetting resin was applied to the substrate on which the first capacitor electrode 31 was formed, and baked to form the first insulating layer 41.
- the source electrode 5 and the drain electrode 6 were formed by the same method as that of the first capacitor electrode 31 by the inkjet method.
- a mesitylene solution in which poly (3-hexylthiophene) as an organic semiconductor material was dissolved at a concentration of 0.1% by weight on the substrate on which the source electrode 5 and the drain electrode 6 were formed was patterned by an ink jet method to form a semiconductor layer 7. .
- the ink in which the silver nanoparticles are dispersed is patterned into a desired shape using an ink jet method, and baked at 150 ° C. for 1 hour to form the gate electrode 2 and the second capacitor electrode 32, and the organic thin film transistor 170 is formed. Produced.
- Comparative Example 3 As Comparative Example 3, an organic thin film transistor 220 shown in FIG.
- Non-alkali glass with a thickness of 0.7 mm was used as the substrate 1.
- a solution in which silver (Ag) nanoparticles are dispersed is used as an ink, and is patterned into a desired shape using an ink jet method, followed by baking at 150 ° C. for 1 hour to form the source electrode 5 and the drain electrode 6 did.
- a mesitylene solution in which poly (3-hexylthiophene) as an organic semiconductor material was dissolved at a concentration of 0.1% by weight on the substrate on which the source electrode 5 and the drain electrode 6 were formed was patterned by an ink jet method to form a semiconductor layer 7. .
- a fluororesin was applied by an inkjet method to form a first insulating layer 41 (gate insulating layer).
- the ink in which the silver nanoparticles are dispersed is patterned into a desired shape using an inkjet method, and baked at 150 ° C. for 1 hour to form the gate electrode 5 and the capacitor electrode 6, and the organic thin film transistor according to the comparative example 220 was produced.
- Example 3-1 the first capacitor electrode 31 was disposed on the first insulating layer 41 below the drain electrode 6, which is a different layer from the second insulating layer 42 on which the gate electrode 5 was formed.
- the organic thin film transistor 160 having the top gate structure it is possible to provide a sufficient capacitor electrode area while allowing a sufficient design dimension of the transistor portion, and to form the organic thin film transistor 160 that can be stably driven. I was able to.
- Example 3-2 the second capacitor electrode 32 is further formed on the second insulating layer 42 on which the gate electrode 5 is formed, so that the capacitor capacity of the organic thin film transistor 170 is reduced to the organic thin film transistor 220 of the comparative example. It was possible to increase significantly compared to
- a transistor in the organic thin film transistor having a top gate structure, can be provided with a high yield by providing a margin in transistor dimensions while maintaining high semiconductor characteristics, and having a sufficient capacitor electrode area.
- Organic thin film transistors 160 and 170 that maintain a high voltage holding ratio of the pixel electrode and can be driven stably are obtained, and an image display device using the organic thin film transistors 160 and 170 can be driven.
- the organic thin film transistors 160 and 170 have the first capacitor electrode 31 on the first insulating layer 41 below the drain electrode 6, which is a layer different from the second insulating layer 42 on which the gate electrode 5 is formed. Formed.
- the design dimensions of the organic thin film transistors 160 and 170 are given a margin while keeping the area of the first capacitor electrode 31 large. Became possible.
- the organic thin film transistors 160 and 170 can obtain a sufficient capacitance by keeping the area of the first capacitor electrode 31 large and forming the first insulating layer 41 according to a desired capacitance.
- the voltage holding ratio can be improved.
- an organic thin film transistor having a top gate structure a high yield is achieved by giving a margin to a transistor size while maintaining high semiconductor characteristics, and a sufficient capacitor electrode area is obtained. It is possible to provide an organic thin film transistor and an image display device that can maintain a high voltage holding ratio of a transistor pixel electrode and can be stably driven.
- the present invention can be suitably used for an image display device and various sensors.
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Microelectronics & Electronic Packaging (AREA)
- General Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- Manufacturing & Machinery (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- Theoretical Computer Science (AREA)
- Power Engineering (AREA)
- Geometry (AREA)
- Thin Film Transistor (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
- Electrodes Of Semiconductors (AREA)
Abstract
印刷法によって製造された有機薄膜トランジスタにおいて、歩留まり良く、特にゲート電極とキャパシタ電極とのショート不良無く、十分なキャパシタ電極面積を得ることが可能な有機薄膜トランジスタおよび画像表示装置を提供する。有機薄膜トランジスタは、絶縁性の基板上に少なくともゲート電極と、キャパシタ電極と、少なくとも2層以上の絶縁層と、その上にソース電極と、ドレイン電極と、有機半導体材料を含む半導体層を有する有機薄膜トランジスタであって、少なくともキャパシタ電極を覆うように第一絶縁層が、第一絶縁層の上にゲート電極が、ゲート電極を覆うようを覆うように第二絶縁層が、それぞれ形成されている。
Description
本発明は、有機薄膜トランジスタとその製造方法および画像表示装置に関する。
薄膜トランジスタは液晶表示装置(LCD)、有機エレクトロルミネッセンス(EL)表示装置、電子ペーパー表示装置などの、アクティブマトリックス方式の表示装置やセンサーなどに広く使用されている。
薄膜トランジスタに用いられる半導体材料としては、非晶質シリコンや多結晶シリコン、あるいは酸化物半導体などを用いたものが主流となっており、これらの半導体材料を用いた薄膜トランジスタは、真空成膜法とフォトリソグラフィなどのドライコーティング法を用いて製造されることが一般的である。
一方で近年、半導体材料として有機材料を用いた、有機薄膜トランジスタが注目を集めている(特許文献1参照)。有機薄膜トランジスタにおいては、半導体材料のみならず、導電性材料および絶縁性材料などについて塗布や印刷などのウェットコーティング法を用いることによって製造する試みがなされている。これにより、プラスチック基板を用いたフレキシブルデバイス形成や低コスト化などの可能性が期待されている。
また、印刷法は成膜とパターニングの工程を同時に行うことから、従来のフォトリソグラフィプロセスを用いる真空成膜プロセスと比較して、材料利用効率が高く、現像、エッチング工程を必要としないことから、環境負荷が少ないという点でも期待されている(非特許文献1)。
また、印刷法は成膜とパターニングの工程を同時に行うことから、従来のフォトリソグラフィプロセスを用いる真空成膜プロセスと比較して、材料利用効率が高く、現像、エッチング工程を必要としないことから、環境負荷が少ないという点でも期待されている(非特許文献1)。
T. Minari, M. Kano, T. Miyadera, S. D. Wang, Y. Aoyagi, and K. Tsukagoshi, "Surface selective deposition of molecular semiconductors for solution-based integration of organic field-effect transistors", Applied Physics Letters, 94, 093307 (2009)
有機薄膜トランジスタの印刷法による形成においては、薄膜トランジスタの各層の特徴に合わせて様々な印刷方法が用いられる。しかしながら、ウェットコーティング法による成膜は、従来のフォトリソグラフィプロセスと比較するとパターニング精度が劣っており、それによる歩留まり低下などが発生しやすい。歩留まり低下は、コスト上昇を招くため、本来有利であるはずのコスト面においても優位性を発揮しづらくなる。
これを避けるために、薄膜トランジスタの各層の寸法に余裕を持たせて設計することも考え得るが、寸法に余裕を持たせて設計すると、薄膜トランジスタ部の面積が大きくなるため、高精細の薄膜トランジスタパターンを作製することが困難となる。また、薄膜トランジスタ部の面積が大きくなることにより、薄膜トランジスタを用いたアクティブマトリクス方式の画像表示装置などの駆動の補助容量として機能するキャパシタ電極の面積が制限される。特に、トップゲート構造の薄膜トランジスタ構造においては、ゲート電極とキャパシタ電極が同層に設ける場合、キャパシタ電極面積を大きく取ることが困難であり、十分な容量を得ることが困難となる。
一方、有機薄膜トランジスタはドライコーティング法で作製される薄膜トランジスタに比べて、特性面で劣っていることが多い。特性面の不利をカバーするために、精度の高い構造が必要になる。例えば、電極ではトランジスタ電極と配線それぞれを基板全面に配置する必要があるが、トランジスタ電極については極力大きな、配線については極力微細なパターニングが望まれる。
特に、キャパシタ電極については出来るだけ大きな構造が必要になる。アクティブマトリクス方式の画像表示装置において、薄膜トランジスタに設置されるキャパシタは、各画素の書き込み時において、電圧保持を補助する役割を担っており、容量が不足すると選択時間における電圧保持率が低下するため、書き込み電圧を高くする、もしくは書き込み回数を多くするなどの対策が必要となり、結果的に画像表示装置の書き込み時間の増加や消費電力の増加を招く。
しかしながら、図4に示すように、一般的なキャパシタ電極とゲート電極とは同一層上に形成されるため、安易なキャパシタ電極の拡大はゲート電極とキャパシタ電極のショートの増加を招く結果となる。
ショートはゲート電極-キャパシタ電極間のみで発生するものではなく、ゲート電極-ソース/ドレイン電極やキャパシタ電極-ドレイン電極でも発生する。一例としては、電極表面の凹凸によって電界集中が起き、絶縁膜を破壊するなどがある。これは特に電極間の電圧差が大きいときに見られる。各電極にかかる電圧を鑑みると、発生のしやすさはゲート電極-ソース/ドレイン電極>キャパシタ電極-ドレイン電極となる。
そのため、ゲート電極-ソース/ドレイン電極を分離している絶縁層は耐圧性を得るために十分な厚みが必要となる。一方で、キャパシタ電極-ドレイン電極を分離している絶縁層は比較的薄膜化が可能である。このようにゲート電極-ソース/ドレイン電極間とキャパシタ電極-ドレイン電極間では、その間の絶縁層に求められる特性値や厚み等が異なる。
本発明は、以上の点を鑑みなされたものであり、歩留まり良く、十分なキャパシタ電極面積を得ることが可能な、印刷法を用いて形成することができる有機薄膜トランジスタおよびこれを用いた画像表示装置を提供することを目的とする。
また、本発明は、トップゲート構造の有機薄膜トランジスタにおいて、高い半導体特性を維持しながらもトランジスタ寸法に余裕を持たせることにより高い歩留まりを実現し、かつ十分なキャパシタ電極面積を有することで、トランジスタ画素電極の高い電圧保持率を維持し、安定的に駆動可能な有機薄膜トランジスタとその製造方法および画像表示装置を提供することを目的とする。
上記課題を解決するための本発明の一局面は、絶縁性の基板上に少なくともゲート電極と、キャパシタ電極と、それらを覆うように形成された絶縁層と、その上に形成されたソース電極およびドレイン電極と、ソース電極とドレイン電極とで挟まれた範囲に有機半導体材料を含む半導体層と、を有する有機薄膜トランジスタであって、少なくともキャパシタ電極を覆うように第一絶縁層が、第一絶縁層の上にゲート電極が、ゲート電極およびキャパシタ電極を覆うように第二絶縁層が、第二絶縁層の上に少なくともソース電極、ドレイン電極、半導体層が、それぞれ形成されている、有機薄膜トランジスタである。
また、本発明の他の局面は、絶縁性の基板上に少なくともゲート電極と、キャパシタ電極と、それらを覆うように形成された絶縁層と、その上に形成されたソース電極およびドレイン電極と、ソース電極とドレイン電極とで挟まれた範囲に有機半導体材料を含む半導体層と、を有する有機薄膜トランジスタであって、少なくともキャパシタ電極を覆うように第一絶縁層が、第一絶縁層の上にゲート電極が、ゲート電極を覆いかつキャパシタ電極を覆わないように第二絶縁層が、第二絶縁層の上に少なくともソース電極、ドレイン電極、半導体層が、それぞれ形成されている、有機薄膜トランジスタである。
また、第一絶縁層と第二絶縁層とに異なる材料を用いていてもよい。
また、第一絶縁層の誘電率は、第二絶縁層の誘電率よりも高くしてもよい。
また、第一絶縁層は、絶縁材料を2層以上積層して形成してもよい。
また、第二絶縁層は、絶縁材料を2層以上積層して形成してもよい。
また、本発明の他の局面は、絶縁性の基板と、ゲート電極と、キャパシタ電極と、絶縁層と、ソース電極と、ドレイン電極と、有機半導体材料を含む半導体層とを有する有機薄膜トランジスタであって、絶縁層は、基板と、基板上に形成されたゲート電極とを覆う第一絶縁層と、第一絶縁層の上に形成されたキャパシタ電極を覆う第二絶縁層とを含む、有機薄膜トランジスタである。
また、第二絶縁層の上にソース電極、ドレイン電極および半導体層が形成されてもよい。
また、第一絶縁層の上にソース電極、ドレイン電極の一部および半導体層が形成されてもよい。
また、第一絶縁層と第二絶縁層とが異なる材料を用いて形成されてもよい。
また、第二絶縁層の誘電率が第一絶縁層の誘電率よりも高くてもよい。
また、第二絶縁層の膜厚が第一絶縁層の膜厚よりも薄くてもよい。
また、第一絶縁層が絶縁材料を2層以上積層して形成されてもよい。
また、第二絶縁層が絶縁材料を2層以上積層して形成されてもよい。
また、本発明の他の局面は、絶縁性の基板上に少なくとも第一キャパシタ電極と、第一絶縁層と、ソース電極と、ドレイン電極と、有機半導体材料を含む半導体層と、第二絶縁層と、ゲート電極とを含む有機薄膜トランジスタであって、基板上に第一キャパシタ電極が形成されており、少なくとも第一キャパシタ電極上に第一絶縁層が形成されており、第一絶縁層上にソース電極、ドレイン電極、および半導体層が形成されており、ドレイン電極は、平面視において第一キャパシタ電極の少なくとも一部と重なり、ソース電極、ドレイン電極の少なくとも一部、および半導体層上に第二絶縁層が形成されており、第二絶縁層上にゲート電極が形成されている、有機薄膜トランジスタである。
また、第二絶縁層上に、第二キャパシタ電極がさらに形成され、第二キャパシタ電極は、平面視においてドレイン電極の少なくとも一部と重なってもよい。
また、第一絶縁層の比誘電率が、第二絶縁層の比誘電率よりも大きくてもよい。
また、第一絶縁層の膜厚が、第二絶縁層の膜厚よりも薄くてもよい。
また、第一絶縁層の比誘電率が、3.0以上であってもよい。
また、本発明の他の局面は、絶縁性の基板上に第一キャパシタ電極を設ける工程と、少なくとも第一キャパシタ電極上に第一絶縁層を設ける工程と、第一絶縁層上にソース電極とドレイン電極とを離間して設ける工程と、ソース電極およびドレイン電極の間に有機半導体材料を含む半導体層を設ける工程と、半導体層上に第二絶縁層を設ける工程と、第二絶縁層上にゲート電極を設ける工程とを含む、有機薄膜トランジスタの製造方法である。
また、第二絶縁層上に第二キャパシタ電極を設ける工程をさらに含んでもよい。
また、本発明の他の局面は、上述の有機薄膜トランジスタを用いた画像表示装置である。
本発明によれば、印刷法によって製造された有機薄膜トランジスタにおいて、歩留まり良く、特にゲート電極とキャパシタ電極とのショート不良無く、十分なキャパシタ電極面積を得ることが可能な有機薄膜トランジスタおよび画像表示装置を提供することが可能となる。
また、本発明によれば、トップゲート構造の有機薄膜トランジスタにおいて、高い半導体特性を維持しながらもトランジスタ寸法に余裕を持たせることにより高い歩留まりを実現し、かつ十分なキャパシタ電極面積を有することで、トランジスタ画素電極の高い電圧保持率を維持し、安定的に駆動可能な有機薄膜トランジスタおよび画像表示装置を提供することが可能となる。
以下、本発明の実施の形態を、図面を参照しつつ、説明する。なお各実施の形態において、同一または対応する構成要素については同一の参照符号を付け、実施の形態の間において重複する説明は省略する場合がある。
(第1の実施形態)
図1は、本発明の第1の実施形態に係る有機薄膜トランジスタ100を示す概略断面図である。また、図4は、従来技術に係る有機薄膜トランジスタ200を示す概略断面図である。
図1は、本発明の第1の実施形態に係る有機薄膜トランジスタ100を示す概略断面図である。また、図4は、従来技術に係る有機薄膜トランジスタ200を示す概略断面図である。
有機薄膜トランジスタ100は、絶縁性の基板1の上に形成されたキャパシタ電極3と、少なくともキャパシタ電極3を覆うように形成された第一絶縁層41と、第一絶縁層41の上に形成されたゲート電極2と、少なくともゲート電極2およびキャパシタ電極3を覆うように形成された第二絶縁層42と、第二絶縁層42の上に形成されたソース電極5と、ドレイン電極6と、有機半導体材料を含む半導体層7とを、少なくとも備えている。また、半導体層7を保護するための保護層8も好適に用いられる。
一方、有機薄膜トランジスタ200は、絶縁性の基板1の上に形成されたゲート電極2およびキャパシタ電極3と、少なくともゲート電極2およびキャパシタ電極3を覆うように形成された第一絶縁層41と、第一絶縁層41の上に形成されたソース電極5と、ドレイン電極6と、有機半導体材料を含む半導体層7とを、少なくとも備えている。
また、有機薄膜トランジスタ100および有機薄膜トランジスタ200には、層間絶縁膜9と、画素電極10と、図示しない表示要素と、図示しない対向電極と、図示しない第二の基板とを設けることにより、画像表示装置とすることができる。対向電極および第二の基板は、使用する表示要素の種類によりその構造は適宜変更することができる。
以下、有機薄膜トランジスタ100の各構成要素について、有機薄膜トランジスタ100の製造工程に沿って説明する。
初めに、基板1を準備する。基板1より下層の構造は、どのようなものを用いてもかまわない。基板1の材料としては、ポリカーボネート、ポリエチレンサルファイド、ポリエーテルスルホン、ポリエチレンテレフタレート、ポリエチレンナフタレート、シクロオレフィンポリマー、トリアセチルセルロース、ポリビニルフルオライドフィルム、エチレン-テトラフルオロエチレン共重合樹脂、耐候性ポリエチレンテレフタレート、耐候性ポリプロピレン、ガラス繊維強化アクリル樹脂フィルム、ガラス繊維強化ポリカーボネート、ポリイミド、フッ素系樹脂、環状ポリオレフィン系樹脂、ガラス、石英ガラスなどを使用することができるが、これらに限定されるものではない。これらは単独で使用してもよいが、2種以上を積層した複合の基板1として使用することもできる。
次に、基板1上に、キャパシタ電極3を形成する。ゲート電極2、キャパシタ電極3、ソース電極5、およびドレイン電極6は、電極部分と配線部分とが明確に分かれている必要はなく、各有機薄膜トランジスタの構成要素として電極と呼称している。
次に、キャパシタ電極3を覆うように、第一絶縁層41を形成する。さらに、第一絶縁層41上に、ゲート電極2を形成する。さらに、ゲート電極2を覆うように、第二絶縁層42を形成する。その際、第二絶縁層42は、第一絶縁層41を介してキャパシタ電極3を覆うように形成する。
ゲート電極2およびキャパシタ電極3には、アルミニウム(Al)、銅(Cu)、モリブデン(Mo)、銀(Ag)、クロム(Cr)、チタン(Ti)、金(Au)、白金(Pt)、タングステン(W)、マンガン(Mn)などの金属材料や、酸化インジウム(InO)、酸化スズ(SnO)、酸化亜鉛(ZnO)、酸化インジウムスズ(ITO)、酸化インジウム亜鉛(IZO)などの導電性金属酸化物材料を用いることができるが、これらに限定されるものではない。これらの材料は単層で用いても構わないし、積層および合金として用いても構わない。
ゲート電極2およびキャパシタ電極3の形成には、真空蒸着法、スパッタ法などの真空成膜法や、導電性材料の前駆体などを使用するゾル-ゲル法やナノ粒子を使用する方法、それらをインク化して、スクリーン印刷、凸版印刷、インクジェット法などのウェットコーティング法で形成する方法などが使用できるが、これらに限定されず、公知一般の方法を用いることができる。パターニングは、例えばフォトリソグラフィ法を用いてパターン形成部分をレジストなどにより保護し、エッチングによって不要部分を除去して行うこともできるし、印刷法などを用いて直接パターニングすることもできるが、これについてもこれらの方法に限定されず、公知一般のパターニング方法を用いることができる。
第一絶縁層41および第二絶縁層42には、酸化珪素(SiOx)、酸化アルミニウム(AlOx)、酸化タンタル(TaOx)、酸化イットリウム(YOx)、酸化ジルコニウム(ZrOx)、酸化ハフニウム(HfOx)などの酸化物系絶縁材料や窒化珪素(SiNx)、酸化窒化珪素(SiON)や、ポリメチルメタクリレート(PMMA)等のポリアクリレート、ポリビニルアルコール(PVA)、ポリビニルフェノール(PVP)などの有機系絶縁材料や、自己組織化膜等の材料を使用することができるが、これらに限定されるものではない。これらは単層または2層以上積層してもよいし、無機系-有機系のハイブリッド薄膜としても良いし、成長方向に向けて組成を傾斜したものでも構わない。
第一絶縁層41および第二絶縁層42に自己組織化膜を用いる場合は、異なる自己組織化材料を積層する多層膜構造とすることで、絶縁層の誘電率や絶縁性を制御することが可能である。さらに、自己組織化した多層膜を繰り返し構造とすることで、絶縁性を高めることも可能である。また、第二絶縁層42表面に形成される半導体層7の種類に合わせて表面の官能基を選択し、表面エネルギーを制御することで、有機薄膜トランジスタ100の性能を向上することも可能である。
第一絶縁層41および第二絶縁層42の形成方法は、真空蒸着法、スパッタ法などの真空成膜法や、金属錯体などを前駆体として使用するゾル-ゲル法やナノ粒子を使用する方法、スリットコート法、スピンコート方、スクリーン印刷、凸版印刷、インクジェット法などのウェットコーティング法で形成する方法などが使用できるが、これらに限定されず、公知一般の方法を用いることができる。
第一絶縁層41と第二絶縁層42とは、同様の材料および組成を用いても良いが、異なる材料を用いても良い。つまり、本発明においては、それぞれの層に求められる特性によってより適した材料を選択的に用いることが可能になる。また、それぞれ単層であっても多層構造であっても問題なく、これらに限定されることなく、様々な組合せで形成することが可能である。
有機薄膜トランジスタ100において、キャパシタ電極3とドレイン電極6とをその間の絶縁層(第一絶縁層41と第二絶縁層42)で絶縁することでキャパシタ構造を形成している。
第二絶縁層42は、半導体層7とゲート電極2の間に形成されるため、チャネル形成に直接影響を及ぼす。一方で第一絶縁層41は、ゲート電極2の下層に形成されるため、チャネルに対しての影響は小さい。そのため、キャパシタ容量の観点より第一絶縁層41を、トランジスタ特性の観点より第二絶縁層42を、それぞれ選択することが出来る。
第一絶縁層41の材料に第二絶縁層42よりも比誘電率の高い材料を用いることにより、キャパシタの静電容量を増加させることが可能となる。第二絶縁層42の比誘電率は、2以上かつ5以下であることが好ましい。また、第一絶縁層41の比誘電率は、3以上、好ましくは5以上、さらには20以上であることが好ましいが、これらに限定されるものではない。
キャパシタ電極3は、その効果上より面積が大きい方が好ましい。ゲート電極2と同層に形成をした場合、キャパシタ電極面積を大きくするほど、ゲート電極2とキャパシタ電極3でのショート確率は上がることになる。そのため、ゲート電極2とキャパシタ電極3の間には十分なスペースが必要となる。一方、本発明のようにゲート電極2とキャパシタ電極3の間に、絶縁層(第一絶縁層41)を形成し分断することによって、ゲート電極2とキャパシタ電極3でのショートを防ぐことが出来る。
従来技術に係る有機薄膜トランジスタ200において、キャパシタ電極3とドレイン電極6との間の絶縁層(第一絶縁層41)は、より薄膜であるほどキャパシタの静電容量を増加することができる。一方で、トランジスタ特性や耐圧性の観点からはある一定以上の絶縁層膜厚を必要とされ、キャパシタの静電容量の観点から考えた適正膜厚に比べるとより厚膜が必要とされることが多い。
その場合の対策の一つである、有機薄膜トランジスタ100の変形例に係る有機薄膜トランジスタ110の概略断面図を図2に示す。
有機薄膜トランジスタ110では、第二絶縁層42をキャパシタ電極3の上部には形成しないことで、キャパシタ電極3とドレイン電極6との間には第一絶縁層41のみが形成される。そのため、第一絶縁層41と第二絶縁層42の材料や膜厚を、それぞれトランジスタ特性とキャパシタの静電容量との面から独立に決定することが出来る。
一方で、有機薄膜トランジスタ110では、有機薄膜トランジスタ100に比べて、第二絶縁層42の高い位置精度を要求されることになるため、目標とするトランジスタ特性やキャパシタの静電容量などを鑑み、いずれがより適切な構造であるか選択的判断して用いることが望ましい。
また、ゲート電極2とキャパシタ電極3との位置精度は、形成プロセスの精度による部分が強い。よりキャパシタ電極面積を大きくしようとした場合に、ウェトコーティング法などのパターニング精度が十分でない方式によって作製を行うと、図3に示す有機薄膜トランジスタ120のように、基板1から半導体層7に向かう積層方向から見て、ゲート電極2の一部とキャパシタ電極3の一部とが第一絶縁層41を介して重なるような状態になってしまう可能性が高くなる。しかしながら、そのような場合でも、表示性能に必要なトランジスタ特性が十分に得られるのであれば特に問題はない。
次に、第二絶縁層42を介したゲート電極2上に、ソース電極5およびドレイン電極6を形成する。ソース電極5およびドレイン電極6は、先に示したゲート電極2およびキャパシタ電極3と同様の材料および方法によって形成することができる。
ソース電極5およびドレイン電極6については、半導体層7よりもソース電極5およびドレイン電極6を先に形成するボトムコンタクト構造としても良いし、半導体層7の形成後に、ソース電極5およびドレイン電極6を形成するトップコンタクト構造としても良い。
また、ボトムコンタクト構造を適用する場合においては、ソース電極5およびドレイン電極6は、半導体層7との電気的接続における接触抵抗を低下させるために、表面処理などを行うことができる。
次に、第二絶縁層42、ソース電極5、およびドレイン電極6上に半導体層7を形成する。半導体層7には、ペンタセン、およびそれらの誘導体のような低分子半導体やポリチオフェン、ポリアリルアミン、フルオレンビチオフェン共重合体、およびそれらの誘導体のような高分子有機半導体材料を用いることができるが、これらに限定されるものではない。
半導体層7は、有機半導体材料を溶解または分散させた溶液をインクとして用いる凸版印刷、スクリーン印刷、インクジェット法、ノズルプリンティングなどのウェットコーティング法で形成することができるが、これらに限定されるものではなく、公知一般の方法を使用することも可能である。
有機薄膜トランジスタ100は、外部の影響から半導体層7を保護するための保護層8を好適に設けることができる。保護層8を設ける場合は、少なくとも半導体層7のチャネル領域を覆うように形成することが好ましい。
保護層8の材料としては、酸化珪素、酸化アルミニウム、酸化タンタル、酸化イットリウム、酸化ハフニウム、ハフニウムアルミネート、酸化ジルコニウム、酸化チタン等の無機材料、または、PMMA(ポリメチルメタクリレート)等のポリアクリレート、PVA(ポリビニルアルコール)、PVP(ポリビニルフェノール)、フッ素系樹脂等の絶縁材料が挙げられるが、これらに限定されるものではない。
有機薄膜トランジスタ100を用いた画像表示装置とする際は、層間絶縁膜9、画素電極10、図示しない表示要素、図示しない対向電極、図示しない対向基板が好適に設けられる。
層間絶縁膜9は、ソース電極5と画素電極10とを絶縁することで、画素電極10を介したソース-ドレイン間のリークを防止することを主な目的として形成される。
層間絶縁膜9の材料としては、酸化珪素、酸化アルミニウム、酸化タンタル、酸化イットリウム、酸化ハフニウム、ハフニウムアルミネート、酸化ジルコニウム、酸化チタン等の無機材料、または、PMMA(ポリメチルメタクリレート)等のポリアクリレート、PVA(ポリビニルアルコール)、PVP(ポリビニルフェノール)、フッ素系樹脂等の絶縁材料が挙げられるが、これらに限定されるものではない。
画素電極10は、画像表示装置の開口率を向上させることを目的に形成される。さらに不透明な材料を用いることにより、半導体層7への外部からの光照射を防ぐことも可能となる。
画素電極10は、アルミニウム(Al)、銅(Cu)、モリブデン(Mo)、銀(Ag)、クロム(Cr)、チタン(Ti)、金(Au)、白金(Pt)、タングステン(W)、マンガン(Mn)などの金属材料や、酸化インジウム(InO)、酸化スズ(SnO)、酸化亜鉛(ZnO)、酸化インジウムスズ(ITO)、酸化インジウム亜鉛(IZO)などの導電性金属酸化物材料を用いることができるが、これらに限定されるものではない。これらの材料は単層で用いても構わないし、積層および合金として用いても構わない。
表示要素は、液晶、電気泳動粒子、または電気泳動粒子を含んだマイクロカプセルや有機エレクトロルミネッセンスなどが使用できる。画像表示装置においては、反射型、透過型のどちらに限定されることなく、これら公知一般の表示要素を使用することが可能である。また、使用する表示要素によっては、1画素内に有機薄膜トランジスタ100を複数設置する構成を利用することも可能である。
表示要素は、対向電極を形成した対向基板上に形成した後に、画素電極10まで形成された有機薄膜トランジスタ100と合わせて、画像表示装置としても良いし、画素電極10上に形成した後に、対向電極および対向基板を積層して画像表示装置としても良く、使用する表示要素に合わせて、その工程を選択することが可能である。
(第2の実施形態)
図5は、本発明の第2の実施形態に係る有機薄膜トランジスタ130を示す概略断面図である。また、図8は従来技術に係る有機薄膜トランジスタ210を示す概略断面図である。
図5は、本発明の第2の実施形態に係る有機薄膜トランジスタ130を示す概略断面図である。また、図8は従来技術に係る有機薄膜トランジスタ210を示す概略断面図である。
有機薄膜トランジスタ130は、絶縁性の基板1の上に形成されたゲート電極2と、少なくともゲート電極2を覆うように形成された第一絶縁層41と、第一絶縁層41上に形成されたキャパシタ電極3と、平面視において少なくともゲート電極2およびキャパシタ電極3を覆うように形成された第二絶縁層42と、第二絶縁層42上に形成されたソース電極5、ドレイン電極6および有機半導体材料からなる半導体層7とを少なくとも備えている。また、半導体層7を保護するための保護層8も好適に用いられる。
一方、有機薄膜トランジスタ210は、絶縁性の基板1の上に形成されたゲート電極2およびキャパシタ電極3と、少なくともゲート電極2およびキャパシタ電極3を覆うように形成された第一絶縁層41と、第一絶縁層41上に形成されたソース電極5およびドレイン電極6と、有機半導体材料からなる半導体層7とを少なくとも備えている。
また、有機薄膜トランジスタ130および有機薄膜トランジスタ210には、層間絶縁膜9と、画素電極10と、図示しない表示要素と、図示しない対向電極と、図示しない第二の基板とを設けることにより、画像表示装置とすることができる。対向電極および第二の基板は、使用する表示要素の種類によりその構造は適宜変更することができる。
以下、有機薄膜トランジスタ130の各構成要素について、有機薄膜トランジスタ130の製造工程に沿って説明する。
初めに、基板1を準備する。基板1より下層の構造は、どのようなものを用いてもかまわない。基板1の材料としては、ポリカーボネート、ポリエチレンサルファイド、ポリエーテルスルホン、ポリエチレンテレフタレート、ポリエチレンナフタレート、シクロオレフィンポリマー、トリアセチルセルロース、ポリビニルフルオライドフィルム、エチレン-テトラフルオロエチレン共重合樹脂、耐候性ポリエチレンテレフタレート、耐候性ポリプロピレン、ガラス繊維強化アクリル樹脂フィルム、ガラス繊維強化ポリカーボネート、ポリイミド、フッ素系樹脂、環状ポリオレフィン系樹脂、ガラス、石英ガラスなどを使用することができるが、これらに限定されるものではない。これらは単独で使用してもよいが、2種以上を積層した複合の基板1として使用することもできる。
次に、基板1上に、ゲート電極2を形成する。ゲート電極2、キャパシタ電極3、ソース電極5およびドレイン電極6は、電極部分と配線部分とが明確に分かれている必要はなく、各有機薄膜トランジスタの構成要素として電極と呼称している。
次に、ゲート電極2を覆うように、第一絶縁層41を形成する。さらに、第一絶縁層41上に、キャパシタ電極3を形成する。さらに、キャパシタ電極3を覆うように、第二絶縁層42を形成する。その際、第二絶縁層42は、第一絶縁層41を介して、平面視においてゲート電極2を覆うように形成する。
ゲート電極2およびキャパシタ電極3には、アルミニウム(Al)、銅(Cu)、モリブデン(Mo)、銀(Ag)、クロム(Cr)、チタン(Ti)、金(Au)、白金(Pt)、タングステン(W)、マンガン(Mn)などの金属材料や、酸化インジウム(InO)、酸化スズ(SnO)、酸化亜鉛(ZnO)、酸化インジウムスズ(ITO)、酸化インジウム亜鉛(IZO)などの導電性金属酸化物材料を用いることができるが、これらに限定されるものではない。これらの材料は単層で用いても構わないし、積層および合金として用いても構わない。
ゲート電極2およびキャパシタ電極3の形成には、真空蒸着法、スパッタ法などの真空成膜法や、導電性材料の前駆体などを使用するゾル-ゲル法やナノ粒子を使用する方法、それらをインク化して、スクリーン印刷、凸版印刷、インクジェット法などのウェットコーティング法で形成する方法などが使用できるが、これらに限定されず、公知一般の方法を用いることができる。パターニングは、例えばフォトリソグラフィ法を用いてパターン形成部分をレジストなどにより保護し、エッチングによって不要部分を除去して行うこともできるし、印刷法などを用いて直接パターニングすることもできるが、これについてもこれらの方法に限定されず、公知一般のパターニング方法を用いることができる。
第一絶縁層41および第二絶縁層42には、酸化珪素(SiOx)、酸化アルミニウム(AlOx)、酸化タンタル(TaOx)、酸化イットリウム(YOx)、酸化ジルコニウム(ZrOx)、酸化ハフニウム(HfOx)などの酸化物系絶縁材料や窒化珪素(SiNx)、酸化窒化珪素(SiON)や、ポリメチルメタクリレート(PMMA)等のポリアクリレート、ポリビニルアルコール(PVA)、ポリビニルフェノール(PVP)などの有機系絶縁材料や、自己組織化膜等の材料を使用することができるが、これらに限定されるものではない。これらは単層または2層以上積層してもよいし、無機系-有機系のハイブリッド薄膜としても良いし、成長方向に向けて組成を傾斜したものでも構わない。
第一絶縁層41および第二絶縁層42に自己組織化膜を用いる場合は、異なる自己組織化材料を積層する多層膜構造とすることで、絶縁層の誘電率や絶縁性を制御することが可能である。さらに、自己組織化した多層膜を繰り返し構造とすることで、絶縁性を高めることも可能である。また、第二絶縁層42表面に形成される半導体層7の種類に合わせて表面の官能基を選択し、表面エネルギーを制御することで、有機薄膜トランジスタ130の性能を向上することも可能である。
第一絶縁層41および第二絶縁層42の形成方法は、真空蒸着法、スパッタ法などの真空成膜法や、金属錯体などを前駆体として使用するゾル-ゲル法やナノ粒子を使用する方法、スリットコート法、スピンコート方、スクリーン印刷、凸版印刷、インクジェット法などのウェットコーティング法で形成する方法などが使用できるが、これらに限定されず、公知一般の方法を用いることができる。
第一絶縁層41と第二絶縁層42とは、同様の材料および組成を用いても良いし、それぞれの層に求められる特性によってより適した材料を適宜用いてもよい。また、それぞれ単層であっても多層構造であっても問題なく、これらに限定されることなく、様々な組合せで形成することが可能である。
キャパシタ電極3は、その効果上より面積が大きい方が好ましい。ゲート電極2と同層に形成をした場合、キャパシタ電極面積を大きくするほど、ゲート電極2とキャパシタ電極3でのショート確率は上がることになる。そのため、ゲート電極2とキャパシタ電極3の間には十分なスペースが必要となる。一方、本発明のようにゲート電極2とキャパシタ電極3の間に、絶縁層(第一絶縁層41)を形成し分断することによって、ゲート電極2とキャパシタ電極3でのショートを防ぐことが出来る。
有機薄膜トランジスタ130において、キャパシタ電極3とドレイン電極6をその間の絶縁層(第二絶縁層42)で絶縁することでキャパシタ構造が形成されている。そのため、第二絶縁層42の材料に比誘電率の高い材料を用いることにより、キャパシタの静電容量を増加させることが可能となる。そのため、第二絶縁層42の比誘電率は、3以上、好ましくは5以上、さらには20以上であることが好ましいが、これらに限定されるものではない。
一方で、一般的にゲート電極-半導体層間の絶縁層については、比誘電率の高すぎる材料はトランジスタ特性の面から不適当であり、ゲート電極2と半導体層7間の絶縁層の比誘電率は2以上かつ、5以下であることが好ましい。本発明において、ゲート電極2と半導体層7間には、第一絶縁層41と第二絶縁層42との積層された絶縁層4が形成されている。そのため、より高いキャパシタの静電容量を得ることのみを目的に、極端に高い比誘電率材料を第二絶縁層42に用いることは、トランジスタ特性の低下につながってしまう。
第二絶縁層42を薄膜化することでキャパシタの静電容量を増加することができる。また、第二絶縁層42を第一絶縁層41に対して薄膜化することで、ゲート電極-半導体層間の絶縁層において第一絶縁層41の効果をより優位にすることができ、トランジスタ特性のコントロールを容易にする。しかしながら、それでも第二絶縁層42のトランジスタ特性への影響を完全に無くすことは難しい。
その場合の対策を行った、有機薄膜トランジスタ130の変形例に係る有機薄膜トランジスタ140の概略断面図を図6に示す。
有機薄膜トランジスタ140では、第二絶縁層42をゲート電極2上部には形成しないことで、ゲート電極2と半導体層7との間には第一絶縁層41のみが形成される。そのため、第一絶縁層41と第二絶縁層42とをそれぞれトランジスタ特性とキャパシタの静電容量の面から独立に決定することが出来る。
一方で、有機薄膜トランジスタ140では有機薄膜トランジスタ130に比べて、高い第二絶縁層42のパターニング精度を要求されることになるため、目標とするトランジスタ特性とキャパシタの静電容量などを鑑み、いずれがより適切な構造であるかを選択的判断して用いることが望ましい。
ゲート電極2とキャパシタ電極3との位置精度は、形成プロセスの精度による部分が強い。よりキャパシタ電極3の面積を大きくしようとした場合に、ウェトコーティング法などのパターニング精度が十分でない方式を用いると、図7に示す有機薄膜トランジスタ150のように、基板1から半導体層7に向かう積層方向から見て、ゲート電極2の一部とキャパシタ電極3の一部とが第一絶縁層41を介して断面水平方向に対して一部重なるような状態になってしまう可能性が高くなってしまう。しかしながら、そのような場合でも、表示性能に必要なトランジスタ特性が十分に得られるのであれば特に問題はない。
次に、第二絶縁層42を介したゲート電極2上に、ソース電極5およびドレイン電極6を形成する。ソース電極5およびドレイン電極6は、先に示したゲート電極2およびキャパシタ電極3と同様の材料および方法によって形成することができる。
ソース電極5およびドレイン電極6については、半導体層7よりもソース電極5およびドレイン電極6を先に形成するボトムコンタクト構造としても良いし、半導体層7の形成後に、ソース電極5およびドレイン電極6を形成するトップコンタクト構造としても良い。
ボトムコンタクト構造を適用する場合においては、ソース電極5およびドレイン電極6に表面処理などを行うことで、半導体層7との電気的接続における接触抵抗を低下させた方が良い特性が得られることがある。
次に、第二絶縁層42、ソース電極5およびドレイン電極6上に半導体層7を形成する。半導体層7には、ペンタセン、およびそれらの誘導体のような低分子半導体やポリチオフェン、ポリアリルアミン、フルオレンビチオフェン共重合体、およびそれらの誘導体のような高分子有機半導体材料を用いることができるが、これらに限定されるものではない。
半導体層7は、有機半導体材料を溶解または分散させた溶液をインクとして用いる凸版印刷、スクリーン印刷、インクジェット法、ノズルプリンティングなどのウェットコーティング法で形成することができるが、これらに限定されるものではなく、公知一般の方法を使用することも可能である。
半導体層7と第二絶縁層42の界面に表面処理などを行うことで、より良いトランジスタ特性が得られることがある。
有機薄膜トランジスタ130は、外部の影響から半導体層7を保護するための保護層8を好適に設けることができる。保護層8を設ける場合は、少なくとも半導体層7のチャネル領域を覆うように形成することが好ましい。
保護層8の材料としては、酸化珪素、酸化アルミニウム、酸化タンタル、酸化イットリウム、酸化ハフニウム、ハフニウムアルミネート、酸化ジルコニウム、酸化チタン等の無機材料、または、PMMA(ポリメチルメタクリレート)等のポリアクリレート、PVA(ポリビニルアルコール)、PVP(ポリビニルフェノール)、フッ素系樹脂等の絶縁材料が挙げられるがこれらに限定されるものではない。
有機薄膜トランジスタ130、140を画像表示装置に用いる際は、層間絶縁膜9、画素電極10、図示しない表示要素、図示しない対向電極、図示しない対向基板が好適に設けられる。
層間絶縁膜9は、ソース電極5と画素電極10とを絶縁することで、画素電極10を介したソース-ドレイン間のリークを防止することを主な目的として形成される。
層間絶縁膜9の材料としては、酸化珪素、酸化アルミニウム、酸化タンタル、酸化イットリウム、酸化ハフニウム、ハフニウムアルミネート、酸化ジルコニウム、酸化チタン等の無機材料、または、PMMA(ポリメチルメタクリレート)等のポリアクリレート、PVA(ポリビニルアルコール)、PVP(ポリビニルフェノール)、フッ素系樹脂等の絶縁材料が挙げられるがこれらに限定されるものではない。
画素電極10は画像表示装置の開口率を向上させることを目的に形成される。さらに画素電極10に、不透明な材料を用いることにより、半導体層7への外部からの光照射を防ぐことも可能となる。
画素電極10は、アルミニウム(Al)、銅(Cu)、モリブデン(Mo)、銀(Ag)、クロム(Cr)、チタン(Ti)、金(Au)、白金(Pt)、タングステン(W)、マンガン(Mn)などの金属材料や、酸化インジウム(InO)、酸化スズ(SnO)、酸化亜鉛(ZnO)、酸化インジウムスズ(ITO)、酸化インジウム亜鉛(IZO)などの導電性金属酸化物材料を用いることができるが、これらに限定されるものではない。これらの材料は単層で用いても構わないし、積層および合金として用いても構わない。
表示要素は、液晶、電気泳動粒子、または電気泳動粒子を含んだマイクロカプセルや有機エレクトロルミネッセンスなどが使用できる。画像表示装置においては、反射型、透過型のどちらに限定されることなく、これら公知一般の表示要素を使用することが可能である。また、使用する表示要素によっては、1画素内に有機薄膜トランジスタ130、140を複数設置する構成を利用することも可能である。
表示要素は、対向電極を形成した対向基板上に形成した後に、画素電極10まで形成された有機薄膜トランジスタ130、140と合わせて、画像表示装置としても良いし、画素電極10上に形成した後に、対向電極および対向基板を積層して画像表示装置としても良く、使用する表示要素に合わせて、その工程を選択することが可能である。
(第3の実施形態)
図9は、本発明の第3の実施形態に係る有機薄膜トランジスタ160を示す概略断面図であり、図10は、有機薄膜トランジスタ160の変形例に係る有機薄膜トランジスタ170を示す概略断面図である。
図9は、本発明の第3の実施形態に係る有機薄膜トランジスタ160を示す概略断面図であり、図10は、有機薄膜トランジスタ160の変形例に係る有機薄膜トランジスタ170を示す概略断面図である。
有機薄膜トランジスタ160は、絶縁性の基板1の上に形成された第一キャパシタ電極31と、第一絶縁層41と、ソース電極5と、ドレイン電極6と、有機半導体材料を含む半導体層7と、第二絶縁層42と、ゲート電極2とを少なくとも備えている。また、有機薄膜トランジスタ170は有機薄膜トランジスタ160に加え、第二キャパシタ電極32を少なくとも備えている。
図9に示すように、有機薄膜トランジスタ160は、基板1上に第一キャパシタ電極31が形成されており、基板1及び第一キャパシタ電極31上に第一絶縁層41が形成されており、第一絶縁層41上にソース電極5、ドレイン電極6、および半導体層7が形成されており、ソース電極5、ドレイン電極6の少なくとも一部、及び半導体層7上に第二絶縁層42が形成されており、第二絶縁層42上にゲート電極2が形成されている。ドレイン電極6は、平面視において第一キャパシタ電極31の少なくとも一部と重なっている。
図10に示すように、有機薄膜トランジスタ170は、第二絶縁層42上に、第二キャパシタ電極32がさらに形成され、第二キャパシタ電極32は、平面視においてドレイン電極6の少なくとも一部と重なっている。
有機薄膜トランジスタ160と有機薄膜トランジスタ170との相違点は、第二キャパシタ電極32の有無である。図10に示すように第二キャパシタ電極32を形成することにより、ドレイン電極6に生じる静電容量をさらに大きくすることが可能となる。
また、有機薄膜トランジスタ160および有機薄膜トランジスタ170に層間絶縁膜9と、画素電極10と、図示しない表示要素と、図示しない対向電極と、図示しない第2の基板とを設けることにより、画像表示装置とすることができる。対向電極および第2の基板は使用する表示要素の種類によりその構造は適宜変更することができる。
以下、有機薄膜トランジスタ160および有機薄膜トランジスタ170の各構成要素について、有機薄膜トランジスタ160および有機薄膜トランジスタ170の製造工程に沿って説明する。
初めに、基板1を準備する。基板1の材料としては、ポリカーボネート、ポリエチレンサルファイド、ポリエーテルスルホン、ポリエチレンテレフタレート、ポリエチレンナフタレート、シクロオレフィンポリマー、トリアセチルセルロース、ポリビニルフルオライドフィルム、エチレン-テトラフルオロエチレン共重合樹脂、耐候性ポリエチレンテレフタレート、耐候性ポリプロピレン、ガラス繊維強化アクリル樹脂フィルム、ガラス繊維強化ポリカーボネート、ポリイミド、フッ素系樹脂、環状ポリオレフィン系樹脂、ガラス、石英ガラスなどを使用することができるが、これらに限定されるものではない。これらは単独で使用してもよいが、2種以上を積層した複合の基板1として使用することもできる。
基板1が有機物フィルムである場合は、有機薄膜トランジスタ160、170の耐久性を向上させるために透明のガスバリア層(図示せず)を形成することもできる。ガスバリア層の材料としては酸化アルミニウム(Al2O3)、酸化珪素(SiO)、窒化珪素(SiN)、酸化窒化珪素(SiON)、炭化珪素(SiC)およびダイヤモンドライクカーボン(DLC)などが挙げられるがこれらに限定されるものではない。また、これらのガスバリア層は2層以上積層して使用することもできる。ガスバリア層は有機物フィルムを用いた基板1の片面だけに形成してもよいし、両面に形成しても構わない。ガスバリア層は真空蒸着法、イオンプレーティング法、スパッタリング法、レーザーアブレーション法、プラズマCVD(Chemical Vapor Deposition)法、ホットワイヤーCVD法およびゾル-ゲル法などを用いて形成することができるが本発明ではこれらに限定されるものではない。
また、基板1上に接して形成される第一キャパシタ電極31および第一絶縁層41の基板1との密着性を向上させるために密着層を設けることもできるし、基板1の表面に表面処理などを施しても良い。
次に、基板1上に、第一キャパシタ電極31を形成する。第一キャパシタ電極31、ソース電極5、ドレイン電極6、ゲート電極2、および第二キャパシタ電極32は、電極部分と配線部分とが明確に分かれている必要はなく、以下では特に各有機薄膜トランジスタ160、170の構成要素として電極と呼称している。
第一キャパシタ電極31には、アルミニウム(Al)、銅(Cu)、モリブデン(Mo)、銀(Ag)、クロム(Cr)、チタン(Ti)、金(Au)、白金(Pt)、タングステン(W)、マンガン(Mn)、ニオブ(Nb)、タンタル(Ta)などの金属材料や、酸化インジウム(InO)、酸化スズ(SnO)、酸化亜鉛(ZnO)、酸化インジウムスズ(ITO)、酸化インジウム亜鉛(IZO)などの導電性金属酸化物材料を用いることができるが、これらに限定されるものではない。これらの材料は単層で用いても構わないし、積層および合金として用いても構わない。
第一キャパシタ電極31の形成には、真空蒸着法、スパッタ法などの真空成膜法や、導電性材料の前駆体などを使用するゾル-ゲル法やナノ粒子を使用する方法、それらをインク化して、スクリーン印刷、凸版印刷、インクジェット法などのウェット成膜法で形成する方法などが使用できるが、これらに限定されず、公知一般の方法を用いることができる。パターニングは、例えばフォトリソグラフィ法を用いてパターン形成部分をレジストなどにより保護し、エッチングによって不要部分を除去して行うこともできるし、印刷法などを用いて直接パターニングすることもできるが、これについてもこれらの方法に限定されず、公知一般のパターニング方法を用いることができる。
次に、第一キャパシタ電極31上に第一絶縁層41を形成する。第一絶縁層41は、第一キャパシタ電極31と、ソース電極5、ドレイン電極6およびゲート電極2などの電極とを電気的に絶縁するために、少なくとも第一キャパシタ電極31上に設けられるが、第一キャパシタ電極31の外部およびその他の電極との接続に使用される配線部を除いて基板1全面に設けても良い。
第一絶縁層41には、酸化珪素(SiOx)、酸化アルミニウム(AlOx)、酸化タンタル(TaOx)、酸化イットリウム(YOx)、酸化ジルコニウム(ZrOx)、酸化ハフニウム(HfOx)などの酸化物系絶縁材料や窒化珪素(SiNx)、酸化窒化珪素(SiON)や、ポリメチルメタクリレート(PMMA)等のポリアクリレート、ポリビニルアルコール(PVA)、ポリビニルフェノール(PVP)などの有機系絶縁材料などを使用することができるが、これらに限定されるものではない。これらは単層または2層以上積層してもよいし、無機系-有機系のハイブリッド薄膜としても良いし、成長方向に向けて組成を傾斜したものでも構わない。
第一絶縁層41は、有機薄膜トランジスタ160、170におけるリーク電流を抑えるために、その抵抗率が1011Ωcm以上、より好ましくは1014Ωcm以上であることが望ましい。
第一絶縁層41は、第一キャパシタ電極31およびドレイン電極6の間に積層され、第一キャパシタ電極31およびドレイン電極6が、平面視において重なった領域においてキャパシタンスを生じさせる目的で形成されている。したがって、第一絶縁層41の比誘電率は、より大きい方が好ましく、比誘電率は、3.0以上、好ましくは5以上、さらに好ましくは、20以上であることが好ましいが、これらに限定されるものではない。さらに、第一絶縁層41は、膜厚は薄い方が好ましいが、第一絶縁層41の絶縁性、有機薄膜トランジスタ160、170としての信頼性および作製工程の難易度などを考慮して、適宜調整することができる。第一絶縁層41の膜厚は、第二絶縁層42の膜厚よりも薄い方が好ましい。
次に、ソース電極5およびドレイン電極6を形成する。ソース電極5およびドレイン電極6は、離間して形成されており、ソース電極5とドレイン電極6とをそれぞれ別の工程および別の材料で形成しても良いが、第一絶縁層41上に同層に形成される場合には、ソース電極5およびドレイン電極6を同時に形成することが好ましい。
ソース電極5およびドレイン電極6は、第一キャパシタ電極31と同様の導電性材料を用いることができる。また、それらは積層して用いてもよいし、合金などとして用いることもできる。
ソース電極5およびドレイン電極6の形成には、真空蒸着法、スパッタ法などの真空成膜法や、導電性材料の前駆体などを使用するゾル-ゲル法やナノ粒子を使用する方法、それらをインク化して、スクリーン印刷、凸版印刷、インクジェット法などのウェット成膜法で形成する方法などが使用できるが、これらに限定されず、公知一般の方法を用いることができる。パターニングは、例えばフォトリソグラフィ法を用いてパターン形成部分をレジストなどにより保護し、エッチングによって不要部分を除去して行うこともできるし、印刷法などを用いて直接パターニングすることもできるが、これについてもこれらの方法に限定されず、公知一般のパターニング方法を用いることができる。
ソース電極5およびドレイン電極6については、半導体層7よりもソース電極5およびドレイン電極6を先に形成するボトムコンタクト構造としても良いし、半導体層7の形成後に、ソース電極5およびドレイン電極6を形成するトップコンタクト構造としても良い。
また、ボトムコンタクト構造を適用する場合においては、ソース電極5およびドレイン電極6は、半導体層7との電気的接続における接触抵抗を低下させるために、表面処理などを用いることができる。具体的には、ソース電極5およびドレイン電極6表面に自己組織化単分子膜(SAM:Self-Assembled-Monolayer)のような分子膜を形成することにより、電極表面の仕事関数を変化させることが可能である。
次に、ソース電極5およびドレイン電極6を接続するように、ソース電極5とドレイン電極6との間に半導体層7が形成される。ソース電極5およびドレイン電極6を半導体層7で接続し、薄膜トランジスタとして機能する半導体層7の領域をチャンネル領域と呼称することが一般的であり、本発明においてもこのような名称を使用することがある。
半導体層7には、ペンタセン、およびそれらの誘導体のような低分子半導体やポリチオフェン、ポリアリルアミン、フルオレンビチオフェン共重合体、およびそれらの誘導体のような高分子有機半導体材料などを用いることがきるが、これらに限定されるものではない。
半導体層7は、有機半導体材料を溶解または分散させた溶液をインクとして用いる凸版印刷、スクリーン印刷、インクジェット法、ノズルプリンティングなどのウェット成膜方法で形成することもできるし、有機半導体材料の粉末や結晶を真空状態で蒸着する方法などで形成することもできる。半導体層7は、これらに限定されるものではなく、公知一般の方法を使用することも可能である。
次に、少なくとも半導体層7のチャネル領域を覆うように第二絶縁層42を形成する。第二絶縁層42は、有機薄膜トランジスタ160、170における各電極の絶縁性の確保のため、チャネル領域以外にもソース電極5とその配線およびドレイン電極6などの電極上の外部や他の電極との接続部を除く、基板全面に形成することもできるし、適宜形成する領域を調整することができる。
第二絶縁層42には、酸化珪素(SiOx)、酸化アルミニウム(AlOx)、酸化タンタル(TaOx)、酸化イットリウム(YOx)、酸化ジルコニウム(ZrOx)、酸化ハフニウム(HfOx)などの酸化物系絶縁材料や窒化珪素(SiNx)、酸化窒化珪素(SiON)や、ポリメチルメタクリレート(PMMA)等のポリアクリレート、ポリビニルアルコール(PVA)、ポリビニルフェノール(PVP)などの有機系絶縁材料などを使用することができるが、これらに限定されるものではない。これらは単層または2層以上積層してもよいし、無機系-有機系のハイブリッド薄膜としても良いし、成長方向に向けて組成を傾斜したものでも構わない。
第二絶縁層42は、有機薄膜トランジスタ160、170におけるリーク電流を抑えるために、その抵抗率が1011Ωcm以上、より好ましくは1014Ωcm以上であることが望ましい。
第二絶縁層42の形成方法は、真空蒸着法、スパッタ法などの真空成膜法や、金属錯体などを前駆体として使用するゾル-ゲル法やナノ粒子を使用する方法、スリットコート法、スピンコート方、スクリーン印刷、凸版印刷、インクジェット法などのウェット成膜法で形成する方法などが使用できるが、これらに限定されず、公知一般の方法を用いることができる。
次に、第二絶縁層42上の、平面視において少なくともチャネル領域と重なる領域にゲート電極2を形成する。ゲート電極2は、先に示したソース電極5およびドレイン電極6と同様の材料および方法によって形成することができる。
さらに、有機薄膜トランジスタのキャパシタ容量を大きくする場合は、図10に示すように、第二キャパシタ電極32を第二絶縁層42上の、平面視においてドレイン電極6と重なる領域に設けることができる。
第二キャパシタ電極32は、先に示したソース電極5およびドレイン電極6と同様の材料および方法によって形成することができる。
第二キャパシタ電極32は、ゲート電極2と同層で同じ材料、工程で形成しても良いし、別の材料などを用いて形成しても良く、この限りではない。
有機薄膜トランジスタ160および有機薄膜トランジスタ170を用いて画像表示装置とする際は、層間絶縁膜9、画素電極10、図示しない表示要素、図示しない対向電極、図示しない対向基板が好適に設けられる。
層間絶縁膜9は、ゲート電極6および第二キャパシタ電極32と画素電極10とを絶縁することで、画素電極10を介したソース-ドレイン間のリークを防止することを主な目的として形成される。
層間絶縁膜9の材料としては、酸化珪素、酸化アルミニウム、酸化タンタル、酸化イットリウム、酸化ハフニウム、ハフニウムアルミネート、酸化ジルコニウム、酸化チタン等の無機材料、または、PMMA(ポリメチルメタクリレート)等のポリアクリレート、PVA(ポリビニルアルコール)、PVP(ポリビニルフェノール)、フッ素系樹脂等の絶縁材料が挙げられるがこれらに限定されるものではない。
層間絶縁膜9の材料については、有機薄膜トランジスタ160、170のリーク電流を低く抑えるためにその抵抗率が1011Ωcm以上、より好ましくは1014Ωcm以上であることが望ましい。
層間絶縁膜9は、保護層材料またはその前駆体を溶解または分散させた溶液を用いて、インクジェット法、凸版印刷法、平版印刷法、凹版印刷法、スクリーン印刷法のいずれかの方法によって形成される。これらの層間絶縁膜9は単層として用いても構わないし、2層以上積層して用いることもできる。また成長方向に向けて組成を傾斜したものでも構わない。
画素電極10は画像表示装置の開口率を向上させることを目的に形成される。
画素電極10は、アルミニウム(Al)、銅(Cu)、モリブデン(Mo)、銀(Ag)、クロム(Cr)、チタン(Ti)、金(Au)、白金(Pt)、タングステン(W)、マンガン(Mn)などの金属材料や、酸化インジウム(InO)、酸化スズ(SnO)、酸化亜鉛(ZnO)、酸化インジウムスズ(ITO)、酸化インジウム亜鉛(IZO)などの導電性金属酸化物材料を用いることができるが、これらに限定されるものではない。これらの材料は単層で用いても構わないし、積層および合金として用いても構わない。
画素電極10の形成には、真空蒸着法、スパッタ法などの真空成膜法や、導電性材料の前駆体などを使用するゾル-ゲル法やナノ粒子を使用する方法、それらをインク化して、スクリーン印刷、凸版印刷、インクジェット法などのウェット成膜法で形成する方法などが使用できるが、これらに限定されず、公知一般の方法を用いることができる。パターニングは、例えばフォトリソグラフィ法を用いてパターン形成部分をレジストなどにより保護し、エッチングによって不要部分を除去して行うこともできるし、印刷法などを用いて直接パターニングすることもできるが、これについてもこれらの方法に限定されず、公知一般のパターニング方法を用いることができる。
また、画素電極10に不透明な材料を用いることにより、半導体層7への外部からの光照射を防ぐことも可能となる。
表示要素は、液晶、電気泳動粒子、または電気泳動粒子を含んだマイクロカプセルや有機エレクトロルミネッセンスなどが使用できる。画像表示装置においては、反射型、透過型のどちらに限定されることなく、これら公知一般の表示要素を使用することが可能である。また、使用する表示要素によっては、1画素内に有機薄膜トランジスタ160、170を複数設置する構成を利用することも可能である。
表示要素は、対向電極を形成した対向基板上に形成した後に、画素電極10を設けた有機薄膜トランジスタ160、170と合わせて、画像表示装置としても良いし、画素電極10上に形成した後に、対向電極および対向基板を積層して画像表示装置としても良く、使用する表示要素に合わせて、その工程を選択することが可能である。
(実施例1)
実施例1として、図1に示す有機薄膜トランジスタ100を作製した。
実施例1として、図1に示す有機薄膜トランジスタ100を作製した。
基板1として厚さ0.7mmの無アルカリガラスを使用した。ガラス基板1上に、銀ナノ粒子を分散させた溶液である銀ナノインクを、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、キャパシタ電極3を形成した。キャパシタ電極3の面積は、素子面積に対して75%であった。
キャパシタ電極3を形成した基板1に、感光性アクリル樹脂をスリットコート法で塗布し、露光、現像を行い所望の形状にパターニングし、200℃で焼成を行い、第一絶縁層41を形成した。
第一絶縁層41を形成した基板1に、銀ナノインクを、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、ゲート電極2を形成した。ゲート電極-キャパシタ電極は断面水平方向において、最小スペースを0μmとした。
その後、第一絶縁層41と同様の方法で第二絶縁層42を形成した。第一絶縁層41の膜厚は0.2μm、第二絶縁層42の膜厚は1.0μmとした。感光性アクリル樹脂の比誘電率は3.4であった。
銀ナノ粒子を分散させた溶液をインクとして、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、ソース電極5およびドレイン電極6を形成した。
その後、有機半導体材料としてポリ(3-ヘキシルチオフェン)を0.1重量%濃度で溶解させたメシチレン溶液をインクジェット法によりパターニングし、半導体層7を形成した。
(比較例1)
比較例1として、図4に示す有機薄膜トランジスタ200を作製した。
比較例1として、図4に示す有機薄膜トランジスタ200を作製した。
基板1として厚さ0.7mmの無アルカリガラスを使用した。ガラス基板1上に、DCマグネトロンスパッタを用いてMoを400nmの膜厚で成膜し、フォトリソグラフィ法により所望の形状にパターニングを行い、ゲート電極2およびキャパシタ電極3を形成した。ゲート電極-キャパシタ電極は、断面水平方向において、最小スペースを20μmとした。キャパシタ電極の面積は、素子面積に対して60%であった。
ゲート電極2およびキャパシタ電極3を形成した基板1に、感光性アクリル樹脂をスリットコート法で塗布し、フォトリソグラフィ法によりパターニングし、200℃で焼成し、ゲート電極2およびキャパシタ電極3上に第一絶縁層41のみを形成した。第一絶縁層41の膜厚は1μm、比誘電率は3.4であった。
つづいて、銀ナノ粒子を分散させたインクを、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、ソース電極5およびドレイン電極6を形成した。
その後、有機半導体材料としてポリ(3-ヘキシルチオフェン)を0.1重量%濃度で溶解させたメシチレン溶液をインクジェット法によりパターニングし、半導体層7を形成した。
以上の工程により、実施例1および比較例1に係る有機薄膜トランジスタを作製した。それぞれ、30個の素子を作成し、ゲート電極-キャパシタ電極ショート不良が発生した素子数を測定した。
その結果、それぞれキャパシタの容量としては大きな差は見られなかった。一方で、ショート不良の発生した素子数は、比較例1による素子では13個に対して、実施例1による素子では0個と大幅な減少が見られた。
以上説明したように、本発明によれば、キャパシタ電極3上に複数の絶縁層を形成し、ゲート電極をキャパシタ電極の形成された層に対して別層である下層に形成することによって、歩留まりを良化すると共に、キャパシタ電極のサイズの変更の自由度を向上させた。
したがって、本発明によれば、印刷法を用いた有機薄膜トランジスタにおいて、歩留まり良く最大限のキャパシタ電極が形成された有機薄膜トランジスタおよび画像表示装置を提供することが可能となる。
(実施例2-1)
実施例2-1として、図5に示す有機薄膜トランジスタ130を作製した。
実施例2-1として、図5に示す有機薄膜トランジスタ130を作製した。
基板1の材料として厚さ0.7mmの無アルカリガラスを使用した。基板1上に、銀ナノ粒子を分散させた溶液である銀ナノインクを、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、ゲート電極2を形成した。ゲート電極-キャパシタ電極間のスペースは最小区間で5μmとした。
ゲート電極2を形成した基板1に、感光性アクリル樹脂をスリットコート法で塗布し、露光、現像を行い所望の形状にパターニングし、200℃で焼成を行い、第一絶縁層41を形成した。
第一絶縁層41を形成した基板1に、銀ナノインクを、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、キャパシタ電極3を形成した。キャパシタ電極3の面積は、素子面積に対して75%であった。
その後、第一絶縁層41と同様の方法で第二絶縁層42を形成した。第一絶縁層41の膜厚は0.6μm、比誘電率は3.4であった。第二絶縁層42の膜厚は0.4μm、比誘電率は3.4であった。
銀ナノ粒子を分散させた溶液をインクとして、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、ソース電極5およびドレイン電極6を形成した。
その後、有機半導体材料としてポリ(3-ヘキシルチオフェン)を0.1重量%濃度で溶解させたメシチレン溶液をインクジェット法によりパターニングし、半導体層7を形成した。
(実施例2-2)
実施例2-2として、図6に示す有機薄膜トランジスタ140を作製した。
実施例2-2として、図6に示す有機薄膜トランジスタ140を作製した。
第二絶縁層42として比誘電率4.6のものを用い、キャパシタ電極3のみを覆うように形成したこと、第一絶縁層41の膜厚を1.0μmとしたこと以外は、実施例2-1と同様に作製した。
(比較例2)
比較例2として、図8に示す有機薄膜トランジスタ210を作製した。
比較例2として、図8に示す有機薄膜トランジスタ210を作製した。
基板1の材料として厚さ0.7mmの無アルカリガラスを使用した。基板1上に、DCマグネトロンスパッタを用いてMoを400nmの膜厚で成膜し、フォトリソグラフィ法により所望の形状にパターニングを行い、ゲート電極2およびキャパシタ電極3を形成した。ゲート電極-キャパシタ電極間のスペースは最小区間で20μmとした。キャパシタ電極3の面積は、素子面積に対して65%であった。
ゲート電極2およびキャパシタ電極3を形成した基板1上に、感光性アクリル樹脂をスリットコート法で塗布し、フォトリソグラフィ法によりパターニングし、200℃で焼成して第一絶縁層41を形成した。第一絶縁層41の膜厚は1.0μm、比誘電率は3.4であった。
つづいて、銀ナノ粒子を分散させたインクを、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、ソース電極5およびドレイン電極6を形成した。
その後、有機半導体材料としてポリ(3-ヘキシルチオフェン)を0.1重量%濃度で溶解させたメシチレン溶液をインクジェット法によりパターニングし、半導体層7を形成した。
以上の工程により、実施例2-1、2-2および比較例2に係る有機薄膜トランジスタを作製した。それぞれ、30個の素子を作成し、ゲート電極-キャパシタ電極ショート不良が発生した素子数、トランジスタ特性としてオン電流値、キャパシタ静電容量を測定した。
オン電流値については、実施例2-1、2-2と比較例2で大きな差は見られなかった。その他の評価結果を表1に示す。キャパシタ静電容量については比較例2の素子の結果を100パーセントとした場合の相対値を示す。
以上、説明したように本発明によればキャパシタ電極をゲート電極と別層かつ上層に形成することによって、キャパシタ容量の向上を行うことができ、さらに歩留まりの向上も行うことが可能となった。
したがって、本発明によれば、歩留まり良く、高キャパシタ容量を得ることが可能な、印刷法を用いて形成することができる有機薄膜トランジスタおよびこれを用いた画像表示装置を提供することが可能となる。
(実施例3-1)
実施例3-1として、図9に示す有機薄膜トランジスタ160を作製した。
実施例3-1として、図9に示す有機薄膜トランジスタ160を作製した。
基板1として厚さ0.7mmの無アルカリガラスを使用した。基板1上に、銀(Ag)のナノ粒子を分散させた溶液をインクとして、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、第一キャパシタ電極31を形成した。
第一キャパシタ電極31を形成した基板に、熱硬化性樹脂を塗布し、焼成して第一絶縁層41を形成した。
その後、インクジェット法により、第一キャパシタ電極31と同様の方法により、ソース電極5およびドレイン電極6を形成した。
ソース電極5およびドレイン電極6を形成した基板に、有機半導体材料としてポリ(3-ヘキシルチオフェン)を0.1重量%濃度で溶解させたメシチレン溶液をインクジェット法によりパターニングし、半導体層7を形成した。
その後、フッ素樹脂をインクジェット法で塗布し、第二絶縁層42を形成した。
つづいて、銀ナノ粒子を分散させた溶液をインクとして、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、ゲート電極2を形成し、有機薄膜トランジスタ160を作製した。
(実施例3-2)
実施例3-2として、図10に示す有機薄膜トランジスタ170を作製した。
実施例3-2として、図10に示す有機薄膜トランジスタ170を作製した。
基板1として厚さ0.7mmの無アルカリガラスを使用した。基板1上に、銀(Ag)のナノ粒子を分散させた溶液をインクとして、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、第一キャパシタ電極31を形成した。
第一キャパシタ電極31を形成した基板に、熱硬化性樹脂を塗布し、焼成して第一絶縁層41を形成した。
その後、インクジェット法により、第一キャパシタ電極31と同様の方法により、ソース電極5およびドレイン電極6を形成した。
ソース電極5およびドレイン電極6を形成した基板に、有機半導体材料としてポリ(3-ヘキシルチオフェン)を0.1重量%濃度で溶解させたメシチレン溶液をインクジェット法によりパターニングし、半導体層7を形成した。
その後、フッ素樹脂をインクジェット法で塗布し、第二絶縁層42を形成した。
つづいて、銀ナノ粒子を分散させたインクを、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、ゲート電極2および第二キャパシタ電極32を形成し、有機薄膜トランジスタ170を作製した。
(比較例3)
比較例3として、図11に示す有機薄膜トランジスタ220を作製した。
比較例3として、図11に示す有機薄膜トランジスタ220を作製した。
基板1として厚さ0.7mmの無アルカリガラスを使用した。基板1上に、銀(Ag)のナノ粒子を分散させた溶液をインクとして、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、ソース電極5およびドレイン電極6を形成した。
ソース電極5およびドレイン電極6を形成した基板に、有機半導体材料としてポリ(3-ヘキシルチオフェン)を0.1重量%濃度で溶解させたメシチレン溶液をインクジェット法によりパターニングし、半導体層7を形成した。
その後、フッ素樹脂をインクジェット法で塗布し、第一絶縁層41(ゲート絶縁層)を形成した。
つづいて、銀ナノ粒子を分散させたインクを、インクジェット法を用いて所望の形状にパターニングし、150℃で1時間焼成し、ゲート電極5およびキャパシタ電極6を形成し、比較例に係る有機薄膜トランジスタ220を作製した。
以上の工程により、実施例3-1、3-2および比較例3に係る有機薄膜トランジスタを作製した。実施例3-1においては、第一キャパシタ電極31をゲート電極5の形成された第二絶縁層42とは異なる層であるドレイン電極6の下方の第一絶縁層41に配置した。これにより、トップゲート構造の有機薄膜トランジスタ160において、トランジスタ部の設計寸法に余裕を持たせつつ、かつ十分なキャパシタ電極面積を取ることが可能となり、安定的に駆動可能な有機薄膜トランジスタ160を形成することができた。
また、実施例3-2においては、さらに、ゲート電極5の形成された第二絶縁層42上に第二キャパシタ電極32を形成することにより、有機薄膜トランジスタ170のキャパシタ容量を比較例の有機薄膜トランジスタ220と比較して大幅増加させることができた。
いずれの実施例においても、トップゲート構造の有機薄膜トランジスタにおいて、高い半導体特性を維持しながらもトランジスタ寸法に余裕を持たせることにより高い歩留まりを実現し、かつ十分なキャパシタ電極面積を有することで、トランジスタ画素電極の高い電圧保持率を維持し、安定的に駆動可能な有機薄膜トランジスタ160、170が得られ、有機薄膜トランジスタ160、170を用いた画像表示装置を駆動させることが可能となった。
以上説明したように、有機薄膜トランジスタ160、170は、第一キャパシタ電極31をゲート電極5の形成された第二絶縁層42とは異なる層であるドレイン電極6の下方の第一絶縁層41上に形成した。第一キャパシタ電極31をゲート電極2の形成された層とは異なる層に形成することで、第一キャパシタ電極31の面積を大きく保ちつつ、有機薄膜トランジスタ160、170の設計寸法に余裕を持たせることが可能となった。この結果、有機薄膜トランジスタ160、170は、第一キャパシタ電極31の面積を大きく保ち、第一絶縁層41を所望の静電容量に合わせて形成することにより、十分な静電容量を得ることが可能となり、電圧保持率を向上させることが可能となる。
したがって、本発明によれば、トップゲート構造の有機薄膜トランジスタにおいて、高い半導体特性を維持しながらもトランジスタ寸法に余裕を持たせることにより高い歩留まりを実現し、かつ十分なキャパシタ電極面積を有することで、トランジスタ画素電極の高い電圧保持率を維持し、安定的に駆動可能な有機薄膜トランジスタおよび画像表示装置を提供することが可能である。
本発明は、画像表示装置、また各種センサーなどに好適に利用可能である。
1 基板
2 ゲート電極
3 キャパシタ電極
31 第一キャパシタ電極
32 第二キャパシタ電極
4 絶縁層
41 第一絶縁層
42 第二絶縁層
5 ソース電極
6 ドレイン電極
7 半導体層
8 保護層
9 層間絶縁膜
10 画素電極
100~170、200~220 有機薄膜トランジスタ
2 ゲート電極
3 キャパシタ電極
31 第一キャパシタ電極
32 第二キャパシタ電極
4 絶縁層
41 第一絶縁層
42 第二絶縁層
5 ソース電極
6 ドレイン電極
7 半導体層
8 保護層
9 層間絶縁膜
10 画素電極
100~170、200~220 有機薄膜トランジスタ
Claims (22)
- 絶縁性の基板上に少なくともゲート電極と、キャパシタ電極と、それらを覆うように形成された絶縁層と、その上に形成されたソース電極およびドレイン電極と、当該ソース電極と当該ドレイン電極とで挟まれた範囲に有機半導体材料を含む半導体層と、を有する有機薄膜トランジスタであって、
少なくとも前記キャパシタ電極を覆うように第一絶縁層が、当該第一絶縁層の上に前記ゲート電極が、前記ゲート電極および前記キャパシタ電極を覆うように第二絶縁層が、当該第二絶縁層の上に少なくとも前記ソース電極、ドレイン電極、半導体層が、それぞれ形成されている、有機薄膜トランジスタ。 - 絶縁性の基板上に少なくともゲート電極と、キャパシタ電極と、それらを覆うように形成された絶縁層と、その上に形成されたソース電極およびドレイン電極と、当該ソース電極と当該ドレイン電極とで挟まれた範囲に有機半導体材料を含む半導体層と、を有する有機薄膜トランジスタであって、
少なくとも前記キャパシタ電極を覆うように第一絶縁層が、当該第一絶縁層の上に前記ゲート電極が、前記ゲート電極を覆いかつ前記キャパシタ電極を覆わないように第二絶縁層が、当該第二絶縁層の上に少なくとも前記ソース電極、ドレイン電極、半導体層が、それぞれ形成されている、有機薄膜トランジスタ。 - 前記第一絶縁層と前記第二絶縁層とに異なる材料を用いていることを特徴とする、請求項1または2に記載の有機薄膜トランジスタ。
- 前記第一絶縁層の誘電率が前記第二絶縁層の誘電率よりも高いことを特徴とする、請求項1ないし3のいずれかに記載の有機薄膜トランジスタ。
- 前記第一絶縁層が絶縁材料を2層以上積層してなる、請求項1ないし4のいずれかに記載の有機薄膜トランジスタ。
- 前記第二絶縁層が絶縁材料を2層以上積層してなる、請求項1ないし5のいずれかに記載の有機薄膜トランジスタ。
- 絶縁性の基板と、ゲート電極と、キャパシタ電極と、絶縁層と、ソース電極と、ドレイン電極と、有機半導体材料を含む半導体層とを有する有機薄膜トランジスタであって
前記絶縁層は、
前記基板と、前記基板上に形成された前記ゲート電極とを覆う第一絶縁層と、
前記第一絶縁層の上に形成された前記キャパシタ電極を覆う第二絶縁層とを含む、有機薄膜トランジスタ。 - 前記第二絶縁層の上に少なくとも前記ソース電極、前記ドレイン電極および前記半導体層が形成されている、請求項7に記載の有機薄膜トランジスタ。
- 前記第一絶縁層の上に少なくとも前記ソース電極、前記ドレイン電極の一部および前記半導体層が形成されている、請求項7に記載の有機薄膜トランジスタ。
- 前記第一絶縁層と前記第二絶縁層とが異なる材料を用いて形成されている、請求項7から9のいずれかに記載の有機薄膜トランジスタである。
- 前記第二絶縁層の誘電率が前記第一絶縁層の誘電率よりも高い、請求項7から10のいずれかに記載の有機薄膜トランジスタ。
- 前記第二絶縁層の膜厚が前記第一絶縁層の膜厚よりも薄い、請求項7から11のいずれかに記載の有機薄膜トランジスタ。
- 前記第一絶縁層が絶縁材料を2層以上積層してなる、請求項7から12のいずれかに記載の有機薄膜トランジスタ。
- 前記第二絶縁層が絶縁材料を2層以上積層してなる、請求項7から13のいずれかに記載の有機薄膜トランジスタ。
- 絶縁性の基板上に少なくとも第1のキャパシタ電極と、第一絶縁層と、ソース電極と、ドレイン電極と、有機半導体材料を含む半導体層と、第二絶縁層と、ゲート電極とを含む有機薄膜トランジスタであって、
前記基板上に第一キャパシタ電極が形成されており、
少なくとも前記第一キャパシタ電極上に前記第一絶縁層が形成されており、
前記第一絶縁層上に前記ソース電極、前記ドレイン電極、および前記半導体層が形成されており、
前記ドレイン電極は、平面視において前記第一キャパシタ電極の少なくとも一部と重なり、
前記ソース電極、前記ドレイン電極の少なくとも一部、および前記半導体層上に前記第二絶縁層が形成されており、
前記第二絶縁層上に前記ゲート電極が形成されている、有機薄膜トランジスタ。 - 前記第二絶縁層上に、前記第二キャパシタ電極がさらに形成され、
前記第二キャパシタ電極は、平面視において前記ドレイン電極の少なくとも一部と重なる、請求項15に記載の有機薄膜トランジスタ。 - 前記第一絶縁層の比誘電率が、前記第二絶縁層の比誘電率よりも大きい、請求項15または請求項16に記載の有機薄膜トランジスタ。
- 前記第一絶縁層の膜厚が、前記第二絶縁層の膜厚よりも薄い請求項15ないし請求項17のいずれかに記載の薄膜トランジスタ。
- 前記第一絶縁層の比誘電率が、3.0以上である、請求項15ないし18のいずれかに記載の薄膜トランジスタ。
- 絶縁性の基板上に第一キャパシタ電極を設ける工程と、
少なくとも前記第一キャパシタ電極上に第一絶縁層を設ける工程と、
前記第一絶縁層上にソース電極とドレイン電極とを離間して設ける工程と、
前記ソース電極および前記ドレイン電極の間に有機半導体材料を含む半導体層を設ける工程と、
前記半導体層上に第二絶縁層を設ける工程と、
前記第二絶縁層上にゲート電極を設ける工程とを含む、有機薄膜トランジスタの製造方法。 - 前記第二絶縁層上に第二キャパシタ電極を設ける工程をさらに含む、請求項20に記載の有機薄膜トランジスタの製造方法。
- 請求項1ないし19のいずれかに記載の有機薄膜トランジスタを用いた画像表示装置。
Priority Applications (4)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2018535699A JP7163772B2 (ja) | 2016-08-23 | 2017-08-22 | 有機薄膜トランジスタとその製造方法および画像表示装置 |
EP17843585.5A EP3506337A4 (en) | 2016-08-23 | 2017-08-22 | ORGANIC THIN-LAYER TRANSISTOR, METHOD FOR THE PRODUCTION THEREOF AND IMAGE DISPLAY DEVICE |
CN201780051514.1A CN109643659B (zh) | 2016-08-23 | 2017-08-22 | 有机薄膜晶体管及其制造方法以及图像显示装置 |
US16/283,666 US11302880B2 (en) | 2016-08-23 | 2019-02-22 | Organic thin-film transistors and methods for manufacturing the same and image display devices |
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2016162757 | 2016-08-23 | ||
JP2016-162757 | 2016-08-23 | ||
JP2016-227003 | 2016-11-22 | ||
JP2016227003 | 2016-11-22 | ||
JP2017035112 | 2017-02-27 | ||
JP2017-035112 | 2017-02-27 |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
US16/283,666 Continuation US11302880B2 (en) | 2016-08-23 | 2019-02-22 | Organic thin-film transistors and methods for manufacturing the same and image display devices |
Publications (1)
Publication Number | Publication Date |
---|---|
WO2018038107A1 true WO2018038107A1 (ja) | 2018-03-01 |
Family
ID=61244993
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
PCT/JP2017/029959 WO2018038107A1 (ja) | 2016-08-23 | 2017-08-22 | 有機薄膜トランジスタとその製造方法および画像表示装置 |
Country Status (5)
Country | Link |
---|---|
US (1) | US11302880B2 (ja) |
EP (1) | EP3506337A4 (ja) |
JP (1) | JP7163772B2 (ja) |
CN (1) | CN109643659B (ja) |
WO (1) | WO2018038107A1 (ja) |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019102602A (ja) * | 2017-11-30 | 2019-06-24 | 株式会社Joled | 半導体装置および表示装置 |
US12096657B2 (en) | 2020-12-07 | 2024-09-17 | Apple Inc. | Display circuitry with semiconducting oxide transistors |
JP7590576B2 (ja) | 2020-12-07 | 2024-11-26 | アップル インコーポレイテッド | 半導体酸化物トランジスタを備えたディスプレイ回路要素 |
Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008065225A (ja) * | 2006-09-11 | 2008-03-21 | Toppan Printing Co Ltd | 薄膜トランジスタアレイ、それを用いた画像表示装置およびその駆動方法 |
JP2008235861A (ja) * | 2007-02-21 | 2008-10-02 | Toppan Printing Co Ltd | 薄膜トランジスタアレイ、薄膜トランジスタアレイの製造方法、および薄膜トランジスタアレイを用いたアクティブマトリクス型ディスプレイ |
JP2009231325A (ja) * | 2008-03-19 | 2009-10-08 | Toppan Printing Co Ltd | 薄膜トランジスタアレイ、その製造方法およびそれを用いたアクティブマトリクス型ディスプレイ |
JP2015142091A (ja) | 2014-01-30 | 2015-08-03 | 富士フイルム株式会社 | 有機薄膜トランジスタの製造方法およびその製造方法により製造された有機薄膜トランジスタ |
JP2015197633A (ja) * | 2014-04-02 | 2015-11-09 | 凸版印刷株式会社 | 薄膜トランジスタアレイおよびその製造方法 |
JP2016066099A (ja) * | 2009-09-04 | 2016-04-28 | 株式会社半導体エネルギー研究所 | 半導体装置 |
WO2016067590A1 (ja) * | 2014-10-29 | 2016-05-06 | 凸版印刷株式会社 | 薄膜トランジスタおよびその製造方法 |
Family Cites Families (13)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN100485470C (zh) * | 2005-09-13 | 2009-05-06 | 爱普生映像元器件有限公司 | 液晶显示器及其制造方法 |
JP2008010440A (ja) * | 2006-06-27 | 2008-01-17 | Mitsubishi Electric Corp | アクティブマトリクス型tftアレイ基板およびその製造方法 |
JP4934599B2 (ja) * | 2007-01-29 | 2012-05-16 | キヤノン株式会社 | アクティブマトリクス表示装置 |
JP2009180981A (ja) * | 2008-01-31 | 2009-08-13 | Mitsubishi Electric Corp | アクティブマトリックス基板及びその製造方法 |
JP5407638B2 (ja) * | 2009-07-28 | 2014-02-05 | セイコーエプソン株式会社 | アクティブマトリクス基板、電気光学装置、及び電子機器 |
WO2011114919A1 (en) * | 2010-03-19 | 2011-09-22 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
TWI453516B (zh) * | 2011-07-13 | 2014-09-21 | Au Optronics Corp | 畫素結構及其製作方法 |
KR101875774B1 (ko) * | 2011-08-10 | 2018-07-09 | 삼성디스플레이 주식회사 | 유기발광표시장치 및 그 제조 방법 |
KR20130050712A (ko) * | 2011-11-08 | 2013-05-16 | 삼성디스플레이 주식회사 | 박막 트랜지스터 어레이 기판, 이를 포함하는 유기 발광 표시 장치 및 그 제조 방법 |
KR101962852B1 (ko) * | 2012-10-09 | 2019-03-28 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 및 그 제조 방법 |
CN104103695B (zh) * | 2013-04-02 | 2017-01-25 | 清华大学 | 薄膜晶体管及其制备方法 |
US9276050B2 (en) | 2014-02-25 | 2016-03-01 | Lg Display Co., Ltd. | Organic light emitting display device |
KR102189223B1 (ko) | 2014-07-10 | 2020-12-10 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치, 그 구동 방법 및 제조 방법 |
-
2017
- 2017-08-22 CN CN201780051514.1A patent/CN109643659B/zh not_active Expired - Fee Related
- 2017-08-22 WO PCT/JP2017/029959 patent/WO2018038107A1/ja active Application Filing
- 2017-08-22 EP EP17843585.5A patent/EP3506337A4/en not_active Withdrawn
- 2017-08-22 JP JP2018535699A patent/JP7163772B2/ja active Active
-
2019
- 2019-02-22 US US16/283,666 patent/US11302880B2/en active Active
Patent Citations (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2008065225A (ja) * | 2006-09-11 | 2008-03-21 | Toppan Printing Co Ltd | 薄膜トランジスタアレイ、それを用いた画像表示装置およびその駆動方法 |
JP2008235861A (ja) * | 2007-02-21 | 2008-10-02 | Toppan Printing Co Ltd | 薄膜トランジスタアレイ、薄膜トランジスタアレイの製造方法、および薄膜トランジスタアレイを用いたアクティブマトリクス型ディスプレイ |
JP2009231325A (ja) * | 2008-03-19 | 2009-10-08 | Toppan Printing Co Ltd | 薄膜トランジスタアレイ、その製造方法およびそれを用いたアクティブマトリクス型ディスプレイ |
JP2016066099A (ja) * | 2009-09-04 | 2016-04-28 | 株式会社半導体エネルギー研究所 | 半導体装置 |
JP2015142091A (ja) | 2014-01-30 | 2015-08-03 | 富士フイルム株式会社 | 有機薄膜トランジスタの製造方法およびその製造方法により製造された有機薄膜トランジスタ |
JP2015197633A (ja) * | 2014-04-02 | 2015-11-09 | 凸版印刷株式会社 | 薄膜トランジスタアレイおよびその製造方法 |
WO2016067590A1 (ja) * | 2014-10-29 | 2016-05-06 | 凸版印刷株式会社 | 薄膜トランジスタおよびその製造方法 |
Non-Patent Citations (2)
Title |
---|
See also references of EP3506337A4 |
T. MINARI; M. KANO; T. MIYADERA; S. D. WANG; Y. AOYAGI; K. TSUKAGOSHI: "Surface selective deposition of molecular semiconductors for solution-based integration of organic field-effect transistors", APPLIED PHYSICS LETTERS, vol. 94, 2009, pages 093307 |
Cited By (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2019102602A (ja) * | 2017-11-30 | 2019-06-24 | 株式会社Joled | 半導体装置および表示装置 |
US12096657B2 (en) | 2020-12-07 | 2024-09-17 | Apple Inc. | Display circuitry with semiconducting oxide transistors |
JP7590576B2 (ja) | 2020-12-07 | 2024-11-26 | アップル インコーポレイテッド | 半導体酸化物トランジスタを備えたディスプレイ回路要素 |
Also Published As
Publication number | Publication date |
---|---|
US11302880B2 (en) | 2022-04-12 |
CN109643659B (zh) | 2022-07-26 |
CN109643659A (zh) | 2019-04-16 |
JP7163772B2 (ja) | 2022-11-01 |
JPWO2018038107A1 (ja) | 2019-06-24 |
EP3506337A1 (en) | 2019-07-03 |
EP3506337A4 (en) | 2019-08-28 |
US20190189942A1 (en) | 2019-06-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8487308B2 (en) | Thin film transistor and image display unit | |
JPWO2012043338A1 (ja) | 薄膜トランジスタ及びその製造方法、薄膜トランジスタを備える画像表示装置 | |
WO2011122205A1 (ja) | 薄膜トランジスタの製造方法並びに薄膜トランジスタ及び画像表示装置 | |
US8963141B2 (en) | Thin-film transistor, fabrication method thereof, and image display device | |
JP5505032B2 (ja) | アクティブマトリクス型駆動基板、その製造方法及び表示装置 | |
TWI677104B (zh) | 薄膜電晶體、薄膜電晶體之製造方法及使用薄膜電晶體之影像顯示裝置 | |
JP5655277B2 (ja) | 薄膜トランジスタおよびアクティブマトリクスディスプレイ | |
JP6887806B2 (ja) | 薄膜トランジスタおよびその製造方法 | |
US11302880B2 (en) | Organic thin-film transistors and methods for manufacturing the same and image display devices | |
US8723278B2 (en) | Sensor element array and method of fabricating the same | |
JP5700291B2 (ja) | 薄膜トランジスタとその製造方法、および当該薄膜トランジスタを用いた画像表示装置 | |
JP5853390B2 (ja) | 薄膜トランジスタ及びその製造方法並びに画像表示装置 | |
JPWO2019078267A1 (ja) | 有機薄膜トランジスタ、その製造方法、アクティブマトリクスアレイおよび画像表示装置 | |
WO2017208923A1 (ja) | 有機薄膜トランジスタおよび画像表示装置 | |
JP6123413B2 (ja) | 薄膜トランジスタアレイおよび画像表示装置 | |
JP2013201201A (ja) | 薄膜トランジスタアレイ、薄膜トランジスタアレイ製造方法、画像表示装置 | |
JP5782695B2 (ja) | 薄膜トランジスタ、薄膜トランジスタを備える画像表示装置、薄膜トランジスタの製造方法、画像表示装置の製造方法 | |
JP2014175342A (ja) | 薄膜トランジスタおよび画像表示装置 | |
JP2015185789A (ja) | 薄膜トランジスタおよびその製造方法 | |
JP6286988B2 (ja) | 薄膜トランジスタの製造方法 | |
JP2014107280A (ja) | 薄膜トランジスタ及びその製造方法 | |
JP2020031100A (ja) | 有機薄膜トランジスタとその製造方法および電子装置 | |
JP2013074192A (ja) | 薄膜トランジスタ、画像表示装置 | |
JP2017103409A (ja) | 有機トランジスタおよびその製造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
WWE | Wipo information: entry into national phase |
Ref document number: 2018535699 Country of ref document: JP |
|
121 | Ep: the epo has been informed by wipo that ep was designated in this application |
Ref document number: 17843585 Country of ref document: EP Kind code of ref document: A1 |
|
NENP | Non-entry into the national phase |
Ref country code: DE |
|
ENP | Entry into the national phase |
Ref document number: 2017843585 Country of ref document: EP Effective date: 20190325 |