[go: up one dir, main page]

TW200828538A - Potted integrated circuit device with aluminum case - Google Patents

Potted integrated circuit device with aluminum case Download PDF

Info

Publication number
TW200828538A
TW200828538A TW096131848A TW96131848A TW200828538A TW 200828538 A TW200828538 A TW 200828538A TW 096131848 A TW096131848 A TW 096131848A TW 96131848 A TW96131848 A TW 96131848A TW 200828538 A TW200828538 A TW 200828538A
Authority
TW
Taiwan
Prior art keywords
integrated circuit
circuit device
conductive
die
ceramic material
Prior art date
Application number
TW096131848A
Other languages
English (en)
Inventor
Peter Chou
Lucy Tian
Ivan Fu
Samuel Li
Mai-Luen Chou
Original Assignee
Vishay Gen Semiconductor Llc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Vishay Gen Semiconductor Llc filed Critical Vishay Gen Semiconductor Llc
Publication of TW200828538A publication Critical patent/TW200828538A/zh

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/16Fillings or auxiliary members in containers or encapsulations, e.g. centering rings
    • H01L23/18Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device
    • H01L23/24Fillings characterised by the material, its physical or chemical properties, or its arrangement within the complete device solid or gel at the normal operating temperature of the device
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for individual devices of subclass H10D
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L24/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/4005Shape
    • H01L2224/4009Loop shape
    • H01L2224/40095Kinked
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/40221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/40245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/84801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L24/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/14Integrated circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Dispersion Chemistry (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Casings For Electric Apparatus (AREA)

Description

200828538 九、發明說明 【發明所屬之技術領域】 本發明係有關積體電路裝置及其製造方法。 【先前技術】 降低積體電路裝置(諸如’整流器)中之效率的成因 係於正常操作期間之不當的冷卻。圖1爲一用於Vishay® 半導體品牌雙重高電壓整流器裝置10的封裝組件選項之 立體圖,其在內側具有兩個半導體晶粒(看不見),並由 Vishay Intertechnology公司所製成。裝置10係可經由引 線14而通孔安裝的(雖然可表面安裝之封裝選項係可供 使用的),且包括一外部環氧類外殼12及一鋁合成散熱 器16。散熱器16可構成外殼12的其中一側,或可被附接 於其上。於裝置1 0之操作期間,由該等晶粒所產生之熱 係經由引線14、外殼12、及散熱器16而傳送。外殼12 之導熱率通常係顯著地少於該散熱器16之導熱率,然 而,其可導致裝置1 〇之諸區域具有令人不滿意的散熱性 在此需要具有倂入重量輕、電絕緣散熱器之封裝組件 設計的積體電路裝置(諸如,半導體裝置),該等散熱器 能被使用於可表面安裝及可通孔安裝應用兩者中,以令人 滿意地消散來自一裝置之多個表面(包括其外殼)的熱。 將可領會到所主張之標的物係不限於解決特定積體電 路裝置封裝設計或其態樣之任何或所有缺點的實施。 -5- 200828538 【發明內容】 在此中討論可表面安裝及可通孔安裝積體電路(諸 如’橋式整流器裝置)之態樣。特別是,揭示出積體電路 裝置、及用以製造此等積體電路裝置之方法。於其中一實 施中’積體電路裝置(譬如,整流器)包括一晶粒、一引 線'及一導電結構(諸如,銅晶粒銲墊),該導電結構係 配置來促進該晶粒與該引線間之電氣通訊。該裝置亦包含 一陶製材料,而該導電結構、該晶粒、及至少部份該引線 係嵌入在該陶製材料中。一導電外殼(諸如,鋁合成外 殼)包裝該陶製材料及形成該裝置之外部封裝。於製造期 間’在該陶製材料係設置於該外殻中之前或之後,該導電 結構'該晶粒、及至少部份該引線可被配置在該導電外殼 內0 當該積體電路裝置正在操作時,熱係可自該晶粒經由 一熱傳導路徑來予以去除,而該熱傳導路徑係由該導電結 構、該陶製材料、及該導電外殻所形成。 此發明內容被提供來導入以簡化之形式作槪念之選 擇。該等槪念係進一步敘述於實施方式中。不同於那些在 該發明內容中所敘述者之元件或步驟係可能的,且沒有元 件或步驟係必定需要的。此發明內容並不打算確認所主張 之標的物的主要特徵或必要特徵,也不打算使其被用來幫 助決定所主張之標的物的範圍。 200828538 【實施方式】 換到該等圖式,其中,相同的數字表示相同的組 圖2爲一代表性積體電路裝置2〇〇 (爲了討論之目的 稱爲功率整流器)之內部剖面的平面視圖。槪略地介 置200之元件,且該等元件係在下面做進一步詳細 論。 裝置200包含括二晶粒202 ;三引線204 ; —導 構205,該導電結構係配置來促進一或多個晶粒2〇2 或多條引線2 0 4間之電氣通訊;陶製材料2 〇 6,導電 205、晶粒202、及部份引線204被嵌入在該陶製材料 及一導電外殼208,其包裝陶製材料206及形成裝置 之外部封裝。外殼208具有一內部表面207及一外部 209。可由與導電外殼208之內部及/或外部表面相 不同的材料所構成之結構210,於裝置200之正常操 間,自外殼208延伸出且提供額外之熱去除能力(在 關於圖5做進一步討論)。 晶粒202係類似於那些市售之類比或數位積體電 片內所發現者。因而,晶粒202係通常由諸如半導體 之基底材料、及至少二電極(未顯示出)所構成,該 極爲用來與該等晶粒上之一或多個實施預定功能(譬 號整流)的電路做成電接觸之導體。 引線204促進裝置200外部的電子組件與202晶 電極間之電互連。引線204通常係整個或局部由導電 (諸如,銅)所構成。如所示,引線204延伸至裝置 件, 而被 紹裝 地討 電結 及一 結構 中; 200 表面 同或 作期 下面 路晶 材料 等電 如信 粒的 材料 200 200828538 外部之部份被組構成允許裝置200能夠使用可通孔安裝技 術而被安裝至一基板(未顯示出),以促進與裝置200外 部之電子組件電氣互連。然而,將可領會到引線204可被 替換地組構,以允許裝置200能夠使用其他安裝技術(諸 如,表面安裝技術)而被安裝至一基板。 在裝置200內部,每一引線204的一部份係經由導電 結構205而直接或間接地互連至晶粒202之電極。如所 示,導電結構205爲一長方形、銅晶粒銲墊。然而,通 常,導電結構205可爲任何現在已知或後來開發之結構, 呈任何幾何形狀,其係整個或局部由導電材料所構成。此 等結構之範例包含括壓料墊、錫球、引線架、或部份引 線。 圖3係裝置200於箭頭3-3的方向上之剖面側視圖, 例舉促進裝置200內側的晶粒202及部份引線204間之電 氣通訊的導電結構205之代表性配置。於圖3中可看見一 晶粒202及二引線204。晶粒202的一側面面朝導電結構 205,且晶粒202的另一側面面朝引線204。晶粒202上之 電極與引線204及導電結構205相接觸。另一引線204與 晶粒202的側面所面朝之導電結構20 5的同一側面相接 觸。雖然一個導電結構205被顯示出,將可了解超過一個 如此之結構可存在。 繼續參照圖 2及 3,於一實施中,一或多個晶粒 202、引線204、及導電結構205可被配置而形成一子組件 3 02 (圖3所示)。子組件3 02係配置在導電外殼208的 200828538 內部表面207之內,其界定一孔腔。子組件3 02係以空間 存在於其與導電外殻2〇8的內部表面3〇7之間這樣的方式 來予以配置。在陶製材料2 0 6被設置於該外殼中之前或之 後’子組件3 02可被配置於由內部表面3 07所界定之孔腔 中。陶製材料206爲任何合適之現在已知或後來開發的電 介質、導熱材料,諸如環氧類化物。 導電外殼208之外部表面209係由與內部表面307相 同或不同的材料及/或幾何形狀所構成。如所示,該內部 及外部表面兩者皆係由鋁合成材料所構成,且具有長方形 之幾何形狀。擴展裝置200之熱移除能力的選項性結構 210係與導電外殼208成一體的且自導電外殼208而延伸 出去。 圖4爲積體電路裝置200的立體圖。如所示,導電外 殼208之外部表面209連同選項性結構210 —起形成裝置 200之外部封裝的五個側面(僅只可看見三個側面)。第 六側面包括陶製材料206及引線204之自裝置200延伸出 去之部份。 圖5爲一例舉某些導熱路徑,而熱係經由該等路徑而 自圖3所示的積體電路裝置200來予以去除之視圖(已經 在箭頭5之方向上旋轉90度)。當裝置200係處於正常 操作的狀態中時,熱自晶粒2 0 2經由導熱路徑(由箭頭 502,506,及508所描述)而被去除至周圍環境,而該導熱 路徑係藉由導電結構205、陶製材料206、及外殻208的 內部及外部表面207、209所形成。熱亦自晶粒2〇2沿著 200828538 一包括選項性結構210之導熱路徑(由箭頭504 述)、及一包括引線204之導熱路徑(由箭頭510 述)而被傳導出去。 繼續參照圖1-5,圖6爲一用以製造圖2至4所 積體電路裝置(諸如,積體電路裝置200)的方法之 圖。圖6所例舉之製程可使用一或多個一般、多用途 單一用途之處理器來予以實施(整體或局部)。除非 陳述,在此所述之方法係不限定於一特別的次序或順 此外’所述方法或其元件之某些部份能夠同時發生或 被實施。 該方法開始於橢圓形處600,且在方塊602繼續 此形成一子組件。子組件3 02 (圖3所示)爲一代表 組件,其包括配置來促進一或多個晶粒2 0 2及一或多 線204間之電氣通訊的導電結構205。於一實施中, 結構205可被焊接至一或多個晶粒202及一或多條 204 〇 其次,在方塊604,提供一導電外殼,諸如外殼 (圖2-4所示)。該導電外殼具有界定一孔腔之內部 (諸如’內部表面207),及一諸如外部表面209之 表面。於一實施中,外殻208爲一長方形、鋁合成 體。 在方塊606,陶製材料,諸如陶製材料206 (圖 所示)被分送進入由該內部表面所界定之孔腔中。於 施中,陶製材料206爲一環氧類化物。 所描 所描 不之 流程 、或 特別 序。 同時 ,在 性子 條引 導電 引線 208 表面 外部 之殻 2-4 一實 -10- 200828538 在方塊608,該子組件係以空間存在於該子組件及該 導電外殼的內部表面之間這樣的方式而被設置在該孔腔 中。該空間被該陶製材料所佔據。在陶製材料206被設置 於其中之前或之後’子組件3 02可被配置在由內部表面 3 07所界定的孔腔中。陶製材料可自行硬化或可在一分開 之步驟(未顯示出)中硬化。 已在此敘述積體電路裝置、及其製造方法。重量輕、 便宜、電絕緣之外部裝置封裝提供重要之導熱路徑。通 常,使用陶製化合物代替另一物質(諸如惰性氣體)給予 較佳之熱性質。裝置可被直接安裝至其他散熱器,而不需 電絕緣,以致經由該外部封裝本身之冷卻可被單獨使用, 或者被使用來補充提供給更大面積之冷卻。該積體電路裝 置可在更想要之溫度下操作,而不會顯著地修改封裝佔據 面積(footprints ),及/或沒有額外之隔離需求,減少產 品重新設計的需要。該裝置能爲可通孔安裝或可表面安裝 的。 雖然已用特定於結構特徵及/或方法表現的語言來敘 述在此文中之標的物,亦應了解該等申請專利範圍中所界 定之標的物係未必然受限於上述之特定特徵或表現。而 是,上述之特定特徵或表現被揭示作爲實施該等申請專利 之示例形式。譬如,積體電路裝置200被稱爲功率整流 器,且被敘述爲具有特定之幾何形狀,但任何幾何組構之 任何類比或數位積體電路裝置可自在此文所敘述之封裝獲 益。 -11 - 200828538 該“代表性”一詞在此文中被用來意指具有一示例、 情況'或舉例說明之作用。任何實施或其在此文中被敘述 胃‘‘ β $性’’之態樣係未必然被解釋爲比其他實施或其態 樣較佳或有利的。 事實上應了解可設計不同於上述特定實施例之實施 例’而未自所附加之申請專利的精神與範圍脫離,其係意 欲使在此文中之標的物的範圍將被以下申請專利範圍來予 以規定。 【圖式簡單說明】 圖1係一可通孔安裝積體電路裝置用之一般封裝的立 體圖。 圖2係一具有形成其外部封裝之導熱外殼的代表性積 體電路裝置之內部剖面的平面視圖。 圖3係圖2所示之積體電路裝置之箭頭3-3的方向上 之剖面側視圖。 圖4係圖2及3所示之積體電路裝置的立體圖。 圖5係一例舉某些導熱路徑,而在該積體電路裝置之 正常操作期間,熱係經過該等路徑而自圖2-4所示之積體 電路裝置來予以去除之視圖(其已於圖3所示箭頭5之方 向上旋轉90度)。 圖6係一用以製造圖2-4所示之積體電路裝置的方法 之流程圖。 -12- 200828538 【主要元件符號說明】 5 :箭頭 1 〇 :整流器裝置 1 2 :外殼 14 :引線 1 6 :散熱器 200 :積體電路裝置 202 :晶粒 204 :引線 2 0 5 :導電結構 206 :陶製材料 207 :內部表面 208 :外殼 209 :外部表面 2 1 〇 :結構 3 02 :子組件 3 07 :內部表面 5 02 :箭頭 504 :箭頭 5 〇 6 :箭頭 5 08 :箭頭

Claims (1)

  1. 200828538 十、申請專利範圍 1· 一種積體電路裝置,包含: 一晶粒; 一引線; 一導電結構,係配置來促進該晶粒與該引線間之電氣 通訊; 一陶製材料,其具有該導電結構、該晶粒、及至少部 份之引線嵌入於其中;及 一導電外殼,其包裝該陶製材料且配置而形成該積體 電路裝置之外部封裝, 其中熱係可自該晶粒經由一熱傳導路徑來予以去除, 而該熱傳導路徑係由該導電結構、該陶製材料、及該導電 外殼所形成。 2.如申請專利範圍第1項之積體電路裝置,其中該導 電外殻包裝該陶製材料之大部分表面積。 3·如申請專利範圍第1項之積體電路裝置,其中該晶 粒包含半導體晶粒。 4·如申請專利範圍第1項之積體電路裝置,其中該積 體電路裝置包含整流器。 5.如申請專利範圍第1項之積體電路裝置,其中該積 體電路裝置包含可表面安裝裝置及可通孔安裝裝置的其中 之一。 6·如申請專利範圍第1項之積體電路裝置,其中該積 體電路裝置包含主動裝置。 -14- 200828538 7·如申請專利範圍第1項之積體電路裝置,其中該導 電結構包含銅墊、錫球、引線、及引線架的其中之一。 8.如申請專利範圍第1項之積體電路裝置,其中該陶 製材料包含電介質熱傳導材料。 9 ·如申請專利範圍第8項之積體電路裝置,其中該陶 製材料包含環氧化物。 1 〇 ·如申請專利範圍第1項之積體電路裝置,其中該 導電外殼包含金屬殼體。 11·如申請專利範圍第10項之積體電路裝置,其中該 金屬殼體包含鋁合成殼體。 12·如申請專利範圍第1項之積體電路裝置,另包 含:一與該導電外殼成爲一體且自該導電外殼延伸出的結 構,其中熱係可自該積體電路裝置經由一由該結構所形成 之熱傳導路徑來予以去除。 .13·—種積體電路裝置,包含: 一導電外殻,其具有一內部表面及一外部表面,該內 部表面界定一孔腔; 一子組件’其係以空間存在於該子組件與該內部表面 之間這樣的方式而被配置在該孔腔中,該子組件包含: 一晶粒; 一引線;及 一導電結構,係配置來促進該晶粒與該引線間之 電氣通訊;及 一陶製材料,係設置於該子組件與該內部表面間之空 -15- 200828538 間中。 14.如申請專利範圍第13項之積體電路裝置,其中熱 係可自該晶粒經過該導電外殼之該外部表面而經由一熱傳 導路徑來予以去除,該熱傳導路徑係由該導電結構、該陶 製材料、該導電外殼之該內部表面、及該導電外殼之該外 部表面所形成。 15·—種用以製造積體電路裝置之方法,該方法包 含·· 配置一導電結構,以促進晶粒與引線間之電氣通訊, 該導電結構、該晶粒、及該引線形成一子組件; 提供一導電外殼,該導電外殼具有一內部表面及一外 部表面,該內部表面界定一孔腔; 將陶製材料分送進入該孔腔中;及 以空間存在於該子組件與該內部表面之間這樣的方式 而將該子組件設置於該孔腔中,該空間被該陶製材料所佔 據。 16·如申請專利範圍第15項之方法,另包含: 硬化該陶製材料。 1 7 ·如申請專利範圍第1 5項之方法,其中將該陶製材 料分送進入該孔腔之該步驟係在將該子組件設置於該孔腔 中的該步驟之前實施。 1 8 ·如申請專利範圍第1 5項之方法,其中將該陶製材 料分送進入該孔腔之該步驟係在將該子組件設置於該孔腔 中的該步驟之後實施。 -16- 200828538 19.如申請專利範圍第15項之方法,其中配置該導電 結構以促進該晶粒與該引線間之電氣通訊與形成一子組件 之該步驟,包含:將該導電結構焊接至該晶粒及該引線。 20·如申請專利範圍第15項之方法,其中該積體電路 裝置包含可表面安裝整流器及可通孔安裝整流器的其中之 -17-
TW096131848A 2006-10-18 2007-08-28 Potted integrated circuit device with aluminum case TW200828538A (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US11/582,699 US8198709B2 (en) 2006-10-18 2006-10-18 Potted integrated circuit device with aluminum case

Publications (1)

Publication Number Publication Date
TW200828538A true TW200828538A (en) 2008-07-01

Family

ID=39314574

Family Applications (1)

Application Number Title Priority Date Filing Date
TW096131848A TW200828538A (en) 2006-10-18 2007-08-28 Potted integrated circuit device with aluminum case

Country Status (6)

Country Link
US (2) US8198709B2 (zh)
EP (1) EP2078308B1 (zh)
CN (1) CN101578702B (zh)
ES (1) ES2938582T3 (zh)
TW (1) TW200828538A (zh)
WO (1) WO2008048384A2 (zh)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US8421214B2 (en) * 2007-10-10 2013-04-16 Vishay General Semiconductor Llc Semiconductor device and method for manufacturing a semiconductor device
DE102008045139A1 (de) * 2008-09-01 2010-03-04 Endress + Hauser Flowtec Ag Opto-elektronische Vorrichtung mit einer eingebauten Sicherungsvorrichtung
US9335427B2 (en) 2013-11-22 2016-05-10 General Electric Company High voltage shielding to enable paschen region operation for neutron detection systems
TWI593067B (zh) * 2014-02-26 2017-07-21 林朋科技股份有限公司 半導體封裝結構
CN106920781A (zh) * 2015-12-28 2017-07-04 意法半导体有限公司 半导体封装体和用于形成半导体封装体的方法

Family Cites Families (21)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US2758261A (en) * 1952-06-02 1956-08-07 Rca Corp Protection of semiconductor devices
US2903630A (en) * 1956-09-21 1959-09-08 Rca Corp Semiconductor devices
US2981875A (en) * 1957-10-07 1961-04-25 Motorola Inc Semiconductor device and method of making the same
US3255394A (en) * 1962-06-15 1966-06-07 Gen Motors Corp Transistor electrode connection
US3271638A (en) * 1963-11-04 1966-09-06 Emil M Murad Encased semiconductor with heat conductive and protective insulative encapsulation
US3569797A (en) * 1969-03-12 1971-03-09 Bendix Corp Semiconductor device with preassembled mounting
USRE28145E (en) * 1972-10-25 1974-09-03 Tharman rectifier network assembly
US4314270A (en) * 1977-12-02 1982-02-02 Mitsubishi Denki Kabushiki Kaisha Hybrid thick film integrated circuit heat dissipating and grounding assembly
US4766479A (en) * 1986-10-14 1988-08-23 Hughes Aircraft Company Low resistance electrical interconnection for synchronous rectifiers
JPH0724112B2 (ja) * 1988-12-19 1995-03-15 ローム株式会社 レーザダイオードユニットの取り付け方法
US5001299A (en) * 1989-04-17 1991-03-19 Explosive Fabricators, Inc. Explosively formed electronic packages
DE69634393T2 (de) * 1995-07-18 2006-01-12 Omron Corp. Elektronisches Gerät und Verfahren zu seiner Herstellung
US5744860A (en) * 1996-02-06 1998-04-28 Asea Brown Boveri Ag Power semiconductor module
KR100192180B1 (ko) * 1996-03-06 1999-06-15 김영환 멀티-레이어 버텀 리드 패키지
US6404065B1 (en) * 1998-07-31 2002-06-11 I-Xys Corporation Electrically isolated power semiconductor package
EP1056971A1 (en) * 1998-12-17 2000-12-06 Koninklijke Philips Electronics N.V. Light engine
JP3400427B2 (ja) * 2000-11-28 2003-04-28 株式会社東芝 電子部品ユニット及び電子部品ユニットを実装した印刷配線板装置
US6882041B1 (en) * 2002-02-05 2005-04-19 Altera Corporation Thermally enhanced metal capped BGA package
JP2003264265A (ja) * 2002-03-08 2003-09-19 Mitsubishi Electric Corp 電力用半導体装置
TWI257181B (en) * 2003-07-28 2006-06-21 Rohm Co Ltd Semiconductor module
JP4338620B2 (ja) * 2004-11-01 2009-10-07 三菱電機株式会社 半導体装置及びその製造方法

Also Published As

Publication number Publication date
ES2938582T3 (es) 2023-04-12
US8426253B2 (en) 2013-04-23
WO2008048384A2 (en) 2008-04-24
EP2078308A2 (en) 2009-07-15
WO2008048384A3 (en) 2008-09-04
US8198709B2 (en) 2012-06-12
US20080093735A1 (en) 2008-04-24
CN101578702B (zh) 2015-11-25
EP2078308A4 (en) 2014-03-12
EP2078308B1 (en) 2022-12-14
US20120252167A1 (en) 2012-10-04
CN101578702A (zh) 2009-11-11

Similar Documents

Publication Publication Date Title
US10319610B2 (en) Package carrier
TW201631722A (zh) 功率轉換電路的封裝模組及其製造方法
CN106098638A (zh) 包括流体冷却通道的电子模块及其制造方法
JP2003264265A (ja) 電力用半導体装置
TWI648834B (zh) 半導體封裝結構及其製作方法
CN109216214B (zh) 半导体封装结构及其制作方法
US7867908B2 (en) Method of fabricating substrate
TW200828538A (en) Potted integrated circuit device with aluminum case
JP2004253738A (ja) パッケージ基板及びフリップチップ型半導体装置
JPH08316382A (ja) 半導体ダイから熱を除去するための電子モジュールおよびその製造方法
JPWO2005114728A1 (ja) 半導体装置並びに配線基板及びその製造方法
TW516361B (en) Semiconductor device
TWI380419B (en) Integrated circuit package and the method for fabricating thereof
US6486540B2 (en) Three-dimensional semiconductor device and method of manufacturing the same
TWI521654B (zh) 半導體裝置及製造半導體裝置的方法
JP4934915B2 (ja) 半導体装置
JP6633151B2 (ja) 回路モジュール
JP2016219535A (ja) 電子回路装置
JP2004022968A (ja) 半導体装置およびその製造方法
CN115602656B (zh) 半导体组件及其制备方法、半导体装置
TWI400782B (zh) 散熱封裝基板結構及其製法
JP2000068423A (ja) 半導体装置及びその製造方法
CN115397090A (zh) 齿形板
JPS6348850A (ja) 半導体装置の製造方法
JP2006351738A (ja) 半導体装置およびその製造方法