SU1427589A1 - Устройство дл приема дискретной информации - Google Patents
Устройство дл приема дискретной информации Download PDFInfo
- Publication number
- SU1427589A1 SU1427589A1 SU874233363A SU4233363A SU1427589A1 SU 1427589 A1 SU1427589 A1 SU 1427589A1 SU 874233363 A SU874233363 A SU 874233363A SU 4233363 A SU4233363 A SU 4233363A SU 1427589 A1 SU1427589 A1 SU 1427589A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- information
- decoder
- output
- outputs
- Prior art date
Links
Landscapes
- Compression, Expansion, Code Conversion, And Decoders (AREA)
Description
Изобретение относитс к технике радиосв зи и может быть использовано в радиоприемниках, имеющих несколько режимов приема дискретной информации,,
Цель изЬбретени - повышение быстродействи устройства путем сокращени времени поиска оптимального режима работы.
На фиг« 1 представлена структурна электрическа схема предлагаемого устройства; на фиг, 2 - эпюры напр жений , по сн ющи-е его работу.
Устройство дл приема дискретной информации содержит радиоприемник 1, генератор 2 пр моугольных импульсов, первый элемент И 3,, инвертор 4, вто- .рой элемент И 5, первый регистр б сдвигаS первый и второй дифференцирую 1щш блоки-у-и 8, второй регистр 9 сдвига, первый депмфратор 10, первый и второй формирователи 11 и 12 пр моугольных импульсов, второй дешифратор 13, первый блок 14 пам ти, элемент ИЛИ 15, второй блок 16 пам ти, третий дешифратор 17 и блок 18 переключени режимов.
Устройство работает следуюп им обра зон.
Радиоприемник 1 по сигналу с блока 18 принимает информационный сигнал состо щий их совокупности одиночных, двоичных и других импульсов. Дл установлени , оптимального режима работы радиоприемника 1 информаци с его выхода (перва единична посьшка) (фиг, 2 а) поступает на первый вход второго элемента И 5, первый дифференцирующий блок 7 и инвертор 4, При этом с генератора 2 пр моугольных импульсов параллельно на вторые входы первого и второго элементов И. 3 и 5 поступают тактовые сигналы (фиг. 2в), которые через второй элемент И 5 поступают на счетный вход второго регистра 9 сдвига и с его выхода - на вход третьего дешифратора 17 (фиго2г) где,по длине информационной посылки (количеству нулей и единиц) определ етс режим работы. Кроме того, перва единична посьшка через инвертор 4 поступает на первьй вход первого элемента И 3, на второй вход которого поступает импульсна последовательность с генератора 2 пр моугольных импульсов, так как информационна посьшка инвертируетс , тактовые импульсы на первый регистр 6 сдвига не поступают и во втором дешифраторе 13
0
5
0
5
0
5
0
5
0
5
записываетс последовательность нулей . Одновременно по переднему фронту первой информационной посылки первый дифференцирующий блок 7 вьфабаты- вает короткий импульс (фиг. 2е), который первым формирователем 11 пр моугольных импульсов преобразуетс в ш 1пульс пр моугольной формы (фиг, 2з) и поступает на считывающий вход второго дешифратора 13 и через элемент ИЛИ 15 - на считывающий вход первого дешифратора 10. По этому импульсу происходит считьшание информёции из второго дешифратора. 13, запись ее в первый блок 14 пам ти и транзитом - на второй вход первого дешифратора 10. Так как на вход первого дешифратора 10 подаетс комбинаци нулей, то и на его выходе будет комбинаци нулей и переключение режимов не происходит.
При поступлении нулевой посыпки (фиг. 2 а) происходит ее инвертирование в инверторе 4, после чего она поступает на первый вход первого элемента И 3 (фиг. 26), на второй вход которого поступают тактовые сигналы с генератора 2 пр моугольных импульсов . Тактовые сигналы поступают на счетный вход первого регистра 6 сдвига и с него - на вход второго дешифратора 13 (фиг. 2г), где по дпине информационной посылки (нулевой) также определ етс режим работы. Одновременно по переднему фронту инвертированной посылки второй дифференцирующий блок 8 вырабатывает короткий - импульс (фиг. 2ж), кторый вторым формирователем 12 пр моугольных импульсов преобразуетс в импульс пр моугольной формы (фиг. 2г) и поступает на считывающий вход третьего дешифратора 17, а элемент ИЛИ 15 - на считьюающий вход первого дешифратора 10. Кодова комбинаци (фиг.. 2г), соответствующа определенному количеству нулей и единиц, с выхода третьего дешифратора 17 поступает на вход рого блока 16 пам ти и транзитом - а первьй вход первого дешифратора 10.
При приходе третьей информационной посылки (единичной) происходит считывание кодовой комбинации с второго дешифратора 13, анализ двух кодовых комбинаций от третьего и второго де . шифраторов 17 и 13 соответственно, Определение оптимального режима работы производитс по следующему правилу:
1. Все режимы работы нормируютс относительно режима с наибольшей скоростью передачи, т.е. с наименьшей длительностью элементарной посылки Т. Например, дл скорости 2АОО Бод это режим А. Таким образом, Тд Т; Т
, 2Т Ь
ка прин ть ложное решение, т.е. уменьшение избыточности (в частности по времени поиска) идет в ущерб достоверности , В предлагаемом устройстве используетс метод детерминирован ного анализа, т.е. учитываютс априо ные сведени о возможных режимах работ , о возможной кратности информаТС АТ; Тр 48Т | (табл.1).|о ционных посылок и о возможных общих
2. Кратность однопол рного импульса (информационной посыпки) в кодовой комбинации может быть различной. Дп примера максимальна кратность К вз та равной 5:К, 1, K,,.. . , (табл. Ю.
3. Дп каждого режима работы длительность информационной посылки определ етс выражением:
признаках. Из всей этой информации выбираютс две группы, нормированные данные характерных отличий и общих признаков, т.е. та информаци ,
15 по которой можно сказать с веро тностью , равной единицы, что данной длительности информационной посылке соответствует S режимов из R возможных , где , а следующей посылке
Т.- К
Т„-. К:
A 1 6-4
как это показано
Тс- К
л
20 соответствует X режимов из R возможных , где , причем дл X и
в табл. 2, откуда
следует, что неоднозначность в определении режима работы по вл етс из- за отсутстви отличий между одиночной посылкой режима Вив двоичной посыл- 25 посьткам равна 0,99, а по четырем - 1. кой режима А и т.д.
Таким образом, вьщел ютс две группы: однозначного определени режима по длительности импульса и 11еоднозначного определени (табл. 2),
4. В первом и втором регистрах
S может быть только один режим работы с веро тностью ,91. Веро тность определени режима по трем
Claims (2)
- Формула изобретениУстройство дл приема дискретной Зд информации, содержащее генераторпр моугольных импульсов, первььй элемент И, первый дешифратор,-выходы которого через блок перегслючени режи мов подключены к входам радиоприемниксдвига используютс выходы только тех чеек, которые соответствуют числам табл.2. В соответствии с этим
- 9ка прин ть ложное решение, т.е. уменьшение избыточности (в частности, по времени поиска) идет в ущерб достоверности , В предлагаемом устройстве используетс метод детерминированного анализа, т.е. учитываютс априорные сведени о возможных режимах работ , о возможной кратности информационных посылок и о возможных общихционных посылок и о возможных общихпризнаках. Из всей этой информации выбираютс две группы, нормированные данные характерных отличий и общих признаков, т.е. та информаци ,по которой можно сказать с веро тностью , равной единицы, что данной длительности информационной посылке соответствует S режимов из R возможных , где , а следующей посылкесоответствует X режимов из R возможных , где , причем дл X ипосьткам равна 0,99, а по четырем -S может быть только один режим работы с веро тностью ,91. Веро тность определени режима по тремФормула изобретениУстройство дл приема дискретной информации, содержащее генераторпр моугольных импульсов, первььй элемент И, первый дешифратор,-выходы которого через блок перегслючени режи мов подключены к входам радиоприемникс выходов третьего и второго дещифра- г ка, выход которого соединен с входомторов 17 и 13 на вход первого дешифратора 10 поступает кодова комбинаци , соответствующа определенному режиму в соответствии с табл.3.5. Первый дешифратор 10 сравнивает 40 кодовые комбинации режимов и определ ет режим работы по правилу:если А, то А;если В, то В;Если F, то F.Если с третьего дешифратора 17 - АВ, ас второго дешифратора 13 - ВС, то однозначно - режим В.Так как определение оптимального режима работы в большинстве случаев производитс по минимальной информационной посылке, веро тность по влени которой на некотором-интервале должна быть равна единице, то, как правило, вводитс очень больша избыточность . Существуют многие способы уменьшени этой избыточности, но все они св заны с определенной долей рисинвертора , элемент ИЛИ, два регистра сдвига и два блока пам ти, .отличающеес тем, что, с целью повьшгени быстродействи устройства путем сокращени времени поиска оптимального режима работы, введены второй и третий дешифраторы, два дифференцирующих блока, два формировател пр моугольных импульсов к второй эле 45 мент И, первый вход которого соедине с входом инвертора, выход которого подключен к первому входу первого элемента И, и с входом первого дифференцирующего блока, выход которого через первый формирователь пр моугол ных импульсов подключен к первому входу элемента ИЛИ, выход которого соединен с управл ющим входом первого дешифратора, и к управл ющему входу второго дешифратора, информационные, входы, управл ющий выход и информационные выходы которого соединены соответственно с выходами первого регистра сдвига, к информационному5055ка, выход которого соединен с входоминвертора, элемент ИЛИ, два регистра сдвига и два блока пам ти, .отличающеес тем, что, с целью повьшгени быстродействи устройства путем сокращени времени поиска оптимального режима работы, введены второй и третий дешифраторы, два дифференцирующих блока, два формировател пр моугольных импульсов к второй эле- мент И, первый вход которого соединен с входом инвертора, выход которого подключен к первому входу первого элемента И, и с входом первого дифференцирующего блока, выход которого через первый формирователь пр моугольных импульсов подключен к первому входу элемента ИЛИ, выход которого соединен с управл ющим входом первого дешифратора, и к управл ющему входу второго дешифратора, информационные, входы, управл ющий выход и информационные выходы которого соединены соответственно с выходами первого регистра сдвига, к информационному51427589входу которого подключен выход пер- подключен выход второго формиро- вого элемента И, с установочным вхо- вател пр моугольных импульсов, с дом первого регистра сдвига и с вхо- установочным входом и выходами вто- дами первого блока пам ти, выходы ко- (. рого регистра сдвига, к информацион- торого подключены к одним информа- ному входу которого подключен выход :ционным входам первого дешифратора, второго элемента И, второй вход котог другие информационные входы которого рого соединен с выходом генератора соединены с выходами второго блока пр моугольных импульсов и с вторым пам ти, к входам которого подключены ю входом первого элемента И, первый информационные выходы третьего дешиф- вход которого соединен с входом вто- ратора, управл ющий вход, управл ю- рого дифференцирующего блока, выход щий выход и информационные входы которого подключен к входу второго jcOToporo соединены соответственно с формировател пр моугольных импуль- вторым входом элемента ИЛИ, к которо- 15 сов. .IТаблица 1Таблица 3Продолжение, .таб л. 3д е ш.МгЗЁЕЕЕjgEj -p ggrojrqiga Fsg:ШШШШ1
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874233363A SU1427589A1 (ru) | 1987-04-21 | 1987-04-21 | Устройство дл приема дискретной информации |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU874233363A SU1427589A1 (ru) | 1987-04-21 | 1987-04-21 | Устройство дл приема дискретной информации |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1427589A1 true SU1427589A1 (ru) | 1988-09-30 |
Family
ID=21299679
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU874233363A SU1427589A1 (ru) | 1987-04-21 | 1987-04-21 | Устройство дл приема дискретной информации |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1427589A1 (ru) |
-
1987
- 1987-04-21 SU SU874233363A patent/SU1427589A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР № 1327310, кл. Н 04 L 17/16, 1986. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
GB1071692A (en) | Digital signal processing system | |
SU1427589A1 (ru) | Устройство дл приема дискретной информации | |
SU1439608A1 (ru) | Устройство дл сопр жени @ источников информации с ЦВМ | |
SU1068927A1 (ru) | Устройство дл ввода информации | |
SU1363224A1 (ru) | Устройство дл сопр жени вычислительной машины с каналами св зи | |
SU1361567A1 (ru) | Устройство дл ввода информации от двухпозиционных датчиков | |
SU886034A1 (ru) | Устройство дл приема информации | |
SU1216830A1 (ru) | Устройство преобразовани кодов | |
SU1264174A1 (ru) | Устройство дл обслуживани запросов | |
SU1008763A1 (ru) | Устройство дл приема телеметрической информации | |
SU1583934A1 (ru) | Устройство дл сортировки чисел | |
SU1056251A1 (ru) | Устройство дл сжати информации | |
SU1185634A2 (ru) | Устройство дл сопр жени электронной вычислительной машины с телеграфными каналами св зи | |
RU2266618C2 (ru) | Центральная станция системы радиосвязи с подвижными объектами | |
SU1084794A1 (ru) | Устройство дл обслуживани запросов в пор дке поступлени | |
SU1599858A1 (ru) | Устройство дл циклического опроса инициативных сигналов | |
SU690646A1 (ru) | Устройство дл передачи и приема дискретной информации | |
SU1182577A1 (ru) | Запоминающее устройство | |
SU1501064A1 (ru) | Устройство дл контрол последовательностей импульсов | |
SU1665526A1 (ru) | Устройство дл приема дискретной информации | |
SU1242949A1 (ru) | Приоритетное устройство дл обслуживани запросов в пор дке поступлени | |
SU1156110A1 (ru) | Устройство дл приема и обнаружени комбинации двоичных сигналов | |
SU752444A1 (ru) | Декодирующее устройство | |
SU1555884A1 (ru) | Способ восстановлени стереофонического цифрового сигнала, закодированного кодом, обнаруживающим блоки ошибок длительностью не более N символов | |
RU1815670C (ru) | Устройство перемежени данных |