[go: up one dir, main page]

SU1341643A1 - Устройство дл контрол информации при передаче - Google Patents

Устройство дл контрол информации при передаче Download PDF

Info

Publication number
SU1341643A1
SU1341643A1 SU843813585A SU3813585A SU1341643A1 SU 1341643 A1 SU1341643 A1 SU 1341643A1 SU 843813585 A SU843813585 A SU 843813585A SU 3813585 A SU3813585 A SU 3813585A SU 1341643 A1 SU1341643 A1 SU 1341643A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
block
outputs
register
Prior art date
Application number
SU843813585A
Other languages
English (en)
Inventor
Рудольф Николаевич Мусатов
Сергей Георгиевич Николаев
Павел Николаевич Смирнов
Original Assignee
Предприятие П/Я А-3325
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3325 filed Critical Предприятие П/Я А-3325
Priority to SU843813585A priority Critical patent/SU1341643A1/ru
Application granted granted Critical
Publication of SU1341643A1 publication Critical patent/SU1341643A1/ru

Links

Landscapes

  • Error Detection And Correction (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Изобретение относитс  к вычислительной технике и может быть использовано в устройствах обмена информацией между вычислительным устройством и внешними блоками, а также в устройствах обмена между блоками вычислительного устройства . Цель изобретени  повьшение надежности передачи информации путем коррекции ошибок в канале св зи. Устройство содержит регистры 1 и 2, два блока 3 и 4 формировани  контрольных разр дов, блок 5 сравнени , элементы задержки 6 и 7, триггер 8, две группы 9 и 10 сумматоров по модулю два, вход 11 синхронизации, выход 12 синхронизации , выход 13 ошибки, выходы 14 информационные . Устройство позвол ет корректировать ошибки, возникающие вследствие обрыва или замыкани  на ноль отдельных проводов линии св зи. Повышение надежности передачи информации достигаетс  за счет введени  двух групп сумматоров по модулю два, двух элементов задержки и триггера. 1 ил. i (Л

Description

Изобретение относитс  к вычислительной технике и может быть использовано в устройствах обмена информацией между вычислительным устройством и внешними блоками, а также в устройствах обмена между блоками вычислительного устройства.
Цель изобретени  - повьппение надежности передачи информации путем коррекции одиночных ошибок в канале св зи.
Устройство дл  контрол  принимаемой информации содержит регистры 1 и 2, два блока 3 и 4, формировани  контрольных разр дов, блок 5 сравнени , элементы 6 и 7 задержки, триггер 8j -две группы сумматоров 9 и 10 по модулю два, вход 11 синхронизации
выход 12 синхронизации, выход 13 ошиб-2о ное тому, которое сформировано на выки , выходы 14 информационные.
Устройство работает следующим образом .
Регистр 1 формирует на своих выходах многоразр дное двоичное слово. Сигнал, свидетельствующий о том,что .сформированное слово подлежит передаче , подаетс  на вход 11 устройства и представл ет собой импульс, длительность которого соответствует интервалу гарантированного посто нства передаваемого кода. Допустим, что в начальном состо нии триггер 8 находитс  в нулевом состо нии. При этом информаци  в сумматорах 9 и 10 не инвертируетс . Переданное слово подаетс  на входы блока 3 формировани  контрольных разр дов, с выхода формируютс  контрольные разр ды. Прин тое слово поступает на входы блока 4 формировани  контрольных разр дов , с выхода которого также формируютс  контрольные разр ды.
Если контрольные разр ды переданного и прин того кодов равны между собой, на выходе блока 5 сравнени  будет низкий потенциал, что свидетельствует о правильности цередачи информации . В этом случае через врем , определ емое элементом 6 задержки, сигнал, поступающий на тактовый вход триггера 8, не измен ет его состо ни  и через врем  задержки на элементе 7 задержки сигнал приема поступает на управл ющий вход записи регистра 2, разреша  прием информации.
Прием информации в регистр 2 сопровождаетс  по влением сигнала на выходе 12 устройства, а низкий потен25
ходе регистра 1. 1
В этом случае, если ошибку удалось исправить, на выходе блока 5 сравнени  образуетс  низкий потенциал, поступающий на выход 13 и свидетельствующий о том, что сигнал, формируемый на выходе 12, сопровождает правильно переданную информацию.
Если после переключени  триггера
30 8 высокий потенциал с выхода блока 5 сравнений не измен етс  на противоположный , значит ошибку устранить не удалось, сигнал с выхода 12, поступающий одновременно с высоким по35 тенциа;лом с выхода 13, свидетельствует о том, что в регистре 2 записано слово с ошибками.

Claims (1)

  1. Формула изобретени 
    40
    Устройство дл  контрол  информации при передаче, содержащее первый и второй регистры, первый и второй блоки формировани  контрольных раз45 р дов, блок сравнени , причем выходы первого регистра соединены с входами первого блока формировани  контрольных разр дов, группа выходов которого соединена с первой, группой
    50 входов блока сравнени , втора  группа входов которого соединена с группой выходов в торого блока формировани  контрольных разр дов, выход блока сравнени   вл етс  выходом ошиб55 ки устройства, отличающее- с   тем, что, с целью повышени  надежности передачи информации, в него введены две группы сумматоров по модулю два, два элемента задерж
    5
    циал на выходе 13 свидетельствует о том, что информаци  прин та правильно .
    Если контрольные разр ды с выходов блока 3 и блока 4 не равны между собой, на выходе блока 5 сравнени  по вл етс  высокий потенциал, разрешающий после времени задержки, определ емого элементом 6 задержки, переключение триггера 8 в противоположное состо ние. При этом на вторых входах сумматоров 9 и 10 по модулю два формируетс  высокий потенциал. В этом случае передаетс  слово, поразр дное инвертируемое относительно слова, формируемого регистром 1, а на входы регистра 2 поступает дважды инвертируемое слово, т.е. слово, рав5
    ходе регистра 1. 1
    В этом случае, если ошибку удалось исправить, на выходе блока 5 сравнени  образуетс  низкий потенциал, поступающий на выход 13 и свидетельствующий о том, что сигнал, формируемый на выходе 12, сопровождает правильно переданную информацию.
    Если после переключени  триггера
    0 8 высокий потенциал с выхода блока 5 сравнений не измен етс  на противоположный , значит ошибку устранить не удалось, сигнал с выхода 12, поступающий одновременно с высоким по5 тенциа;лом с выхода 13, свидетельствует о том, что в регистре 2 записано слово с ошибками.
    Формула изобретени 
    0
    Устройство дл  контрол  информации при передаче, содержащее первый и второй регистры, первый и второй блоки формировани  контрольных раз5 р дов, блок сравнени , причем выходы первого регистра соединены с входами первого блока формировани  контрольных разр дов, группа выходов которого соединена с первой, группой
    0 входов блока сравнени , втора  группа входов которого соединена с группой выходов в торого блока формировани  контрольных разр дов, выход блока сравнени   вл етс  выходом ошиб5 ки устройства, отличающее- с   тем, что, с целью повышени  надежности передачи информации, в него введены две группы сумматоров по модулю два, два элемента задерж- 1341643
    ки и триггер, причем выходы первого входами второго блока формировани  регистра соединены с первыми входамиконтрольных разр дов и информационны- соответствующих сумматоров по моду-ми входами второго регистра, выходы лю два первой группы, выходы которыхкоторого  вл ютс  информационными через линии св зи подключены к пер-выходами устройства, вход синхрони- вым входам соответствующих суммато-зации которого соединен с входом ров по модулю два второй группы, вто-первого элемента задержки, выход ко- рые входы которых и вторые входы сум-торого соединен с входом синхрониза- маторов по модулю два первой группы IQции триггера и с входом второго эле- объединены и подключены к выходу ,мента задержки, выход которого сое- триггера, входы I и К которого объе-динен с входом записи второго регист- динены и подключены к выходу блокара и  вл етс  выходом синхронизации сравнени , выходы сумматоров по мо-устройства, дулю два второй группы соединены с
SU843813585A 1984-11-16 1984-11-16 Устройство дл контрол информации при передаче SU1341643A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU843813585A SU1341643A1 (ru) 1984-11-16 1984-11-16 Устройство дл контрол информации при передаче

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU843813585A SU1341643A1 (ru) 1984-11-16 1984-11-16 Устройство дл контрол информации при передаче

Publications (1)

Publication Number Publication Date
SU1341643A1 true SU1341643A1 (ru) 1987-09-30

Family

ID=21147151

Family Applications (1)

Application Number Title Priority Date Filing Date
SU843813585A SU1341643A1 (ru) 1984-11-16 1984-11-16 Устройство дл контрол информации при передаче

Country Status (1)

Country Link
SU (1) SU1341643A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР № 736104, ют. G 06 F 11/00, 1974. Авторское свидетельство СССР № 739538, кл. G 06 F 11/00, 1976. *

Similar Documents

Publication Publication Date Title
GB1507093A (en) Arrangements for correcting slip errors in pulse-code transmission systems
SU1341643A1 (ru) Устройство дл контрол информации при передаче
GB1108047A (en) A data transmission system
GB1378035A (en) Transmission of asynchronous information in a synchronous serial time division multiplex
SU1105884A1 (ru) Устройство дл сопр жени абонентов с цифровой вычислительной машиной
SU1336254A1 (ru) Система дл исправлени ошибок при передаче N-разр дных кодовых слов
SU1185614A1 (ru) Устройство дл декодировани пакетных ошибок
SU1429174A1 (ru) Устройство дл задержки цифровой информации с самоконтролем
SU648982A1 (ru) Устройство дл исправлени одиночных ошибок
SU1411747A1 (ru) Многоканальное устройство переменного приоритета
SU1283980A1 (ru) Преобразователь последовательного кода в параллельный
SU1585798A1 (ru) Устройство дл обнаружени и исправлени ошибок
SU1035812A1 (ru) Устройство контрол линейного тракта цифровой системы передачи
SU1615769A1 (ru) Устройство дл приема информации
SU842791A1 (ru) Устройство дл сравнени чисел
SU907569A1 (ru) Устройство дл приема последовательного кода
SU1264194A1 (ru) Устройство дл ввода-вывода информации
SU1081637A1 (ru) Устройство дл ввода информации
SU1078421A2 (ru) Устройство дл обмена данными
SU1434542A1 (ru) Счетчик
SU1138947A1 (ru) Устройство мажоритарного декодировани
SU1598191A1 (ru) Устройство дл приема биимпульсных сигналов
SU1662010A1 (ru) Устройство коррекции двойных ошибок с использованием кода Рида-Соломона
SU997254A2 (ru) Устройство дл исправлени ошибок
SU758125A1 (ru) Устройство для сопряжения вычислительной машины с дискретными датчиками 1