[go: up one dir, main page]

SU1615769A1 - Устройство дл приема информации - Google Patents

Устройство дл приема информации Download PDF

Info

Publication number
SU1615769A1
SU1615769A1 SU884415635A SU4415635A SU1615769A1 SU 1615769 A1 SU1615769 A1 SU 1615769A1 SU 884415635 A SU884415635 A SU 884415635A SU 4415635 A SU4415635 A SU 4415635A SU 1615769 A1 SU1615769 A1 SU 1615769A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
code
information
selector
Prior art date
Application number
SU884415635A
Other languages
English (en)
Inventor
Игорь Борисович Гутман
Игорь Петрович Кремнев
Original Assignee
Всесоюзный научно-исследовательский и проектно-конструкторский институт по автоматизированному электроприводу в промышленности, сельском хозяйстве и на транспорте
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Всесоюзный научно-исследовательский и проектно-конструкторский институт по автоматизированному электроприводу в промышленности, сельском хозяйстве и на транспорте filed Critical Всесоюзный научно-исследовательский и проектно-конструкторский институт по автоматизированному электроприводу в промышленности, сельском хозяйстве и на транспорте
Priority to SU884415635A priority Critical patent/SU1615769A1/ru
Application granted granted Critical
Publication of SU1615769A1 publication Critical patent/SU1615769A1/ru

Links

Landscapes

  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

Изобретение относитс  к телемеханике и вычислительной технике и может быть использовано дл  приема информации. Цель изобретени  - повышение достоверности. Устройство содержит приемник 1, селектор кодового признака 2, формирователь 3 последовательного эталонного кода, блок 4 сравнени , селектор 5 сигнала ошибки, выполненного на Д-триггере и диоде. Формирователь последовательного эталонного кода состоит из счетчика 6, дешифратора 7 и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 8. Уо позвол ет производить проверку принимаемой двоичной информации в последовательном коде по каждому принимаемому разр ду. 1 з.п. ф-лы, 1 ил.

Description

Изобретение относится к телемеха-: ни|ке и может быть использовано для приема информации, передаваемой в дв|оичном коде.
Цель изобретения - повышение досто t
на верности устройства. На чертеже пьная схема информации.
Устройство изображена функциоустройства для приема содержит приемник 1, селектор 2 кодового признака, формирователь 3 последовательного эталонного кода, блок 4 сравнения, селектор 5 сигнала ошибки, формирователь эта15 рядов дешифратора 7 от 1 до η при помощи двоичного кода.
Переключение дешифратора 7 осуществляется с кодовой частотой, поступающей на тактовый (счетный) вход счетчика по второму синхровходу устройства . Формирование последовательного кода осуществляется путем подключения определенных выходов дешифратора 7 к общей шине в соответствии с выбранной формой кода. Сформированный код с выходов дешифратора 7 поступает на второй вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 8, служащего для управлелоиного последовательного кода состоит из счетчика 6, дешифратора 7 и элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 8.
Устройство работает следующим образом.
Двоичная информация в виде кодовых слов (каждое из которых состоит из кодового (информационного) признака · п ” или О и η-разрядного проверочного кода последовательно поступает пс информационному входу устройства. Для записи информационных признаков кодовых слов по первому синхронизирующему входу устройства поступают , импульсы тактовой частоты, синхронизированные относительно информационных признаков кодовых слов.
Для формирования проверочного ния полярностью эталонного кода по сигналу кодового признака, поступаю- . щего на его первый вход с первого выхода селектора 2 кодового признака. На выходе формирователя последовательного эталонного кода формируется эталонный проверочный код, полярность которого зависит от принятого в дан-ч ном цикле кодового признака. Принятый и эталонный проверочные коды поступают на первый и второй входы блока 4 сравнения, где поразрядно сравниваются. Сигнал с выхода блока 4 сравнения поступает на информационный вход ^0 ^-триггера селектора 5 сигнала ошиб ' состоС пертак20 эталонного кода и сравнения его с принимаемым проверочным кодом по второму синхронизирующему входу поступают импульсы с кодовой частотой, синхронизированной относительно тактовой час* тоты.
ки. Селектор 5 сигнала ошибки ит из D-триггера и диода, вого синхронизирующего входа товый сигнал поступает на установочный вход D-триггера и устанавливает триггер в единичное состояние. На информационный вход триггера поступает сигнал с выхода блока 4 сравнения. На синхронизирующий вход триггера
Кодовое слово принимается приемником 1, который представляет собой усилитель-ограничитель импульсов, и поступает на bxo/j селектора ' 2 кодового признака и на вход блока 4 сравнения. В зависимости от кодового признака на выходе селектора 2 кодового признака формируется соответствующий сигнал, управляющий формирователем 3 пЬследовательного эталонного кода, На выходе которого формируется п-разрядный эталонный проверочный код.
Во время прохождения кодового признака тактовый сигнал с первого синхронизирующего входа устройства поступает на установочный вход счётчика 6 ? И устанавливает его в исходное состояние . В функции счетчика 6 входит управление переключением выходных разпоступает последовательность импуль- сов кодовой частоты с второго синхронизирующе'го входа устройства.
В случае совпадения разрядов принятого и эталонного кодов на информационный вход триггера поступает сигнал логической единицы, подтверждающий в момент прихода стробирующего импульса исходное состояние триггера. При несовпадении одного из разрядов принятого и эталонного кодов на информационный вход триггера поступает сигнал логического нуля и с приходом по второму синхровходу фронта стробирующего импульса триггер меняет свое состояние на противоположное, сигнализирующее о сбое в приеме информа—' ции. Включение диода между информационным входом триггера и его прямым выходом делает невозможным запись в него сигнала логической единицы после появления на его выходе сигнала логического нуля до прихода на его установочный вход сигнала по первому синхровходу устройства.
В случае несовпадения одного из разрядов принятого и эталонного кодов на выходе селектора 5 сигнала ошибки формируется сигнал логического нуля, j сигнализирующий о себе в принимаемой информации по каждому разряду. В случае совпадения всех разрядов принятого и эталонного кодов на выходе селектора 5 сигнала ошибки сохраняет- ; ся сигнал логической единицы, сигнализирующей о правильности приема информации .

Claims (2)

  1. Формула из обретения 2
    1. Устройство для приема информации, содержащее приемник, вход которого является информационным входом устройства, выход приемника подключен 2 к информационному входу селектора кодового признака, блок сравнения, отличающееся тем, что, сРцелью повышения достоверности, в него введены селектор сигнала ошибки, j вьшолненньй на D-триггере, между информационным входом и прямым выходом которого подключен диод соответственно своим анодом и катодом, формирователь эталонного последовательного .' · , кода, выход селектора кодового признака подключен к первому управляющему входу формирователя эталонного последовательного кода и является информационным выходом устройства, второй л управляющий вход формирователя эталонного последовательного кода объединен с тактовым входом селектора кодового
    5 признака, с установочным входом D-триггера селектора сигнала ошибки, ! и является первым синхронизирующим входом устройства, выход приемника подключен к первому входу блока срав0 нения, выход которого подключен к информационному входу D-триггера селектора сигнала ошибки, инверсный выход которого является контрольным выходом устройства, выход формирова5 теля эталонного последовательного кода подключен к второму входу блока сравнения, информационный вход формирователя эталонного последовательного кода объединен с тактовым входом Ю D-триггера селектора сигнала ошибки и является вторым синхронизирующим входом устройства.
    г ··„
  2. 2, Устройство по п.1, о т л и !5 ч а ю щ е е с я тем, что формирователь эталонного последовательного кода содержит счетчик, дешифратор я : элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, установоч[0 ный вход счетчика, тактовый вход счетчика и выход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ являются соответственно первым, вто-‘ рым управляющим, информационным входами и выходом формирователя' эталон-, ного последовательного кода, выходы счетчика подключены к соответствующим входам дешифратора, соответствующие выходы которого объединены и подключены к второму входу элемента ИСКЛЮ-< ,п ЧАЮЩЕЕ ИЛИ.
    ‘Составитель В.Струков
SU884415635A 1988-04-26 1988-04-26 Устройство дл приема информации SU1615769A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU884415635A SU1615769A1 (ru) 1988-04-26 1988-04-26 Устройство дл приема информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU884415635A SU1615769A1 (ru) 1988-04-26 1988-04-26 Устройство дл приема информации

Publications (1)

Publication Number Publication Date
SU1615769A1 true SU1615769A1 (ru) 1990-12-23

Family

ID=21370914

Family Applications (1)

Application Number Title Priority Date Filing Date
SU884415635A SU1615769A1 (ru) 1988-04-26 1988-04-26 Устройство дл приема информации

Country Status (1)

Country Link
SU (1) SU1615769A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР 830488, кл. G 08 С 19/28, 1979. *

Similar Documents

Publication Publication Date Title
US4337457A (en) Method for the serial transmission of binary data and devices for its implementation
US4218770A (en) Delay modulation data transmission system
US3309463A (en) System for locating the end of a sync period by using the sync pulse center as a reference
US4232388A (en) Method and means for encoding and decoding digital data
JPS63296425A (ja) 通信方法及び符号化装置
US4307381A (en) Method and means for encoding and decoding digital data
JPH07505264A (ja) マンチェスタ符号化データをデコーディングするための方法および装置
SU1615769A1 (ru) Устройство дл приема информации
US3177472A (en) Data conversion system
JP2506407B2 (ja) クロック同期式デ―タ伝送方式
SU1140237A1 (ru) Фазируемый генератор синхроимпульсов
SU842791A1 (ru) Устройство дл сравнени чисел
SU1336254A1 (ru) Система дл исправлени ошибок при передаче N-разр дных кодовых слов
SU1596477A1 (ru) Устройство дл приема биимпульсных сигналов
SU1509897A1 (ru) Сигнатурный анализатор
RU1785083C (ru) Декодирующее устройство
JPS6093844A (ja) デ−タ伝送方法
RU2025049C1 (ru) Устройство для декодирования групповых кодов
SU1077050A1 (ru) Устройство дл мажоритарного декодировани двоичных кодов
SU1598191A1 (ru) Устройство дл приема биимпульсных сигналов
SU1591019A1 (ru) Устройство для контроля и восстановления информации по модулю два
SU1003127A1 (ru) Устройство дл приема телесигналов
SU1658190A1 (ru) Устройство дл контрол монотонно измен ющегос кода
SU1341643A1 (ru) Устройство дл контрол информации при передаче
SU1597890A1 (ru) Способ приема управл ющих сигналов