[go: up one dir, main page]

SU1081637A1 - Устройство дл ввода информации - Google Patents

Устройство дл ввода информации Download PDF

Info

Publication number
SU1081637A1
SU1081637A1 SU823523937A SU3523937A SU1081637A1 SU 1081637 A1 SU1081637 A1 SU 1081637A1 SU 823523937 A SU823523937 A SU 823523937A SU 3523937 A SU3523937 A SU 3523937A SU 1081637 A1 SU1081637 A1 SU 1081637A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
inputs
output
outputs
shift register
Prior art date
Application number
SU823523937A
Other languages
English (en)
Inventor
Валентина Михайловна Задорина
Александр Васильевич Кочетков
Original Assignee
Ордена Октябрьской Революции Всесоюзный Государственный Проектно-Изыскательский И Научно-Исследовательский Институт "Энергосетьпроект"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Октябрьской Революции Всесоюзный Государственный Проектно-Изыскательский И Научно-Исследовательский Институт "Энергосетьпроект" filed Critical Ордена Октябрьской Революции Всесоюзный Государственный Проектно-Изыскательский И Научно-Исследовательский Институт "Энергосетьпроект"
Priority to SU823523937A priority Critical patent/SU1081637A1/ru
Application granted granted Critical
Publication of SU1081637A1 publication Critical patent/SU1081637A1/ru

Links

Landscapes

  • Communication Control (AREA)

Abstract

УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ , содержащее мультиплексор, блоки пам ти, счетчик, выходы которого соединены с входами первой группы мультиплексора, входы второй группы которого соединены с выходами блоков , входы группы которых  вл ютс  входами группы устройства, о т личающе е с  тем, что, с целью повьшени  надежности устройства , в него введены регистр сдвига, триггер, элемент НЕ, генератор тактовых импульсов, первый, второй и третий элементы И, дешифратор, входы группы которого соединены с выходами счетчика, вход которого соединен с вькодом второго элемента И, первьй вход второго и третьего элементов И соединены с первым выходом генератора импульсов, выход третьего элемента И соединен с входом дешифратора j выходы которого соединены с входами блоков пам ти, выход мультиплексора соединен с первыми входами регистра сдвига и триггера, второй вход которого  вл етс  входом устройства, первый выход триггера соединен с вторыми входами первого I и третьего элементов И, третий вход первого элемента И соединен с втосл рым выходом генератора импульсов, второй выход триггера соединен с вторым .входом второго элемента И, выходы регистра свдига  вл ютс  выходами устройства, выход старшего разр да регистра сдвига через эле:мент НЕ соединен с первым входом эо первого элемента И, выход которого соединен с вторым входом регистра а сдвига. 00 |

Description

Изобретение относитс  к автоматике и вычислительной технике и может быть использовано дл  ввода информации в вычислительных системах коллек тивного пользовани . Известно многоканальное устройство дл  ввода информации, содержащее в каждом канале первый и второй триггер и элемент И lj . Недостатком устройства  вл етс  ограничение количества каналов разр дностью информационного слова, вводимого в ЭВМ. Наиболее близким к изобретению по технической сущности  вл етс  устройство дл  ввода информации,-содержащее блоки буферной пам ти в каж дом канале, мультиплексор, счетчик, причем выходы блоков буферной пам ти подключены к одним входам мультиплексора , а выходы счетчика - к другим входам мультиплексора 2 , Недостатком известного устройства  вл етс  низка  надежность из-за сложности узла мультиплексора, осуществл ющего переключение коли чества многоразр дных цепей. Целью изобретени   вл етс  повышение надежности устройства. Поставленна  цель достигаетс  тем, что в устройство дл  ввода информации , содержащее мультиплексор, блоки пам ти, счетчик, выходы которого соединены с входами первой груп пы мультиплексора, входы второй груп пы которого соединены с выходами бло ков пам ти, входы группы которых  вл ютс  входами группы устройства, введены регистр сдвига, триггер, „ элемент НЕ, генератор тактовых импульсов , первый, второй и третий элементы И, дешифратор, входы группы которого соединены с выходами счетчика, вход которого соединен с выходом второго элемента И, первый вход второго и третьего элементов И соединены с первым выходом генератора импульсов, выход третьего эле мента И соединен с входом дешифратоfta , выходы которого соединены с входами блоков пай ти, выход мультиплек сора соединен с первыми входами регистра сдвига и триггера, второй вхо которого  вл етс  входом устройства, первый выходтриггера соединен с вто рыми входами первого и третьего элементов И, третий вход первого элемен та И соединен с вторым выходом гене-i ратора импульсов, второй выход триггера соединен с вторым входом второго элемента И, выходы регистра сдвига  вл ютс  выходами устройства, выход старшего разр да регистра сдвига через элемент НЕ соединен с первым входом первого элемента И, выход которого соединен с вторым входом регистра сдвига. На чертеже приведена блок-схема устройства. Устройство содержит блоки 1 пам ти , счетчик 2, мультиплексор 3, дешифратор 4, регистр 5 сдвига, триггер 6, элемент 7, генератор 8 тактовьк импульсов, первый элемент И 9, второй элемент И 10 и третий элемент И 11. Блоки 1 пам ти предназначены дл  хранени  информации с момента ее занесени  до момента передачи в ЭВМ, счетчик 2 - дл  циклического опроса каналов, мультиплексор 3 - дл  передачи информации с блоков 1 буферной пам ти на вход регистра 5 сдвига, дешифратор 4 - дл  выдачи сдвиговых импульсов на тот блок 1 буферной пам ти , информаци  которого передаетс  через мультиплексор 3. Регистр сдвига 5 предназначен дл  последовательно-параллельного преобразовани  информации, триггер 6 дл  переключени  схемы из режима опроса каналов в режим передачи информации , элемент НЕ 7 - дл  запрета сдвиговых импульсов в момент завершени  последовательно-параллельного преобразовани  информации. Генератор тактовых импульсов 8 предназначен дл  формировани  двух серий импульсов, сдвинутых одна относительно другой на полтакта. Пер- вьй элемент И 9 предназначен дл  формировани  импульсов сдвига информации через сдвиговьй регистр 5, второй элемент И 10 - дл  формировани  счетных импульсов в режиме опроса каналов, третий элемент И 11 - дл  формировани  импульсов последовательного вывода информации из буферной пам ти. Устройство работает следующим образом. В режиме опроса каналов счетчик 2 поочередно подключает на выход мультиплексора 3 выходы блоков 1 пам ти. ОдноврЁменно счетчик воздействует
на дешифратор А, выбирающий сдвиго вый вход того блока пам ти, информаци  которого поступает на выход мультиплексора 3,
При обнаружении в одном из каналов логической 1, означающей занесение информации в блок 1 пам ти, триггер 6 переводит схему в режим передачи информации, запреща  через элемент И 10 подачу счетных импульсо на счетчик и разреша  подачу сдвиговых импульсов на соответствующий блок 1 пам ти через элемент И 11 и дешифратор 4 и сдвинутых на полтакта импульсо-j через элемент И 9 на регистр 5 сдвига. Происходит поразр дна  передача информации из блока 1 пам ти в регистр 5 сдвига через мультиплексор 3.
Количество сдвиговых импульсов соответствует разр дности информационного слова, передаваемого в ЭВМ. Послед;ний (1-й импульс полностью очищает соответствующий блок 1 буферной пам ти и вписьшает в старший разр д регистра 5 сдвига логическую 1, означающую готовность к передаче информации в ЭВМ. При этом через элемент НЕ 7 формируетс  сигнал, запрещающий дальнейшее поступление сдвиговых импульсов на регистр 5 сдвига через элемент И 9.
При приеме информации ЭВМ вьщает сигнал, переключающий триггер 6 в режиме опроса каналов.
Предлагаемое устройство позвол ет упростить .мультиплексирование каналов путем последовательной передачи (1-разр дной информации через мультиплексор и последующего последовательно-параллельного преобразовани  информации, а при организации многопользовательского режима - уменьшить объем аппаратуры и повысить надежность системы.

Claims (1)

  1. УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИЙ, содержащее мультиплексор, блоки памяти, счетчик, выходы которого соединены с входами первой группы мультиплексора, входы второй группы которого соединены с выходами блоков памяти, входы группы которых являются входами группы устройства, о т личающе е с я тем, что, с целью повышения надежности устройства, в него введены регистр сдвига, триггер, элемент НЕ, генератор тактовых импульсов, первый, второй и третий элементы И, дешифратор, входы группы которого соединены с выходами счетчика, вход которого соединен с выходом второго элемента И, первый вход второго и третьего элементов И соединены с первым выходом генератора импульсов, выход третьего элемента И соединен с входом дешифратора j выходы которого соединены с входами блоков памяти, выход мультиплексора соединен с первыми входами регистра сдвига и триггера, второй вход которого является входом устройства, первый выход триггера соединен с вторыми входами первого и третьего элементов И, третий вход первого элемента И соединен с вторым выходом генератора импульсов, второй выход триггера соединен с вторым входом второго элемента И, выходы регистра свдига являются выходами устройства, выход старшего разряда регистра сдвига через элемент НЕ соединен с первым входом первого элемента И, выход которого соединен с вторым входом регистра сдвига.
SU823523937A 1982-12-21 1982-12-21 Устройство дл ввода информации SU1081637A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823523937A SU1081637A1 (ru) 1982-12-21 1982-12-21 Устройство дл ввода информации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823523937A SU1081637A1 (ru) 1982-12-21 1982-12-21 Устройство дл ввода информации

Publications (1)

Publication Number Publication Date
SU1081637A1 true SU1081637A1 (ru) 1984-03-23

Family

ID=21039870

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823523937A SU1081637A1 (ru) 1982-12-21 1982-12-21 Устройство дл ввода информации

Country Status (1)

Country Link
SU (1) SU1081637A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2390048C2 (ru) * 2008-04-30 2010-05-20 Валерий Борисович Бабанин Интерфейс удаленных устройств микроконтроллерных систем

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2390048C2 (ru) * 2008-04-30 2010-05-20 Валерий Борисович Бабанин Интерфейс удаленных устройств микроконтроллерных систем

Similar Documents

Publication Publication Date Title
SU1081637A1 (ru) Устройство дл ввода информации
SU1711342A1 (ru) Способ цикловой синхронизации и система дл его осуществлени
SU1727213A1 (ru) Устройство управлени доступом к общему каналу св зи
SU1714612A1 (ru) Устройство дл обмена информацией
SU1305747A1 (ru) Устройство приема информации с временным разделением каналов
SU879815A1 (ru) Устройство временной коммутации
SU1372361A1 (ru) Асинхронный последовательный регистр
SU1167752A1 (ru) Устройство дл формировани частотно-манипулированного сигнала
SU1105884A1 (ru) Устройство дл сопр жени абонентов с цифровой вычислительной машиной
SU1728975A1 (ru) Устройство выбора каналов
SU1619405A1 (ru) Устройство дл уплотнени пакетной формы @ -кода
RU1777146C (ru) Многоканальное устройство дл сопр жени абонентов с ЦВМ
SU1383444A1 (ru) Асинхронный последовательный регистр
SU1307461A1 (ru) Устройство дл сопр жени двух вычислительных машин
SU428439A1 (ru) Устройство для передачи информации
SU1598196A1 (ru) Устройство дл передачи дискретной информации
SU1145357A1 (ru) Устройство дл передачи телеметрической информации
SU1541622A1 (ru) Устройство дл сопр жени вычислительной машины с аппаратурой передачи данных
SU1709534A1 (ru) Преобразователь кода
SU1005189A1 (ru) Устройство дл считывани информации из ассоциативной пам ти
SU1211727A1 (ru) Приоритетное устройство
SU944143A2 (ru) Устройство дл передачи телеграмм
SU497581A1 (ru) Устройство дл регистрации информации
SU1091150A1 (ru) Устройство дл ввода информации
SU842791A1 (ru) Устройство дл сравнени чисел