KR910020697A - 디지탈 비디오 신호 발생기 - Google Patents
디지탈 비디오 신호 발생기 Download PDFInfo
- Publication number
- KR910020697A KR910020697A KR1019910008299A KR910008299A KR910020697A KR 910020697 A KR910020697 A KR 910020697A KR 1019910008299 A KR1019910008299 A KR 1019910008299A KR 910008299 A KR910008299 A KR 910008299A KR 910020697 A KR910020697 A KR 910020697A
- Authority
- KR
- South Korea
- Prior art keywords
- video signal
- digital video
- signal generator
- central computing
- storing
- Prior art date
Links
- 238000010586 diagram Methods 0.000 description 1
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B20/00—Signal processing not specific to the method of recording or reproducing; Circuits therefor
- G11B20/10—Digital recording or reproducing
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N17/00—Diagnosis, testing or measuring for television systems or their details
- H04N17/004—Diagnosis, testing or measuring for television systems or their details for digital television systems
Landscapes
- Engineering & Computer Science (AREA)
- Signal Processing (AREA)
- Health & Medical Sciences (AREA)
- Biomedical Technology (AREA)
- General Health & Medical Sciences (AREA)
- Multimedia (AREA)
- Testing, Inspecting, Measuring Of Stereoscopic Televisions And Televisions (AREA)
- Synchronizing For Television (AREA)
- Studio Circuits (AREA)
Abstract
내용 없음
Description
본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음
제1도는 본 발명의 실시예의 블럭도, 제2(a)도 내지 (c)도는 본 발명의 실시예의 타이밍 챠트도, 제3(a)도는 세로 방향의 표시가 동일한 화면에 제3(b)도는 n 라인째의 비디오 신호예, 제3(c)도는 수평 동기 신호와 서브 캐리어의 위상관계에 (NTSC)를 도시한 도.
Claims (1)
- 적어도 1조의 중앙 연산 장치와, 그 중앙 연산 장치에서 디지탈 비디오 신호를 산출하기 위한 계산 프로그램을 격납하는 판독 전용 메모리와, 상기 중앙 연산 장치에서 상기 계산 프로그램을 따라서 산출된 디지탈 비디오 신호를 격납하기 위한 랜덤 액세스 메모리를 가지며, 소망으로 하는 디지탈 비디오 신호의 종류 절환 요구에 따라서 상기 적어도 1조의 중앙 연산 장치에서 산출하고 상기 랜덤 액세스 메모리에 격납하고, 그 격납한 디지탈 비디오 신호를 읽어내어서 출력토록 구성한 것을 특징으로 하는 디지탈 비디오 신호 발생기.※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP134165 | 1990-05-25 | ||
JP2134165A JP2903637B2 (ja) | 1990-05-25 | 1990-05-25 | デジタルビデオ信号発生器 |
Publications (1)
Publication Number | Publication Date |
---|---|
KR910020697A true KR910020697A (ko) | 1991-12-20 |
Family
ID=15121974
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019910008299A KR910020697A (ko) | 1990-05-25 | 1991-05-23 | 디지탈 비디오 신호 발생기 |
Country Status (3)
Country | Link |
---|---|
US (1) | US5392394A (ko) |
JP (1) | JP2903637B2 (ko) |
KR (1) | KR910020697A (ko) |
Families Citing this family (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2970529B2 (ja) * | 1996-05-08 | 1999-11-02 | 富士ゼロックス株式会社 | 画像処理装置 |
US6882346B1 (en) * | 2000-11-17 | 2005-04-19 | Hewlett-Packard Development Company, L.P. | System and method for efficiently rendering graphical data |
KR100886928B1 (ko) * | 2001-03-19 | 2009-03-09 | 가부시키가이샤 히타치세이사쿠쇼 | 반도체장치 및 그 테스트방법 |
US6683614B2 (en) * | 2001-12-21 | 2004-01-27 | Hewlett-Packard Development Company, L.P. | System and method for automatically configuring graphics pipelines by tracking a region of interest in a computer graphical display system |
US6727904B2 (en) * | 2002-03-01 | 2004-04-27 | Hewlett-Packard Development Company, L.P. | System and method for rendering graphical data |
US6700580B2 (en) * | 2002-03-01 | 2004-03-02 | Hewlett-Packard Development Company, L.P. | System and method utilizing multiple pipelines to render graphical data |
US7633505B1 (en) * | 2004-11-17 | 2009-12-15 | Nvidia Corporation | Apparatus, system, and method for joint processing in graphics processing units |
US7598958B1 (en) * | 2004-11-17 | 2009-10-06 | Nvidia Corporation | Multi-chip graphics processing unit apparatus, system, and method |
CN101710937B (zh) * | 2009-11-24 | 2012-09-19 | 中国科学院长春光学精密机械与物理研究所 | 数字视频信号发生系统 |
JP6580991B2 (ja) | 2013-11-22 | 2019-09-25 | ソニーセミコンダクタソリューションズ株式会社 | 接続装置および受信装置 |
Family Cites Families (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE3582573D1 (de) * | 1984-12-27 | 1991-05-23 | Fujitsu Ltd | Datensystem fuer verkaufsstellen. |
JPH0731491B2 (ja) * | 1985-07-19 | 1995-04-10 | ヤマハ株式会社 | 画像メモリの読出回路 |
US5036453A (en) * | 1985-12-12 | 1991-07-30 | Texas Instruments Incorporated | Master/slave sequencing processor |
US4941107A (en) * | 1986-11-17 | 1990-07-10 | Kabushiki Kaisha Toshiba | Image data processing apparatus |
US5121486A (en) * | 1987-11-20 | 1992-06-09 | Hitachi, Ltd | Network control system for dynamically switching a logical connection between an identified terminal device and an indicated processing unit |
US5086345A (en) * | 1988-04-07 | 1992-02-04 | Fuji Photo Film Co., Ltd. | Method of operation in a still video camera system for transferring track information from a playback device to the still video camera |
US5056000A (en) * | 1988-06-21 | 1991-10-08 | International Parallel Machines, Inc. | Synchronized parallel processing with shared memory |
JP2865676B2 (ja) * | 1988-10-05 | 1999-03-08 | 株式会社日立製作所 | 画像表示装置 |
US5072374A (en) * | 1989-11-07 | 1991-12-10 | Ge Fanuc Automation North America, Inc. | Method for communicating among a plurality of programmable logic controllers each having a dma controller |
-
1990
- 1990-05-25 JP JP2134165A patent/JP2903637B2/ja not_active Expired - Fee Related
-
1991
- 1991-05-23 KR KR1019910008299A patent/KR910020697A/ko not_active Application Discontinuation
-
1993
- 1993-09-17 US US08/122,618 patent/US5392394A/en not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US5392394A (en) | 1995-02-21 |
JP2903637B2 (ja) | 1999-06-07 |
JPH0435193A (ja) | 1992-02-05 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970017155A (ko) | 영상 신호 처리 장치 | |
KR880002383A (ko) | 영상 표시장치 | |
KR920013132A (ko) | 우선변환 참조 버퍼 | |
KR900016884A (ko) | 타스크 추적장치 | |
KR890004502A (ko) | 신호 위상 정렬 회로 | |
KR910020697A (ko) | 디지탈 비디오 신호 발생기 | |
KR920003173A (ko) | 정보처리장치 | |
KR920020951A (ko) | 영상신호 처리장치 | |
KR910005189A (ko) | 화상의 움직임검출회로 | |
KR910007344A (ko) | 영상 신호 처리 장치 | |
KR920008660A (ko) | 화상표시 제어장치 | |
KR910015178A (ko) | 화상데이터 처리장치 | |
KR880012082A (ko) | 클램프 회로 | |
KR920003740A (ko) | 동화상차 검출장치 | |
KR920007461A (ko) | 필드결정회로 | |
JPS5718169A (en) | Synchronizing circuit of video control data | |
KR920003769A (ko) | 서라운드 제어회로 | |
KR900008840A (ko) | 직류 재생 회로 | |
KR850005112A (ko) | 영상 표시 제어 장치 | |
KR890015601A (ko) | 컬러영상신호의 처리장치 | |
KR920001981A (ko) | 뮤즈 디코더의 정지화면 계통 처리회로 | |
KR890004238A (ko) | 순차접근 기억장치 | |
KR920009191A (ko) | 카메라일체형 비디오장치 | |
KR930002955A (ko) | 인터럽트 변경이 가능한 구조를 갖는 디지탈신호 프로세서 | |
KR930003772A (ko) | Cif 영산 신호를 ntsc 영상신호로 변환하는 방식 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PA0109 | Patent application |
Patent event code: PA01091R01D Comment text: Patent Application Patent event date: 19910523 |
|
PG1501 | Laying open of application | ||
PC1203 | Withdrawal of no request for examination | ||
WITN | Application deemed withdrawn, e.g. because no request for examination was filed or no examination fee was paid |