[go: up one dir, main page]

KR100895175B1 - 통신 시스템에서 gps 정보를 이용한 시간 동기화 방법및 장치 - Google Patents

통신 시스템에서 gps 정보를 이용한 시간 동기화 방법및 장치 Download PDF

Info

Publication number
KR100895175B1
KR100895175B1 KR1020070033249A KR20070033249A KR100895175B1 KR 100895175 B1 KR100895175 B1 KR 100895175B1 KR 1020070033249 A KR1020070033249 A KR 1020070033249A KR 20070033249 A KR20070033249 A KR 20070033249A KR 100895175 B1 KR100895175 B1 KR 100895175B1
Authority
KR
South Korea
Prior art keywords
synchronization
time
slave node
node
time synchronization
Prior art date
Application number
KR1020070033249A
Other languages
English (en)
Other versions
KR20080090125A (ko
Inventor
조재헌
황성택
조병덕
오윤제
Original Assignee
삼성전자주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자주식회사 filed Critical 삼성전자주식회사
Priority to KR1020070033249A priority Critical patent/KR100895175B1/ko
Priority to US12/062,557 priority patent/US7876790B2/en
Publication of KR20080090125A publication Critical patent/KR20080090125A/ko
Application granted granted Critical
Publication of KR100895175B1 publication Critical patent/KR100895175B1/ko

Links

Images

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G7/00Synchronisation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/0008Synchronisation information channels, e.g. clock distribution lines
    • H04L7/0012Synchronisation information channels, e.g. clock distribution lines by comparing receiver clock with transmitter clock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0644External master-clock
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0664Clock or time synchronisation among packet nodes using timestamps unidirectional timestamps
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0685Clock or time synchronisation in a node; Intranode synchronisation
    • H04J3/0697Synchronisation in a packet node
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04JMULTIPLEX COMMUNICATION
    • H04J3/00Time-division multiplex systems
    • H04J3/02Details
    • H04J3/06Synchronising arrangements
    • H04J3/0635Clock or time synchronisation in a network
    • H04J3/0638Clock or time synchronisation among nodes; Internode synchronisation
    • H04J3/0658Clock or time synchronisation among packet nodes
    • H04J3/0661Clock or time synchronisation among packet nodes using timestamps
    • H04J3/0667Bidirectional timestamps, e.g. NTP or PTP for compensation of clock drift and for compensation of propagation delays

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
  • Electric Clocks (AREA)

Abstract

본 발명은 통신 시스템에서 GPS(Global Positioning System) 정보를 이용한 시간 동기화 장치에 있어서, GPS 수신기를 구비하여 GPS 수신기로부터 받은 TOD(Time Of Day) 정보를 사용하여 슬레이브 노드의 시간 동기화를 위한 동기 메시지를 생성하는 그랜드 마스터 노드와, 그랜드 마스터 노드 또는 다른 슬레이브 노드로부터 시간 동기화를 위한 동기 메시지를 수신하고, 타임 오프셋 및 주파수 분리 보상을 지원하는 OFCC(Offset & Frequency Compensation Clock) 동기화 기술을 사용하여 시간 동기화 연산을 수행하고, 또 다른 슬레이브 노드의 시간 동기화를 위한 동기메시지를 생성하는 적어도 하나 이상의 슬레이브 노드를 포함한다.
Figure R1020070033249
GPS 수신기, 시간 동기화, IEEE 1588, TOD, 1PPS, TCXO

Description

통신 시스템에서 GPS 정보를 이용한 시간 동기화 방법 및 장치{METHOD AND APPARATUS FOR SYNCHRONIZING TIME IN A COMMUNICATION SYSTEM USING GPS INFORMATION}
도 1은 일반적인 GPS(Global Positioning System) 수신기의 블록 구성도
도 2는 본 발명의 일 실시예에 따른 통합(Integrated) 그랜드 마스터 노드의 블록 구성도
도 3은 본 발명의 일 실시예에 따른 애드온(Add-on) 그랜드 마스터 노드의 블록 구성도
도 4는 본 발명의 일 실시예에 따른 TCXO(Temperature-compensated Crystal Oscillator)를 포함한 슬레이브 노드의 블록 구성도
도 5는 본 발명의 일 실시예에 따른 TCXO를 포함하지 않는 슬레이브 노드의 블록 구성도
도 6은 본 발명의 일 실시예에 따른 슬레이브 노드의 시간 동기화 동작 흐름도
도 7은 본 발명의 일 실시예에 따른 시간 동기화 방법의 통신망 적용 예시도
도 8은 본 발명의 일 실시예에 따른 시간 동기화 방법의 통신망 적용 예시 도
도 9는 본 발명의 일 실시예에 따른 시간 동기화 방법을 WCDMA 시스템에 적용한 예시도
도 10은 OFCC(Offset & Frequency Compensation Clock) 타임 동기화를 위한 타임 오프셋 및 주파수 보상 간격을 나타낸 기본적인 동작 절차 흐름도
본 발명은 통신 시스템에서 GPS(Global Positioning System) 수신기를 구비한 노드(Node)의 GPS 정보를 이용하여 GPS 수신기를 구비하지 않은 주변 노드들의 시간을 동기화(Synchronization)하는 방법에 관한 것이다.
일반적으로 GPS 서비스라는 것은, 3개 이상의 GPS 위성으로부터 발신되는 GPS 신호를 수신하여 이로부터 정확한 시간과 거리를 측정하여 3개의 각각 다른 거리를 삼각 측량 방법에 의하여 현재의 위치에 대한 정확한 정보를 사용자에게 알려줌으로써 사용자가 현재 자신의 위치에 대해 인지할 수 있도록 하는 서비스를 말한다. 부가적으로 이러한 GPS 는, 지도 또는 교통 정보등과 같은 데이터들을 더 이용하여 사용자가 특정 목적지를 선택하는 경우, 기 저장된 지도 정보 등을 이용하여 상기 사용자의 위치로부터 상기 사용자가 선택한 목적지까지의 교통편 정보 또는 길 안내 정보 등과 같은 네비게이션(Navigation) 정보를 제공하는 네비게이션 서비 스로 많이 사용되고 있고, 또한 측지와 측량 분야, 군사용, 항공 운항 제어 등의 분야에서도 적용되고 있다.
일반적으로 무선 통신망에 있어서 시스템 또는 망의 동기화는 매우 중요한 요소이다. 현재 무선 통신망의 동기화 방법은 GPS 위성을 이용한 동기화 방법이 대표적인 방법으로서, GPS 신호를 수신하기 위해 수신기와 GPS 위성간의 점대점 방식(Point-to-Point Topology)을 주로 사용한다.
도 1은 일반적인 GPS 수신기의 블록 구성도이다. 시간 동기화를 위하여 GPS 위성의 정보를 이용하는 GPS 수신기는 GPS 신호 혹은 GPS 1PPS(1 Pulse Per Second)에 동기된 8KHz 신호의 입력을 기준(Reference)으로 사용하여 이에 동기된 10MHz, PP2S(Pulse Per 2 Second), 1PPS 신호를 시스템에 공급하는 기능을 수행한다.
도 1을 참조하여 각 구성에 대하여 좀더 상세히 살펴보면, GPS 수신기(10)는 크게 안테나 인터페이스(Antenna Interface)(110)와 FPGA(Field-Programmable Gate Array)(120)와, GPS 수신부(Receiver)(130)와, CPU(140)와, 발진기(150)와, 입출력부(160)를 포함한다.
상기 안테나 인터페이스(110)는 GPS 수신 안테나로부터 L1 신호를 수신하여 UTC(Universal Coordinated Time)에 동기된 1PPS 신호를 공급하는 기능과, GPS 수신 안테나와의 물리적 연결상태를 점검하여 이를 시스템에 보고하는 기능을 수행한다.
상기 FPGA(120)는 GPS 수신기(10) 내의 각 VCO(Voltage Controlled Oscillator)의 출력 유무, 전력(Power) 정상 동작 여부 등을 판단하여 CPU(140)에 보고하는 기능을 수행하는 알람 검출부(Alarm detector)(121)와, GPS 1PPS에 동기된 8KHz 신호 및 외부(External) 1PPS 신호를 입력받는 멀티플렉서(125)와, 선택제어신호에 따라 선택되는 상기 멀티플렉서(125)의 출력을 수신하여 수신신호의 위상 오류를 검사하는 위상 오류 검출부(Phase Error Detector)(122)와, 클럭 및 타이밍 생성기(124)와 위상 오류 검출부(122)와 알람 검출부(121)간의 오류 신호의 입출력 동작을 수행하는 이산 입출력 인터페이스(Discrete I/O Interface)(123)와, GPS 혹은 동기된 10MHz 클럭을 이용하여 시스템에서 요구하는 1PPS, PP2S 출력 신호를 생성하는 클럭 및 타이밍 생성기(CLK & Timing Generator)(124)를 포함한다.
상기 GPS 수신부(130)는 상기 안테나 인터페이스에서 수신한 GPS 신호를 처리하여 GPS 1PPS 신호를 상기 FPGA(120)로 공급한다.
상기 CPU(140)는 GPS 수신 동작시에 GPS 수신기(10)의 각 구성들을 제어하고, 알람 검출부(121)에서 보고된 알람을 판단하여 현재 GPS 수신기(10)의 수신 상태를 시스템에 보고한다. 상기 수신 상태는 FF(Function Failure)상태, PF(Power Failure)상태, Normal상태, Abnormal상태, Holdover상태로 설정될 수 있다.
상기 발진기(150)는 OCXO(Oven Controlled X-tal(crystal) Oscillator) 또는 TCXO(Temperature-Compensated X-tal(crystal) Oscillator)로 구성되어 기계적이나 물리적으로 안정적인 발진 주파수를 갖는 출력 신호를 제공한다. OCXO는 수정(crystal)이 온도에 민감하게 변화하는 특성을 이용한 것으로, 오븐(oven)을 사용하여 수정 주변의 온도를 일정하게 유지시켜 오차가 발생하지 않도록 하는 방식 을 사용한다. OCXO는 수정 응용 제품들 중에서 가장 정밀도가 높지만 부피가 크고 12V, 24V, 30V의 다양한 전원을 사용하고 있어 개인 휴대 통신보다 중계기(Repeater)나 미사일이나 인공위성 등의 국방용으로 주로 사용된다. TCXO는 OCXO에 비하여 상대적으로 저가이기 때문에 일반적인 GPS 수신기에 많이 사용된다. TCXO는 수정의 작동 성능을 좋게 하기 위하여 온도 보상 회로, 써미스터(thermistor), 그리고 전압 제어 오실레이터(VCO: Voltage Controlled Oscillator)를 채용한다. 온도 보상 회로는 작동 온도 변화에 따른 TCXO 출력 주파수 변화를 제한한다. 써미스터는 온도에 따라 변동하는 오실레이터의 발진 주파수 오차를 줄인다. VCO는 수 MHz에서 수십 MHz에 이르기까지 온도 변화에 대한 주파수 안정도가 높아 기준 주파수원으로 널리 사용된다.
상기 입출력부(160)는 디버그 포트(Debug port)와 TOD(Time Of Day) 포트를 포함하는 UART(Universal Asynchronous Receiver/Transmitter) 포트를 사용자에게 제공하여, TOD 포트를 이용하여 현재의 TOD Data의 실시간 모니터링을 가능하게 하고 또한 원격 제어 및 다운로드(download) 기능을 제공할 수 있다.
상기 TOD는 일정 기준 예컨대, 1980년 1월 6일 자정(Midnight January, 6, 1980)을 기준으로 첫 번째 GPS 1PPS부터 계산하여 현재 수신되고 있는 1PPS가 몇 번째 1PPS인지를 알려주어 이를 통해 정확한 시간정보를 제공할 수 있다. 또한 상기 1PPS는 정확한 타이밍(timing)신호로서 각 노드에서는 상기 1PPS 신호에 시스템에서 사용하는 모든 클럭을 동기시켜 사용하게 된다.
종래의 무선 통신망의 동기화 방법은 상기에서 설명한 GPS 수신기를 구비하 여 GPS 위성으로부터 GPS 정보를 수신하여 동기화하는 방식을 사용한다. 그러나 그러한 방식은 고층 건물이나 장애물이 많은 도심 또는 GPS 수신이 어려운 실내의 경우에는 GPS 위성으로부터 GPS 정보를 수신하기가 어려워 시스템의 동기화에 문제가 발생할 수 있다.
본 발명은 통신 시스템에서 GPS(Global Positioning System) 수신기를 구비한 노드(Node)의 GPS 정보를 이용하여 GPS 수신기를 구비하지 않은 하위 노드(Slave Node)들의 시간을 동기화(Synchronization) 시킬 수 있는 장치 및 방법을 제공하고자 한다.
이를 달성하기 위한 본 발명의 일 형태에 따르면, 통신 시스템에서 GPS(Global Positioning System) 정보를 이용한 시간 동기화 장치에 있어서, GPS 수신기를 구비하여 상기 GPS 수신기로부터 받은 TOD(Time Of Day) 정보를 사용하여 슬레이브 노드의 시간 동기화를 위한 동기 메시지를 생성하는 그랜드 마스터 노드와, 상기 그랜드 마스터 노드 또는 다른 슬레이브 노드로부터 시간 동기화를 위한 동기 메시지를 수신하고, 타임 오프셋 및 주파수 분리 보상을 지원하는 OFCC(Offset & Frequency Compensation Clock) 동기화 기술을 사용하여 시간 동기화 연산을 수행하고, 또 다른 슬레이브 노드의 시간 동기화를 위한 동기메시지를 생성하는 적어도 하나 이상의 슬레이브 노드를 포함함을 특징으로 한다.
본 발명의 다른 형태에 따르면, 통신 시스템에서 GPS(Global Positioning System) 정보를 이용한 시간 동기화 방법에 있어서, GPS 수신기를 구비한 그랜드 마스터 노드가 상기 GPS 수신기로부터 전송받은 TOD(Time Of Day) 정보를 사용하여 슬레이브 노드의 시간 동기화를 위한 동기 메시지를 생성하여 상기 적어도 하나 이상의 슬레이브 노드로 전송하는 과정과, 상기 슬레이브 노드가 상기 그랜드 마스터 노드 또는 다른 슬레이브 노드로부터 시간 동기화를 위한 상기 동기 메시지를 수신하고, 타임 오프셋 및 주파수 분리 보상을 지원하는 OFCC(Offset & Frequency Compensation Clock) 동기화 기술을 사용하여 시간 동기화 연산을 수행하고, 또 다른 슬레이브 노드의 시간 동기화를 위해 동기 메시지를 생성하는 과정을 포함함을 특징으로 한다.
이하 본 발명에 따른 바람직한 실시예를 첨부한 도면을 참조하여 상세히 설명한다. 하기 설명에서는 구체적인 구성 소자 등과 같은 특정 사항들이 나타나고 있는데 이는 본 발명의 보다 전반적인 이해를 돕기 위해서 제공된 것일 뿐 이러한 특정 사항들이 본 발명의 범위 내에서 소정의 변형이나 혹은 변경이 이루어질 수 있음은 이 기술 분야에서 통상의 지식을 가진 자에게는 자명하다 할 것이다. 또한, 본 발명을 설명함에 있어서 본 발명과 관련된 공지 기술에 대한 구체적인 설명이 본 발명의 요지를 불필요하게 흐릴 수 있다고 판단되는 경우에 그 상세한 설명을 생략하기로 한다.
본 발명은 통신 시스템에서의 위성 위치 확인 시스템(Global Positioning System, 이하 'GPS'라 칭하기로 한다) 정보를 사용한 시간 동기화 방법에 관한 것이다. 특히, 본 발명의 일 실시예에서는 이더넷(Ethernet) 시스템 하에서 GPS 수신기를 구비하지 않은 노드(Node)의 시간 동기를 맞추기 위해 GPS 수신기를 구비한 노드의 신호를 수신하여 처리함으로써, GPS 수신기가 없는 노드에서의 시간 동기를 맞출 수 있는 방안을 제안한다.
본 발명의 일 실시예에 따른 GPS 정보를 이용한 시간 동기화 장치는 크게 그랜드 마스터 노드(Grand Master Node)와 슬레이브 노드(Slave Node)로 구성된다. 그 구성을 세분하면, 그랜드 마스터 노드는 GPS 수신기를 구비하여, GPS 수신기와 시간 동기화(Time Synchronization) 장치가 일체형으로 구성된 통합(Integrated) 그랜드 마스터 노드와, GPS 수신기와 시간 동기화 장치가 분리되어 있는 형태의 애드온(Add-on) 그랜드 마스터 노드로 구성된다. 또한 슬레이브 노드(Slave Node)의 경우는 TCXO(Temperature-Compensated X-tal Oscillator)가 포함된 슬레이브 노드와 TCXO가 포함되지 않는 슬레이브 노드로 나뉜다.
시간 동기화 기술은 IEEE 1588 표준에 기반을 두고 있으나, 본 발명에서는 멀티 홉(Multi-hop) 환경에서 더욱 향상된 지터(Jitter Variation) 값을 얻을 수 있는 OFCC(Offset & Frequency Compensation Clock) 동기 기술을 적용한다. 상기의 OFCC 기술은 기 출원된 특허(국내특허 출원번호: 10-2006-0039606, 출원인: 삼성전자, 출원일: 2006.5.2)에 기반한다. 본 발명에서 참조하는 OFCC 기술은 뒷부분에 따로 설명하기로 한다.
도 2는 본 발명의 일 실시예에 따른 통합(Integrated) 그랜드 마스터 노드 의 블록 구성도이다. 도 2의 통합 그랜드 마스터 노드는 도 1에서 설명한 GPS 수신기에 본 발명의 특징에 따른 시간 동기화 장치를 추가한 구성이다. 따라서 도 2의 통합 그랜드 마스터 노드는 도 1에서 설명한 일반적인 GPS 수신기가 제공하는 10MHz, PP2S(Pulse Per 2 Second), 1PPS(1 Pulse Per Second)신호와 UART 포트(디버그 포트, TOD 포트)를 동일하게 제공한다.
도 2를 참조하면, 본 발명의 일 실시예에 따른 통합 그랜드 마스터 노드는 GPS 수신 장치부(21)와 시간 동기화 장치부(22)를 포함하여 구성된다. 상기 GPS 수신 장치부(21)는 상기에 설명한 도 1의 GPS 수신기(10)의 구성과 동일하다.
본 발명에 따른 시간 동기화 장치는 FPGA(Field-Programable Gate Array)형태로 구성된다. 구체적으로 설명하면 본 발명의 일 실시예에 따른 시간 동기화 장치는 GPS 수신기로부터 전송받은 TOD 정보를 PTP(Precision Time Protocol) 방식으로 캡슐화하는 PTP 제너레이터(Generator)(271)와, IEEE 1588 표준을 따라 시간 동기화 동작을 위한 타임스탬프를 생성하는 타임스탬프(Timestamp) 제너레이터(272)와, 타임스탬프된 정보를 처리하는 타임스탬프 체커(Checker)(273)와, 시간 동기화 동작시 상기 각 구성들을 제어하는 CPU(271)를 포함한다. 덧붙여 상기 시간 동기화 장치(22)는 자체적으로 생성하는 동기신호를 제공하기 위한 클럭(265)을 포함한다. 또한 이더넷 PHY(280)는 일명, 이더넷 물리 레이어 또는 이더넷 송수신기로써 이더넷 표준 인터페이스를 포함한다.
상기에 설명한 통합 그랜드 마스터 노드의 구성을 참조하여 통합 그랜드 마스터 노드의 시간 동기화 동작을 살펴보기로 한다.
본 발명의 일 실시예에 따른 통합 그랜드 마스터 노드(20)는 GPS 수신 장치부(21)에서 일반적인 GPS 수신기와 동일한 동작을 수행하여 시간 동기화 장치부(22)로 GPS 정보를 제공하고, 시간 동기화 장치부(22)는 GPS 수신기에서 수신한 정보를 사용하여 시간 동기화 동작을 수행한다.
구체적으로 설명하면, GPS 수신 장치부(21)의 CPU(240)에서 시간 동기화 장치부(22)의 FPGA(270)로 TOD(Time Of Day) 정보를 전달하면, 시간 동기화 장치부(22)내의 CPU(260)의 제어에 따라 PTP 제너레이터(Generator)(271)에서 상기 TOD 정보가 PTP 방식으로 캡슐화(Encapsulation)되고, 타임스탬프 제너레이터(272)는 IEEE 1588 표준을 따라 타임스탬프를 생성(Generation)한다. 상기의 PTP 제너레이터(271)와 타임스탬프 제너레이터(272)를 거친 동기 메시지는 통신 망을 통하여 슬레이브 노드로 전송된다.
도 3은 본 발명의 일 실시예에 따른 애드온(Add-on) 그랜드 마스터 노드의 블록 구성도이다. 도 3을 참조하면, 본 발명의 일 실시예에 따른 애드온 그랜드 마스터 노드는 일반적인 GPS 수신기에서 RS-232 포트를 통해 GPS 수신기에서 제공하는 TOD 정보를 수신할 수 있도록 인터페이스가 구성된다. 따라서 GPS 수신 장치부(31)는 도 1에서 설명한 일반적인 GPS 수신기(10)와 동일하게 구성되고, 시간 동기화 장치부(32) 도 2에서 설명한 통합 그랜드 마스터 노드(20)의 시간 동기화 장치부(22)와 동일하게 구성된다. 또한 시간 동기화 절차도 동일하게 동작하게 된다.
도 4는 본 발명의 일 실시예에 따른 TCXO(Temperature-compensated Crystal Oscillator)를 포함한 슬레이브 노드의 블록 구성도이다. 도 4를 참조하면, 본 발 명의 일 실시예에 따른 TCXO를 포함한 슬레이브 노드는 그랜드 마스터 노드 혹은 다른 슬레이브 노드로부터 전송받은 TOD 정보를 PTP 방식으로 캡슐화하는 PTP 제너레이터(431)와, IEEE 1588 표준을 따라 시간 동기화 동작을 위한 타임스탬프를 생성하는 타임스탬프 제너레이터(432)와, 그랜드 마스터 노드 혹은 다른 슬레이브 노드로부터 수신한 동기 메시지의 타임스탬프된 정보를 처리하는 타임스탬프 체커(433)와, 슬레이브 노드(40) 자체적으로 생성하는 시스템 동기 신호를 제공하기 위한 클럭(460)과, 시간 동기화를 위한 1PPS, PP2S 출력 신호를 생성하는 클럭 및 타이밍 생성기(CLK & Timing Generator)(434)와, 안정적인 발진 주파수를 갖는 출력신호를 제공하기 위한 TCXO(440)와, 클럭 및 타이밍 생성기(434)에서 생성된 10MHz, 1PPS, PP2S 신호 및 TCXO(440)에서 생성된 아날로그 10MHz 신호를 출력하고, UART 포트를 사용하여 TOD 데이터의 입출력 동작을 수행하는 입출력부(450)와 슬레이브 노드(40)의 시간 동기화 동작 수행시 상기 슬레이브 노드(40)의 각 구성들을 제어하며 OFCC 동기화 기법으로 슬레이브 노드의 시간 동기화 연산을 수행하는 CPU(420)를 포함한다.
상기의 구성을 참조하여, 본 발명의 일 실시예에 따른 TCXO를 포함한 슬레이브 노드의 동작을 설명하기로 한다. 슬레이브 노드의 경우 그랜드 마스터 노드와의 통신은 이더넷 기반의 PTP 메시지를 통해 이루어진다. 상기 PTP 메시지 역시 슬레이브 노드의 타임스탬프 제너레이터(432)에서 IEEE 1588 표준을 따르는 타임스탬프가 생성되고, 타임스탬프 체커(433)에서 타임스탬프 정보를 처리한다. 상기 타임스탬프 정보를 사용하여 FPGA(440)내에 위치한 CPU(420)에서 OFCC 기법을 사용하는 연산과정을 거쳐 시간 동기화 연산을 수행하고 슬레이브 노드의 TOD 정보를 수정한다. 상기 FPGA(440)에서는 상기 TOD 정보를 이용하여 1초에 한 번 또는 2초에 한 번씩 펄스를 발생하도록 하여 1PPS 또는 PP2S 신호를 생성한다. 또한 외부의 TCXO(440)에서 제공하는 아날로그 10MHz 클럭(clock)을 이용하여 동기화된 디지털 10MHz 클럭을 생성할 수 있다.
도 5는 본 발명의 일 실시예에 따른 TCXO를 포함하지 않는 슬레이브 노드의 블록 구성도이다. 도 5를 참조하면, TCXO를 제외한 슬레이브 노드는 도 4에서 설명한 슬레이브 노드와 모든 구성이 동일하며, 단지 도 4에서 설명한 슬레이브 노드(40)에서 TCXO(440)가 제외된다. 따라서 본 발명의 일 실시예에 따른 TCXO를 포함하지 않는 슬레이브 노드는 상기 슬레이브 노드(50) 내의 FPGA에서 내부적으로 1PPS 또는 PP2S 와 동기된 디지털(Digital) 10MHz 클럭을 제공할 수 있다.
또한 각각의 슬레이브 노드는 이웃한 슬레이브 노드의 마스터 노드로 동작할 수 있으며, 다른 슬레이브 노드의 마스터 노드 역할을 하는 슬레이브 노드는 이더넷을 이용하여 PTP 메시지를 종속한 다른 슬레이브 노드로 송수신하여, 멀티 홉(Multi-Hop) 시간 동기화를 완성한다.
도 6은 본 발명의 일 실시예에 따른 슬레이브 노드의 시간 동기화 동작 흐름도이다. 도 6을 참조하면, 610단계에서 슬레이브 노드는 이더넷 망을 사용하여 마스터 노드로부터 시간 동기화를 위한 TOD 정보를 PTP 메시지 형태로 수신한다. 상기 마스터 노드는 그랜드 마스터 노드 혹은 다른 슬레이브 노드가 될 수 있다. 620단계에서는 수신한 PTP 메시지를 슬레이브 노드의 FPGA에서 IEEE 1588 표준을 따라 타임스탬프 생성 및 타임스탬프 처리 절차를 수행한다. 630단계에서는 슬레이브 노드의 FPGA내에 위치한 CPU에서 OFCC 기법을 사용하여 시간 동기화 연산을 수행하여 슬레이브 노드 자신의 TOD 정보를 수정한다. 640단계에서 상기 TOD 정보를 이용하여 1초에 한 번 또는 2초에 한 번씩 펄스를 발생하도록 하여 1PPS 또는 PP2S 신호를 생성한다. 또한 TCXO 등에서 제공하는 아날로그 10MHz 클럭을 이용하여 동기화된 디지털 10MHz 클럭을 생성한다.
도 7은 본 발명의 일 실시예에 따른 시간 동기화 방법의 통신망 적용 예시도이다. 도심과 같이 건물이 밀집한 구간에서의 무선통신망의 경우 GPS 신호의 수신 상태가 양호하지 못하게 나타날 수 있다. 그러나 본 발명을 적용하면 소형 기지국 또는 중계기를 설치함에 있어서 GPS 수신 상태가 양호하지 못한 경우 또는 실내의 경우에서도 소형 기지국 또는 중계기를 설치 할 수 있는 장점이 있으며, GPS 수신기를 구비한 노드(700)의 정보를 GPS 수신기를 구비하지 않은 여러 소형 기지국 또는 중계기(710, 720, 730)가 공유하는 형태가 되기 때문에 비용 측면에서 장점(cost effective)을 가지게 된다.
도 8은 본 발명의 일 실시예에 따른 시간 동기화 방법의 통신망 적용 예시도이다. 도 8을 참조하면 종래의 건물 내부의 경우 GPS 신호의 수신이 어려워 각 중계기는 시간 동기화에 어려움이 발생하게 된다. 그러나 본 발명을 적용하면 GPS 수신기가 없는 각 중계기들(810)이 건물 외부에 위치하여 GPS 정보의 수신이 용이한 지점에 설치된 하나의 GPS 수신기(800)로부터 시간 동기화를 위한 GPS 신호를 수신하여 건물 내부에 위치한 각 중계기들(810)의 시간 동기를 보장할 수 있게 된 다.
도 9는 본 발명에 따른 시간 동기화 방법을 WCDMA(Wideband Code-Division Multiple Access) 시스템에 적용한 예시도이다. 도 9를 참조하면, WCDMA 망에서 무선 네트워크 제어기(RNC: Radio Network Controller) 혹은 NODE-B의 망동기화를 위해 시간 동기화 기술을 적용한 경우이다. 본 발명의 일 실시예에 따른 시간 동기화 기술은 이더넷 기반의 동작을 하기 때문에 점대점(Point-to-Point) 접속을 유지하지만, WCDMA 통신 시스템에 적용하여 성형(STAR), 데이지 체인형(DAISY CHAIN), 환형(RING), 나무형(TREE) 등의 다양한 토폴로지(Topology) 형태로 통신망 동기화에 사용이 가능하다.
본 발명에서 사용하는 OFCC(Offset & Frequency Compensation Clock) 동기화 방식에 대해서 설명하기로 한다. OFCC 방식은 종래의 일명 타임 오프셋 및 주파수 동시 결합 보상 대신에 일명 타임 오프셋 및 주파수 분리 보상을 지원하도록 개선된 방법을 사용한다. 도 10을 참조하여 보다 상세히 설명하면, 도 10은 OFCC(Offset & Frequency Compensation Clock) 타임 동기화를 위한 타임 오프셋 및 주파수 보상 간격을 나타낸 기본적인 동작 절차 흐름도이다. 도 10을 참조하면, 본 발명의 일 실시예에 따른 타임 동기화 방식은 마스터 클록에서는 자신의 착수 타임(launching time)을 포함하는 동기 메시지 [Sync]를 주기적으로 슬레이브 클록으로 전송함으로써, 일정한 주기를 두고 타임 동기화를 위한 동작을 수행한다. 이때 본 발명은 동기 메시지(Sync), 후속 메시지(Follow Up), 지연 요청 메시지(Delay Request) 및 지연 응답 메시지(Delay Response)의 통신을 포함하는 IEEE 1588의 기 본 절차를 그대로 사용한다. 그런데, 슬레이브 클록에서 주파수 업데이트 방식은 종래의 일명 타임 오프셋 및 주파수 동시 결합 보상 대신에 본 발명의 특징에 따라 일명 타임 오프셋 및 주파수 분리 보상을 지원하도록 개선된다.
즉, 본 발명에서는 동기화 사이클에 따라 두 개의 간격(interval), 즉 타임 오프셋 보상 간격(TCI: Time offset Compensation Interval) 및 주파수 보상 간격(FCI: Frequency Compensation Interval)이 있게 되며, 해당 간격에 따른 주기로 타임 오프셋 보상 및 주파수 보상 동작을 수행하게 된다. 타임 오프셋 보상 간격은 두개의 인접한 동기 메시지간의 간격이다. 그리고 주파수 보상 간격은 이보다 길며, 예를 들어 다수의 타임 오프셋 보상 간격들로 설정될 수 있다.
타임 오프셋 및 주파수 보상 간격의 정의는 도 10에 도시된다. 도 10에서 'm'은 주파수 보상 간격 대 타임 오프셋 보상 간격의 비율이다. 이러한 파라미터 m은 타임 의존적이도록 설정할 수도 있지만, 이는 보다 간단하게 또한 실제 적용시에는 적절하게 고정된 수로 미리 설정될 수 있다.
이와 같이 상기한 두 간격(TCI, FCI)에 대응하여, 본 발명에서는 두개의 주파수 스케일링 계수를 구하는 방식이 슬레이브 클록을 위한 동작 절차로서 제공된다.
1. 타임 오프셋 보상 간격(TCI).
일단 슬레이브가 동기 메시지를 수신하면, 일반적인 경우에는 수신한 동기 메시지를 하기 수학식 1과 같은 주파수 스케일링 계수(FreqScaleFactor) 계산 방식을 사용하여 단지 타임 오프셋 보상을 위해 자신의 주파수를 업데이트하는데 사용 한다.
FreqScaleFactorn = MasterClockCountn / SlaveClockCountn
상기 수학식 1에서 FreqScaleFactorn는 주파수 스케일링 계수, MasterClockCountn = MasterClockTimen - MasterClockTimen-1, MasterClockTimen = MasterSyncTimen + MasterToSlaveDelay, MasterSyncTimen은 마스터에서 슬레이브로 동기 메시지를 전송한 시간, MasterToSlaveDelay는 마스터에서 슬레이브로 동기 메시지 전송시 전송 지연 시간, SlaveClockCountn = SlaveClockTimen - SlaveClockTimen-1, SlaveClockTimen은 슬레이브가 마스터로부터 동기 메시지를 수신한 시간임.
2. 주파수 보상 간격(FCI).
일단 슬레이브가 본 발명의 특징에 따라 이전 주파수 및 타임 오프셋 동시 보상 타임 시점에서부터 n번째 수신한 동기 메시지(현재 동기 메시지)가 mn번째 동기 메시지일 경우에, 하기 수학식 2와 같은 주파수 스케일링 계수 계산 방식을 사용하여 타임 오프셋 및 주파수 보상 모두를 위해 자신의 주파수를 업데이트하게 된다.
Figure 112007026107894-pat00001
상기 수학식 2에서 FreqScaleFactorn는 주파수 스케일링 계수, MasterClockCountn = MasterClockTimen - MasterClockTimen -1, MasterClockTimen = MasterSyncTimen + MasterToSlaveDelay, MasterSyncTimen은 마스터에서 슬레이브로 동기 메시지를 전송한 시간, MasterToSlaveDelay는 마스터에서 슬레이브로 동기 메시지 전송시 전송 지연 시간, SlaveClockCountn = SlaveClockTimen - SlaveClockTimen-1, SlaveClockTimen은 슬레이브가 마스터로부터 동기 메시지를 수신한 시간, ClockDiffCountn = MasterClockTimen - SlaveClockTimen임.
만약 상기 m이 미리 설정된 상수이며 타임 독립적이면, 상기 수학식 3은 하기 수학식 3과 같게 된다.
Figure 112007026107894-pat00002
상기 수학식 3에서 모든 파라미터는 종래에서 기술한 것과 동일한 정의를 가진다.
상기의 OFCC 방식에 따른 타임 동기화 방식은 주파수 및 오프셋 보상을 분리되게 지원하는 방식을 사용하여, 슬레이브의 주파수 및 타임 오프셋이 개별적으로 보상되도록 하므로, 단계적인 브리지(스위치)들을 가지는 네트워크에서, 그랜드 마스터에서 슬레이브로 동기화 경로를 따라 축적되는 대부분의 에러가 보상될 수 있다.
상기와 같이 본 발명의 일 실시예에 따른 통신 시스템에서 GPS 정보를 이용한 시간 동기화 방법 및 장치의 동작 및 구성이 이루어질 수 있으며, 한편 상기한 본 발명의 설명에서는 구체적인 실시예에 관해 설명하였으나 여러 가지 변형이 본 발명의 범위를 벗어나지 않고 실시될 수 있다. 따라서 본 발명의 범위는 설명된 실시예에 의하여 정할 것이 아니고 청구범위와 청구범위의 균등한 것에 의하여 정하여져야 할 것이다.
상술한 바와 같이 본 발명에서 제안하는 이더넷 시스템에서 GPS 정보를 이용한 시간 동기화 방법 및 장치에 따르면, 이더넷 시스템에서 GPS 수신기를 구비하지 않은 기지국에서도 정확한 GPS 시간 동기를 효율적으로 맞출 수 있는 이점을 가진다. 따라서 GPS 신호의 수신이 어려운 도심이나 건물 내의 실내 환경에서도 소형 기지국 또는 중계기를 설치할 수 있는 장점이 있다. 상기와 같이 GPS 수신기의 장 착 없이 소형 기지국의 구현이 가능함에 따라 시스템 설계의 비용 측면에서 매우 큰 이점을 가질 수 있다.

Claims (14)

  1. 통신 시스템에서 GPS(Global Positioning System) 정보를 이용한 시간 동기화 장치에 있어서,
    GPS 수신기를 구비하여 상기 GPS 수신기로부터 받은 TOD(Time Of Day) 정보를 사용하여 슬레이브 노드의 시간 동기화를 위한 동기 메시지를 생성하는 그랜드 마스터 노드와,
    상기 그랜드 마스터 노드 또는 다른 슬레이브 노드로부터 시간 동기화를 위한 동기 메시지를 수신하고, 타임 오프셋 및 주파수 분리 보상을 지원하는 OFCC(Offset & Frequency Compensation Clock) 동기화 기술을 사용하여 시간 동기화 연산을 수행하고, 또 다른 슬레이브 노드의 시간 동기화를 위한 동기 메시지를 생성하는 적어도 하나 이상의 슬레이브 노드를 포함함을 특징으로 하는 시간 동기화 장치.
  2. 제 1항에 있어서, GPS 수신기를 구비한 상기 그랜드 마스터 노드는
    상기 GPS 수신기로부터 전송받은 TOD 정보를 사용하여 슬레이브 노드의 시간 동기화를 위한 동기 메시지를 생성하기 위해 상기 TOD 정보를 PTP(Precision Time Protocol) 방식으로 캡슐화하는 PTP 제너레이터와,
    상기 동기 메시지에 IEEE 1588 표준을 따르는 타임스탬프를 생성하는 타임 스탬프(Timestamp) 제너레이터(Generator)와,
    타임스탬프된 정보를 처리하는 타임스탬프 체커(Checker)와,
    상기 그랜드 마스터 노드의 각 구성을 제어하는 CPU(Central Processing Unit)를 포함함을 특징으로 하는 시간 동기화 장치.
  3. 제 1항 또는 2항에 있어서, 상기 그랜드 마스터 노드가 구비하는 GPS 수신기는 상기 그랜드 마스터 노드와 일체형으로 구성되거나, 또는 상기 그랜드 마스터 노드와 분리되어 애드온(Add-on) 형태로 구성되는 것을 특징으로 하는 시간 동기화 장치.
  4. 제 3항에 있어서, 상기 GPS 수신기가 애드온 형태로 구성된 그랜드 마스터 노드는 RS-232 포트를 사용하여 상기 GPS 수신기와 상기 그랜드 마스터 노드간의 통신 동작을 수행하는 것을 특징으로 하는 시간 동기화 장치.
  5. 제 1항에 있어서, 상기 슬레이브 노드는,
    상기 슬레이브 노드의 TOD 정보를 사용하여 또 다른 슬레이브 노드의 시간 동기화를 위한 동기 메시지를 생성하기 위해 상기 TOD 정보를 PTP 방식으로 캡슐화 하는 PTP 제너레이터와,
    상기 또 다른 슬레이브 노드의 시간 동기화를 위한 동기 메시지에 IEEE 1588 표준을 따라 타임스탬프를 생성하는 타임스탬프 제너레이터와,
    상기 그랜드 마스터 노드 또는 다른 슬레이브 노드로부터 전송받은 동기 메시지의 타임스탬프 정보를 IEEE 1588 표준을 따라 처리하는 타임스탬프 체커와,
    동기화된 TOD 정보를 이용하여 1PPS(1 Pulse Per Second), PP2S(Pulse Per 2 Second), 10MHz 출력 신호를 생성하는 클럭 및 타이밍 생성부와,
    슬레이브 노드의 각 구성을 제어하고 OFCC 동기화 기술을 사용하여 시간 동기화 연산을 수행하는 CPU를 포함함을 특징으로 하는 시간 동기화 장치.
  6. 제 1항 또는 5항에 있어서, 상기 OFCC(Offset & Frequency Compensation Clock) 동기화 기술은, 상기 그랜드 마스터 노드 또는 다른 슬레이브 노드로부터 동기 메시지의 수신시, 해당 동기 메시지의 수신 시점을 이전 주파수 보상 시점과 확인함으로 미리 설정된 주파수 보상 간격에 도달하였는지 확인하여, 상기 확인 결과 상기 미리 설정된 주파수 보상 간격에 도달하지 않았을 경우에는 타임 오프셋 보상 동작만을 수행하며, 상기 확인 결과 미리 설정된 주파수 보상 간격에 도달하였을 경우에는 타임 오프셋 및 주파수 보상 동작을 모두 수행하는 것을 특징으로 하는 시간 동기화 장치.
  7. 제 5항에 있어서, 상기 슬레이브 노드는 아날로그 10MHz 클럭을 상기 클럭 및 타이밍 생성부로 제공하는 TCXO(Temperature-Compensated X-tal(crystal) Oscillator)를 더 포함하는 것을 특징으로 하는 시간 동기화 장치.
  8. 제 5항에 있어서, 상기 클럭 및 타이밍 생성부에서 출력되는 10MHz 클럭은 시스템 동기 클럭으로 사용하기 위해 상기 슬레이브 노드 자체적으로 생성하는 것을 특징으로 하는 시간 동기화 장치.
  9. 제 7항에 있어서, 상기 클럭 및 타이밍 생성부에서 출력되는 10MHz 클럭은 시스템 동기 클럭으로 사용하기 위해 상기 TCXO에서 제공하는 아날로그 10MHz 클럭을 이용하여 동기화된 디지털 10MHz 클럭을 생성하는 것을 특징으로 하는 시간 동기화 장치.
  10. 통신 시스템에서 GPS(Global Positioning System) 정보를 이용한 시간 동기화 방법에 있어서,
    GPS 수신기를 구비한 그랜드 마스터 노드가 상기 GPS 수신기로부터 전송받은 TOD(Time Of Day) 정보를 사용하여 슬레이브 노드의 시간 동기화를 위한 동기 메시지를 생성하여 적어도 하나 이상의 슬레이브 노드로 전송하는 과정과,
    상기 슬레이브 노드가 상기 그랜드 마스터 노드 또는 다른 슬레이브 노드로부터 시간 동기화를 위한 상기 동기 메시지를 수신하고, 타임 오프셋 및 주파수 분리 보상을 지원하는 OFCC(Offset & Frequency Compensation Clock) 동기화 기술을 사용하여 시간 동기화 연산을 수행하고, 또 다른 슬레이브 노드의 시간 동기화를 위해 동기 메시지를 생성하는 과정을 포함함을 특징으로 하는 시간 동기화 방법.
  11. 제 10항에 있어서, 상기 슬레이브 노드가 사용하는 타임 오프셋 및 주파수 분리 보상을 지원하는 OFCC(Offset & Frequency Compensation Clock) 동기화 기술은,
    상기 그랜드 마스터 노드 또는 다른 슬레이브 노드로부터 동기 메시지의 수신시, 해당 동기 메시지의 수신 시점을 이전 주파수 보상 시점과 확인함으로 미리 설정된 주파수 보상 간격에 도달하였는지 확인하는 과정과,
    상기 확인 결과 상기 미리 설정된 주파수 보상 간격에 도달하지 않았을 경우에는 타임 오프셋 보상 동작만을 수행하는 과정과,
    상기 확인 결과 미리 설정된 주파수 보상 간격에 도달하였을 경우에는 타임 오프셋 및 주파수 보상 동작을 모두 수행하는 과정을 포함하는 것을 특징으로 하는 시간 동기화 방법.
  12. 제 10항에 있어서, 상기 그랜드 마스터 노드가 상기 슬레이브 노드의 시간 동기화를 위해 생성하는 동기 메시지는 상기 GPS 수신기로부터 전송받은 TOD 정보를 사용하여 PTP(Precision Time Protocol) 방식으로 캡슐화되고, IEEE 1588 표준을 따라 타임스탬프(TimeStamp) 되는 것을 특징으로 하는 시간 동기화 방법.
  13. 제 10항에 있어서, 상기 슬레이브 노드가 상기 그랜드 마스터 노드 또는 다른 슬레이브 노드로부터 수신한 동기 메시지는 상기 슬레이브 노드에서 IEEE 1588 표준을 따라 타임스탬프 정보가 처리되는 것을 특징으로 하는 시간 동기화 방법.
  14. 제 10항에 있어서, 상기 슬레이브 노드가 상기 또 다른 슬레이브 노드의 시간 동기화를 위해 생성하는 동기 메시지는 상기 슬레이브 노드의 TOD 정보를 사용하여 PTP 방식으로 캡슐화하고, IEEE 1588 표준을 따라 타임스탬프 되는 것을 특징으로 하는 시간 동기화 방법.
KR1020070033249A 2007-04-04 2007-04-04 통신 시스템에서 gps 정보를 이용한 시간 동기화 방법및 장치 KR100895175B1 (ko)

Priority Applications (2)

Application Number Priority Date Filing Date Title
KR1020070033249A KR100895175B1 (ko) 2007-04-04 2007-04-04 통신 시스템에서 gps 정보를 이용한 시간 동기화 방법및 장치
US12/062,557 US7876790B2 (en) 2007-04-04 2008-04-04 Apparatus and method for performing time synchronization using GPS information in communication system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1020070033249A KR100895175B1 (ko) 2007-04-04 2007-04-04 통신 시스템에서 gps 정보를 이용한 시간 동기화 방법및 장치

Publications (2)

Publication Number Publication Date
KR20080090125A KR20080090125A (ko) 2008-10-08
KR100895175B1 true KR100895175B1 (ko) 2009-05-04

Family

ID=40151510

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1020070033249A KR100895175B1 (ko) 2007-04-04 2007-04-04 통신 시스템에서 gps 정보를 이용한 시간 동기화 방법및 장치

Country Status (2)

Country Link
US (1) US7876790B2 (ko)
KR (1) KR100895175B1 (ko)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101669585B1 (ko) * 2015-07-13 2016-10-27 삼지전자 주식회사 신호 동기 시스템 및 방법
WO2017074946A1 (en) * 2015-10-30 2017-05-04 Google Inc. Timing synchronization for small cells with limited backhaul

Families Citing this family (48)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100735230B1 (ko) * 2006-05-02 2007-07-03 삼성전자주식회사 분산 제어 시스템에서의 타임 동기화 방법
KR100876776B1 (ko) * 2007-04-17 2009-01-09 삼성전자주식회사 통신 시스템에서 gps 정보를 이용한 시간 동기화 방법및 장치
EP2187619A1 (en) * 2008-11-05 2010-05-19 Harris Corporation Improved method, system and apparatus for synchronizing signals
CN101465707B (zh) * 2008-12-15 2013-03-27 中兴通讯股份有限公司 一种在同步网中保护时间传递的方法及其系统
CN103080772B (zh) * 2010-07-06 2015-10-07 伽利略卫星导航有限公司 室内卫星导航系统
KR20120030753A (ko) * 2010-09-20 2012-03-29 삼성전자주식회사 기지국 및 기지국의 클락 동기화 방법
DE102010041674A1 (de) * 2010-09-29 2012-03-29 Siemens Aktiengesellschaft Uhrzeitsynchronisation von Netzwerkteilnehmern
KR101179135B1 (ko) * 2011-01-31 2012-09-07 국방과학연구소 위성 항법 시각 생성 장치 및 방법
FI124040B (fi) 2011-04-04 2014-02-14 Tellabs Oy Menetelmä ja laite taajuustahdistuksen ohjaamiseksi
US9756153B2 (en) 2011-06-01 2017-09-05 Finite State Research Llc Method for improving accuracy in computation of one-way transfer time for network time synchronization
WO2012119385A1 (zh) * 2011-08-11 2012-09-13 华为技术有限公司 对pcie设备进行时间同步的方法、装置和系统
US9178846B1 (en) 2011-11-04 2015-11-03 Juniper Networks, Inc. Deterministic network address and port translation
CN103999387B (zh) * 2011-11-11 2017-05-17 爱立信(中国)通信有限公司 同步间隔确定
JP5811794B2 (ja) * 2011-11-16 2015-11-11 富士通株式会社 通信装置
AT512743A1 (de) * 2012-04-11 2013-10-15 Fts Computertechnik Gmbh Verfahren und Masterclock zur Erstellung von fail-silent Synchronisationsnachrichten
US8954609B1 (en) * 2012-04-25 2015-02-10 Juniper Networks, Inc. Time adjustment using time-to-live values
US20140081593A1 (en) * 2012-09-14 2014-03-20 Dustin Delany Hess Monitoring system, monitor, and method for monitoring a rotating device
US9948452B1 (en) * 2013-10-23 2018-04-17 Sprint Communications Company, L.P. Adapter that converts enhanced long range navigation (eLORAN) to precision time protocol (PTP)
CN104581927B (zh) * 2014-12-22 2018-11-27 大唐移动通信设备有限公司 一种基站时间同步的方法和装置
DE102015206198A1 (de) * 2015-04-08 2016-10-13 Robert Bosch Gmbh Verfahren und Vorrichtung zur Übertragung von Nachrichten in einem Rechnernetz
KR101990662B1 (ko) * 2015-06-19 2019-09-30 전자부품연구원 Gps 계측동기신호 저비용 유지장치 및 유지방법
US11153837B2 (en) * 2015-07-02 2021-10-19 Qualcomm Incorporated Synchronization for wireless communication systems
US10129207B1 (en) 2015-07-20 2018-11-13 Juniper Networks, Inc. Network address translation within network device having multiple service units
CN105591729B (zh) * 2015-10-27 2018-10-09 新华三技术有限公司 网络设备和用于网络设备中的时间戳获取方法
KR101642441B1 (ko) 2016-03-31 2016-07-25 라이트웍스 주식회사 정밀 시간 프로토콜을 위한 필터링 장치 및 방법
CN105933074A (zh) * 2016-06-01 2016-09-07 国网河北省电力公司电力科学研究院 一种微功率通讯模块覆盖距离测试方法
US10469446B1 (en) 2016-09-27 2019-11-05 Juniper Networks, Inc. Subscriber-aware network address translation
CN110235066B (zh) * 2016-11-29 2022-02-25 因艾伯尔株式会社 时刻同步系统和发送装置
KR101987077B1 (ko) 2017-12-29 2019-09-30 (주)자람테크놀로지 시각 동기화 기능을 구비한 onu sfp 모듈 및 이를 적용한 네트워크 시스템의 시간 동기 방법
US11296806B2 (en) 2018-06-11 2022-04-05 Skyworks Solutions, Inc. Shared communication channel that interleaves 1 PPS signals and messaging
DE102019115116A1 (de) * 2018-06-11 2019-12-12 Silicon Laboratories Inc. Synchronisieren der aktualisierung von tageszeitzählern unter verwendung von zeitstempelaustausch über eine steuerebene
US11526193B2 (en) 2019-03-07 2022-12-13 Skyworks Solutions, Inc. Maintaining the correct time when counter values are transferred between clock domains
KR102181604B1 (ko) * 2019-03-12 2020-11-24 한국전력공사 위성 항법 시스템 기반의 시각 동기 장치 및 방법
US11061432B2 (en) 2019-11-25 2021-07-13 Silicon Laboratories Inc. Data handoff between two clock domains sharing a fundamental beat
US11675318B2 (en) 2019-12-31 2023-06-13 Continental Automotive Systems, Inc. Multi-interface GPS time synchronization
KR102346810B1 (ko) 2020-01-20 2022-01-04 효성중공업 주식회사 Hvdc 시스템의 vbe 클록 동기화 장치 및 방법
US11088816B1 (en) 2020-03-31 2021-08-10 Silicon Laboratories Inc. Secondary phase compensation assist for PLL IO delay aligning sync signal to system clock signal
US11088819B1 (en) 2020-03-31 2021-08-10 Silicon Laboratories Inc. Secondary phase compensation assist for PLL IO delay
US11290250B2 (en) 2020-04-15 2022-03-29 Skyworks Solutions, Inc. Phase transport with frequency translation without a PLL
KR102380137B1 (ko) * 2020-05-25 2022-03-29 한전케이디엔주식회사 디지털 변전소 시각 동기화 시스템 및 방법
CN112327598B (zh) * 2020-11-06 2022-03-04 国网山东省电力公司信息通信公司 基于irig-b码的时间同步装置地面链路授时测试系统及方法
KR102440866B1 (ko) * 2020-11-19 2022-09-07 한국전력공사 광역 감시 시스템용 위성항법신호 수신 장치 및 그 제어 방법
CN114520703B (zh) * 2020-11-19 2023-12-29 中国科学院沈阳自动化研究所 用于工业网络设备间时间同步的时钟漂移补偿方法及电路
US11604439B2 (en) * 2020-12-28 2023-03-14 Waymo Llc GNSS time synchronization in redundant systems
US11502764B2 (en) 2020-12-28 2022-11-15 Skyworks Solutions, Inc. FSYNC mismatch tracking
US11502812B1 (en) 2021-07-14 2022-11-15 Skyworks Solutions, Inc. Data protocol over clock line
CN115801164A (zh) * 2021-09-10 2023-03-14 B和R工业自动化有限公司 网络中的时间同步
US12021960B2 (en) 2021-09-30 2024-06-25 Skyworks Solutions, Inc. Maintaining a virtual time of day

Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002164837A (ja) 2000-11-27 2002-06-07 Kyocera Corp 移動通信システム及び基地局装置
KR20020062798A (ko) * 2001-01-25 2002-07-31 삼성전자 주식회사 분산무선시스템에서의 기지국 동기화 장치 및 방법

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3971068A (en) * 1975-08-22 1976-07-20 The United States Of America As Represented By The Secretary Of The Navy Image processing system
CA2098660C (en) * 1992-06-23 1999-08-03 Gen Suganuma Automatic frequency control circuit
US20040054821A1 (en) * 2000-08-22 2004-03-18 Warren Christopher E. Multifunctional network interface node
KR200262798Y1 (ko) 2001-10-24 2002-03-18 정충현 정회전 및 역회전이 가능한 전동칫솔
US7747725B2 (en) * 2005-04-22 2010-06-29 Audinate Pty. Limited Method for transporting digital media

Patent Citations (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2002164837A (ja) 2000-11-27 2002-06-07 Kyocera Corp 移動通信システム及び基地局装置
KR20020062798A (ko) * 2001-01-25 2002-07-31 삼성전자 주식회사 분산무선시스템에서의 기지국 동기화 장치 및 방법

Cited By (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101669585B1 (ko) * 2015-07-13 2016-10-27 삼지전자 주식회사 신호 동기 시스템 및 방법
WO2017074946A1 (en) * 2015-10-30 2017-05-04 Google Inc. Timing synchronization for small cells with limited backhaul
CN108028817A (zh) * 2015-10-30 2018-05-11 谷歌有限责任公司 用于具有限回程的小小区的定时同步
US10129844B2 (en) 2015-10-30 2018-11-13 Google Llc Timing synchronization for small cells with limited backhaul
CN108028817B (zh) * 2015-10-30 2021-01-22 谷歌有限责任公司 用于具有限回程的小小区的定时同步

Also Published As

Publication number Publication date
KR20080090125A (ko) 2008-10-08
US7876790B2 (en) 2011-01-25
US20090168808A1 (en) 2009-07-02

Similar Documents

Publication Publication Date Title
KR100895175B1 (ko) 통신 시스템에서 gps 정보를 이용한 시간 동기화 방법및 장치
KR100876776B1 (ko) 통신 시스템에서 gps 정보를 이용한 시간 동기화 방법및 장치
US11006378B2 (en) Synchronizing clocks in a wireless system
CN100403664C (zh) 在使用移动gps接收机的蜂窝网络中测量基站频率的方法及装置
US8279897B2 (en) Synchronization in a wireless node
KR100895177B1 (ko) Tdd 방식을 사용하는 중계기에서 전송 신호를 분리하는스위치 제어 방법 및 장치
JP6283428B2 (ja) 時刻同期装置、その方法及びプログラム
US8384590B2 (en) System and method for time synchronization
US9876629B2 (en) Communication apparatus, time synchronization system, and time synchronization method
EP2928109B1 (en) Synchronization apparatus, synchronization system, wireless communication apparatus and synchronization method
US8819161B1 (en) Auto-syntonization and time-of-day synchronization for master-slave physical layer devices
US8244304B2 (en) Method for synchronization of assemblies in a base station
CN113055117A (zh) 一种无线分布式网络的时钟同步装置及方法
JP2004328751A (ja) 基地局装置のための衛星クロック同期システム及びそれを利用した基地局システムの衛星クロック同期化方法
US9860003B2 (en) Method for providing time holdover in packet-based timing deployments
Dongare et al. Pulsar: A wireless propagation-aware clock synchronization platform
Resner et al. Speculative Precision Time Protocol: submicrosecond clock synchronization for the IoT
WO2005064827A1 (en) Temperature compensation for transmission between nodes coupled by a unidirectional fiber ring
WO2022105559A1 (en) Method, apparatus and system for synchronizing a satellite network
JP7362559B2 (ja) 通信装置、通信方法、プログラムおよび通信システム
US12185251B2 (en) Wireless communication device and wireless communication system
KR102146527B1 (ko) 다중 홉 시각 동기 장치를 이용한 owr 측위 방법
Hasan et al. Vehicular Communications
Wang et al. A reliable time synchronization protocol for wireless sensor networks

Legal Events

Date Code Title Description
A201 Request for examination
PA0109 Patent application

Patent event code: PA01091R01D

Comment text: Patent Application

Patent event date: 20070404

PA0201 Request for examination
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20080428

Patent event code: PE09021S01D

PG1501 Laying open of application
E902 Notification of reason for refusal
PE0902 Notice of grounds for rejection

Comment text: Notification of reason for refusal

Patent event date: 20081027

Patent event code: PE09021S01D

E701 Decision to grant or registration of patent right
PE0701 Decision of registration

Patent event code: PE07011S01D

Comment text: Decision to Grant Registration

Patent event date: 20090326

GRNT Written decision to grant
PR0701 Registration of establishment

Comment text: Registration of Establishment

Patent event date: 20090420

Patent event code: PR07011E01D

PR1002 Payment of registration fee

Payment date: 20090420

End annual number: 3

Start annual number: 1

PG1601 Publication of registration
FPAY Annual fee payment
PR1001 Payment of annual fee

Payment date: 20120329

Start annual number: 4

End annual number: 4

FPAY Annual fee payment
PR1001 Payment of annual fee

Payment date: 20130328

Start annual number: 5

End annual number: 5

PR1001 Payment of annual fee

Payment date: 20140328

Start annual number: 6

End annual number: 6

PR1001 Payment of annual fee

Payment date: 20150330

Start annual number: 7

End annual number: 7

FPAY Annual fee payment

Payment date: 20160330

Year of fee payment: 8

PR1001 Payment of annual fee

Payment date: 20160330

Start annual number: 8

End annual number: 8

FPAY Annual fee payment

Payment date: 20170330

Year of fee payment: 9

PR1001 Payment of annual fee

Payment date: 20170330

Start annual number: 9

End annual number: 9

FPAY Annual fee payment

Payment date: 20180329

Year of fee payment: 10

PR1001 Payment of annual fee

Payment date: 20180329

Start annual number: 10

End annual number: 10

LAPS Lapse due to unpaid annual fee
PC1903 Unpaid annual fee