JP5435857B2 - 半導体装置 - Google Patents
半導体装置 Download PDFInfo
- Publication number
- JP5435857B2 JP5435857B2 JP2007290174A JP2007290174A JP5435857B2 JP 5435857 B2 JP5435857 B2 JP 5435857B2 JP 2007290174 A JP2007290174 A JP 2007290174A JP 2007290174 A JP2007290174 A JP 2007290174A JP 5435857 B2 JP5435857 B2 JP 5435857B2
- Authority
- JP
- Japan
- Prior art keywords
- wiring
- memory
- region
- terminal
- circuit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 95
- 230000015654 memory Effects 0.000 claims description 268
- 239000000758 substrate Substances 0.000 claims description 47
- 239000011159 matrix material Substances 0.000 claims description 6
- 239000010410 layer Substances 0.000 description 21
- 238000010586 diagram Methods 0.000 description 15
- 230000002093 peripheral effect Effects 0.000 description 12
- 238000004519 manufacturing process Methods 0.000 description 9
- 230000010354 integration Effects 0.000 description 5
- 230000008859 change Effects 0.000 description 4
- 230000004048 modification Effects 0.000 description 3
- 238000012986 modification Methods 0.000 description 3
- 238000003491 array Methods 0.000 description 2
- 230000015572 biosynthetic process Effects 0.000 description 2
- 150000004770 chalcogenides Chemical class 0.000 description 2
- 230000005669 field effect Effects 0.000 description 2
- 239000000463 material Substances 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- 229910044991 metal oxide Inorganic materials 0.000 description 2
- 150000004706 metal oxides Chemical class 0.000 description 2
- 239000012782 phase change material Substances 0.000 description 2
- 230000007480 spreading Effects 0.000 description 2
- 238000003892 spreading Methods 0.000 description 2
- 230000004888 barrier function Effects 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 230000000149 penetrating effect Effects 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000000926 separation method Methods 0.000 description 1
- 238000003860 storage Methods 0.000 description 1
- 239000000126 substance Substances 0.000 description 1
- 239000002344 surface layer Substances 0.000 description 1
- 229910000314 transition metal oxide Inorganic materials 0.000 description 1
Images
Landscapes
- Semiconductor Memories (AREA)
Description
前記トランジスタの入出力端子の一方は前記第1配線に接続され、前記トランジスタの入出力端子の他方は前記高電圧供給回路に接続され、前記トランジスタの制御端子は前記アドレスデコーダに接続されている構成とすることができる。この構成によれば、駆動回路が1つのトランジスタで構成されているため、駆動回路の形成が容易となる。
30 メモリ領域
31 メモリ層
32 バルク領域
34 アドレスデコーダ(外部)
36 ワードドライバ
38 読み出し回路
40 半導体基板
42 トランジスタ
44 制御線
46 駆動線
48 ゲートコンタクト
50 柱配線
52 横配線
54 読み出し線
56 メモリセル
60 ゲート
62 ソース領域
64 ドレイン領域
66 ドレインコンタクト
68 Pウェル
70 メモリセルアレイ
72 柱配線領域
74 駆動回路領域
76 アドレスデコーダ(内部)
Claims (10)
- 半導体基板と、
駆動配線を備える駆動回路であって、該駆動配線は、該駆動回路に接続され且つ前記半導体基板の上方に上下方向に設けられた、駆動回路と、
前記駆動回路から電圧の供給を受けるように構成されるメモリ領域とを具備し、
前記メモリ領域は、
前記半導体基板の上方に水平方向に設けられた第1ワードライン(以下、WL)配線と、
前記半導体基板の上方に水平方向に設けられた第2WL配線と、
第1WL端子と第1ビットライン(以下、BL)端子とを有する第1メモリセルと、
第2WL端子と第2BL端子とを有する第2メモリセルとを備え、
前記第1WL配線は、該第1WL配線の第1部分と該第1WL配線の第2部分との間で、前記駆動配線と交差し、
前記第2WL配線は、該第2WL配線の第1部分と該第2WL配線の第2部分との間で、前記駆動配線と交差し、当該駆動配線を介して前記第1WL配線と上下方向に接続し、
前記第1WL端子は、前記第1WL配線の第1部分に接触し、
前記第2WL端子は、前記第2WL配線の第1部分に接触し、
前記第1BL端子と第2BL端子とは、BL配線を介して電気的に接触する
ことを特徴とする半導体装置。 - 前記駆動回路が、複数の前記駆動配線に接続されていることを特徴とする請求項1に記載の半導体装置。
- 前記メモリ領域は、前記水平方向の平面上に配列された複数のメモリセルを有するメモリセルアレイを備え、
前記メモリセルアレイは、前記複数のメモリセルが第1方向及び該第1方向と交差する第2方向にマトリクス状に配列して形成され、
前記メモリセルアレイに対応する前記第1WL配線は、前記第1方向または前記第2方向のうち一方向に配列された前記複数のメモリセルの全てに接続されていることを特徴とする請求項1または2に記載の半導体装置。 - 前記半導体基板を含む領域における、前記駆動回路が形成された領域の外側に、前記半導体基板の上方から見た場合に前記メモリ領域の第1の辺に沿って設けられ、前記駆動回路に接続されたアドレスデコーダと、
前記半導体基板を含む領域における、前記駆動回路が形成された領域の外側に、前記半導体基板の上方から見た場合に前記メモリ領域の前記第1の辺に隣接する第2の辺に沿って設けられ、前記駆動回路に接続された高電圧供給回路と、
前記半導体基板を含む領域における、前記駆動回路が形成された領域の外側に、前記半導体基板の上方から見た場合に前記メモリ領域の前記第1の辺に対向する第3の辺に沿って設けられ、前記メモリ領域に接続されたデータ読み出し回路と、
を、さらに具備することを特徴とする請求項1から3のうちいずれか1項に記載の半導体装置。 - 前記半導体基板内における、前記メモリ領域の直下の領域に設けられ、前記駆動回路に接続されたアドレスデコーダ
を、さらに具備することを特徴とする請求項1から3のうちいずれか1項に記載の半導体装置。 - 前記駆動回路は、入力端子、出力端子及び制御端子を持つ1つのトランジスタを備え、
前記出力端子は、前記第1WL配線に接続され、
前記入力端子は、高電圧供給回路に接続され、
前記制御端子は、アドレスデコーダに接続されていること
を、特徴とする請求項1から5のうちいずれか1項に記載の半導体装置。 - 前記第1および第2メモリセルのそれぞれは、
所定条件の電圧パルスを印加することにより抵抗値が変化する可変抵抗素子と、
前記可変抵抗素子に直列に接続されたダイオードと、
を、備えることを特徴とする請求項1から6のうちいずれか1項に記載の半導体装置。 - 前記メモリ領域は、さらに、
第3WL端子と第3BL端子とを有する第3メモリセルと、
第4WL端子と第4BL端子とを有する第4メモリセルと、
を含み、
前記第3WL端子は、前記第1WL配線の前記第2部分に接触し、
前記第4WL端子は、前記第2WL配線の前記第2部分に接触し、
前記第3BL端子と前記第4BL端子とは、電気的に接触する、
ことを特徴とする請求項1から7いずれか1項に記載の半導体装置。 - 前記第1メモリセルと前記第2メモリセルとは互いに上下に隣接し、
前記BL配線は、読み出し回路に接続される、
ことを特徴とする請求項1から8いずれか1項に記載の半導体装置。 - 前記第1メモリセルと前記駆動配線との間の第1の間隔が、前記第1のBL端子と前記駆動配線との間の第2の間隔よりも大きいことを特徴とする請求項1から9いずれか1項に記載の半導体装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007290174A JP5435857B2 (ja) | 2007-11-07 | 2007-11-07 | 半導体装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2007290174A JP5435857B2 (ja) | 2007-11-07 | 2007-11-07 | 半導体装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2009117669A JP2009117669A (ja) | 2009-05-28 |
JP5435857B2 true JP5435857B2 (ja) | 2014-03-05 |
Family
ID=40784445
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2007290174A Expired - Fee Related JP5435857B2 (ja) | 2007-11-07 | 2007-11-07 | 半導体装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP5435857B2 (ja) |
Families Citing this family (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN104716139B (zh) | 2009-12-25 | 2018-03-30 | 株式会社半导体能源研究所 | 半导体装置 |
JP2012059830A (ja) | 2010-09-07 | 2012-03-22 | Toshiba Corp | 半導体記憶装置 |
KR102458660B1 (ko) | 2016-08-03 | 2022-10-26 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 및 전자 기기 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3404330B2 (ja) * | 1999-08-02 | 2003-05-06 | 株式会社日立製作所 | 半導体装置及びその駆動方法 |
US6879505B2 (en) * | 2003-03-31 | 2005-04-12 | Matrix Semiconductor, Inc. | Word line arrangement having multi-layer word line segments for three-dimensional memory array |
JP4591821B2 (ja) * | 2005-02-09 | 2010-12-01 | エルピーダメモリ株式会社 | 半導体装置 |
US20070132049A1 (en) * | 2005-12-12 | 2007-06-14 | Stipe Barry C | Unipolar resistance random access memory (RRAM) device and vertically stacked architecture |
-
2007
- 2007-11-07 JP JP2007290174A patent/JP5435857B2/ja not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
JP2009117669A (ja) | 2009-05-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5222761B2 (ja) | 抵抗変化型不揮発性記憶装置 | |
JP5557419B2 (ja) | 半導体装置 | |
JP5072995B2 (ja) | 不揮発性半導体記憶装置 | |
US7750334B2 (en) | Phase change memory device | |
TWI382417B (zh) | 三維半導體裝置及製作三維半導體裝置之方法 | |
JP4570328B2 (ja) | 直列mram素子 | |
US6856572B2 (en) | Multi-headed decoder structure utilizing memory array line driver with dual purpose driver device | |
JP4157571B2 (ja) | スピン注入磁気ランダムアクセスメモリ | |
JP4939528B2 (ja) | メモリラインドライバのノンバイナリグループ用のデコーディング回路 | |
US8289764B2 (en) | Semiconductor device | |
CN110931058B (zh) | 具有puc结构的存储器件 | |
JP2010098067A (ja) | 半導体装置 | |
JP4874658B2 (ja) | 不揮発性半導体記憶装置 | |
JP2009199713A5 (ja) | ||
CN106104790B (zh) | 磁阻存储器件 | |
US20100128512A1 (en) | Semiconductor memory device having cross-point structure | |
CN107025929A (zh) | 存储器装置、静态随机存取存储器阵列及其制造方法 | |
US20120049148A1 (en) | Three-dimensional nonvolatile semiconductor memory | |
KR20150057696A (ko) | 전자 장치 | |
JP2009004725A (ja) | 抵抗変化型不揮発性記憶装置 | |
JP5435857B2 (ja) | 半導体装置 | |
JP2017174868A (ja) | 半導体記憶装置 | |
US20090034353A1 (en) | Semiconductor memory device | |
JP2011035202A (ja) | 半導体記憶装置 | |
CN118692530A (zh) | 存储器装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20100327 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20100616 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20101104 |
|
RD03 | Notification of appointment of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7423 Effective date: 20120829 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20130109 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130123 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20130423 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20130830 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20131111 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20131202 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20131210 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 5435857 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313111 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
S111 | Request for change of ownership or part of ownership |
Free format text: JAPANESE INTERMEDIATE CODE: R313113 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |