JP5092304B2 - 表示装置および画素回路のレイアウト方法 - Google Patents
表示装置および画素回路のレイアウト方法 Download PDFInfo
- Publication number
- JP5092304B2 JP5092304B2 JP2006207664A JP2006207664A JP5092304B2 JP 5092304 B2 JP5092304 B2 JP 5092304B2 JP 2006207664 A JP2006207664 A JP 2006207664A JP 2006207664 A JP2006207664 A JP 2006207664A JP 5092304 B2 JP5092304 B2 JP 5092304B2
- Authority
- JP
- Japan
- Prior art keywords
- pixel
- power supply
- circuit
- circuits
- supply potential
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 238000000034 method Methods 0.000 title claims description 7
- 239000003990 capacitor Substances 0.000 claims description 60
- 239000011159 matrix material Substances 0.000 claims description 19
- 238000005401 electroluminescence Methods 0.000 description 77
- 238000010586 diagram Methods 0.000 description 14
- 241000750042 Vini Species 0.000 description 10
- 239000003086 colorant Substances 0.000 description 5
- 230000006866 deterioration Effects 0.000 description 5
- 230000000694 effects Effects 0.000 description 5
- 230000003071 parasitic effect Effects 0.000 description 5
- 230000007704 transition Effects 0.000 description 4
- 238000002360 preparation method Methods 0.000 description 3
- 239000000470 constituent Substances 0.000 description 2
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 2
- 229920005591 polysilicon Polymers 0.000 description 2
- 239000000758 substrate Substances 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 238000003491 array Methods 0.000 description 1
- 230000000295 complement effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 238000005070 sampling Methods 0.000 description 1
- 230000002194 synthesizing effect Effects 0.000 description 1
- 230000036962 time dependent Effects 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B33/00—Electroluminescent light sources
- H05B33/12—Light sources with substantially two-dimensional radiating surfaces
- H05B33/26—Light sources with substantially two-dimensional radiating surfaces characterised by the composition or arrangement of the conductive material used as an electrode
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3225—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
- G09G3/3233—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
-
- H—ELECTRICITY
- H05—ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
- H05B—ELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
- H05B33/00—Electroluminescent light sources
- H05B33/02—Details
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0443—Pixel structures with several sub-pixels for the same colour in a pixel, not specifically used to display gradations
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/04—Structural and physical details of display devices
- G09G2300/0439—Pixel structures
- G09G2300/0465—Improved aperture ratio, e.g. by size reduction of the pixel circuit, e.g. for improving the pixel density or the maximum displayable luminance or brightness
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0819—Several active elements per pixel in active matrix panels used for counteracting undesired variations, e.g. feedback or autozeroing
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2300/00—Aspects of the constitution of display devices
- G09G2300/08—Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
- G09G2300/0809—Several active elements per pixel in active matrix panels
- G09G2300/0842—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
- G09G2300/0861—Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor with additional control of the display period without amending the charge stored in a pixel memory, e.g. by means of additional select electrodes
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0243—Details of the generation of driving signals
- G09G2310/0254—Control of polarity reversal in general, other than for liquid crystal displays
- G09G2310/0256—Control of polarity reversal in general, other than for liquid crystal displays with the purpose of reversing the voltage across a light emitting or modulating element within a pixel
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of El Displays (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Electroluminescent Light Sources (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Description
図2に、画素回路10の基本構成を示す。画素回路10は、表示輝度を決定する電気光学素子として、例えばデバイスに流れる電流値に応じて発光輝度が変化する有機EL素子11を有するとともに、当該有機EL素子11を駆動する能動素子である駆動トランジスタ12および書き込みトランジスタ13と、例えば補正回路14とを有する構成となっている。駆動トランジスタ12、書き込みトランジスタ13および補正回路14は、有機EL素子11を駆動する駆動回路を構成している。
先ず、通常の発光期間(t7〜t8)においては、第一垂直スキャナ31から出力される第一走査パルスVSCAN1、第二垂直スキャナ32から出力される第二走査パルスVSCAN2および第三,第四垂直スキャナ33,34から出力される第三,第四走査パルスVSCAN3,SCAN4が共に“L”レベルにあるために、書き込みトランジスタ13およびスイッチングトランジスタ16,17は非導通(オフ)状態にあり、スイッチングトランジスタ15が導通(オン)状態にある。
Ids=(1/2)・μ(W/L)Cox(Vgs−Vth)2 …(1)
ここで、Vthは駆動トランジスタ12の閾値電圧、μはキャリアの移動度、Wはチャネル幅、Lはチャネル長、Coxは単位面積当たりのゲート容量、Vgsはゲート・ソース間電圧である。
スイッチングトランジスタ15の非導通状態において、時刻t1(t9)で第三,第四垂直スキャナ33,34から出力される第三,第四走査パルスVSCAN3,SCAN4が共に“L”レベルから“H”レベルに遷移することで、スイッチングトランジスタ16,17が導通状態となり、後述する駆動トランジスタ12の閾値電圧Vthのバラツキを補正(キャンセル)するための閾値補正準備期間に入る。
その後、時刻t3で第二垂直スキャナ32から出力される第二走査パルスVSCAN2が“H”レベルから“L”レベルに遷移することで、スイッチングトランジスタ15が導通状態となる。スイッチングトランジスタ15が導通状態となることで、電源電位VDD→スイッチングトランジスタ15→キャパシタ18→スイッチングトランジスタ17→電源電位Vofsの経路で電流が流れる。
その後、時刻t5で第一垂直スキャナ31から出力される第一走査パルスVSCAN1が“L”レベルから“H”レベルに遷移することで、書き込みトランジスタ13が導通状態となり、入力信号電圧Vsigの書き込み期間に入る。この書き込み期間では、入力信号電圧Vsigが書き込みトランジスタ13によってサンプリングされ、キャパシタ18に書き込まれる。
Vgs={Coled/(Coled+Cs+Cp)}
・(Vsig−Vofs)+Vth ……(2)
第一走査パルスVSCAN1が“H”レベルにある状態において、時刻t6で第二垂直スキャナ32から出力される第二走査パルスVSCAN2が“H”レベルから“L”レベルに遷移し、スイッチングトランジスタ15が導通状態になることで、データ書き込み期間が終了し、駆動トランジスタ12の移動度μのバラツキを補正する移動度補正期間に入る。この移動度補正期間は、第一走査パルスVSCAN1のアクティブ期間(“H”レベル期間)と第二走査パルスVSCAN2のアクティブ期間(“H”レベル期間)とがオーバーラップする期間となる。
その後、時刻t7で第一垂直スキャナ31から出力される第一走査パルスVSCAN1が“L”レベルになり、書き込みトランジスタ13が非導通状態になることで、移動度補正期間が終了し、発光期間に入る。この結果、駆動トランジスタ12のゲートがデータ線25から切り離され、信号電圧Vsigの印加が解除されるために、駆動トランジスタ12のゲート電位Vgが上昇可能となり、ソース電位Vsと共に上昇していく。その間、キャパシタ18に保持されたゲート・ソース間電圧Vgsは、Vsig−ΔV+Vthの値を維持する。
Ids=kμ(Vgs−Vth)2
=kμ(Vsig−ΔV)2 ……(3)
上記の式(3)において、k=(1/2)(W/L)Coxである。
ここで、本発明の特徴とする画素回路10のレイアウトについて説明する。
先ず、有機EL素子11がR(赤),G(緑),B(青)の各光を発光するカラー表示装置において、各色の光を発光する有機EL素子11を含む画素回路10が、同一色がストライプ状に並ぶストライプ配列の場合について実施例1として説明する。
2)電源線26,27の各配線パターンを左右対称にレイアウトすることで、一方の画素回路(1,1)において回路素子と電源線26との間に寄生容量Cp1が存在するとき、レイアウトが略対称な他方の画素回路(1,2)において回路素子と電源線27との間に存在する寄生容量Cp2が寄生容量Cp1とほぼ同じになるためである。
次に、カラー表示装置において、R,G,Bの各色の光を発光する有機EL素子11を含む画素回路10が、隣り合う画素行が1/2画素ピッチだけずれ、R,G,Bの各色が三角形に並ぶデルタ配列の場合について実施例2として説明する。
続いて、画素回路10内に設けられる画素容量のレイアウトについて説明する。ここでは、画素容量Cpixとして、図11に示すように、画素回路10内の信号線の部位(以下、「ノードA」と記述する)、例えば有機EL素子11のアノード電極に一端が、直流電源の電源電位Vdcに他端が接続されたキャパシタCsubを例に挙げて説明するものとする。
実施例3は、先述した実施例1のストライプ配列において、同一の画素行で左右に隣接する2つの画素回路10,10を対とし、これら2つの画素回路10,10をそれぞれ画素行の画素配列方向における逆方向から見たときに、有機EL素子11および回路素子のレイアウト形状が対称になるように2つの画素回路10,10を形成するとともに、配線パターンが対称になるように電源線26,27を2つの画素回路10,10に配線したレイアウト構造を前提としている。
実施例4は、先述した実施例2のデルタ配列において、上下に隣接する2つの画素行間で斜めに隣接する2つの画素回路10A,10Bを対とし、2つの画素回路10A,10Bをそれぞれ画素行の画素配列方向における逆方向から見たときに、有機EL素子11および回路素子のレイアウト形状が対称になるように2つの画素回路10A,10Bを形成するとともに、配線パターンが対称になるように、しかも配線パターンの位置が逆になるように電源線26,27を2つの画素回路10A,10Bの双方に配線したレイアウト構造を前提としている。
Claims (8)
- 表示輝度を決定する電気光学素子および当該電気光学素子を駆動する駆動回路を含む画素回路がマトリクス状に配置されてなる画素アレイ部と、
前記画素アレイ部の画素列の画素配列方向に沿って配線され、前記画素回路に第一の電源電位を供給する第一の電源線と、
前記画素アレイ部の画素列の画素配列方向に沿って配線され、前記画素回路に前記第一の電源電位と異なる第二の電源電位を供給する第二の電源線とを備え、
前記画素回路の配列がストライプ配列であり、
前記画素アレイ部の同一の画素行において左右に隣接する2つの画素回路を対とし、
前記2つの画素回路をそれぞれ前記画素アレイ部の画素行の画素配列方向における逆方向から見たときに、配線パターンが前記2つの画素回路の境界線を基準として対称になるように、前記第一の電源線が前記2つの画素回路の一方に配線され、前記第二の電源線が前記2つの画素回路の他方に配線され、かつ、前記第一,第二の電源線が前記2つの画素回路間で共用される表示装置。 - 前記画素回路は、
前記駆動トランジスタのソースと第一の電源電位との間に接続された第一のスイッチングトランジスタと、
前記駆動トランジスタのゲートと第二の電源電位との間に接続された第二のスイッチングトランジスタと、
前記駆動トランジスタのゲートとソースとの間に接続されたキャパシタとを有する請求項1に記載の表示装置。 - 前記画素回路は、当該画素回路内の信号線部位に一端が接続された画素容量を有し、
前記2つの画素回路における前記画素容量の各他端は、前記第一,第二の電源線にそれぞれ接続されている請求項1または請求項2に記載の表示装置。 - 表示輝度を決定する電気光学素子および当該電気光学素子を駆動する駆動回路を含む画素回路がマトリクス状に配置されてなる画素アレイ部と、
前記画素アレイ部の画素列の画素配列方向に沿って配線され、前記画素回路に第一の電源電位を供給する第一の電源線と、
前記画素アレイ部の画素列の画素配列方向に沿って配線され、前記画素回路に前記第一の電源電位と異なる第二の電源電位を供給する第二の電源線とを備え、
前記画素回路の配列がデルタ配列であり、
前記画素アレイ部の隣接する2つの画素行間において斜めに隣接する2つの画素回路を対とし、
前記第一,第二の電源線は、前記2つの画素回路をそれぞれ前記画素アレイ部の画素行の画素配列方向における逆方向から見たときに配線パターンの位置が逆になるように前記2つの画素回路の双方に配線されている表示装置。 - 前記画素回路は、
前記駆動トランジスタのソースと第一の電源電位との間に接続された第一のスイッチングトランジスタと、
前記駆動トランジスタのゲートと第二の電源電位との間に接続された第二のスイッチングトランジスタと、
前記駆動トランジスタのゲートとソースとの間に接続されたキャパシタとを有する請求項4に記載の表示装置。 - 前記画素回路は、当該画素回路内の信号線部位に一端が接続された画素容量を有し、
前記2つの画素回路における前記画素容量の各他端は、前記第一,第二の電源線にそれぞれ接続されている請求項4または請求項5に記載の表示装置。 - 表示輝度を決定する電気光学素子および当該電気光学素子を駆動する駆動回路を含む画素回路がマトリクス状に配置されてなる画素アレイ部と、
前記画素アレイ部の画素列の画素配列方向に沿って配線され、前記画素回路に第一の電源電位を供給する第一の電源線と、
前記画素アレイ部の画素列の画素配列方向に沿って配線され、前記画素回路に前記第一の電源電位と異なる第二の電源電位を供給する第二の電源線と
を備え、前記画素回路の配列がストライプ配列である表示装置における画素回路のレイアウトに当たって、
前記画素アレイ部の同一の画素行において左右に隣接する2つの画素回路を対とし、
前記2つの画素回路をそれぞれ前記画素アレイ部の画素行の画素配列方向における逆方向から見たときに、配線パターンが前記2つの画素回路の境界線を基準として対称になるように、前記第一の電源線を前記2つの画素回路の一方に配線し、前記第二の電源線を前記2つの画素回路の他方に配線し、かつ、前記第一,第二の電源線を前記2つの画素回路間で共用するようにする画素回路のレイアウト方法。 - 表示輝度を決定する電気光学素子および当該電気光学素子を駆動する駆動回路を含む画素回路がマトリクス状に配置されてなる画素アレイ部と、
前記画素アレイ部の画素列の画素配列方向に沿って配線され、前記画素回路に第一の電源電位を供給する第一の電源線と、
前記画素アレイ部の画素列の画素配列方向に沿って配線され、前記画素回路に前記第一の電源電位と異なる第二の電源電位を供給する第二の電源線と
を備え、前記画素回路の配列がデルタ配列である表示装置における画素回路のレイアウトに当たって、
前記画素アレイ部の隣接する2つの画素行間において斜めに隣接する2つの画素回路を対とし、
前記2つの画素回路をそれぞれ前記画素アレイ部の画素行の画素配列方向における逆方向から見たときに、配線パターンの位置が逆になるように前記第一,第二の電源線を前記2つの画素回路の双方に配線する画素回路のレイアウト方法。
Priority Applications (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006207664A JP5092304B2 (ja) | 2006-07-31 | 2006-07-31 | 表示装置および画素回路のレイアウト方法 |
TW096125655A TWI377543B (en) | 2006-07-31 | 2007-07-13 | Display device and pixel circuit layout method |
KR1020070071008A KR101425380B1 (ko) | 2006-07-31 | 2007-07-16 | 표시장치 및 화소 회로의 레이아웃 방법 |
US11/826,580 US7821525B2 (en) | 2006-07-31 | 2007-07-17 | Display device and pixel circuit layout method |
CN2007101382179A CN101118720B (zh) | 2006-07-31 | 2007-07-31 | 显示设备和像素电路布图方法 |
US13/659,488 USRE44914E1 (en) | 2006-07-31 | 2012-10-24 | Display device and pixel circuit layout method |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006207664A JP5092304B2 (ja) | 2006-07-31 | 2006-07-31 | 表示装置および画素回路のレイアウト方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008033091A JP2008033091A (ja) | 2008-02-14 |
JP5092304B2 true JP5092304B2 (ja) | 2012-12-05 |
Family
ID=38985732
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006207664A Expired - Fee Related JP5092304B2 (ja) | 2006-07-31 | 2006-07-31 | 表示装置および画素回路のレイアウト方法 |
Country Status (5)
Country | Link |
---|---|
US (2) | US7821525B2 (ja) |
JP (1) | JP5092304B2 (ja) |
KR (1) | KR101425380B1 (ja) |
CN (1) | CN101118720B (ja) |
TW (1) | TWI377543B (ja) |
Families Citing this family (24)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4775408B2 (ja) * | 2008-06-03 | 2011-09-21 | ソニー株式会社 | 表示装置、表示装置における配線のレイアウト方法および電子機器 |
JP2010049041A (ja) * | 2008-08-22 | 2010-03-04 | Sony Corp | 画像表示装置及び画像表示装置の駆動方法 |
JP2010060601A (ja) | 2008-09-01 | 2010-03-18 | Sony Corp | 画像表示装置及び画像表示装置の駆動方法 |
JP5195409B2 (ja) * | 2008-12-26 | 2013-05-08 | ソニー株式会社 | 表示装置、表示装置の画素レイアウト方法および電子機器 |
KR101525807B1 (ko) * | 2009-02-05 | 2015-06-05 | 삼성디스플레이 주식회사 | 표시 장치및 그 구동 방법 |
JP2011039207A (ja) * | 2009-08-07 | 2011-02-24 | Hitachi Displays Ltd | 表示装置及びその駆動方法 |
JP2011112724A (ja) * | 2009-11-24 | 2011-06-09 | Sony Corp | 表示装置およびその駆動方法ならびに電子機器 |
KR101758297B1 (ko) * | 2010-06-04 | 2017-07-26 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 표시 장치 및 전자 기기 |
TW201314660A (zh) * | 2011-09-19 | 2013-04-01 | Wintek Corp | 發光元件驅動電路及其相關的畫素電路與應用 |
JP5793058B2 (ja) * | 2011-10-28 | 2015-10-14 | 株式会社Joled | 表示パネル、表示装置および電子機器 |
CN102708824B (zh) * | 2012-05-31 | 2014-04-02 | 京东方科技集团股份有限公司 | 薄膜晶体管阈值电压偏移补偿电路及goa电路、显示器 |
JP6159965B2 (ja) * | 2012-07-31 | 2017-07-12 | 株式会社Joled | 表示パネル、表示装置ならびに電子機器 |
JP6186127B2 (ja) * | 2013-01-25 | 2017-08-23 | 株式会社ジャパンディスプレイ | 表示装置 |
TWI559064B (zh) | 2012-10-19 | 2016-11-21 | Japan Display Inc | Display device |
WO2014069529A1 (ja) * | 2012-10-30 | 2014-05-08 | シャープ株式会社 | アクティブマトリクス基板、表示パネル及びそれを備えた表示装置 |
KR102193054B1 (ko) * | 2014-02-28 | 2020-12-21 | 삼성디스플레이 주식회사 | 표시 장치 |
KR102217385B1 (ko) * | 2014-07-18 | 2021-02-19 | 삼성디스플레이 주식회사 | 발광소자 표시장치 |
KR102357345B1 (ko) * | 2015-01-27 | 2022-02-03 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102516592B1 (ko) | 2015-08-24 | 2023-03-31 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치 |
KR102617430B1 (ko) * | 2016-11-08 | 2023-12-26 | 에스케이하이닉스 주식회사 | 이미지 센서 |
KR102610609B1 (ko) * | 2016-11-14 | 2023-12-07 | 에스케이하이닉스 주식회사 | 이미지 센서 |
CN107749274B (zh) * | 2017-11-15 | 2019-10-01 | 武汉天马微电子有限公司 | 一种显示面板及显示装置 |
US11049457B1 (en) * | 2019-06-18 | 2021-06-29 | Apple Inc. | Mirrored pixel arrangement to mitigate column crosstalk |
CN110459175A (zh) * | 2019-08-09 | 2019-11-15 | 武汉华星光电半导体显示技术有限公司 | 显示面板及显示装置 |
Family Cites Families (16)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3187254B2 (ja) * | 1994-09-08 | 2001-07-11 | シャープ株式会社 | 画像表示装置 |
JP4356135B2 (ja) * | 1998-04-20 | 2009-11-04 | ソニー株式会社 | カラー表示装置 |
US6512504B1 (en) * | 1999-04-27 | 2003-01-28 | Semiconductor Energy Laborayory Co., Ltd. | Electronic device and electronic apparatus |
JP3620490B2 (ja) * | 2000-11-22 | 2005-02-16 | ソニー株式会社 | アクティブマトリクス型表示装置 |
JP3977299B2 (ja) * | 2002-09-18 | 2007-09-19 | セイコーエプソン株式会社 | 電気光学装置、マトリクス基板、及び電子機器 |
JP4488709B2 (ja) * | 2003-09-29 | 2010-06-23 | 三洋電機株式会社 | 有機elパネル |
JP4841831B2 (ja) * | 2003-12-02 | 2011-12-21 | 株式会社半導体エネルギー研究所 | 表示装置及びその駆動方法 |
JP4610315B2 (ja) * | 2003-12-17 | 2011-01-12 | 株式会社半導体エネルギー研究所 | 発光装置及びその作製方法 |
JP4529467B2 (ja) * | 2004-02-13 | 2010-08-25 | ソニー株式会社 | 画素回路および表示装置 |
US8378930B2 (en) * | 2004-05-28 | 2013-02-19 | Sony Corporation | Pixel circuit and display device having symmetric pixel circuits and shared voltage lines |
JP4103851B2 (ja) | 2004-06-02 | 2008-06-18 | ソニー株式会社 | 画素回路及、アクティブマトリクス装置及び表示装置 |
JP4103850B2 (ja) | 2004-06-02 | 2008-06-18 | ソニー株式会社 | 画素回路及、アクティブマトリクス装置及び表示装置 |
JP4982663B2 (ja) * | 2004-06-25 | 2012-07-25 | 京セラ株式会社 | 表示パネル用ドライバ手段および画像表示装置 |
KR100637164B1 (ko) * | 2004-06-26 | 2006-10-20 | 삼성에스디아이 주식회사 | 능동 구동형 전계발광 디스플레이 장치 |
JP2005099830A (ja) * | 2004-11-01 | 2005-04-14 | Sanyo Electric Co Ltd | 表示装置 |
KR100685818B1 (ko) * | 2005-02-18 | 2007-02-22 | 삼성에스디아이 주식회사 | 시분할제어 유기전계발광장치 |
-
2006
- 2006-07-31 JP JP2006207664A patent/JP5092304B2/ja not_active Expired - Fee Related
-
2007
- 2007-07-13 TW TW096125655A patent/TWI377543B/zh not_active IP Right Cessation
- 2007-07-16 KR KR1020070071008A patent/KR101425380B1/ko active IP Right Grant
- 2007-07-17 US US11/826,580 patent/US7821525B2/en not_active Ceased
- 2007-07-31 CN CN2007101382179A patent/CN101118720B/zh active Active
-
2012
- 2012-10-24 US US13/659,488 patent/USRE44914E1/en active Active
Also Published As
Publication number | Publication date |
---|---|
CN101118720A (zh) | 2008-02-06 |
TW200811816A (en) | 2008-03-01 |
JP2008033091A (ja) | 2008-02-14 |
CN101118720B (zh) | 2010-12-08 |
US7821525B2 (en) | 2010-10-26 |
TWI377543B (en) | 2012-11-21 |
KR20080012148A (ko) | 2008-02-11 |
US20080024529A1 (en) | 2008-01-31 |
KR101425380B1 (ko) | 2014-08-01 |
USRE44914E1 (en) | 2014-05-27 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP5092304B2 (ja) | 表示装置および画素回路のレイアウト方法 | |
JP5092306B2 (ja) | 表示装置および画素回路のレイアウト方法 | |
KR101264386B1 (ko) | 화소회로 및 표시장치 | |
KR101589902B1 (ko) | 자발광형 표시장치 및 그 구동방법 | |
TWI419116B (zh) | 顯示裝置,其驅動方法及電子裝置 | |
KR101548750B1 (ko) | 표시 장치, 표시 장치의 화소 레이아웃 방법 및 전자 기기 | |
KR101715588B1 (ko) | 표시장치, 표시장치의 구동방법 및 전자기기 | |
WO2009113448A1 (ja) | 表示装置 | |
KR101647847B1 (ko) | 표시 장치, 표시 장치의 구동 방법 및 전자 기기 | |
KR20090047359A (ko) | 표시장치, 표시장치의 구동방법 및 전자기기 | |
KR20090115661A (ko) | 표시장치 및 표시장치의 구동방법 | |
KR101559366B1 (ko) | 표시장치, 표시장치에 있어서의 배선의 레이아웃 방법 및 전자기기 | |
JP2014085384A (ja) | 表示装置及び表示装置の駆動方法 | |
JP2005338591A (ja) | 画素回路および表示装置 | |
JP2010008718A (ja) | 表示装置、表示装置の駆動方法および電子機器 | |
JP2007108380A (ja) | 表示装置および表示装置の駆動方法 | |
JP2010145893A (ja) | 表示装置、表示装置の駆動方法および電子機器 | |
JP2005338592A (ja) | 表示装置 | |
JP5245220B2 (ja) | 表示装置 | |
JP2009282191A (ja) | 表示装置、表示装置の駆動方法および電子機器 | |
KR102402717B1 (ko) | 표시 장치 및 전자 기기 | |
JP6101509B2 (ja) | 表示装置及び表示装置の駆動方法 | |
JP2010060804A (ja) | 表示装置、画素のレイアウト方法および電子機器 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090427 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A821 Effective date: 20091013 |
|
RD02 | Notification of acceptance of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7422 Effective date: 20091013 |
|
RD04 | Notification of resignation of power of attorney |
Free format text: JAPANESE INTERMEDIATE CODE: A7424 Effective date: 20091028 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20111221 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20111227 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20120215 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20120821 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20120903 |
|
R151 | Written notification of patent or utility model registration |
Ref document number: 5092304 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R151 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20150928 Year of fee payment: 3 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
LAPS | Cancellation because of no payment of annual fees |