JP4864591B2 - はんだ付け方法およびはんだ付け装置 - Google Patents
はんだ付け方法およびはんだ付け装置 Download PDFInfo
- Publication number
- JP4864591B2 JP4864591B2 JP2006215403A JP2006215403A JP4864591B2 JP 4864591 B2 JP4864591 B2 JP 4864591B2 JP 2006215403 A JP2006215403 A JP 2006215403A JP 2006215403 A JP2006215403 A JP 2006215403A JP 4864591 B2 JP4864591 B2 JP 4864591B2
- Authority
- JP
- Japan
- Prior art keywords
- electrode
- substrate
- main surface
- vacuum chamber
- oxide film
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 238000000034 method Methods 0.000 title claims 16
- 238000005476 soldering Methods 0.000 title claims 15
- 239000000758 substrate Substances 0.000 claims 63
- 229910000679 solder Inorganic materials 0.000 claims 22
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims 16
- 239000001301 oxygen Substances 0.000 claims 16
- 229910052760 oxygen Inorganic materials 0.000 claims 16
- 239000007787 solid Substances 0.000 claims 10
- 238000002844 melting Methods 0.000 claims 8
- 230000008018 melting Effects 0.000 claims 8
- 229910001285 shape-memory alloy Inorganic materials 0.000 claims 8
- 239000007789 gas Substances 0.000 claims 7
- 238000009434 installation Methods 0.000 claims 7
- 238000011900 installation process Methods 0.000 claims 2
- 239000000463 material Substances 0.000 claims 2
- 238000007747 plating Methods 0.000 claims 2
- 238000010438 heat treatment Methods 0.000 claims 1
Images
Landscapes
- Electric Connection Of Electric Components To Printed Circuits (AREA)
- Combinations Of Printed Boards (AREA)
Description
12 チャンバ
14 加熱ステージ
16 被処理物
18 抵抗加熱ヒータ
24 真空ポンプ
34 水素ガス源
100 中間基板
102 半導体チップ
104,106 電極
108 はんだ(はんだバンプ)
110 空間
112 スペーサ
Claims (10)
- 第1基板の第1主面および第2基板の第2主面を互いに対向させた状態で、該第1主面に形成されている第1電極および該第2主面に形成されている第2電極の少なくとも一方に付されたはんだによって該第1電極および該第2電極を互いに接合するはんだ付け方法において、
上記第1主面を水平にしかつ該第1主面を上方に向けた状態で上記第1基板を真空槽内に設置する第1基板設置工程と、
上記第1電極の真上に空間を隔てて上記第2電極が位置するように上記第2主面を水平にしかつ該第2主面を下方に向けた状態で上記第2基板を上記真空槽内に設置する第2基板設置工程と、
上記第1基板および上記第2基板が設置された上記真空槽内を排気して該真空槽内を低酸素雰囲気とする排気工程と、
上記低酸素雰囲気とされた上記真空槽内において上記第1電極および上記第2電極の表面を還元性ガスに晒すことによって該表面に形成されている酸化膜を除去する酸化膜除去工程と、
上記酸化膜除去工程に続いて上記低酸素雰囲気の状態が維持されている上記真空槽内において上記第2基板を真下に降下させることによって上記第1電極および上記第2電極を互いに重ね合わせる位置合わせ工程と、
上記位置合わせ工程に続いて上記低酸素雰囲気の状態が維持されている上記真空槽内において上記はんだを溶融することによって上記第1電極および上記第2電極を互いに接合する接合工程と、
を具備し、
上記酸化膜除去工程における処理温度は上記はんだの融点よりも低く、
上記第2基板設置工程において上記はんだと同じ材料で形成された固体部材によって上記第2基板を支持し、
上記位置合わせ工程において上記固体部材を溶融することによって該固体部材による上記第2基板の支持状態を解除して該第2基板を真下に降下させること、
を特徴とする、はんだ付け方法。 - 上記酸化膜除去工程において上記第1電極および上記第2電極の間の上記空間に上記第1主面および上記第2主面と略平行な方向に沿って上記還元性ガスを流通させる、請求項1に記載のはんだ付け方法。
- 上記第2基板設置工程において上記第1主面に形成されている第1ダミー電極と該第1ダミー電極に対向するように上記第2主面に形成されている第2ダミー電極との間に上記固体部材を介在させることによって上記第2基板を支持し、
上記位置合わせ工程において溶融された上記固体部材の表面張力により上記第1ダミー電極および上記第2ダミー電極を互いに引き合わせる、
請求項1または2に記載のはんだ付け方法。 - 上記はんだは、はんだバンプ、はんだボール、メッキ処理によって形成されたはんだ層または印刷処理によって形成されたはんだ層である、請求項1ないし3のいずれかに記載のはんだ付け方法。
- 第1基板の第1主面および第2基板の第2主面を互いに対向させた状態で、該第1主面に形成されている第1電極および該第2主面に形成されている第2電極の少なくとも一方に付されたはんだによって該第1電極および該第2電極を互いに接合するはんだ付け装置において、
真空槽と、
上記真空槽内において上記第1主面を水平にしかつ該第1主面を上方に向けた状態で上記第1基板が設置される第1基板設置手段と、
上記真空槽内において上記第1電極の真上に空間を隔てて上記第2電極が位置するように上記第2主面を水平にしかつ該第2主面を下方に向けた状態で上記第2基板が設置される第2基板設置手段と、
上記第1基板および上記第2基板が設置された上記真空槽内を排気して該真空槽内を低酸素雰囲気とする排気手段と、
上記低酸素雰囲気とされた上記真空槽内において上記第1電極および上記第2電極の表面を還元性ガスに晒すことによって該表面に形成されている酸化膜を除去する酸化膜除去手段と、
上記酸化膜除去手段による酸化膜除去処理に続いて上記低酸素雰囲気の状態が維持されている上記真空槽内において上記第2基板を真下に降下させることによって上記第1電極および上記第2電極を互いに重ね合わせる位置合わせ手段と、
上記位置合わせ手段による位置合わせに続いて上記低酸素雰囲気の状態が維持されている上記真空槽内において上記はんだを溶融することによって上記第1電極および上記第2電極を互いに接合する接合手段と、
を具備し、
上記酸化膜除去処理における処理温度は上記はんだの融点よりも低く、
上記第2基板設置手段は上記第2基板を支持するように設けられ上記はんだと同じ材料で形成された固体部材を含み、
上記位置合わせ手段は上記固体部材を溶融することによって該固体部材による上記第2基板の支持状態を解除して該第2基板を真下に降下させること、
を特徴とする、はんだ付け装置。 - 上記酸化膜除去処理において上記第1電極および上記第2電極の間の上記空間に上記第1主面および上記第2主面と略平行な方向に沿って上記還元性ガスを流通させるガス流通手段をさらに備える、請求項5に記載のはんだ付け装置。
- 上記第1主面に上記第1電極とは別の第1ダミー電極が形成されており、
上記第2主面に上記第1ダミー電極と対向するように上記第2電極とは別の第2ダミー電極が形成されており、
溶融される前の上記固体部材は上記第1ダミー電極と上記第2ダミー電極との間に介在することによって上記第2基板を支持し、
上記位置合わせ手段によって溶融された上記固体部材はその表面張力により上記第1ダミー電極および上記第2ダミー電極を互いに引き合わせる、
請求項5または6に記載のはんだ付け装置。 - 上記はんだは、はんだバンプ、はんだボール、メッキ処理によって形成されたはんだ層または印刷処理によって形成されたはんだ層である、請求項5ないし7のいずれかに記載のはんだ付け装置。
- 第1基板の第1主面および第2基板の第2主面を互いに対向させた状態で、該第1主面に形成されている第1電極および該第2主面に形成されている第2電極の少なくとも一方に付されたはんだによって該第1電極および該第2電極を互いに接合するはんだ付け方法において、
上記第1主面を水平にしかつ該第1主面を上方に向けた状態で上記第1基板を真空槽内に設置する第1基板設置工程と、
上記第1電極の真上に空間を隔てて上記第2電極が位置するように上記第2主面を水平にしかつ該第2主面を下方に向けた状態で上記第2基板を上記真空槽内に設置する第2基板設置工程と、
上記第1基板および上記第2基板が設置された上記真空槽内を排気して該真空槽内を低酸素雰囲気とする排気工程と、
上記低酸素雰囲気とされた上記真空槽内において上記第1電極および上記第2電極の表面を還元性ガスに晒すことによって該表面に形成されている酸化膜を除去する酸化膜除去工程と、
上記酸化膜除去工程に続いて上記低酸素雰囲気の状態が維持されている上記真空槽内において上記第2基板を真下に降下させることによって上記第1電極および上記第2電極を互いに重ね合わせる位置合わせ工程と、
上記位置合わせ工程に続いて上記低酸素雰囲気の状態が維持されている上記真空槽内において上記はんだを溶融することによって上記第1電極および上記第2電極を互いに接合する接合工程と、
を具備し、
上記第2基板設置工程において上記第1基板と上記第2基板との間に形状記憶合金を介在させることによって該第2基板を支持し、
上記形状記憶合金は上記酸化膜除去工程における処理温度以下の温度において上記第2基板を支持する状態を維持し該処理温度よりも高温において該第2基板の支持状態を解除する状態に変形するものであり、
上記位置合わせ工程において上記形状記憶合金を上記酸化膜除去工程における処理温度よりも高温に加熱することによって該形状記憶合金による上記第2基板の支持状態を解除して該第2基板を真下に降下させること、
を特徴とする、はんだ付け方法。 - 第1基板の第1主面および第2基板の第2主面を互いに対向させた状態で、該第1主面に形成されている第1電極および該第2主面に形成されている第2電極の少なくとも一方に付されたはんだによって該第1電極および該第2電極を互いに接合するはんだ付け装置において、
真空槽と、
上記真空槽内において上記第1主面を水平にしかつ該第1主面を上方に向けた状態で上記第1基板が設置される第1基板設置手段と、
上記真空槽内において上記第1電極の真上に空間を隔てて上記第2電極が位置するように上記第2主面を水平にしかつ該第2主面を下方に向けた状態で上記第2基板が設置される第2基板設置手段と、
上記第1基板および上記第2基板が設置された上記真空槽内を排気して該真空槽内を低酸素雰囲気とする排気手段と、
上記低酸素雰囲気とされた上記真空槽内において上記第1電極および上記第2電極の表面を還元性ガスに晒すことによって該表面に形成されている酸化膜を除去する酸化膜除去手段と、
上記酸化膜除去手段による酸化膜除去処理に続いて上記低酸素雰囲気の状態が維持されている上記真空槽内において上記第2基板を真下に降下させることによって上記第1電極および上記第2電極を互いに重ね合わせる位置合わせ手段と、
上記位置合わせ手段による位置合わせに続いて上記低酸素雰囲気の状態が維持されている上記真空槽内において上記はんだを溶融することによって上記第1電極および上記第2電極を互いに接合する接合手段と、
を具備し、
上記第2基板設置手段は上記第1基板と上記第2基板との間に介在して該第2基板を支持する形状記憶合金を含み、
上記形状記憶合金は上記酸化膜除去処理における処理温度以下の温度において上記第2基板を支持する状態を維持し該処理温度よりも高温において該第2基板の支持状態を解除する状態に変形するものであり、
上記位置合わせ手段は上記形状記憶合金を上記酸化膜除去処理における処理温度よりも高温に加熱することによって該形状記憶合金による上記第2基板の支持状態を解除して該第2基板を真下に降下させること、
を特徴とする、はんだ付け装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006215403A JP4864591B2 (ja) | 2006-08-08 | 2006-08-08 | はんだ付け方法およびはんだ付け装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006215403A JP4864591B2 (ja) | 2006-08-08 | 2006-08-08 | はんだ付け方法およびはんだ付け装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
JP2008041980A JP2008041980A (ja) | 2008-02-21 |
JP4864591B2 true JP4864591B2 (ja) | 2012-02-01 |
Family
ID=39176657
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006215403A Active JP4864591B2 (ja) | 2006-08-08 | 2006-08-08 | はんだ付け方法およびはんだ付け装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4864591B2 (ja) |
Families Citing this family (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
MY155481A (en) * | 2008-05-02 | 2015-10-30 | Shinko Seiki Company Ltd | Bonding method and bonding apparatus |
JP5131180B2 (ja) * | 2008-12-23 | 2013-01-30 | 株式会社デンソー | 半導体装置およびその製造方法 |
JP5424201B2 (ja) * | 2009-08-27 | 2014-02-26 | アユミ工業株式会社 | 加熱溶融処理装置および加熱溶融処理方法 |
JP4901933B2 (ja) | 2009-09-29 | 2012-03-21 | 株式会社東芝 | 半導体装置の製造方法 |
JP5807221B2 (ja) * | 2010-06-28 | 2015-11-10 | アユミ工業株式会社 | 接合構造体製造方法および加熱溶融処理方法ならびにこれらのシステム |
KR101214683B1 (ko) | 2011-01-13 | 2012-12-21 | 가부시끼가이샤 도시바 | 반도체 장치의 제조 방법 |
JP6517577B2 (ja) * | 2015-04-27 | 2019-05-22 | 株式会社ケーヒン | 電力変換装置の製造方法 |
JP6786781B2 (ja) * | 2015-09-25 | 2020-11-18 | 日亜化学工業株式会社 | 発光装置の製造方法 |
JP2018056234A (ja) * | 2016-09-27 | 2018-04-05 | キヤノン株式会社 | プリント回路板、電子機器及びプリント回路板の製造方法 |
WO2018202919A1 (de) * | 2017-05-05 | 2018-11-08 | Pink Gmbh Thermosysteme | Lötvorrichtung und verfahren zum herstellen einer lötverbindung von bauteilen unter verwendung von haftmaterial für provisorische verbindung der bauteile |
CN110856938A (zh) * | 2018-08-24 | 2020-03-03 | 合肥江丰电子材料有限公司 | 转移装置、焊接装置和靶材组件的焊接方法 |
Family Cites Families (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH10256308A (ja) * | 1997-03-06 | 1998-09-25 | Oki Electric Ind Co Ltd | 半導体チップ実装構造及びその実装方法 |
JP3757895B2 (ja) * | 2002-04-16 | 2006-03-22 | 株式会社デンソー | 半導体装置 |
JP2004006707A (ja) * | 2002-04-26 | 2004-01-08 | Toray Eng Co Ltd | 実装方法および実装装置 |
JP4032899B2 (ja) * | 2002-09-18 | 2008-01-16 | トヨタ自動車株式会社 | 電子部品の製造方法及び該方法に用いるハンダ付け装置 |
-
2006
- 2006-08-08 JP JP2006215403A patent/JP4864591B2/ja active Active
Also Published As
Publication number | Publication date |
---|---|
JP2008041980A (ja) | 2008-02-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JP4864591B2 (ja) | はんだ付け方法およびはんだ付け装置 | |
JP3809806B2 (ja) | 半導体装置の製造方法 | |
JP5449145B2 (ja) | 接合方法及び接合装置 | |
KR101049427B1 (ko) | 납땜 방법 | |
US6926190B2 (en) | Integrated circuit assemblies and assembly methods | |
US11616042B2 (en) | Methods of bonding of semiconductor elements to substrates, and related bonding systems | |
JP2015070052A (ja) | 半導体装置の製造方法 | |
US6803253B2 (en) | Method for laminating and mounting semiconductor chip | |
US20210335741A1 (en) | Systems for thermally treating conductive elements on semiconductor and wafer structures | |
JP2014029967A (ja) | 半導体装置及びその製造方法 | |
CN111696875B (zh) | 半导体装置的制造方法 | |
US11515286B2 (en) | Methods of bonding of semiconductor elements to substrates, and related bonding systems | |
JP2001009585A (ja) | はんだ接合を促進する方法 | |
JP5210496B2 (ja) | 半導体装置の製造方法 | |
JP2000138255A (ja) | 半導体装置の製造方法と製造装置 | |
JP5941814B2 (ja) | ダイボンダ装置、及びダイボンド方法 | |
JP2002050861A (ja) | 常温接合装置及び方法 | |
CN112151398B (zh) | 一种芯片封装方法 | |
KR100292295B1 (ko) | 레이저를 이용한 웨이퍼 레벨의 무플럭스 솔더 접합 장치 및 방법 | |
JP3733775B2 (ja) | 突起電極の形成装置 | |
JP2021040012A (ja) | 半導体装置の製造方法 | |
JPH09148377A (ja) | 電子部品の製造方法及び半田ブロック | |
JPH10178261A (ja) | 電子部品のはんだ付け方法および装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090629 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110113 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110215 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110415 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111025 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111109 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141118 Year of fee payment: 3 |
|
R150 | Certificate of patent or registration of utility model |
Ref document number: 4864591 Country of ref document: JP Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |
|
R250 | Receipt of annual fees |
Free format text: JAPANESE INTERMEDIATE CODE: R250 |