JP2007287820A - 電子装置及びその製造方法 - Google Patents
電子装置及びその製造方法 Download PDFInfo
- Publication number
- JP2007287820A JP2007287820A JP2006111661A JP2006111661A JP2007287820A JP 2007287820 A JP2007287820 A JP 2007287820A JP 2006111661 A JP2006111661 A JP 2006111661A JP 2006111661 A JP2006111661 A JP 2006111661A JP 2007287820 A JP2007287820 A JP 2007287820A
- Authority
- JP
- Japan
- Prior art keywords
- wiring board
- electrode pads
- electronic device
- main surface
- frame
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/93—Batch processes
- H01L24/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L24/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L25/00—Assemblies consisting of a plurality of semiconductor or other solid state devices
- H01L25/03—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
- H01L25/04—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L25/065—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H10D89/00
- H01L25/0652—Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group H10D89/00 the devices being arranged next and on each other, i.e. mixed assemblies
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/50—Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
- H01L21/56—Encapsulations, e.g. encapsulation layers, coatings
- H01L21/565—Moulds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32135—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/32145—Disposition the layer connector connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/26—Layer connectors, e.g. plate connectors, solder or adhesive layers; Manufacturing methods related thereto
- H01L2224/31—Structure, shape, material or disposition of the layer connectors after the connecting process
- H01L2224/32—Structure, shape, material or disposition of the layer connectors after the connecting process of an individual layer connector
- H01L2224/321—Disposition
- H01L2224/32151—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/32221—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/32225—Disposition the layer connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48135—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
- H01L2224/48145—Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being stacked
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/481—Disposition
- H01L2224/48151—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/48221—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/48225—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
- H01L2224/48227—Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation connecting the wire to a bond pad of the item
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73251—Location after the connecting process on different surfaces
- H01L2224/73265—Layer and wire connectors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2225/00—Details relating to assemblies covered by the group H01L25/00 but not provided for in its subgroups
- H01L2225/03—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes
- H01L2225/04—All the devices being of a type provided for in the same main group of the same subclass of class H10, e.g. assemblies of rectifier diodes the devices not having separate containers
- H01L2225/065—All the devices being of a type provided for in the same main group of the same subclass of class H10
- H01L2225/06503—Stacked arrangements of devices
- H01L2225/06555—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking
- H01L2225/06562—Geometry of the stack, e.g. form of the devices, geometry to facilitate stacking at least one device in the stack being rotated or offset
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/73—Means for bonding being of different types provided for in two or more of groups H01L24/10, H01L24/18, H01L24/26, H01L24/34, H01L24/42, H01L24/50, H01L24/63, H01L24/71
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01005—Boron [B]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01006—Carbon [C]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01019—Potassium [K]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01033—Arsenic [As]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01082—Lead [Pb]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/151—Die mounting substrate
- H01L2924/153—Connection portion
- H01L2924/1531—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface
- H01L2924/15311—Connection portion the connection portion being formed only on the surface of the substrate opposite to the die mounting surface being a ball array, e.g. BGA
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Computer Hardware Design (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Wire Bonding (AREA)
Abstract
【解決手段】半導体モジュール1は、枠体10、第1及び第2の配線基板20、40で形成された中空部4と、前記第1の配線基板20に実装され、かつ前記中空部4の中に配置された第1の半導体装置30と、前記第2の配線基板40に実装され、かつ前記中空部4の中に配置された第2の半導体装置50と、前記枠体10及び前記第1の配線基板20を封止する樹脂封止体5とを有する。
【選択図】 図2
Description
符号101は、BGA型半導体装置、
符号102は、BGA型半導体装置101が実装された配線基板、
符号103は、LGA型半導体装置、
符号104は、LGA型半導体装置103が実装された配線基板、
符号105は、配線基板102と配線基板104との電気的な導通の仲介を行う半田バンプ、
符号106は、配線基板102と配線基板104との電気的な導通の仲介を行うフレキシブル配線テープ、
符号107は樹脂封止体である。
厚さ方向において互いに反対側に位置する第1の面及び第2の面を有する枠体と、
厚さ方向において互いに反対側に位置する主面及び裏面を有し、前記主面が前記枠体の第1の面と向かう合う状態で前記枠体に固定された第1の配線基板と、
厚さ方向において互いに反対側に位置する主面及び裏面を有し、前記主面が前記枠体の第2の面と向かい合う状態で前記枠体に固定された第2の配線基板と、
前記枠体、前記第1及び第2の配線基板で形成された中空部と、
第1の半導体チップをパッケージングした第1の半導体装置であって、前記第1の配線基板の主面に半田付け実装され、かつ前記中空部の中に配置された第1の半導体装置と、
第2の半導体チップをパッケージングした第2の半導体装置であって、前記第2の配線基板の主面に半田付け実装され、かつ前記中空部の中に配置された第2の半導体装置と、
前記枠体及び前記第1の配線基板を封止する樹脂封止体と、
を有する。
図1は、半導体モジュールの概略構成を示す図((a)は模式的平面図,(b)は(a)のa−a線に沿う模式的断面図)、
図2は、図1(b)を拡大した模式的断面図、
図3は、図2の模式的展開図、
図4は、第2の配線基板の主面に枠体が固定された状態を示す模式的平面図、
図5は、図4において、枠体を省略した模式的平面図、
図6は、枠体の第2の面側を示す模式的平面図、
図7は、第1の配線基板の主面に枠体が固定された状態を示す模式的平面図、
図8は、図7において、枠体を省略した模式的平面図、
図9は、枠体の第1の面側を示す模式的平面図、
図10は、第1の半導体装置の内部構造を示す模式的断面図、
図11は、第2の半導体装置の内部構造を示す模式的断面図、
図12は、半導体モジュールの製造に使用される第1のマルチ配線基板の模式的平面図、
図13は、第1のマルチ配線基板の要部模式的断面図、
図14は、半導体モジュールの製造に使用される第2のマルチ配線基板の模式的平面図、
図15は、第2のマルチ配線基板の要部模式的断面図、
図16乃至図24は、半導体モジュールの製造工程を示す模式的断面図である。
図25は、半導体モジュールの製造に使用されるマルチ枠体の模式的平面図、
図26は、半導体モジュールの製造において、第1のマルチ配線基板にマルチ枠体及び半導体装置を搭載した状態を示す模式的平面図、
図27は、図26の要部模式的断面図、
図28は、半導体モジュールの製造において、第1のマルチ配線基板を個片化した状態を示す模式的平面図である。
図29は、半導体モジュールの概略構成を示す図((a)は模式的平面図,(b)は(a)のb−b線に沿う模式的断面図)、
図30は、半導体モジュールの製造に使用される第1のマルチ配線基板を示す図((a)は模式的平面図,(b)は模式的断面図)、
図31は、半導体モジュールの製造に使用される第2のマルチ配線基板を示す図((a)は模式的平面図,(b)は模式的断面図)、
図32は、半導体モジュールの製造に使用される第3の配線基板を示す図((a)は模式的平面図,(b)は模式的断面図)、
図33乃至図35は、半導体モジュールの製造工程を示す模式的断面図である。
図36は、半導体モジュールの概略構成を示す図((a)は模式的平面図,(b)は(a)のc−c線に沿う模式的断面図)、
図37は、図36(a)の樹脂封止体を省略した模式的平面図である。
10…枠体、10x…第1の面、10y…第2の面、10z1…内壁面、10z2…外壁面、11…基材(コア材)、12,13…配線、12a,13a…電極パッド(接続部)、14…スルーホール配線(バイアホール,ビア)、15,16…保護膜、17…中抜き領域(開口部)、
20…配線基板、20x…主面、20y…裏面、21…基材(コア材)、22,23,24…配線、22a,23a,24a…電極パッド(接続部)、25a,25b…スルーホール配線(バイアホール,ビア)、26,27…保護膜、
30,30a,30b…半導体装置、31…配線基板、32,33…電極パッド、35…半導体チップ、36…電極パッド(ボンディングパッド)、37…ボンディングワイヤ、38…樹脂封止体、39a…樹脂封止体、39b…リード、
40…配線基板、40x…主面、40y…裏面、41…基材(コア材)、42,43…配線、42a,42b,43a…電極パッド、44…スルーホール配線(バイアホール,ビア)、45,46…保護膜、47…通気孔、
50…半導体装置、51…配線基板、52,53…電極パッド、55…半導体チップ、56…電極パッド(ボンディングパッド)、57…ボンディングワイヤ、58…樹脂封止体、59…半田バンプ、
60…マルチ配線基板、60x…主面、60y…裏面、61…製品形成領域、62…スクライブ領域(分離領域)、a1…枠体搭載領域、a2…製品搭載領域(電子部品実装領域)、
70…マルチ配線基板、70x…主面、70y…裏面、71…製品形成領域、72…スクライブ領域(分離領域)、73…モールド領域、b1…枠体搭載領域、b2…製品搭載領域(電子部品実装領域)、
80…成型金型、81…上型、82…下型、83…封止用キャビティ(樹脂成形部)、
85…マルチ枠体、86…連結部、
90…マルチ配線基板、90x…主面、90y…裏面、91…製品形成領域(枠体形成領域)、92…スクライブ領域(分離領域)。
Claims (37)
- 厚さ方向において互いに反対側に位置する第1の面及び第2の面を有する枠体と、
厚さ方向において互いに反対側に位置する主面及び裏面を有し、前記主面が前記枠体の第1の面と向かい合う状態で前記枠体に固定された第1の配線基板と、
厚さ方向において互いに反対側に位置する主面及び裏面を有し、前記主面が前記枠体の第2の面と向かい合う状態で前記枠体に固定された第2の配線基板と、
前記枠体、前記第1及び第2の配線基板で形成された中空部と、
第1の半導体チップをパッケージングした第1の半導体装置であって、前記第1の配線基板の主面に実装され、かつ前記中空部の中に配置された第1の半導体装置と、
第2の半導体チップをパッケージングした第2の半導体装置であって、前記第2の配線基板の主面に実装され、かつ前記中空部の中に配置された第2の半導体装置と、
前記枠体及び前記第1の配線基板を封止する樹脂封止体と、
を有することを特徴とする電子装置。 - 請求項1に記載の電子装置において、
前記第1及び第2の半導体装置は、前記各々の配線基板に半田材によって実装されていることを特徴とする電子装置。 - 請求項1に記載の電子装置において、
前記第1及び第2の半導体装置は、平面的に重なって配置されていることを特徴とする電子装置。 - 請求項1に記載の電子装置において、
前記第2の配線基板には、前記第2の配線基板の主面から裏面に亘って貫通し、前記中空部と連結された通気孔が設けられていることを特徴とする電子装置。 - 請求項1に記載の電子装置において、
前記第1の配線基板は、前記枠体で囲まれた領域を覆うようにして前記枠体の第1の面に固定され、
前記第2の配線基板は、前記枠体で囲まれた領域を覆うようにして前記枠体の第2の面に固定されていることを特徴とする電子装置。 - 請求項1に記載の電子装置において、
前記第2の配線基板は、前記第1の配線基板の平面サイズよりも大きい平面サイズで形成され、
前記樹脂封止体は、前記枠体の外壁面及び前記第1の配線基板の裏面を覆うようにして前記第2の配線基板の主面上に形成されていることを特徴とする電子装置。 - 請求項1に記載の電子装置において、
前記第1の半導体装置は、複数の第1の外部接続用端子を有し、
前記第2の半導体装置は、複数の第2の外部接続用端子を有し、
前記第1の配線基板は、その主面に前記複数の第1の外部接続用端子に対応して配置された複数の第1の電極パッドを有し、
前記第2の配線基板は、その主面に前記複数の第2の外部接続用端子に対応して配置された複数の第3の電極パッドを有し、
前記複数の第1の外部接続用端子は、半田材によって前記複数の第1の電極パッドと夫々電気的にかつ機械的に接続され、
前記複数の第2の外部接続用端子は、半田材によって前記複数の第3の電極パッドと夫々電気的にかつ機械的に接続されていることを特徴とする電子装置。 - 請求項7に記載の電子装置において、
前記枠体は、前記第1の面に配置された複数の第5の電極パッドと、前記第2の面に配置され、かつ前記第5の電極パッドと夫々電気的に接続された複数の第6の電極パッドとを有し、
前記第1の配線基板は、その主面に前記複数の第5の電極パッドに対応して配置され、かつ前記複数の第1の電極パッドと夫々電気的に接続された複数の第2の電極パッドを有し、
前記第2の配線基板は、その主面に前記複数の第6の電極パッドに対応して配置され、かつ前記複数の第3の電極パッドと夫々電気的に接続された複数の第4の電極パッドを有し、
前記複数の第5の電極パッドは、半田材によって前記複数の第2の電極パッドと夫々電気的にかつ機械的に接続され、
前記複数の第6の電極パッドは、半田材によって前記複数の第4の電極パッドと夫々電気的にかつ機械的に接続されていることを特徴とする電子装置。 - 請求項8に記載の電子装置において、
前記枠体は、平面が方形状で形成され、
前記複数の第5の電極パッド及び前記複数の第6の電極パッドは、前記枠体の各辺に沿って千鳥状に配置されていることを特徴とする電子装置。 - 請求項9に記載の電子装置において、
前記第2、第4、第5及び第6の電極パッドは、平面が長方形で形成され、
前記第2、第4、第5及び第6の電極パッドは、各々の長辺が各々の配列方向に沿うようにして配置されていることを特徴とする電子装置。 - 請求項8に記載の電子装置において、
前記複数の第1の電極パッドは、前記第1の配線基板の裏面に設けられた複数の配線を介して前記複数の第2の電極パッドと夫々電気的に接続されていることを特徴とする電子装置。 - 請求項1に記載の電子装置において、
前記第2の配線基板は、その裏面に複数の第3の外部接続用端子を有することを特徴とする電子装置。 - 請求項12に記載の電子装置において、
前記第3の外部接続用端子は、半田バンプであることを特徴とする電子装置。 - 請求項12に記載の電子装置において、
前記第3の外部接続用端子は、導電膜からなる電極パッドであることを特徴とする電子装置。 - 請求項1に記載の電子装置において、
前記第2の半導体チップには、制御回路が搭載され、
前記第1の半導体チップには、前記制御回路の制御信号によって書き込み動作及び読み出し動作が制御される記憶回路が搭載されていることを特徴とする電子装置。 - 請求項15に記載の半導体装置において、
前記記憶回路は、電子情報の電気的な書き換えが可能なAND型若しくはNAND型EEPROMであることを特徴とする電子装置。 - 請求項7に記載の電子装置において、
前記第1の半導体装置は、主面に前記第1の半導体チップが実装され、前記主面と反対側の裏面に前記複数の第1の外部接続用端子が配置された第3の配線基板と、前記第1の半導体チップを封止する第1の樹脂封止体とを有し、
前記第2の半導体装置は、主面に前記第2の半導体チップが実装され、前記主面と反対側の裏面に前記複数の第2の外部接続用端子が配置された第4の配線基板と、前記第2の半導体チップを封止する第2の樹脂封止体とを有することを特徴とする電子装置。 - 請求項7に記載の電子装置において、
前記第1の外部接続用端子は、導電膜からなる電極パッド、若しくは半田バンプからなることを特徴とする電子装置。 - 請求項7に記載の電子装置において、
前記第2の外部接続用端子は、導電膜からなる電極パッド、若しくは半田バンプであることを特徴とする電子装置。 - 請求項7に記載の電子装置において、
前記第1の半導体装置は、前記第1の半導体チップを封止する第1の樹脂封止体と、前記第1の半導体チップと電気的に接続され、かつ前記第1の樹脂封止体から突出する複数の第1のリードとを有し、
前記第1の外部接続用端子は、前記第1のリードの一部で形成されていることを特徴とする電子装置。 - 請求項7に記載の電子装置において、
前記第2の半導体装置は、前記第2の半導体チップを封止する第2の樹脂封止体と、前記第2の半導体チップと電気的に接続され、かつ前記第2の樹脂封止体から突出する複数の第2のリードとを有し、
前記第2の外部接続用端子は、前記第2のリードの一部で形成されていることを特徴とする電子装置。 - (a)枠体を準備する工程と、
(b)互いに反対側に位置する主面及び裏面と、前記主面に配置された第1の製品搭載領域と、前記主面に前記第1の製品搭載領域を囲むようにして配置された第1の枠体搭載領域とを有する第1の配線基板を準備する工程と、
(c)互いに反対側に位置する主面及び裏面と、前記主面に配置された第2の製品搭載領域と、前記主面に前記第2の製品搭載領域を囲むようにして配置された第2の枠体搭載領域とを有する第2の配線基板を準備する工程と、
(d)半導体チップをパッケージングした第1及び第2の半導体装置を準備する工程と、
(e)前記第1の配線基板の主面において、前記第1の製品搭載領域に前記第1の半導体装置を実装すると共に、前記第1の枠体搭載領域に前記第1の半導体装置を囲むようにして前記枠体を接着固定する工程と、
(f)前記第2の配線基板の主面において、前記第2の製品搭載領域に前記第2の半導体装置を実装すると共に、前記第2の枠体搭載領域に前記第2の半導体装置を囲むようにして前記枠体を接着固定する工程と、
(g)前記枠体及び第1の配線基板を樹脂封止する樹脂封止体を形成する工程と、
を有することを特徴とする電子装置の製造方法。 - 請求項22に記載の電子装置の製造方法において、
前記第2の配線基板は、前記第2の製品形成領域に前記第2の配線基板の主面から裏面に亘って貫通する通気孔を有することを特徴とする電子装置の製造方法。 - 請求項22に記載の電子装置の製造方法において、
前記第2の配線基板は、各々がスクライブ領域によって区画され、かつ各々に前記第2の製品搭載領域及び前記第2の枠体搭載領域が配置された複数の製品形成領域を有し、
前記(g)工程の後、前記スクライブ領域に沿って前記第2の配線基板及び前記樹脂封止体を分割する工程を有することを特徴とする電子装置の製造方法。 - (a)第1の半導体チップをパッケージングした第1の半導体装置であって、複数の第1の外部接続用端子を有する第1の半導体装置と、第2の半導体チップをパッケージングした第2の半導体装置であって、複数の第2の外部接続用端子を有する第2の半導体装置とを準備する工程と、
(b)厚さ方向において互いに反対側に位置する第1の面及び第2の面と、前記第1の面に配置された複数の第5の電極パッドと、前記第2の面に配置された複数の第6の電極パッドとを有する枠体を準備する工程と、
(c)厚さ方向において互いに反対側に位置する主面及び裏面と、前記主面に設けられた第1の製品搭載領域と、前記主面に前記第1の製品搭載領域を囲むようにして設けられた第1の枠体搭載領域と、前記第1の製品搭載領域に前記複数の第1の外部接続用端子に対応して配置された複数の第1の電極パッドと、前記第1の枠体搭載領域に前記複数の第5の電極パッドに対応して配置された複数の第2の電極パッドとを有する第1の配線基板を準備する工程と、
(d)厚さ方向において互いに反対側に位置する主面及び裏面と、前記主面に設けられた第2の製品搭載領域と、前記主面に前記第2の製品形成領域を囲むようにして設けられた第2の枠体搭載領域と、前記第2の製品形成領域に前記複数の第2の外部接続用端子に対応して配置された複数の第3の電極パッドと、前記第2の枠体搭載領域に前記複数の第6の電極パッドに対応して配置された複数の第4の電極パッドとを有する第2の配線基板を準備する工程と、
(e)前記第1の配線基板の第1及び第2の電極パッド上に第1の半田材を供給する工程と、
(f)前記第1の電極パッドと前記第1の外部接続用端子との間に前記第1の半田材が介在されるように前記第1の配線基板の第1の製品搭載領域に前記第1の半導体装置を搭載する工程と、
(g)前記第2の電極パッドと前記第5の電極パッドとの間に前記第1の半田材が介在されるように前記第1の配線基板の第1の枠体搭載領域に前記枠体を搭載する工程と、
(h)前記第1の半田材を溶融して、前記第1の電極パッドと前記第1の外部接続用端子とを接続すると共に、前記第2の電極パッドと前記第5の電極パッドとを接続する工程と、
(i)前記第2の配線基板の第3及び第4の電極パッド上に第2の半田材を供給する工程と、
(j)前記第3の電極パッドと前記第2の外部接続用端子との間に前記第2の半田材が介在されるように前記第2の配線基板の第2の製品搭載領域に前記第2の半導体装置を搭載する工程と、
(k)前記第4の電極パッドと前記第6の電極パッドとの間に前記第2の半田材が介在されるように前記第2の配線基板の第2の枠体搭載領域に前記枠体を搭載する工程と、
(l)前記第2の半田材を溶融して、前記第3の電極パッドと前記第2の外部接続用端子とを接続すると共に、前記第4の電極パッドと前記第6の電極パッドとを接続する工程と、
(m)前記枠体及び第1の配線基板を樹脂封止する樹脂封止体を形成する工程と、
を有することを特徴とする電子装置の製造方法。 - 請求項25に記載の電子装置の製造方法において、
前記第1及び第2の半田材の供給は、スクリーン印刷法によって行われることを特徴とする電子装置の製造方法。 - 請求項25に記載の電子装置の製造方法において、
前記(l)工程は、前記(h)工程の後に実施されることを特徴とする電子装置の製造方法。 - 請求項25に記載の電子装置の製造方法において、
前記枠体は、平面が方形状で形成され、
前記複数の第5の電極パッド及び前記複数の第6の電極パッドは、前記枠体の各辺に沿って千鳥状に配置されていることを特徴とする電子装置の製造方法。 - 請求項28に記載の電子装置の製造方法において、
前記第2、第4、第5及び第6の電極パッドは、平面が長方形で形成され、
前記第2、第4、第5及び第6の電極パッドは、各々の長辺が各々の配列方向に沿うようにして配置されていることを特徴とする電子装置の製造方法。 - 請求項25に記載の電子装置の製造方法において、
前記第2の配線基板の製品搭載領域には、前記第2の配線基板の主面から裏面に亘って貫通する通気孔が設けられていることを特徴とする電子装置の製造方法。 - 請求項25に記載の電子装置の製造方法において、
前記第2の配線基板は、各々がスクライブ領域によって区画され、かつ各々に前記第2の製品搭載領域、前記第2の枠体固定領域、前記複数の第3の電極パッド、及び前記複数の第4の電極パッドが配置された複数の製品形成領域を有し、
前記(m)工程の後、前記スクライブ領域に沿って前記第2の配線基板及び前記樹脂封止体を分割する工程を有することを特徴とする電子装置の製造方法。 - 厚さ方向において互いに反対側に位置する第1の面及び第2の面を有する枠体と、
厚さ方向において互いに反対側に位置する主面及び裏面を有し、前記主面が前記枠体の第1の面と向かう合う状態で前記枠体に固定された第1の配線基板と、
厚さ方向において互いに反対側に位置する主面及び裏面を有し、前記主面が前記枠体の第2の面と向かい合う状態で前記枠体に固定された第2の配線基板と、
前記枠体、前記第1及び第2の配線基板で形成された中空部と、
第1の半導体チップをパッケージングした第1の半導体装置であって、前記第1の配線基板の裏面に実装された第1の半導体装置と、
第2の半導体チップをパッケージングした第2の半導体装置であって、前記第2の配線基板の主面に実装され、かつ前記中空部の中に配置された第2の半導体装置と、
前記枠体、前記第1の配線基板、及び前記第1の半導体装置を封止する樹脂封止体とを有することを特徴とする電子装置。 - 請求項32に記載の電子装置において、
前記第1の半導体装置は、複数の第1の外部接続用端子を有し、
前記第2の半導体装置は、複数の第2の外部接続用端子を有し、
前記第1の配線基板は、その裏面に前記複数の第1の外部接続用端子に対応して配置された複数の第1の電極パッドを有し、
前記第2の配線基板は、その主面に前記複数の第2の外部接続用端子に対応して配置された複数の第3の電極パッドを有し、
前記複数の第1の外部接続用端子は、半田材によって前記複数の第1の電極パッドと夫々電気的にかつ機械的に接続され、
前記複数の第2の外部接続用端子は、半田材によって前記複数の第3の電極パッドと夫々電気的にかつ機械的に接続されていることを特徴とする電子装置。 - 請求項32に記載の電子装置において、
前記枠体は、前記第1の面に配置された複数の第5の電極パッドと、前記第2の面に配置され、かつ前記第5の電極パッドと夫々電気的に接続された複数の第6の電極パッドとを有し、
前記第1の配線基板は、その主面に前記複数の第5の電極パッドに対応して配置され、かつ前記複数の第1の電極パッドと夫々電気的に接続された複数の第2の電極パッドを有し、
前記第2の配線基板は、その主面に前記複数の第6の電極パッドに対応して配置され、かつ前記複数の第3の電極パッドと夫々電気的に接続された複数の第4の電極パッドを有し、
前記複数の第5の電極パッドは、半田材によって前記複数の第2の電極パッドと夫々電気的にかつ機械的に接続され、
前記複数の第6の電極パッドは、半田材によって前記複数の第4の電極パッドと夫々電気的にかつ機械的に接続されていることを特徴とする電子装置。 - 請求項34に記載の電子装置において、
前記枠体は、平面が方形状で形成され、
前記複数の第5の電極パッド及び前記複数の第6の電極パッドは、前記枠体の各辺に沿って千鳥状に配置されていることを特徴とする電子装置。 - 請求項35に記載の電子装置において、
前記第2、第4、第5及び第6の電極パッドは、平面が長方形で形成され、
前記第2、第4、第5及び第6の電極パッドは、各々の長辺が各々の配列方向に沿うようにして配置されていることを特徴とする電子装置。 - 請求項32に記載の電子装置において、
前記第2の配線基板には、前記第2の配線基板の主面から裏面に亘って貫通し、前記中空部と連結された通気孔が設けられていることを特徴とする電子装置。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006111661A JP4889359B2 (ja) | 2006-04-14 | 2006-04-14 | 電子装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2006111661A JP4889359B2 (ja) | 2006-04-14 | 2006-04-14 | 電子装置 |
Publications (3)
Publication Number | Publication Date |
---|---|
JP2007287820A true JP2007287820A (ja) | 2007-11-01 |
JP2007287820A5 JP2007287820A5 (ja) | 2009-04-23 |
JP4889359B2 JP4889359B2 (ja) | 2012-03-07 |
Family
ID=38759327
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2006111661A Expired - Fee Related JP4889359B2 (ja) | 2006-04-14 | 2006-04-14 | 電子装置 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP4889359B2 (ja) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2014208010A1 (ja) * | 2013-06-25 | 2014-12-31 | パナソニックIpマネジメント株式会社 | マイクロ波回路 |
JP2016514368A (ja) * | 2013-03-11 | 2016-05-19 | クアルコム,インコーポレイテッド | 無線周波マルチチップ集積回路パッケージ用の電磁妨害筐体 |
Families Citing this family (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106783805A (zh) * | 2017-03-13 | 2017-05-31 | 中国科学院微电子研究所 | 射频多芯片封装及屏蔽电路 |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63128736A (ja) * | 1986-11-19 | 1988-06-01 | Olympus Optical Co Ltd | 半導体素子 |
WO2000059036A1 (en) * | 1999-03-26 | 2000-10-05 | Hitachi, Ltd. | Semiconductor module and method of mounting |
JP2001111232A (ja) * | 1999-10-06 | 2001-04-20 | Sony Corp | 電子部品実装多層基板及びその製造方法 |
JP2002043507A (ja) * | 2000-07-31 | 2002-02-08 | Sanyo Electric Co Ltd | 半導体装置およびその製造方法 |
JP2003031724A (ja) * | 2000-12-25 | 2003-01-31 | Hitachi Ltd | 半導体モジュール |
JP2005005709A (ja) * | 2003-06-11 | 2005-01-06 | Samsung Electronics Co Ltd | チップ積層パッケージ、連結基板及びチップ連結方法 |
JP2005005092A (ja) * | 2003-06-11 | 2005-01-06 | Sony Corp | 電子回路装置及び接続部材 |
JP2005347470A (ja) * | 2004-06-02 | 2005-12-15 | Genusion:Kk | 半導体パッケージ用中継基板、半導体サブパッケージおよび半導体装置 |
-
2006
- 2006-04-14 JP JP2006111661A patent/JP4889359B2/ja not_active Expired - Fee Related
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS63128736A (ja) * | 1986-11-19 | 1988-06-01 | Olympus Optical Co Ltd | 半導体素子 |
WO2000059036A1 (en) * | 1999-03-26 | 2000-10-05 | Hitachi, Ltd. | Semiconductor module and method of mounting |
JP2001111232A (ja) * | 1999-10-06 | 2001-04-20 | Sony Corp | 電子部品実装多層基板及びその製造方法 |
JP2002043507A (ja) * | 2000-07-31 | 2002-02-08 | Sanyo Electric Co Ltd | 半導体装置およびその製造方法 |
JP2003031724A (ja) * | 2000-12-25 | 2003-01-31 | Hitachi Ltd | 半導体モジュール |
JP2005005709A (ja) * | 2003-06-11 | 2005-01-06 | Samsung Electronics Co Ltd | チップ積層パッケージ、連結基板及びチップ連結方法 |
JP2005005092A (ja) * | 2003-06-11 | 2005-01-06 | Sony Corp | 電子回路装置及び接続部材 |
JP2005347470A (ja) * | 2004-06-02 | 2005-12-15 | Genusion:Kk | 半導体パッケージ用中継基板、半導体サブパッケージおよび半導体装置 |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2016514368A (ja) * | 2013-03-11 | 2016-05-19 | クアルコム,インコーポレイテッド | 無線周波マルチチップ集積回路パッケージ用の電磁妨害筐体 |
JP2017143313A (ja) * | 2013-03-11 | 2017-08-17 | クアルコム,インコーポレイテッド | 無線周波マルチチップ集積回路パッケージ用の電磁妨害筐体 |
WO2014208010A1 (ja) * | 2013-06-25 | 2014-12-31 | パナソニックIpマネジメント株式会社 | マイクロ波回路 |
JPWO2014208010A1 (ja) * | 2013-06-25 | 2017-02-23 | パナソニックIpマネジメント株式会社 | マイクロ波回路 |
US9601818B2 (en) | 2013-06-25 | 2017-03-21 | Panasonic Intellectual Property Management Co., Ltd. | Microwave circuit |
Also Published As
Publication number | Publication date |
---|---|
JP4889359B2 (ja) | 2012-03-07 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US8445322B2 (en) | Method of fabricating semiconductor package | |
KR100441532B1 (ko) | 반도체장치 | |
KR100551641B1 (ko) | 반도체 장치의 제조 방법 및 반도체 장치 | |
US7679178B2 (en) | Semiconductor package on which a semiconductor device can be stacked and fabrication method thereof | |
US20120208322A1 (en) | Semiconductor device and manufacturing method therefor | |
TW201535668A (zh) | 半導體裝置及半導體裝置之製造方法 | |
JP2008166373A (ja) | 半導体装置およびその製造方法 | |
US20120119358A1 (en) | Semicondiuctor package substrate and method for manufacturing the same | |
JP2007027287A (ja) | 半導体装置およびその製造方法 | |
JP2009147053A (ja) | 半導体装置及びその製造方法 | |
JP4889359B2 (ja) | 電子装置 | |
US20090321920A1 (en) | Semiconductor device and method of manufacturing the same | |
JP2012129452A (ja) | 半導体装置、半導体パッケージおよび半導体装置の製造方法 | |
JP5547703B2 (ja) | 半導体装置の製造方法 | |
CN113903731A (zh) | 半导体装置及其制造方法 | |
JP4497304B2 (ja) | 半導体装置及びその製造方法 | |
TWI843813B (zh) | 半導體裝置 | |
JP4937581B2 (ja) | 電子装置 | |
JP2011061055A (ja) | 半導体装置の製造方法 | |
KR20080051658A (ko) | 인쇄회로기판 및 그 제조 방법, 상기 인쇄회로기판을 갖는반도체 패키지 및 그 제조 방법 | |
JP4174008B2 (ja) | 半導体装置 | |
US20140042589A1 (en) | Semiconductor device | |
KR100533761B1 (ko) | 반도체패키지 | |
KR20080084075A (ko) | 적층 반도체 패키지 | |
JP2012023390A (ja) | 電子装置 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20090310 |
|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20090310 |
|
A711 | Notification of change in applicant |
Free format text: JAPANESE INTERMEDIATE CODE: A712 Effective date: 20100511 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20110117 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110125 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20110927 |
|
A521 | Request for written amendment filed |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20111125 |
|
TRDD | Decision of grant or rejection written | ||
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 Effective date: 20111213 |
|
A01 | Written decision to grant a patent or to grant a registration (utility model) |
Free format text: JAPANESE INTERMEDIATE CODE: A01 |
|
A61 | First payment of annual fees (during grant procedure) |
Free format text: JAPANESE INTERMEDIATE CODE: A61 Effective date: 20111213 |
|
R150 | Certificate of patent or registration of utility model |
Free format text: JAPANESE INTERMEDIATE CODE: R150 |
|
FPAY | Renewal fee payment (event date is renewal date of database) |
Free format text: PAYMENT UNTIL: 20141222 Year of fee payment: 3 |
|
S531 | Written request for registration of change of domicile |
Free format text: JAPANESE INTERMEDIATE CODE: R313531 |
|
R350 | Written notification of registration of transfer |
Free format text: JAPANESE INTERMEDIATE CODE: R350 |
|
LAPS | Cancellation because of no payment of annual fees |