JP2007027255A - 半導体実装基板及びその製造方法 - Google Patents
半導体実装基板及びその製造方法 Download PDFInfo
- Publication number
- JP2007027255A JP2007027255A JP2005204247A JP2005204247A JP2007027255A JP 2007027255 A JP2007027255 A JP 2007027255A JP 2005204247 A JP2005204247 A JP 2005204247A JP 2005204247 A JP2005204247 A JP 2005204247A JP 2007027255 A JP2007027255 A JP 2007027255A
- Authority
- JP
- Japan
- Prior art keywords
- substrate
- wiring layer
- electrode
- support substrate
- multilayer wiring
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/10—Bump connectors; Manufacturing methods related thereto
- H01L2224/15—Structure, shape, material or disposition of the bump connectors after the connecting process
- H01L2224/16—Structure, shape, material or disposition of the bump connectors after the connecting process of an individual bump connector
- H01L2224/161—Disposition
- H01L2224/16151—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
- H01L2224/16221—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
- H01L2224/16225—Disposition the bump connector connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being non-metallic, e.g. insulating substrate with or without metallisation
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/73—Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
- H01L2224/732—Location after the connecting process
- H01L2224/73201—Location after the connecting process on the same surface
- H01L2224/73203—Bump and layer connectors
- H01L2224/73204—Bump and layer connectors the bump connector being embedded into the layer connector
Landscapes
- Production Of Multi-Layered Print Wiring Board (AREA)
Abstract
【解決手段】実装基板40は、支持基板21と、多層配線層35とにより構成されている。支持基板20の多層配線層35側の面には凹部が設けられており、凹部内にはキャパシタ25が配置されている。また、支持基板20には、一方の面側の電極と他方の面側の電極とを電気的に接続するスルーホール21が設けられている。多層配線層35は、例えばビルドアップ基板からコア基板を分離して形成されている。この多層配線層35には、半導体チップ41の電極とキャパシタ25の電極及び支持基板20に設けられた電極との間を電気的に接続する配線及びビアコンタクトが形成されている。
【選択図】図2
Description
S,Towle et al., "Bumpless Build-Up Layer Packaging ", 11/11/2001 ftp://download.intel.com/research/silicon/BBULASME1101.pdf T,Shimoto et al., "High-Perfomance Flip-Chip BGA based Multi-Layer Thin-Film Packaging Technology",Proceedings of the 2002 IMAPS, pp.10-15
第1の面側が前記支持基板の一方の面上に接合され、第2の面側に半導体装置が接続される多層配線層とを有する半導体実装基板において、
前記支持基板は、前記多層配線層側の面に設けられた凹部と、前記凹部内に配置され前記多層配線層の配線及びビアコンタクトを介して前記半導体装置に電気的に接続される電子部品と、前記支持基板の一方の面から他方の面に貫通して前記一方の面側に設けられた電極と前記他方の面側に設けられた電極との間を電気的に接続するスルーホールとを有することを特徴とする半導体実装基板。
前記支持基板の一方の面側に凹部を形成する工程と、
前記凹部内に電子部品を配置する工程と、
前記支持基板の前記一方の面側に多層配線層を接合する工程とを有し、
前記多層配線層には、半導体装置に接合される第1の電極と、前記電子部品の電極及び前記支持基板の電極に接合される第2の電極と、前記第1の電極と前記第2の電極との間を電気的に接続する配線及びビアコンタクトとを有することを特徴とする半導体実装基板の製造方法。
12…LSIチップ、
13,35a…ビルドアップ配線層、
14,25…キャパシタ、
15…ピン、
20…支持基板、
21…スルーホール、
22,25a…電極、
23…凹部、
27…はんだペースト、
32…接着フィルム、
33,34…金属膜、
35…多層配線層、
40…半導体実装基板、
41…半導体チップ、
42…樹脂(アンダーフィル)、
43…スティフナ、
44…ヒートシンク。
Claims (5)
- 支持基板と、
第1の面側が前記支持基板の一方の面上に接合され、第2の面側に半導体装置が接続される多層配線層とを有する半導体実装基板において、
前記支持基板は、前記多層配線層側の面に設けられた凹部と、前記凹部内に配置され前記多層配線層の配線及びビアコンタクトを介して前記半導体装置に電気的に接続される電子部品と、前記支持基板の一方の面から他方の面に貫通して前記一方の面側に設けられた電極と前記他方の面側に設けられた電極との間を電気的に接続するスルーホールとを有することを特徴とする半導体実装基板。 - 前記多層配線層が、ビルドアップ基板からコア基板を分離して形成されたものであることを特徴とする請求項1に記載の半導体実装基板。
- 前記電子部品がキャパシタであることを特徴とする請求項1に記載の半導体実装基板。
- 支持基板に電極及びスルーホールを形成する工程と、
前記支持基板の一方の面側に凹部を形成する工程と、
前記凹部内に電子部品を配置する工程と、
前記支持基板の前記一方の面側に多層配線層を接合する工程とを有し、
前記多層配線層には、半導体装置に接合される第1の電極と、前記電子部品の電極及び前記支持基板の電極に接合される第2の電極と、前記第1の電極と前記第2の電極との間を電気的に接続する配線及びビアコンタクトとを有することを特徴とする半導体実装基板の製造方法。 - 前記多層配線層が、ビルドアップ基板からコア基板を分離して形成されたものであることを特徴とする請求項4に記載の半導体実装基板の製造方法。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005204247A JP2007027255A (ja) | 2005-07-13 | 2005-07-13 | 半導体実装基板及びその製造方法 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005204247A JP2007027255A (ja) | 2005-07-13 | 2005-07-13 | 半導体実装基板及びその製造方法 |
Publications (1)
Publication Number | Publication Date |
---|---|
JP2007027255A true JP2007027255A (ja) | 2007-02-01 |
Family
ID=37787669
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP2005204247A Pending JP2007027255A (ja) | 2005-07-13 | 2005-07-13 | 半導体実装基板及びその製造方法 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JP2007027255A (ja) |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012109387A (ja) * | 2010-11-17 | 2012-06-07 | Ngk Spark Plug Co Ltd | 配線基板 |
US8964403B2 (en) | 2010-11-17 | 2015-02-24 | Ngk Spark Plug Co., Ltd. | Wiring board having a reinforcing member with capacitors incorporated therein |
JPWO2017038791A1 (ja) * | 2015-09-02 | 2018-03-01 | 株式会社村田製作所 | 樹脂回路基板、部品搭載樹脂回路基板 |
WO2024174598A1 (zh) * | 2023-02-20 | 2024-08-29 | 捷蒽迪电子科技(上海)有限公司 | 一种芯片内埋的模块结构 |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003142628A (ja) * | 2001-11-08 | 2003-05-16 | Ngk Spark Plug Co Ltd | 配線基板 |
WO2004105454A1 (ja) * | 2003-05-23 | 2004-12-02 | Fujitsu Limited | 配線基板の製造方法 |
-
2005
- 2005-07-13 JP JP2005204247A patent/JP2007027255A/ja active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2003142628A (ja) * | 2001-11-08 | 2003-05-16 | Ngk Spark Plug Co Ltd | 配線基板 |
WO2004105454A1 (ja) * | 2003-05-23 | 2004-12-02 | Fujitsu Limited | 配線基板の製造方法 |
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012109387A (ja) * | 2010-11-17 | 2012-06-07 | Ngk Spark Plug Co Ltd | 配線基板 |
US8964403B2 (en) | 2010-11-17 | 2015-02-24 | Ngk Spark Plug Co., Ltd. | Wiring board having a reinforcing member with capacitors incorporated therein |
JPWO2017038791A1 (ja) * | 2015-09-02 | 2018-03-01 | 株式会社村田製作所 | 樹脂回路基板、部品搭載樹脂回路基板 |
WO2024174598A1 (zh) * | 2023-02-20 | 2024-08-29 | 捷蒽迪电子科技(上海)有限公司 | 一种芯片内埋的模块结构 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7777328B2 (en) | Substrate and multilayer circuit board | |
US7543374B2 (en) | Method of manufacturing wiring substrate | |
JP3429734B2 (ja) | 配線基板、多層配線基板、回路部品実装体及び、配線基板の製造方法 | |
JP4057589B2 (ja) | 電子部品搭載基板の製造方法 | |
US7923367B2 (en) | Multilayer wiring substrate mounted with electronic component and method for manufacturing the same | |
JP3677429B2 (ja) | フリップチップ型半導体装置の製造方法 | |
JP3619395B2 (ja) | 半導体素子内蔵配線基板およびその製造方法 | |
JP4528062B2 (ja) | 半導体装置およびその製造方法 | |
KR100466680B1 (ko) | 덴드라이트 상호접속을 이용하여 박판에 대한 박막의 부착 | |
WO2007102358A1 (ja) | 電子デバイスパッケージ、モジュール、および電子機器 | |
JP2007027255A (ja) | 半導体実装基板及びその製造方法 | |
JP4549692B2 (ja) | 配線基板の製造方法 | |
JP2014220402A (ja) | 半導体パッケージ基板の製造方法 | |
JP2005072085A (ja) | 配線基板の製造方法、及び配線基板 | |
JP2008098202A (ja) | 多層配線基板、多層配線基板構造体 | |
JP5067107B2 (ja) | 回路基板および半導体装置 | |
JP4786914B2 (ja) | 複合配線基板構造体 | |
JP2006310543A (ja) | 配線基板及びその製造方法、半導体回路素子付き配線基板 | |
JP3883497B2 (ja) | 半導体パッケージの製造方法 | |
JP3834305B2 (ja) | 多層配線基板の製造方法 | |
JP2000294675A (ja) | チップキャリア及び半導体装置並びにチップキャリアの製造方法 | |
JP2005243990A (ja) | 配線基板の製造方法 | |
JP4663470B2 (ja) | 半導体素子内蔵型多層回路基板 | |
JP4663471B2 (ja) | 半導体素子内蔵型多層回路基板 | |
JP3429743B2 (ja) | 配線基板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A621 | Written request for application examination |
Free format text: JAPANESE INTERMEDIATE CODE: A621 Effective date: 20080519 |
|
A977 | Report on retrieval |
Free format text: JAPANESE INTERMEDIATE CODE: A971007 Effective date: 20100601 |
|
A131 | Notification of reasons for refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A131 Effective date: 20100608 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20100804 |
|
A02 | Decision of refusal |
Free format text: JAPANESE INTERMEDIATE CODE: A02 Effective date: 20101124 |
|
A521 | Written amendment |
Free format text: JAPANESE INTERMEDIATE CODE: A523 Effective date: 20110121 |
|
A911 | Transfer of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A911 Effective date: 20110203 |
|
A912 | Removal of reconsideration by examiner before appeal (zenchi) |
Free format text: JAPANESE INTERMEDIATE CODE: A912 Effective date: 20110318 |