CN1126179C - 晶体管和半导体电路 - Google Patents
晶体管和半导体电路 Download PDFInfo
- Publication number
- CN1126179C CN1126179C CN94102725A CN94102725A CN1126179C CN 1126179 C CN1126179 C CN 1126179C CN 94102725 A CN94102725 A CN 94102725A CN 94102725 A CN94102725 A CN 94102725A CN 1126179 C CN1126179 C CN 1126179C
- Authority
- CN
- China
- Prior art keywords
- semiconductor
- region
- concentration
- silicon film
- catalytic element
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
- 239000004065 semiconductor Substances 0.000 title claims description 107
- 238000000034 method Methods 0.000 title abstract description 73
- 229910021417 amorphous silicon Inorganic materials 0.000 claims abstract description 75
- 229910021419 crystalline silicon Inorganic materials 0.000 claims abstract description 59
- 239000000758 substrate Substances 0.000 claims abstract description 53
- 238000002425 crystallisation Methods 0.000 claims abstract description 26
- 230000008025 crystallization Effects 0.000 claims abstract description 26
- 239000011159 matrix material Substances 0.000 claims abstract description 17
- 239000003054 catalyst Substances 0.000 claims abstract description 11
- 230000002708 enhancing effect Effects 0.000 claims abstract 3
- 239000010408 film Substances 0.000 claims description 145
- 230000003197 catalytic effect Effects 0.000 claims description 63
- 239000010409 thin film Substances 0.000 claims description 50
- 239000012535 impurity Substances 0.000 claims description 48
- PXHVJJICTQNCMI-UHFFFAOYSA-N Nickel Chemical compound [Ni] PXHVJJICTQNCMI-UHFFFAOYSA-N 0.000 claims description 39
- 229910052759 nickel Inorganic materials 0.000 claims description 18
- BASFCYQUMIYNBI-UHFFFAOYSA-N platinum Chemical compound [Pt] BASFCYQUMIYNBI-UHFFFAOYSA-N 0.000 claims description 17
- XEEYBQQBJWHFJM-UHFFFAOYSA-N Iron Chemical compound [Fe] XEEYBQQBJWHFJM-UHFFFAOYSA-N 0.000 claims description 15
- 229910017052 cobalt Inorganic materials 0.000 claims description 8
- 239000010941 cobalt Substances 0.000 claims description 8
- GUTLYIVDDKVIGB-UHFFFAOYSA-N cobalt atom Chemical compound [Co] GUTLYIVDDKVIGB-UHFFFAOYSA-N 0.000 claims description 8
- 229910052697 platinum Inorganic materials 0.000 claims description 8
- 229910052742 iron Inorganic materials 0.000 claims description 7
- 230000002093 peripheral effect Effects 0.000 claims description 7
- 238000001004 secondary ion mass spectrometry Methods 0.000 claims description 4
- 229910052751 metal Inorganic materials 0.000 claims description 3
- 239000002184 metal Substances 0.000 claims description 3
- 238000005259 measurement Methods 0.000 claims description 2
- 230000001737 promoting effect Effects 0.000 claims description 2
- 238000002360 preparation method Methods 0.000 claims 1
- 230000008569 process Effects 0.000 abstract description 47
- 238000004519 manufacturing process Methods 0.000 abstract description 16
- 239000000126 substance Substances 0.000 abstract description 3
- 239000010410 layer Substances 0.000 description 37
- 238000010438 heat treatment Methods 0.000 description 35
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 31
- 229910052710 silicon Inorganic materials 0.000 description 31
- 239000010703 silicon Substances 0.000 description 31
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N silicon dioxide Inorganic materials O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 25
- 229910052814 silicon oxide Inorganic materials 0.000 description 24
- 238000004544 sputter deposition Methods 0.000 description 17
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 description 12
- 238000005468 ion implantation Methods 0.000 description 12
- 239000000463 material Substances 0.000 description 12
- 150000002500 ions Chemical class 0.000 description 11
- 238000005268 plasma chemical vapour deposition Methods 0.000 description 10
- OAICVXFJPJFONN-UHFFFAOYSA-N Phosphorus Chemical compound [P] OAICVXFJPJFONN-UHFFFAOYSA-N 0.000 description 9
- 229910052782 aluminium Inorganic materials 0.000 description 9
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 9
- 239000001257 hydrogen Substances 0.000 description 9
- 229910052739 hydrogen Inorganic materials 0.000 description 9
- 229910052698 phosphorus Inorganic materials 0.000 description 9
- 239000011574 phosphorus Substances 0.000 description 9
- GUVRBAGPIYLISA-UHFFFAOYSA-N tantalum atom Chemical compound [Ta] GUVRBAGPIYLISA-UHFFFAOYSA-N 0.000 description 9
- XKRFYHLGVUSROY-UHFFFAOYSA-N Argon Chemical compound [Ar] XKRFYHLGVUSROY-UHFFFAOYSA-N 0.000 description 8
- 239000012298 atmosphere Substances 0.000 description 8
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 description 8
- 230000015572 biosynthetic process Effects 0.000 description 8
- 239000007789 gas Substances 0.000 description 8
- 239000004973 liquid crystal related substance Substances 0.000 description 8
- 239000001301 oxygen Substances 0.000 description 8
- 229910052760 oxygen Inorganic materials 0.000 description 8
- 239000002994 raw material Substances 0.000 description 8
- 229910052715 tantalum Inorganic materials 0.000 description 8
- VEQPNABPJHWNSG-UHFFFAOYSA-N Nickel(2+) Chemical compound [Ni+2] VEQPNABPJHWNSG-UHFFFAOYSA-N 0.000 description 7
- 229910001453 nickel ion Inorganic materials 0.000 description 7
- LYCAIKOWRPUZTN-UHFFFAOYSA-N Ethylene glycol Chemical compound OCCO LYCAIKOWRPUZTN-UHFFFAOYSA-N 0.000 description 6
- BOTDANWDWHJENH-UHFFFAOYSA-N Tetraethyl orthosilicate Chemical compound CCO[Si](OCC)(OCC)OCC BOTDANWDWHJENH-UHFFFAOYSA-N 0.000 description 6
- 238000001994 activation Methods 0.000 description 5
- 239000013078 crystal Substances 0.000 description 5
- 238000000151 deposition Methods 0.000 description 5
- 230000008021 deposition Effects 0.000 description 5
- 239000011521 glass Substances 0.000 description 5
- NRTOMJZYCJJWKI-UHFFFAOYSA-N Titanium nitride Chemical compound [Ti]#N NRTOMJZYCJJWKI-UHFFFAOYSA-N 0.000 description 4
- XSTXAVWGXDQKEL-UHFFFAOYSA-N Trichloroethylene Chemical group ClC=C(Cl)Cl XSTXAVWGXDQKEL-UHFFFAOYSA-N 0.000 description 4
- 230000001133 acceleration Effects 0.000 description 4
- 230000004913 activation Effects 0.000 description 4
- 229910052786 argon Inorganic materials 0.000 description 4
- 239000002019 doping agent Substances 0.000 description 4
- 239000007769 metal material Substances 0.000 description 4
- 239000012299 nitrogen atmosphere Substances 0.000 description 4
- 238000001953 recrystallisation Methods 0.000 description 4
- ZOXJGFHDIHLPTG-UHFFFAOYSA-N Boron Chemical compound [B] ZOXJGFHDIHLPTG-UHFFFAOYSA-N 0.000 description 3
- XYFCBTPGUUZFHI-UHFFFAOYSA-N Phosphine Chemical compound P XYFCBTPGUUZFHI-UHFFFAOYSA-N 0.000 description 3
- 238000007743 anodising Methods 0.000 description 3
- 229910052796 boron Inorganic materials 0.000 description 3
- 238000005229 chemical vapour deposition Methods 0.000 description 3
- RUFLMLWJRZAWLJ-UHFFFAOYSA-N nickel silicide Chemical compound [Ni]=[Si]=[Ni] RUFLMLWJRZAWLJ-UHFFFAOYSA-N 0.000 description 3
- 229910021334 nickel silicide Inorganic materials 0.000 description 3
- 229920002120 photoresistant polymer Polymers 0.000 description 3
- 230000002829 reductive effect Effects 0.000 description 3
- MYMOFIZGZYHOMD-UHFFFAOYSA-N Dioxygen Chemical compound O=O MYMOFIZGZYHOMD-UHFFFAOYSA-N 0.000 description 2
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 2
- FEWJPZIEWOKRBE-UHFFFAOYSA-N Tartaric acid Natural products [H+].[H+].[O-]C(=O)C(O)C(O)C([O-])=O FEWJPZIEWOKRBE-UHFFFAOYSA-N 0.000 description 2
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 2
- 230000003213 activating effect Effects 0.000 description 2
- 239000003990 capacitor Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 229910001882 dioxygen Inorganic materials 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000005684 electric field Effects 0.000 description 2
- 230000006872 improvement Effects 0.000 description 2
- 239000012212 insulator Substances 0.000 description 2
- 239000011229 interlayer Substances 0.000 description 2
- 238000005499 laser crystallization Methods 0.000 description 2
- 229910052750 molybdenum Inorganic materials 0.000 description 2
- 239000011733 molybdenum Substances 0.000 description 2
- PEUPIGGLJVUNEU-UHFFFAOYSA-N nickel silicon Chemical compound [Si].[Ni] PEUPIGGLJVUNEU-UHFFFAOYSA-N 0.000 description 2
- 238000000059 patterning Methods 0.000 description 2
- 235000002906 tartaric acid Nutrition 0.000 description 2
- 239000011975 tartaric acid Substances 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- 229910052719 titanium Inorganic materials 0.000 description 2
- 229960002415 trichloroethylene Drugs 0.000 description 2
- WFKWXMTUELFFGS-UHFFFAOYSA-N tungsten Chemical compound [W] WFKWXMTUELFFGS-UHFFFAOYSA-N 0.000 description 2
- 229910052721 tungsten Inorganic materials 0.000 description 2
- 239000010937 tungsten Substances 0.000 description 2
- 230000009471 action Effects 0.000 description 1
- 230000002411 adverse Effects 0.000 description 1
- 238000002048 anodisation reaction Methods 0.000 description 1
- FFBHFFJDDLITSX-UHFFFAOYSA-N benzyl N-[2-hydroxy-4-(3-oxomorpholin-4-yl)phenyl]carbamate Chemical compound OC1=C(NC(=O)OCC2=CC=CC=C2)C=CC(=C1)N1CCOCC1=O FFBHFFJDDLITSX-UHFFFAOYSA-N 0.000 description 1
- 230000008859 change Effects 0.000 description 1
- 150000001875 compounds Chemical class 0.000 description 1
- 230000008094 contradictory effect Effects 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 230000007547 defect Effects 0.000 description 1
- ZOCHARZZJNPSEU-UHFFFAOYSA-N diboron Chemical compound B#B ZOCHARZZJNPSEU-UHFFFAOYSA-N 0.000 description 1
- 238000009792 diffusion process Methods 0.000 description 1
- 230000005669 field effect Effects 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 230000004941 influx Effects 0.000 description 1
- 230000001678 irradiating effect Effects 0.000 description 1
- 230000000873 masking effect Effects 0.000 description 1
- 229910021421 monocrystalline silicon Inorganic materials 0.000 description 1
- 230000003472 neutralizing effect Effects 0.000 description 1
- 230000036961 partial effect Effects 0.000 description 1
- -1 phosphine trihydride Chemical compound 0.000 description 1
- 238000000206 photolithography Methods 0.000 description 1
- 229910021420 polycrystalline silicon Inorganic materials 0.000 description 1
- 229920005591 polysilicon Polymers 0.000 description 1
- 238000012545 processing Methods 0.000 description 1
- 239000010453 quartz Substances 0.000 description 1
- 230000009467 reduction Effects 0.000 description 1
- 238000011160 research Methods 0.000 description 1
- 238000012827 research and development Methods 0.000 description 1
- 229910021332 silicide Inorganic materials 0.000 description 1
- FVBUAEGBCNSCDD-UHFFFAOYSA-N silicide(4-) Chemical compound [Si-4] FVBUAEGBCNSCDD-UHFFFAOYSA-N 0.000 description 1
- 238000012360 testing method Methods 0.000 description 1
- 239000012808 vapor phase Substances 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02656—Special treatments
- H01L21/02664—Aftertreatments
- H01L21/02667—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth
- H01L21/02672—Crystallisation or recrystallisation of non-monocrystalline semiconductor materials, e.g. regrowth using crystallisation enhancing elements
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02524—Group 14 semiconducting materials
- H01L21/02532—Silicon, silicon germanium, germanium
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0312—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes
- H10D30/0314—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] characterised by the gate electrodes of lateral top-gate TFTs comprising only a single gate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
- H10D30/0321—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6704—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device
- H10D30/6713—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device characterised by the properties of the source or drain regions, e.g. compositions or sectional shapes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
- H10D30/6731—Top-gate only TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6741—Group IV materials, e.g. germanium or silicon carbide
- H10D30/6743—Silicon
- H10D30/6745—Polycrystalline or microcrystalline silicon
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/0123—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs
- H10D84/0126—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs
- H10D84/0165—Integrating together multiple components covered by H10D12/00 or H10D30/00, e.g. integrating multiple IGBTs the components including insulated gates, e.g. IGFETs the components including complementary IGFETs, e.g. CMOS devices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/01—Manufacture or treatment
- H10D84/02—Manufacture or treatment characterised by using material-based technologies
- H10D84/03—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology
- H10D84/038—Manufacture or treatment characterised by using material-based technologies using Group IV technology, e.g. silicon technology or silicon-carbide [SiC] technology using silicon technology, e.g. SiGe
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D84/00—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
- H10D84/80—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
- H10D84/82—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
- H10D84/83—Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
- H10D84/85—Complementary IGFETs, e.g. CMOS
- H10D84/856—Complementary IGFETs, e.g. CMOS the complementary IGFETs having different architectures than each other, e.g. high-voltage and low-voltage CMOS
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0221—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies
- H10D86/0223—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies comprising crystallisation of amorphous, microcrystalline or polycrystalline semiconductor materials
- H10D86/0225—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies comprising crystallisation of amorphous, microcrystalline or polycrystalline semiconductor materials using crystallisation-promoting species, e.g. using a Ni catalyst
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/431—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having different compositions, shapes, layouts or thicknesses of gate insulators in different TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/471—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having different architectures, e.g. having both top-gate and bottom-gate TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1345—Conductors connecting electrodes to cell terminals
- G02F1/13454—Drivers integrated on the active matrix substrate
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S148/00—Metal treatment
- Y10S148/016—Catalyst
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- Thin Film Transistor (AREA)
- Recrystallisation Techniques (AREA)
Abstract
形成一种包含催化剂的物质以同非晶硅膜紧密接触,或将催化剂导入非晶硅膜。在低于通常非晶硅结晶温度下热处理非晶硅膜,使其有选择地晶化。该结晶区用作能用于有源矩阵电路的外部驱动电路中的结晶硅TFT。保持非晶态的区用作可用于象素电路中的非晶硅TFT。本发明可在同一衬底上用同一工艺形成高速操作的结晶硅TFT和漏电流小的非晶硅TFT,从而大大增强了批量生产率和改善了产品诸性能。
Description
技术领域
本发明涉及薄膜晶体管(TFT)和制造该晶体管的方法,还涉及具有多个薄膜晶体管(TFT)和半导体电路。根据本发明产生的薄膜晶体管可在诸如玻璃之类的绝缘衬底上和在诸如单晶硅之类的半导体衬底两者之一上形成。尤其是,本发明涉及这样一种半导体电路,它包括在低速下工作诸如单片有源矩阵电路(可用于液晶显示器之类)的矩阵电路和一个驱动该有源矩阵电路并在高速下工作的外部电路。本发明还涉及通过根据热处理晶体和激活而产生的薄膜晶体管。
背景技术
近来,人们对具有薄膜有源层(active layer)(还称之为有源区)的绝缘栅半导体器件进行了种种研究。特别对薄膜绝缘栅半导体器件或称为薄膜晶体管(TFT)进行了努力研究。这类薄膜晶体管在透明绝缘衬底上如此形成以便能用于控制具有矩阵结构的在液晶显示器等驱动电路内的象素。薄膜晶体管根据所用半导体材料的种类和结晶状态分为非晶体硅TFT以及结晶硅两类。
非晶态的半导体一般其电场迁移率(field mobility)小,因而不能用于必须以高速操作的TFT中。再者,由于P型非晶硅的电场迁移率极低,故不可能生产P沟道TFT(PMOS TFT)。因此,不可能制造由P沟道TFT和N沟道TFT(NMOS TFT)组合成一个完整MOS电路(CMOS)。
相反,晶体半导体具有比非晶体半导体较高的电场迁移率,因而能以高速操作。当采用结晶硅时,由于能以相同方式既可制造NMOS TFT也可制造PMOS TFT,故有可能制造CMOS电路。例如,一种有源矩阵型的已知液晶显示器件具有所谓单片结构,即由CMOS晶体TFT既构成有源矩阵区也构成外部电路(包括驱动电路等)。由于这些原由,人们对使用结晶硅的TFT进行了强有力的研究和开发。
在为获得结晶硅的一种方法实例中,是用激光或相当于激光的强光辐照非晶体硅而使其晶体化。然而,由于激光输出的不稳定性和由于极短工艺周期的不稳定性,该方法不具备批量生产或实际应用的前景。
如今可实际运用的一种方法是将非晶硅经加热使其结晶化的方法。按此法,有可能获得各批生产量之间变化很小的结晶硅。但该法有一个问题。
一般说来,结晶硅的形成要求长时间在大约600℃下进行热处理,或在1000℃高温或更高温下进行热处理。在运用后一种方法的情况下,可选衬底限于石英制造的衬底,导致衬底的成本极高。在应用前一种方法情况下,被底可选范围广但又引起另一问题。
当使用廉价的无碱玻璃衬底(例如,由Corning公司生产的7059号)时,传统的生产TFT工艺大致以下列方式进行:
(1)形成非晶硅膜;
(2)非晶硅膜的结晶(600℃或更高,24小时或更长);
(3)形成绝缘栅膜;
(4)形成栅电极;
(5)引入掺杂(用离子注入法或离子掺杂法);
(6)激活掺杂(600℃或更高,24小时或更长);
(7)形成绝缘层;和
(8)形成源极和漏极。
在此工艺过程中,步骤(2)和(6)存有一些问题。多种无碱玻璃具有大约600℃的畸变温度(在Corning 7059情况下为593℃)。在这温度下的工艺过程引起诸如衬底收缩和弯曲之类的问题。在步骤92),这是第一热处理工序,由于还未进行形成图案工艺(Patterning process),衩底的收缩不会引起严重问题。然而,在步骤(6),那时已经过图案形成工艺。所以在步骤(6),当衬底收缩时,在此后的一系列步骤中不能正确进行掩模对齐,从而构成损坏成品的主要原因。因此,人们希望在低于衬底畸变温度下进行步骤(20的工艺,和在更低的温度下(最好在低于玻璃畸变温度50℃或更低的温度,更可取的是在低于步骤(2)最大工艺温度50℃或更低温度下进行步骤(6)的工序。
为满足这些要求,可运用如上所述的使用激光之类的一种方法。然而,除了激光器输出不稳定的问题外,人们已觉察到的另一问题是由于受激光束辐照的那部分(源和漏区)和未受激光束辐照的那部分(有源区,即栅极下面的那个区域)之间出现的温度差所产生的应力,从而有损于可靠性。
另一方面,由非晶体半导体制成的TFT具有截止电流低的特性。因为这种TFT应用于不要求很高操作速度的液晶显示器的有源矩阵和象素电路中晶体管之类的用途中,在这种显示器中,仅仅单导电率型就足够了,并需要具有高度保持电荷的能力。然而,这种TFT不能应用于必须高速操作的外部电路中。
在一种结晶体硅TFT中,当无电压施加到栅极时(即,非选择周期期间),流过的漏电流大于在非晶硅TFT中的漏电流。当液晶显示器中使用结晶硅TFT时,采取配置用于补偿漏电流的辅助电容器及将两个TFT串联连接的措施,以减小漏电流。
图5示出一种用于液晶显示器的有源矩阵电路的方块图。衬底107上配置有作为外部电路的列译码器101和行译码器102。各包括一晶体管和一电容器的象素电路104形成在矩阵区103中。矩阵区和外部电路通过导线105和106彼此连接。用于外部电路的TFT需要具有高速性能。而在象素电路中所用的TFT需要有低的漏电流的性能。虽然这些性能实际上是互相矛盾的,但又要求在同一衬底上并通过同一工艺形成两种类型的TFT。
一般说来,结晶硅的形成要求长周期并在大约600℃下的热处理,或在高温1000℃或更高温的热处理。例如,要在同一衬底上制成具有高迁移率的多晶硅TFT组成的外部电路和利用高截止(OFF)电阻的非晶硅TFT结构是不可能的,因为非晶硅在上述热处理工序中被晶体化。
因此,从批量生产的观点出发,运用在生产TFT过程中用激光器的方法是困难的。另一方面,本领域的现状是找不到其他有效的方法。为解法这些难题,已导出本发明。
发明内容
本发明的一个目的是为在保持批量生产性的同时解决这些问题。
为解决这些难题,现已实施了该发明。然而,一种改进结构导致工艺复杂,产量较低和成本较高并不是人们所期望的。本发明的一个目的是通过在保持批量生产性的同时以最少地改变工艺过程使要求高迁移率的TFT和要求低漏电流的TFT这两种TFT能有选择地以简单方式产生。
本发明人的研究成果表明:将少量催化物质添加到非晶硅薄膜,便增强了结晶作用,降低了晶体形成的温度并缩短了结晶时间。至于催化材料,象镍(Ni)、铁(Fe)、钴(Co)、铂(Pt)之类的简单物质或其化合物如硅化物是合适的。实际上,非晶硅薄膜可通过在非晶硅膜下面或上面形成膜、晶粒或这些催化元素的簇(cluster)或通过用象离子注入之类的方法在非晶硅膜中引入这些催化元素的方式;接着在适当温度下,一般在580℃或低些的温度下对非晶硅膜进行热处理而晶化。
在用化学汽相淀积法(CVD法)形成非晶硅膜的情况下,可将这些催化剂加入某种材料气体中;在用象溅射之类的物理气相法形成非晶硅膜的情况下,可将这些催化剂添加入象耙或淀积源的淀积材料中。虽然这是一种自然结果,但热处理的温度越高,晶化的时间就越短。此外,镍,铁,钴,铂的浓度越高,则晶化的温度越低而且结晶过程的时间越短。经本发明人的研究已发现,为增强结晶作用,至少一种元素的浓度应为1×1017cm-3或更多,最好为5×1018cm-3或更多。
此外,应注意:没有象这种催化材料的区域根本不会增强晶化作用,并能保持非晶态。例如,浓度为1017cm-3或更小,最好为1×1016cm-3或更小的非晶体在600℃或更高温度下开始结晶,但在580℃或更低温度下根本未加强结晶。不过,由于非晶硅中平衡空键(neutralizing dangling bonds)所需的氢气在300℃或更高的环境中被释放,故为获得适当的半导体特性最好在氢气气氛中进行热处理。
在本发明中,利用在上述催化材料作用下的晶化特性去形成非晶硅膜。其一部分被有选择地晶化并用作有源矩阵电路的外部电路中的结晶硅TFT。非晶态的另一部分被用作矩阵区(象素电路)中的非晶硅TFT。结果,可在同一衬底上同时形成具有低的漏电流和快动作的相反特性之晶体管电路。
由于上述催化材料之任一种对硅都是不理想的材料,故最好它们的浓度尽可能地低。在本发明人的研究中,为尤其用作为活性区,这些催化材料的浓度最好总量不高于1020cm-3,以获得令人满意的可靠性和特性。另一方面,事实表明:即使在源,漏之类中存在相当大量催化材料,也不是问题。
根据本发明的一个方面,提供了一种晶体管,包括:一有源区,由设在衬底上的结晶硅膜组成;和一杂质区,毗邻所述有源区形成;其特征在于,所述有源区含浓度在1×1017/立方厘米至1×1020/立方厘米范围的用于促进结晶的催化元素,所述催化元素在所述杂质区的浓度高于所述有源区中所述催化元素的浓度。
在所述晶体管中,所述催化元素为镍、铁、钴和铂元素的至少其中之一。所述催化元素的浓度为用二次离子质谱法测出的测定值。
根据本发明的另一个方面,提供了一种半导体电路,包括:一晶体管,其有源区由结晶硅膜制成,在一衬底上形成;和另一晶体管,其具有由非晶硅膜制成的另一有源区;其特征在于,催化元素在所述结晶硅膜中的浓度在1017/立方厘米至1020/立方厘米的范围内,催化元素在所述非晶硅膜中的浓度低于1017/立方厘米。
在所述电路中,所述催化元素在所述结晶硅膜中的浓度等于或高于5×1018/立方厘米。所述催化元素在所述非晶硅膜中的浓度等于或低于1×1016/立方厘米。,所述催化元素为镍、铁、钴和铂元素的至少其中之一。
在上述电路中,所述另一晶体管用作有源矩阵区的一个晶体管。所述有源区由结晶硅膜制成的晶体管用在移位寄存器电路中。所述催化元素在所述结晶硅膜和所述非结晶硅膜中的浓度以二次离子质谱法测出的测定值作为最小值。
根据本发明的再一个方面,提供了一种半导体电路,包括:一晶体管,其有源区由结晶硅膜制成,在一衬底上形成;和另一晶体管,其具有由非晶硅膜制成的另一有源区;其特征在于,所述结晶硅膜中所含的催化元素浓度在1×1017/立方厘米至1×1020/立方厘米的范围内,且为所述非晶硅膜中所含催化元素浓度的10倍。
根据本发明的又一个方面,提供了一种半导体电路,包括:一晶体管,其有源区由结晶硅膜制成;和另一晶体管,其具有由非晶硅膜制成的另一有源区;其特征在于,所述结晶硅膜中催化元素的浓度在1×1017/立方厘米至1×1020/立方厘米的范围内,且高于所述非晶硅膜中催化元素的浓度。
在上述的晶体管中,一个结晶半导体岛包括所述有源区和所述杂质区,所述结晶半导体岛的厚度为1000埃。
在上述的半导体电路中,所述结晶硅岛的厚度等于或小于1000埃。
根据本发明的又一个方面,还提供了一种半导体电路,包括:一晶体管,其有源区由厚度等于或小于1000埃的结晶硅岛制成;和另一晶体管,其具有由非晶硅膜制成的另一有源区;其特征在于,所述结晶硅岛中催化元素的浓度在1×1017/立方厘米至1×1020/立方厘米的范围内,且高于所述非晶硅膜中催化元素的浓度。
在上述的晶体管中,所述有源区是半导体有源区,所述杂质区是半导体杂质区,所述半导体岛的厚度等于或小于1000埃,所述半导体岛包括所述半导体有源区和所述半导体杂质区。
根据本发明的又一个方面,提供了一种半导体电路,包括:一衬底,具有像素区和外围电路区;多个第一薄膜晶体管,在所述衬底的所述像素区上方形成,各个包括一栅极、一在所述栅极上形成的栅绝缘层和一第一在所述栅绝缘层上形成的半导体层;和多个第二薄膜晶体管,在所述衬底的所述外围电路区上方形成,供驱动所述多个第一薄膜晶体管用,各个包括一第二半导体层、一毗邻所述第二半导体层形成的栅绝缘膜和一毗邻所述第二半导体层的栅极;其特征在于,多个第一薄膜晶体管的各第一半导体层的结晶度低于多个第二薄膜晶体管的各第二半导体层的结晶度,且所述第二半导体层中催化元素的浓度在1×1017/立方厘米至1×1020/立方厘米的范围内,所述各第一半导体层中催化元素的浓度低于1×1017/立方厘米。
在上述半导体电路中,多个第一薄膜晶体管的各第一半导体层为非结晶半导体。多个第二薄膜晶体管的各第二半导体层为结晶半导体。多个第一薄膜晶体管的各第一半导体层具有源区、漏区和在所述源区与漏区之间延伸的沟道区,所述源区和漏区以相对于各多个第一薄膜晶体管的所述栅极自行调整的形式形成。其中,各多个第二薄膜晶体管的栅极在其第二半导体层上方形成。
本发明还提供了一种半导体电路,包括:一衬底,具有像素区和外围电路区;多个第一薄膜晶体管,在所述衬底的所述像素区上方形成,各个包括一栅极、一在所述栅极上形成的栅绝缘层和一第一在所述栅绝缘层上方形成的半导体层;和多个第二薄膜晶体管,在所述衬底的所述外围电路区上方形成,供驱动所述多个第一薄膜晶体管用,各个包括一第二半导体层、一毗邻所述第二半导体层的栅绝缘膜和一毗邻所述第二半导体层的栅极;其特征在于,只有多个第二薄膜晶体管的各第二半导体层以1×1017/立方厘米至1×1020/立方厘米的浓度掺有提高结晶度的催化剂,多个第一薄膜晶体管的各第一半导体层不掺以提高结晶度的催化剂,所述第一半导体层中催化元素的浓度低于1×1017/立方厘米。
在所述半导体电路中,所述催化剂由选自镍、铁、钴和铂组成的金属群的金属组成。其中,多个第一薄膜晶体管的各第一半导体层包括源区、半导体漏区和在所述源区与半导体源区之间延伸的沟道区,所述源区和漏区以相对于各多个第一薄膜晶体管的所述栅极自行调整的方式形成。各多个第二薄膜晶体管的栅极位于其第二半导体层上方。
本发明人发现,上述诸问题可通过把注意力集中在这一催化元素的效果上并加以利用而得以解决。本发明TFT的制造方法简要说明如下:
1)淀积非晶硅膜
1’)导入催化元素(用离子流入或离子掺杂法)
2)非晶硅膜的结晶(在600℃或低些,8小时范围内)
3)淀积绝缘栅膜
4)形成栅电极
5)引导掺入的杂质(用离子注入或离子掺杂法)
5’)将有催化元素的材料淀积到硅膜
6)激活掺入的杂质(600℃或低些,8小时范围内)
7)形成夹层绝缘体
8)形成源漏电极;
或者,
1)淀积非晶硅膜
1’)引导催化元素(用离注入或离子掺杂法)
2)非晶硅膜的晶化(600℃或稍低,8小时范围内)
3)绝缘栅膜的淀积
4)形成栅极
5)引入掺入的杂质(用离子注入或离子掺杂法)
5’)引入催化元素(用离子注入或离子掺杂法)
6)激活掺入的杂质9600℃或稍低,8小时范围内)
7)形成夹层绝缘体
8)形成源,漏极。
在这些工序中,次序5)和5’)可颠倒。工序1’)可被替换成”将含有催化元素的薄膜之类粘接在非晶硅膜上或下面的工序。从精确控制催化元素的浓度观点出发,象离子注入之类的方法是理想的。但从简化工序和紧缩设备资金的观点来看,若所得到的TFT特性是令人满意的,则可利用该方法。
在本发明中,通过所述工序1’)引入到非晶硅膜的催化元素大大增强了其结晶作用。另一方面,通过5)主要导入到源,漏区的催化元素大大增强了该区域的再结晶作用。因此,对于结晶和激活来说600℃或低些,一般为500℃或稍低温度便够了。8小时的热处理时间范围,一般4小时内也够了。特别当用离子注入法或离子掺杂法开始均匀分布催化元素时,结晶过程极易进行。
在本发明中,由于采用任一工艺方法使栅极存在于有源区上,故催化元素将未在工序5’)直接被粘附或注入到有源区。因此,改变有源区和杂质区中的催化元素的浓度是可能的。例如,通过相对减小要加到有源区的催化元素的浓度,最大限度地减小了对TFT的特性和可靠性的坏影响。通过增大要加到杂质区的催化元素的浓度,抑制了衬底的收缩和畸变,在相当低温下激活,并可增加产量。TFT的可靠性和特性几乎无损失。
在本发明中,厚度为1000或稍薄的非晶硅膜也是经催化元素而晶化的。这种非晶硅膜将不是由通常热处理而结晶的。从防止TFT的这一步骤部分的针孔(pinhole)和绝缘性的缺陷,和避免栅极一栅极的断接的观点出发,结晶硅膜存度要求1000或更薄,最好为500或更薄。这是非用激光器结晶作用方法是得不到的,但本发明是通过甚至在低温下的加热处理而获得这一点的。自然这有助于产品的进一步改善。这是非用激光器结晶作用方法是得不到的,但本发明是通过甚至在低温下的加热处理而获得这一点的。自然这有助于产品的进一步改善。现将利用几个实施例更详细地进一步说明本发明。
附图说明
图1(A)至1(E)是显示实施例1中所进行的生产过程诸步骤的截面视图;
图2(A)至2(E)是显示实施例2中所进行的生产过程诸步骤的截面视图;
图3(A)至3(E)是显示实施例3中所进行的生产过程诸步骤的截面视图;
图4(A)至4(E)是显示实施例4中所进行的生产过程诸步骤的截面视图;和
图5是显示单片有源矩阵电路的一个实例的示意图。
具体实施方式
图1是显示实施例1所进行生产过程诸步骤的截面视图。首先,用溅射法在衬底(Corning 7059)10上形成由氧化硅制成的厚度为2000的基底膜11。然后用等离子体CVD法淀积内在(I-型)非晶硅膜12,其厚度为500至1500,例如1500。用离子注入法以1×1013至5×1014cm-2,例如为5×1013cm-2的剂量将镍离子注入非晶硅膜。结果,存在于非晶硅膜(图1(A))镍离子浓度约为5×1018cm-3。
接着,为使硅膜结晶化,将其置于氮气气氛中进行500℃下4小时的热处理工序。然后给硅膜绘制图形,以形成硅岛区13。用溅射法淀积1000厚的氧化硅膜14,作为栅绝缘膜。在此溅射过程中,用氧化硅作为靶,衬底温度为200至400℃,例如不250℃。该溅射工序在氧及氩气气氛中进行,而氩对氧之比为0至0.5。例如0.1或更小。
此后,用减压CVD法淀积硅膜(包含0.1至2%的磷)达3000至8000厚度,例如为6000。最好连续进行形成氧化硅和硅膜的步骤。然后给硅绘制图形,以形成栅极15(图1(B))。
然后,用等离子体掺杂法利用栅极作为掩膜将杂质(磷)注入硅区。在此工序中,三氢化磷(PH3)用作掺杂气体,加速电压为60至90kv,例如为80kv,剂量为1×1015至8×1015cm-2,例如为2×1015cm-2。因此,形成N-型杂质区16a和16b(图1(C))。
接着,杂质区上的氧化硅膜14被刻蚀掉,以露出杂质区16。用溅射法在图1(D)所示的整个区域上均匀地形成厚度为5至200(例如为20)的镍化硅膜(分子式为Ni Six,其中0.4≤x≤2.5,例如x=2.0)17。当该膜以大约20的减小了的厚度形成时,它不是连续的而是呈现聚集的粒子团外貌。然而在此实施例中(图1(D))这些都不会产生任何问题。
此后,在氮气气氛下,进行480℃下(它比上述结晶工序的温度低70℃)4小时的热处理工序从而激活杂质。在此热处理过程中,首先,镍从覆盖杂质区的硅镍膜扩散至N型杂质区16a和16b。所以,热处理使再结晶易于进行。这样便激活了杂质区16a和16b。
然后,用等离子体CVD法形成作为绝缘层的6000厚的硅氧化膜18并在该绝缘层中形成接触孔。在TFT的源和漏区通过诸如氮化钛和铝之类的多层金属材料膜形成电极/导线19a和19b。最后,在1atm的氢气气氛中,在350℃下进行热处理30分钟,作为上述过程的结果,完成了一个薄膜晶体管的制造(图1(E)。
用于次离子质谱仪(SIMS)测量如此生产出的TFT的活性区(栅极以下区域)中镍的浓度,其结果约为1×1018至5×1018cm-2。在杂质区16中镍的浓度大约为1×1019至5×1018cm-3。
实施例2
图2是显示本实施例所进行的生产过程步骤的截面视图。首先用溅射法在衬底(corning 7059)上形成2000厚,由硅氧化物制成的底膜21。然后,借助等离子体CVD法淀积厚度为500至1500,例如为1500在内在(I-型)非晶硅膜22和用溅射法淀积厚度为200的硅氧化膜23。用离子注入法以5×1013cm-2的剂量将算离子注入非晶硅膜(图2(A))。
接着,对非晶硅膜进行550℃的氮气气氛下的热处理工序达8小时,以晶化该非晶硅膜。此后,将该硅膜制成图形,以形成硅岛区24。
利用四乙氧基甲硅烷(Si(OC2H5)4,TEOS)和氧气作为原料,用等离子体CVD法形成厚度为1000的硅氧化物膜25,作为结晶硅TFT的栅绝缘膜。除这些原料气体外,还使用了三氯化乙烯(C2HCl3)作为原料之一。在生成该膜以前,令400SCC贩氧气通过一个小室,在衬底温度为300℃,总压力为5Pa,RF功率为150W的条件下产生等离子体。这种状态维持10分钟。此后将300SCCM的氧气,15SCCM的YEOS和2SCCM的三氯化乙烯导入小室以进行硅氧化膜的膜成形。在膜成形过程中,衬底温度,RF功率和总压力分别为300℃,75W和5Pa。在膜成形完成之后,将100Torr氢气导入小室,并在350℃下进行氢气热处理达35分钟。
此后,借助溅射法淀积厚度为3000至8000,例如为6000的钽膜。可使用钛,钨,钼或硅来替代钽。不过,要求该材料要有足够的耐热性,以使其能经得住后来的激活工序。最好连续进行形成硅氧化物25和钽膜的步骤。然后对钽膜绘制图形,以形成TFT的栅极26。钽导线的表面经阳极氧化,以在其上形成氧化层27。该阳极氧化是在1至5%乙烯乙二醇的洒石酸溶液中进行的。所得到的氧化层具有2000的厚度(图2(B))。
然后借助等离子体掺杂法,利用栅极作为掩模将杂质(磷)注入硅区。在此工序中,将磷化氢(pH3)用作掺杂气体,加速极电压为80kv,剂量为5×1015cm-2。结果形成N型杂质区28a和28b。由于阳极氧化之故,栅极26被移离杂质区28(图2(C)。
借助离子注入法,利用栅极作为掩膜,以1×1414至2×1015cm-2的剂量(例如为5×1014cm-2将镍离子注入硅区,结果,N型杂质区28a和28b的浓度大约为5×1019cm-3(图2(D))。
此后,在氮气气氛下进行4小时的450℃热处理,从而激活杂质。在此热处理工序中,由于镍离子被注入N型杂质区28a和28b,故热处理导致再结晶易于进行。这样,杂质区28a和28b被激活。
然后,用等离子体CVD法将TEOS用作原料形成厚度为2000的硅氧化膜29作为一层绝缘膜,并在绝缘层中形成接触孔。借助多层诸如钛氮化物和铝之类的金属材料形成源和漏电极/导线30a和30b。上述过程的结果,即完成了一个半导体电路(图2(E))。
就这样产生的薄膜晶体管而言,当其栅极电压为10V时,场效应渗透率(field effect mobility)是70至100cm2/vs,阈值电压为2.5至4.0V漏电流为10-13A或小于栅极加有-20V时的漏电流。
实施例3
本实施例中,用基本相同的方法将结晶硅TFT和非晶硅TFT形成在同一衬底上。图3为本实施例所进行生产过程诸步骤的截面视图。首先,用溅射法在衬底(Corning 7059)110上形成厚度为2000,由硅氧化物制成的底膜111。然后,用等离子体CVD法淀积500至1500厚的内在(I型)非晶硅膜112(例如1500厚),接着用溅射法有选择地形成厚度为5至200,例如为20的硅化镍膜(分子式为Ni Six,其中0.4≤x≤2.5,例如X=2.0)113(图3(A))。
然后,在一种氢气还原气氛下(氢的部分压力最好从0.1至1atm),进行4小时的500℃热处理工序,以实现晶化。结果使硅化镍膜113下面的非晶硅膜结晶,以变成结晶硅膜112a。相反,不存在硅化镍膜的硅膜区仍然如112b所示处于非晶态(图3(B))。
用光刻法对这样获得的硅膜绘制图形,以形成硅岛区114a(结晶硅区0和另一硅岛区114b(非晶硅区)。用溅射法淀和1000厚的氧化硅膜115,作为栅绝缘膜。在此溅射过程中,将氧化硅用作靶,衬底温度为200至400℃,例如为350℃。该溅射工序在氧与氩的气氛中进行,其中氩对氧之比为0至0.5,例如0.1或更小。此后,用减压CVD法淀积硅膜(含0.1至2%的磷),其厚度为6000至8000,例如为6000。最好连续地进行形成氧化硅及硅膜的步骤。然后对硅膜绘制图形,以形成栅极116a,116b和116c(图3(C)。
然后,用等离子体掺杂法并利用栅极作掩模将杂质(磷和硼)注入硅区。在此工序中磷化氢(pH3)和乙硼烷(B2H6)用作掺杂气体,加速电压在前者情况下为60至90kv,例如为80kv,和在后者情况下为40至80kv,例如65kv,剂是为1×1015至8×1015cm-2,例如对磷为2×1015cm-2,对硼为5×1015cm-2。结果,形成P型杂质区117a和N型杂质区117b和117c。在此情况下,在掺入磷杂质后,以1×1013至1×1015cm-2,例如为5×1014cm-2的剂量掺入镍杂质(图3(D))。
然后,在氢还原气氛下,进行4小时的500℃热处理工序,以激活杂质。在此过程中,由于镍离子在予先已结晶的区域114a中扩散,该热处理使再结晶易于进行。同样在硅岛区114b中,由于掺磷区117c中还掺有镍,故即使在这种程度热处理下也足以进行晶化。这样,杂持岖117a至117c被激活。非晶硅TFT的活性区由于其内不存在镍而未被晶化,然后,用等离子体CVD法形成作为一层绝缘膜,厚度为6000的氧化硅膜118,并在该绝缘膜中形成接触孔。借助诸如氮化钛和铝之类的多层金属材料膜形成用于结晶硅TFT的电极/导线119a,119b和119c和用于非晶硅TFT的电极/导线119d和119e。最后,在1atm氢气气氛下,进行30分钟350℃下的热处理工序。作为上述工艺的结果,完成一半导体电路(图3(E))。
由二次离子质谱仪(SIMS)测量如此得到的TFT各活性区中的镍浓度,结果同时观测到在结晶硅TFT中,镍离子为1×1018至5×1018cm-3而在非晶硅TFT中镍的浓度小于测量极限值(1×1016cm-3)。
实施例4
在本实施例中,将结晶硅TFT用于外部驱动电路而将非晶硅TFT用于象素电路。图4是显示该实施例所进行的生产过程诸步骤的截面视图。用溅射法在衬底(Corning 7059)120上形成钽膜,其厚度为500至2000,例如为1000。对钽膜绘制图形以形成非晶硅TFT的栅极接线121。用阳极氧化法在钽接线的外围形以形成厚度为100至3000,例如为1500的阳极氧化膜122。
接着,用溅射形成厚度为2000的氧化硅膜123。氧化硅膜123既充当非晶硅TFT的栅绝缘膜也充当结晶硅TFT的基底绝缘膜。此后,用等离子体CVD法淀积非晶硅膜124,厚度为200至1500,例如为500。当用光刻抗蚀剂125掩蔽非晶硅膜124的同时,借助离子注入法将镍离子注入硅膜,以产生包含1×1018至2×1019cm-3,例如为5×1018的镍区126。
区域126的深度为200至500。以最佳方法选择加速能量以实现该深度。防止镍离子被注入结晶硅TFT中充当活性区的区域,人。沟道长度为20nm或更小,最好为10μm或更小。当沟道长度大于该值时,就不可能使整个活性区均结晶(图4(A))。
然后在0.1至1atm之氢气气氛下,进行8小时550℃的热处理工序,以实现晶化。作为该晶化工序的结果,注入镍的区,插入在两个镍注入区之间的区域以及它们的外围(这些区由图4(B)中的124a标明)也被晶化。550℃下8小时的热处理结果,横向产生大约10nm的结晶体。相反,还未注入镍的区域124b仍处于非晶态(图4(B))。
对硅膜绘制图形,以形成硅岛区127a(结晶硅区)和另一硅岛区127b(非晶硅区)。用等离子体CVD法将四乙氧基甲硅烷(TEDS,Si(OC2H5)4)和氧气用作原料形成1000厚的氧化硅膜128,作为结晶硅TFT的栅极绝缘膜。除这些原料气体以外,还有三氯化乙烯(C2HCl3)也用作原料之一。在形成膜以前,令400SCCM的氧气通过一小室,则在衬底温度为300℃,总压力5Pa和RF功率为150W的条件下产生等离子体。该状态被维持10分钟。此后,将300SCCM的氧,15SCCM的TEOS和2SCCM的三氯化乙烯导入小室以进行氧化硅膜的膜成形。在该膜成形过程中,衬底温度,RF功率及总压力分别为300℃,75W和5Pa。完成该膜成形之后,将100Torr的氢气导入小室,并在350℃下进行35分钟的氢热处理。
此后,用溅射法淀积厚度为6000至8000,例如6000的铝膜(含2%的硅)。也可用钽,钛,钨或钼替代铝。最好连续地进行形成氧化硅128和铝膜的步骤。然后,对铝膜绘制图形以形成TFT的栅极129a和129b。对铝线条表面进行阳极氧化,以在其上形成氧化层。阳极氧化是在1至5%乙烯乙二醇的洒石酸溶液中进行的。所得到的氧化层厚度为2000。通过从衬底背面进行曝光,以相对于栅极121自对准方式,在非晶硅TFT的氧化硅上形成光刻抗蚀掩模130(图4(C))。
然后借助等离子体掺杂法并利用栅极作掩模,将一种杂质(磷)注入硅区。在此工序中,将磷化氢(PH3)用作掺杂气体,加速电压为60至90kv,例如为80kv,剂量为1×1015至8×1015cm-2,例如为2×1015cm-2。结果,形成N型杂质区131a和131c。此后,左侧的结晶硅TFT(N-沟道TFT)与非晶硅TFT(矩阵区)由一种光致抗蚀剂掩蔽而杂质(硼)被注入右侧的结晶硅TFT(P-沟道TFT)的硅区。在此工序中,将乙硼烷用作掺杂气体,加速电压为50至80kv,例如为65kv。剂量为1×1015至8×1015cm-2,例如为5×1015cm-2,它大于事先已注入的磷的剂量。这样便形成了P型杂质区131b。
此后,借助激光器热处理法激活这些杂质。至于激光器采用了KrF准分子激光器(波长为248nm),脉宽为20ns)。另一方面还可用诸如XeF准分子激光器(波长为353nm),Xecl准分子激光器(波长为308nm),或ArF准分子激光器(波长为193nm)等其他激光器。激光器的能量密度为200至300mJ/cm2,例如为250mJ/cm2每点被辐照激光器的2至10射程例如为2射程。在激光器辐照期间,衬底可被加热至大约200至450℃。在加热衬底的情况下,应注意最佳能量密度随温度不同而变。非晶硅TFT的活性区未被晶化因其上有掩膜130。因此,结晶硅TFT的杂质区131a和131b以及非晶硅TFT的杂质区被激活(图4(D))。
然后,借助等离子体CVD法,采用TEOS作为原料形成厚度为2000的氧化硅膜132作为一层绝缘膜。用溅射法淀积厚度为500至1000,例如为800的铟锡氧化(ITO)膜。对ITO膜进行刻蚀,以形成象素电极133在绝缘膜层132中形成接触孔。用诸如氮化钛力铝之类的多层金属材料膜形成结晶硅TFT(外部驱动电路)用的源和漏极/导线134a,134b和134c以及用于非晶硅TFT(象素电路)的电极/导线134d和134e。上述过程结果便产生一个半导体电路(图4(E))。
在这样生产的半导体电路中,结晶硅TFT(外部驱动电路)的诸性能均不次于通过传统的600℃热处理结晶工艺的诸步骤所产生的TFT的诸性能。例如,已证实由该实施例产生的移位寄存器在漏极电压15v下工作在11MHz而在漏极电压17v条件下,操作在16MHz,再者就可靠性试验而言,也未发现该移位寄存器与现有技术的移位寄存器之间有任何差别。
就非晶硅TFT(象素电路)的性能而言,漏电流为10-13A或更小。
根据本发明,由于非晶硅的结晶以及硅中掺的杂质的激活均是在诸如400至550℃的低温下进行并历时诸如4小时之类的短周期,故可改善生产率。当用传统方法运用600℃或更高温的工艺时,会导致玻璃衬底收缩而引起成品损坏的问题。根据本发明可容易地解决这类问题。
这意味着可在同一时间处理一块大尺寸的衬底。换言之,当处理大尺寸衬底时,可从一块衬底中切出许多半导体电路(矩阵电路等)从而可大降低单位成本。当将这一特性应用于液晶显示器时,便有可能促进批量生产率并改善诸特性。正如以上所述,本发明在工业上是极为有利的。
再者,根据本发明可在同一衬底上借助同一工艺过程形成以高速操作的结晶硅TFT和以低的漏电流为特征的非晶硅TFT。将该特性应用于液晶显示器时,增强批量生产率和改善产品性能是可能的。
Claims (26)
1.一种晶体管,包括:
一有源区,由设在衬底上的结晶硅膜组成;和
一杂质区,毗邻所述有源区形成;
其特征在于,所述有源区含浓度在1×1017/立方厘米至1×1020/立方厘米范围的用于促进结晶的催化元素,所述催化元素在所述杂质区的浓度高于所述有源区中所述催化元素的浓度。
2.如权利要求1所述的晶体管,其特征在于,所述催化元素为镍、铁、钴和铂元素的至少其中之一。
3.如权利要求1所述的晶体管,其特征在于,所述催化元素的浓度为用二次离子质谱法测出的测定值。
4.如权利要求1所述的晶体管,其中一个结晶半导体岛包括所述有源区和所述杂质区,所述结晶半导体岛的厚度为1000埃。
5.如权利要求1所述的晶体管,其中所述有源区是半导体有源区,所述杂质区是半导体杂质区,所述半导体岛的厚度等于或小于1000埃,所述半导体岛包括所述半导体有源区和所述半导体杂质区。
6.一种半导体电路,包括:
一晶体管,其有源区由结晶硅膜制成,在一衬底上形成;和
另一晶体管,其具有由非晶硅膜制成的另一有源区;
其特征在于,催化元素在所述结晶硅膜中的浓度在1017/立方厘米至1020/立方厘米的范围内,催化元素在所述非晶硅膜中的浓度低于1017/立方厘米。
7.如权利要求6所述的电路,其特征在于,所述催化元素在所述结晶硅膜中的浓度等于或高于5×1018/立方厘米。
8.如权利要求6所述的电路,其特征在于,所述催化元素在所述非晶硅膜中的浓度等于或低于1×1016/立方厘米。
9.如权利要求6所述的电路,其特征在于,所述催化元素为镍、铁、钴和铂元素的至少其中之一。
10.如权利要求6所述的电路,其特征在于,所述另一晶体管用作有源矩阵区的一个晶体管。
11.如权利要求6所述的电路,其特征在于,所述有源区由结晶硅膜制成的晶体管用在移位寄存器电路中。
12.如权利要求6所述的电路,其特征在于,所述催化元素在所述结晶硅膜和所述非结晶硅膜中的浓度以二次离子质谱法测出的测定值作为最小值。
13.如权利要求6所述的半导体电路,其特征在于,所述结晶硅岛的厚度等于或小于1000埃。
14.一种半导体电路,包括:
一晶体管,其有源区由结晶硅膜制成,在一衬底上形成;和
另一晶体管,其具有由非晶硅膜制成的另一有源区;
其特征在于,所述结晶硅膜中所含的催化元素浓度在1×1017/立方厘米至1×1020/立方厘米的范围内,且为所述非晶硅膜中所含催化元素浓度的10倍。
15.如权利要求11所述的半导体电路,其特征在于,所述结晶硅岛的厚度等于或小于1000埃。
16.一种半导体电路,包括:
一晶体管,其有源区由结晶硅膜制成;和
另一晶体管,其具有由非晶硅膜制成的另一有源区;
其特征在于,所述结晶硅膜中催化元素的浓度在1×1017/立方厘米至1×1020/立方厘米的范围内,且高于所述非晶硅膜中催化元素的浓度。
17.一种半导体电路,包括:
一晶体管,其有源区由厚度等于或小于1000埃的结晶硅岛制成;和
另一晶体管,其具有由非晶硅膜制成的另一有源区;
其特征在于,所述结晶硅岛中催化元素的浓度在1×1017/立方厘米至1×1020/立方厘米的范围内,且高于所述非晶硅膜中催化元素的浓度。
18.一种半导体电路,包括:
一衬底,具有像素区和外围电路区;
多个第一薄膜晶体管,在所述衬底的所述像素区上方形成,各个包括一栅极、一在所述栅极上形成的栅绝缘层和一第一在所述栅绝缘层上形成的半导体层;和
多个第二薄膜晶体管,在所述衬底的所述外围电路区上方形成,供驱动所述多个第一薄膜晶体管用,各个包括一第二半导体层、一毗邻所述第二半导体层形成的栅绝缘膜和一毗邻所述第二半导体层的栅极;
其特征在于,多个第一薄膜晶体管的各第一半导体层的结晶度低于多个第二薄膜晶体管的各第二半导体层的结晶度,且所述第二半导体层中催化元素的浓度在1×1017/立方厘米至1×1020/立方厘米的范围内,所述各第一半导体层中催化元素的浓度低于1×1017/立方厘米。
19.如权利要求18所述的半导体电路,其特征在于,多个第一薄膜晶体管的各第一半导体层为非结晶半导体。
20.如权利要求19所述的半导体电路,其特征在于,多个第二薄膜晶体管的各第二半导体层为结晶半导体。
21.如权利要求18所述的半导体电路,其特征在于,多个第一薄膜晶体管的各第一半导体层具有源区、漏区和在所述源区与漏区之间延伸的沟道区,所述源区和漏区以相对于各多个第一薄膜晶体管的所述栅极自行调整的形式形成。
22.如权利要求18所述的半导体电路,其特征在于,各多个第二薄膜晶体管的栅极在其第二半导体层上方形成。
23.一种半导体电路,包括:
一衬底,具有像素区和外围电路区;
多个第一薄膜晶体管,在所述衬底的所述像素区上方形成,各个包括一栅极、一在所述栅极上形成的栅绝缘层和一第一在所述栅绝缘层上方形成的半导体层;和
多个第二薄膜晶体管,在所述衬底的所述外围电路区上方形成,供驱动所述多个第一薄膜晶体管用,各个包括一第二半导体层、一毗邻所述第二半导体层的栅绝缘膜和一毗邻所述第二半导体层的栅极;
其特征在于,只有多个第二薄膜晶体管的各第二半导体层以1×1017/立方厘米至1×1020/立方厘米的浓度掺有提高结晶度的催化剂,多个第一薄膜晶体管的各第一半导体层不掺以提高结晶度的催化剂,所述第一半导体层中催化元素的浓度低于1×1017/立方厘米。
24.如权利要求23所述的半导体电路,其特征在于,所述催化剂由选自镍、铁、钴和铂中的一种金属组成。
25.如权利要求23所述的半导体电路,其特征在于,多个第一薄膜晶体管的各第一半导体层包括源区、半导体漏区和在所述源区与半导体源区之间延伸的沟道区,所述源区和漏区以相对于各多个第一薄膜晶体管的所述栅极自行调整的方式形成。
26.如权利要求23所述的半导体电路,其特征在于,各多个第二薄膜晶体管的栅极位于其第二半导体层上方。
Applications Claiming Priority (6)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP78999/1993 | 1993-03-12 | ||
JP07900093A JP3359689B2 (ja) | 1993-03-12 | 1993-03-12 | 半導体回路およびその作製方法 |
JP79000/93 | 1993-03-12 | ||
JP79000/1993 | 1993-03-12 | ||
JP78999/93 | 1993-03-12 | ||
JP07899993A JP3369244B2 (ja) | 1993-03-12 | 1993-03-12 | 薄膜トランジスタ |
Related Child Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB981163203A Division CN1221018C (zh) | 1993-03-12 | 1994-03-12 | 晶体管和半导体电路的制造方法 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1094851A CN1094851A (zh) | 1994-11-09 |
CN1126179C true CN1126179C (zh) | 2003-10-29 |
Family
ID=26420042
Family Applications (2)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN94102725A Expired - Fee Related CN1126179C (zh) | 1993-03-12 | 1994-03-12 | 晶体管和半导体电路 |
CNB981163203A Expired - Lifetime CN1221018C (zh) | 1993-03-12 | 1994-03-12 | 晶体管和半导体电路的制造方法 |
Family Applications After (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNB981163203A Expired - Lifetime CN1221018C (zh) | 1993-03-12 | 1994-03-12 | 晶体管和半导体电路的制造方法 |
Country Status (4)
Country | Link |
---|---|
US (2) | US5569936A (zh) |
KR (1) | KR100197780B1 (zh) |
CN (2) | CN1126179C (zh) |
TW (1) | TW278219B (zh) |
Families Citing this family (139)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US6008078A (en) | 1990-07-24 | 1999-12-28 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing a semiconductor device |
JP3255942B2 (ja) * | 1991-06-19 | 2002-02-12 | 株式会社半導体エネルギー研究所 | 逆スタガ薄膜トランジスタの作製方法 |
CN1052569C (zh) * | 1992-08-27 | 2000-05-17 | 株式会社半导体能源研究所 | 制造半导体器件的方法 |
US6323071B1 (en) | 1992-12-04 | 2001-11-27 | Semiconductor Energy Laboratory Co., Ltd. | Method for forming a semiconductor device |
TW226478B (en) * | 1992-12-04 | 1994-07-11 | Semiconductor Energy Res Co Ltd | Semiconductor device and method for manufacturing the same |
US5403762A (en) | 1993-06-30 | 1995-04-04 | Semiconductor Energy Laboratory Co., Ltd. | Method of fabricating a TFT |
US6997985B1 (en) | 1993-02-15 | 2006-02-14 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor, semiconductor device, and method for fabricating the same |
US5985741A (en) | 1993-02-15 | 1999-11-16 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method of fabricating the same |
JP3562588B2 (ja) * | 1993-02-15 | 2004-09-08 | 株式会社半導体エネルギー研究所 | 半導体装置の製造方法 |
EP0612102B1 (en) * | 1993-02-15 | 2001-09-26 | Semiconductor Energy Laboratory Co., Ltd. | Process for the fabrication of a crystallised semiconductor layer |
US6413805B1 (en) | 1993-03-12 | 2002-07-02 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device forming method |
TW241377B (zh) | 1993-03-12 | 1995-02-21 | Semiconductor Energy Res Co Ltd | |
US5501989A (en) * | 1993-03-22 | 1996-03-26 | Semiconductor Energy Laboratory Co., Ltd. | Method of making semiconductor device/circuit having at least partially crystallized semiconductor layer |
JP3535205B2 (ja) * | 1993-03-22 | 2004-06-07 | 株式会社半導体エネルギー研究所 | 薄膜トランジスタの作製方法 |
KR100186886B1 (ko) * | 1993-05-26 | 1999-04-15 | 야마자끼 승페이 | 반도체장치 제작방법 |
US6090646A (en) | 1993-05-26 | 2000-07-18 | Semiconductor Energy Laboratory Co., Ltd. | Method for producing semiconductor device |
US5818076A (en) | 1993-05-26 | 1998-10-06 | Semiconductor Energy Laboratory Co., Ltd. | Transistor and semiconductor device |
KR100355938B1 (ko) * | 1993-05-26 | 2002-12-16 | 가부시키가이샤 한도오따이 에네루기 켄큐쇼 | 반도체장치제작방법 |
US5663077A (en) | 1993-07-27 | 1997-09-02 | Semiconductor Energy Laboratory Co., Ltd. | Method of manufacturing a thin film transistor in which the gate insulator comprises two oxide films |
JP2814049B2 (ja) | 1993-08-27 | 1998-10-22 | 株式会社半導体エネルギー研究所 | 半導体装置およびその作製方法 |
TW264575B (zh) * | 1993-10-29 | 1995-12-01 | Handotai Energy Kenkyusho Kk | |
CN1156918C (zh) | 1993-12-02 | 2004-07-07 | 株式会社半导体能源研究所 | 半导体器件 |
US6798023B1 (en) * | 1993-12-02 | 2004-09-28 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising first insulating film, second insulating film comprising organic resin on the first insulating film, and pixel electrode over the second insulating film |
US5869362A (en) * | 1993-12-02 | 1999-02-09 | Semiconductor Energy Laboratory Co., Ltd. | Method of manufacturing semiconductor device |
KR100319332B1 (ko) * | 1993-12-22 | 2002-04-22 | 야마자끼 순페이 | 반도체장치및전자광학장치 |
JP3221473B2 (ja) | 1994-02-03 | 2001-10-22 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US6884698B1 (en) * | 1994-02-23 | 2005-04-26 | Semiconductor Energy Laboratory Co., Ltd. | Method for manufacturing semiconductor device with crystallization of amorphous silicon |
US6943764B1 (en) | 1994-04-22 | 2005-09-13 | Semiconductor Energy Laboratory Co., Ltd. | Driver circuit for an active matrix display device |
JP3402400B2 (ja) | 1994-04-22 | 2003-05-06 | 株式会社半導体エネルギー研究所 | 半導体集積回路の作製方法 |
JP3540012B2 (ja) * | 1994-06-07 | 2004-07-07 | 株式会社半導体エネルギー研究所 | 半導体装置作製方法 |
US6867432B1 (en) * | 1994-06-09 | 2005-03-15 | Semiconductor Energy Lab | Semiconductor device having SiOxNy gate insulating film |
TW273639B (en) * | 1994-07-01 | 1996-04-01 | Handotai Energy Kenkyusho Kk | Method for producing semiconductor device |
JP3897826B2 (ja) * | 1994-08-19 | 2007-03-28 | 株式会社半導体エネルギー研究所 | アクティブマトリクス型の表示装置 |
JPH0869967A (ja) | 1994-08-26 | 1996-03-12 | Semiconductor Energy Lab Co Ltd | 半導体装置の作製方法 |
TW403993B (en) * | 1994-08-29 | 2000-09-01 | Semiconductor Energy Lab | Semiconductor circuit for electro-optical device and method of manufacturing the same |
JP3442500B2 (ja) * | 1994-08-31 | 2003-09-02 | 株式会社半導体エネルギー研究所 | 半導体回路の作製方法 |
TW374247B (en) * | 1994-09-15 | 1999-11-11 | Semiconductor Energy Lab Co Ltd | Method of fabricating semiconductor device |
US6300659B1 (en) | 1994-09-30 | 2001-10-09 | Semiconductor Energy Laboratory Co., Ltd. | Thin-film transistor and fabrication method for same |
US5915174A (en) * | 1994-09-30 | 1999-06-22 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for producing the same |
JPH08153879A (ja) | 1994-11-26 | 1996-06-11 | Semiconductor Energy Lab Co Ltd | 半導体装置の作製方法 |
TW297950B (zh) | 1994-12-16 | 1997-02-11 | Handotai Energy Kenkyusho Kk | |
JP4130237B2 (ja) * | 1995-01-28 | 2008-08-06 | 株式会社半導体エネルギー研究所 | 結晶性珪素膜の作製方法及び半導体装置の作製方法 |
JP3138169B2 (ja) * | 1995-03-13 | 2001-02-26 | シャープ株式会社 | 半導体装置の製造方法 |
US5834327A (en) | 1995-03-18 | 1998-11-10 | Semiconductor Energy Laboratory Co., Ltd. | Method for producing display device |
KR100265179B1 (ko) | 1995-03-27 | 2000-09-15 | 야마자끼 순페이 | 반도체장치와 그의 제작방법 |
JPH08264802A (ja) * | 1995-03-28 | 1996-10-11 | Semiconductor Energy Lab Co Ltd | 半導体作製方法、薄膜トランジスタ作製方法および薄膜トランジスタ |
US7271410B2 (en) * | 1995-03-28 | 2007-09-18 | Semiconductor Energy Laboratory Co., Ltd. | Active matrix circuit |
JP4056571B2 (ja) * | 1995-08-02 | 2008-03-05 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP3295679B2 (ja) * | 1995-08-04 | 2002-06-24 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US5977559A (en) * | 1995-09-29 | 1999-11-02 | Semiconductor Energy Laboratory Co., Ltd. | Thin-film transistor having a catalyst element in its active regions |
JP3907726B2 (ja) | 1995-12-09 | 2007-04-18 | 株式会社半導体エネルギー研究所 | 微結晶シリコン膜の作製方法、半導体装置の作製方法及び光電変換装置の作製方法 |
JP3124480B2 (ja) * | 1995-12-12 | 2001-01-15 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US6204101B1 (en) | 1995-12-15 | 2001-03-20 | Semiconductor Energy Laboratory Co., Ltd. | Method of manufacturing semiconductor device |
TW319912B (zh) * | 1995-12-15 | 1997-11-11 | Handotai Energy Kenkyusho Kk | |
US5985740A (en) | 1996-01-19 | 1999-11-16 | Semiconductor Energy Laboratory Co., Ltd. | Method of manufacturing a semiconductor device including reduction of a catalyst |
JP3729955B2 (ja) | 1996-01-19 | 2005-12-21 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US6478263B1 (en) | 1997-01-17 | 2002-11-12 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and its manufacturing method |
JP3645379B2 (ja) | 1996-01-19 | 2005-05-11 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP3645380B2 (ja) | 1996-01-19 | 2005-05-11 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法、情報端末、ヘッドマウントディスプレイ、ナビゲーションシステム、携帯電話、ビデオカメラ、投射型表示装置 |
JP3645378B2 (ja) * | 1996-01-19 | 2005-05-11 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US5888858A (en) * | 1996-01-20 | 1999-03-30 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and fabrication method thereof |
US6180439B1 (en) | 1996-01-26 | 2001-01-30 | Semiconductor Energy Laboratory Co., Ltd. | Method for fabricating a semiconductor device |
US7056381B1 (en) | 1996-01-26 | 2006-06-06 | Semiconductor Energy Laboratory Co., Ltd. | Fabrication method of semiconductor device |
US6465287B1 (en) | 1996-01-27 | 2002-10-15 | Semiconductor Energy Laboratory Co., Ltd. | Method for fabricating a semiconductor device using a metal catalyst and high temperature crystallization |
US6063654A (en) * | 1996-02-20 | 2000-05-16 | Semiconductor Energy Laboratory Co., Ltd. | Method of manufacturing a thin film transistor involving laser treatment |
TW335503B (en) | 1996-02-23 | 1998-07-01 | Semiconductor Energy Lab Kk | Semiconductor thin film and manufacturing method and semiconductor device and its manufacturing method |
TW317643B (zh) | 1996-02-23 | 1997-10-11 | Handotai Energy Kenkyusho Kk | |
TW374196B (en) | 1996-02-23 | 1999-11-11 | Semiconductor Energy Lab Co Ltd | Semiconductor thin film and method for manufacturing the same and semiconductor device and method for manufacturing the same |
JP3472024B2 (ja) | 1996-02-26 | 2003-12-02 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US6100562A (en) | 1996-03-17 | 2000-08-08 | Semiconductor Energy Laboratory Co., Ltd. | Method of manufacturing a semiconductor device |
US6746905B1 (en) | 1996-06-20 | 2004-06-08 | Kabushiki Kaisha Toshiba | Thin film transistor and manufacturing process therefor |
US6133119A (en) * | 1996-07-08 | 2000-10-17 | Semiconductor Energy Laboratory Co., Ltd. | Photoelectric conversion device and method manufacturing same |
TW451284B (en) * | 1996-10-15 | 2001-08-21 | Semiconductor Energy Lab | Semiconductor device and method of manufacturing the same |
JPH10154816A (ja) | 1996-11-21 | 1998-06-09 | Semiconductor Energy Lab Co Ltd | 半導体装置 |
JP3630894B2 (ja) * | 1996-12-24 | 2005-03-23 | 株式会社半導体エネルギー研究所 | 電荷転送半導体装置およびその作製方法並びにイメージセンサ |
JPH10199807A (ja) | 1996-12-27 | 1998-07-31 | Semiconductor Energy Lab Co Ltd | 結晶性珪素膜の作製方法 |
US6011275A (en) | 1996-12-30 | 2000-01-04 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method of manufacturing the same |
TW386238B (en) * | 1997-01-20 | 2000-04-01 | Semiconductor Energy Lab | Semiconductor device and method of manufacturing the same |
US6355509B1 (en) * | 1997-01-28 | 2002-03-12 | Semiconductor Energy Laboratory Co., Ltd. | Removing a crystallization catalyst from a semiconductor film during semiconductor device fabrication |
JP4242461B2 (ja) | 1997-02-24 | 2009-03-25 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP3544280B2 (ja) * | 1997-03-27 | 2004-07-21 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JPH10282414A (ja) * | 1997-04-09 | 1998-10-23 | Canon Inc | ズームレンズ |
JP2982739B2 (ja) * | 1997-04-22 | 1999-11-29 | 日本電気株式会社 | 半導体装置の製造方法 |
JP3376247B2 (ja) * | 1997-05-30 | 2003-02-10 | 株式会社半導体エネルギー研究所 | 薄膜トランジスタ及び薄膜トランジスタを用いた半導体装置 |
US6541793B2 (en) | 1997-05-30 | 2003-04-01 | Semiconductor Energy Laboratory Co., Ltd. | Thin-film transistor and semiconductor device using thin-film transistors |
US6307214B1 (en) | 1997-06-06 | 2001-10-23 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor thin film and semiconductor device |
JP3844561B2 (ja) | 1997-06-10 | 2006-11-15 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US6501094B1 (en) | 1997-06-11 | 2002-12-31 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device comprising a bottom gate type thin film transistor |
JP3717634B2 (ja) * | 1997-06-17 | 2005-11-16 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP3830623B2 (ja) * | 1997-07-14 | 2006-10-04 | 株式会社半導体エネルギー研究所 | 結晶性半導体膜の作製方法 |
JP3295346B2 (ja) | 1997-07-14 | 2002-06-24 | 株式会社半導体エネルギー研究所 | 結晶性珪素膜の作製方法及びそれを用いた薄膜トランジスタ |
US5940693A (en) * | 1997-07-15 | 1999-08-17 | Sharp Laboratories Of America, Inc. | Selective silicide thin-film transistor and method for same |
JPH1140498A (ja) | 1997-07-22 | 1999-02-12 | Semiconductor Energy Lab Co Ltd | 半導体装置の作製方法 |
JP3939399B2 (ja) | 1997-07-22 | 2007-07-04 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP4318768B2 (ja) * | 1997-07-23 | 2009-08-26 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP4180689B2 (ja) * | 1997-07-24 | 2008-11-12 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US6121660A (en) * | 1997-09-23 | 2000-09-19 | Semiconductor Energy Laboratory Co., Ltd. | Channel etch type bottom gate semiconductor device |
KR100269312B1 (ko) * | 1997-10-14 | 2000-10-16 | 윤종용 | 실리콘막의결정화방법및이를이용한박막트랜지스터-액정표시장치(tft-lcd)의제조방법 |
JP4376979B2 (ja) | 1998-01-12 | 2009-12-02 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US6091123A (en) * | 1998-06-08 | 2000-07-18 | Advanced Micro Devices | Self-aligned SOI device with body contact and NiSi2 gate |
US6362097B1 (en) * | 1998-07-14 | 2002-03-26 | Applied Komatsu Technlology, Inc. | Collimated sputtering of semiconductor and other films |
JP4030193B2 (ja) * | 1998-07-16 | 2008-01-09 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP2000174282A (ja) * | 1998-12-03 | 2000-06-23 | Semiconductor Energy Lab Co Ltd | 半導体装置 |
KR100348780B1 (ko) * | 1998-12-19 | 2002-12-26 | 엘지.필립스 엘시디 주식회사 | 실리콘박막을결정화하는방법 |
US6306694B1 (en) * | 1999-03-12 | 2001-10-23 | Semiconductor Energy Laboratory Co., Ltd. | Process of fabricating a semiconductor device |
KR100317622B1 (ko) * | 1999-03-24 | 2001-12-22 | 구본준, 론 위라하디락사 | 박막트랜지스터 및 그의 제조방법 |
KR100524622B1 (ko) * | 1999-04-03 | 2005-11-01 | 엘지.필립스 엘시디 주식회사 | 폴리실리콘 반도체층을 포함한 박막트랜지스터 제조방법 |
US6512504B1 (en) | 1999-04-27 | 2003-01-28 | Semiconductor Energy Laborayory Co., Ltd. | Electronic device and electronic apparatus |
US6291364B1 (en) * | 1999-08-31 | 2001-09-18 | Micron Technology, Inc. | Method and apparatus for stabilizing high pressure oxidation of a semiconductor device |
US7232742B1 (en) | 1999-11-26 | 2007-06-19 | Semiconductor Energy Laboratory Co., Ltd. | Method of manufacturing a semiconductor device that includes forming a material with a high tensile stress in contact with a semiconductor film to getter impurities from the semiconductor film |
US6559594B2 (en) * | 2000-02-03 | 2003-05-06 | Semiconductor Energy Laboratory Co., Ltd. | Light-emitting device |
US7098084B2 (en) * | 2000-03-08 | 2006-08-29 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
US7045444B2 (en) | 2000-12-19 | 2006-05-16 | Semiconductor Energy Laboratory Co., Ltd. | Method of manufacturing semiconductor device that includes selectively adding a noble gas element |
US6858480B2 (en) | 2001-01-18 | 2005-02-22 | Semiconductor Energy Laboratory Co., Ltd. | Method of manufacturing semiconductor device |
TWI221645B (en) | 2001-01-19 | 2004-10-01 | Semiconductor Energy Lab | Method of manufacturing a semiconductor device |
US7115453B2 (en) | 2001-01-29 | 2006-10-03 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method of the same |
JP2002231627A (ja) | 2001-01-30 | 2002-08-16 | Semiconductor Energy Lab Co Ltd | 光電変換装置の作製方法 |
US7141822B2 (en) | 2001-02-09 | 2006-11-28 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
JP4993810B2 (ja) * | 2001-02-16 | 2012-08-08 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP5088993B2 (ja) | 2001-02-16 | 2012-12-05 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US7052943B2 (en) | 2001-03-16 | 2006-05-30 | Semiconductor Energy Laboratory Co., Ltd. | Method of manufacturing a semiconductor device |
JP4718700B2 (ja) | 2001-03-16 | 2011-07-06 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
US6812081B2 (en) | 2001-03-26 | 2004-11-02 | Semiconductor Energy Laboratory Co.,.Ltd. | Method of manufacturing semiconductor device |
KR100426380B1 (ko) * | 2001-03-30 | 2004-04-08 | 주승기 | 실리콘 박막의 결정화 방법 및 이를 이용한 반도체 소자제조 방법 |
JP2003163221A (ja) * | 2001-11-28 | 2003-06-06 | Semiconductor Energy Lab Co Ltd | 半導体装置の作製方法 |
US7232714B2 (en) * | 2001-11-30 | 2007-06-19 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
TWI269922B (en) * | 2002-03-07 | 2007-01-01 | Tpo Displays Corp | Manufacturing method of LCD screen |
JP2003297750A (ja) * | 2002-04-05 | 2003-10-17 | Semiconductor Energy Lab Co Ltd | 半導体装置およびその作製方法 |
US7374976B2 (en) | 2002-11-22 | 2008-05-20 | Semiconductor Energy Laboratory Co., Ltd. | Method for fabricating thin film transistor |
TWI285783B (en) * | 2004-07-09 | 2007-08-21 | Au Optronics Corp | Poly silicon layer structure and forming method thereof |
US8058652B2 (en) * | 2004-10-28 | 2011-11-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device used as electro-optical device having channel formation region containing first element, and source or drain region containing second element |
US20060199328A1 (en) * | 2005-03-04 | 2006-09-07 | Texas Instruments, Incorporated | Non-dispersive high density polysilicon capacitor utilizing amorphous silicon electrodes |
US7659580B2 (en) * | 2005-12-02 | 2010-02-09 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
KR100841365B1 (ko) * | 2006-12-06 | 2008-06-26 | 삼성에스디아이 주식회사 | 박막트랜지스터와 그 제조방법 및 이를 구비한유기전계발광표시장치 |
US8354674B2 (en) * | 2007-06-29 | 2013-01-15 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device wherein a property of a first semiconductor layer is different from a property of a second semiconductor layer |
WO2010035608A1 (en) | 2008-09-25 | 2010-04-01 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and manufacturing method thereof |
KR101084242B1 (ko) * | 2010-01-14 | 2011-11-16 | 삼성모바일디스플레이주식회사 | 유기 발광 표시 장치 및 그 제조 방법 |
TWI449004B (zh) | 2010-08-30 | 2014-08-11 | Au Optronics Corp | 畫素結構及其製造方法 |
US10002968B2 (en) | 2011-12-14 | 2018-06-19 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and display device including the same |
Family Cites Families (14)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPH0693509B2 (ja) * | 1983-08-26 | 1994-11-16 | シャープ株式会社 | 薄膜トランジスタ |
US4851363A (en) * | 1986-07-11 | 1989-07-25 | General Motors Corporation | Fabrication of polysilicon fets on alkaline earth alumino-silicate glasses |
JPH02208635A (ja) * | 1989-02-08 | 1990-08-20 | Seiko Epson Corp | 半導体装置 |
US5124769A (en) * | 1990-03-02 | 1992-06-23 | Nippon Telegraph And Telephone Corporation | Thin film transistor |
US5147826A (en) * | 1990-08-06 | 1992-09-15 | The Pennsylvania Research Corporation | Low temperature crystallization and pattering of amorphous silicon films |
JP2999271B2 (ja) * | 1990-12-10 | 2000-01-17 | 株式会社半導体エネルギー研究所 | 表示装置 |
TW226478B (en) * | 1992-12-04 | 1994-07-11 | Semiconductor Energy Res Co Ltd | Semiconductor device and method for manufacturing the same |
US5275851A (en) * | 1993-03-03 | 1994-01-04 | The Penn State Research Foundation | Low temperature crystallization and patterning of amorphous silicon films on electrically insulating substrates |
JP3637069B2 (ja) * | 1993-03-12 | 2005-04-06 | 株式会社半導体エネルギー研究所 | 半導体装置の作製方法 |
JP3137797B2 (ja) * | 1993-03-12 | 2001-02-26 | 株式会社半導体エネルギー研究所 | 薄膜トランジスタおよびその作製方法 |
JP3359690B2 (ja) * | 1993-03-12 | 2002-12-24 | 株式会社半導体エネルギー研究所 | 半導体回路の作製方法 |
JP3402380B2 (ja) * | 1993-03-22 | 2003-05-06 | 株式会社半導体エネルギー研究所 | 半導体回路およびその作製方法 |
JP3347804B2 (ja) * | 1993-03-22 | 2002-11-20 | 株式会社半導体エネルギー研究所 | 半導体回路の作製方法 |
US5501989A (en) * | 1993-03-22 | 1996-03-26 | Semiconductor Energy Laboratory Co., Ltd. | Method of making semiconductor device/circuit having at least partially crystallized semiconductor layer |
-
1994
- 1994-03-08 TW TW083102004A patent/TW278219B/zh not_active IP Right Cessation
- 1994-03-08 US US08/207,124 patent/US5569936A/en not_active Expired - Lifetime
- 1994-03-12 CN CN94102725A patent/CN1126179C/zh not_active Expired - Fee Related
- 1994-03-12 CN CNB981163203A patent/CN1221018C/zh not_active Expired - Lifetime
- 1994-03-12 KR KR1019940004933A patent/KR100197780B1/ko not_active IP Right Cessation
-
1995
- 1995-06-06 US US08/467,986 patent/US5595923A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
US5569936A (en) | 1996-10-29 |
CN1221018C (zh) | 2005-09-28 |
KR940022921A (ko) | 1994-10-22 |
TW278219B (zh) | 1996-06-11 |
CN1094851A (zh) | 1994-11-09 |
US5595923A (en) | 1997-01-21 |
KR100197780B1 (ko) | 1999-06-15 |
CN1215223A (zh) | 1999-04-28 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1126179C (zh) | 晶体管和半导体电路 | |
CN1078014C (zh) | 半导体器件及其制造方法 | |
CN1078386C (zh) | 制造半导体器件的方法 | |
CN1136612C (zh) | 半导体电路及半导体器件 | |
CN1156018C (zh) | 半导体器件及其制造方法 | |
US6169292B1 (en) | Thin film type monolithic semiconductor device | |
CN1123934C (zh) | 半导体制造工艺和半导体器件制造工艺 | |
CN1051877C (zh) | 半导体器件及其制造方法 | |
CN1187791C (zh) | 一种用于结晶硅层的方法 | |
CN1275813A (zh) | 晶体管及其制造方法 | |
CN1125901A (zh) | 半导体器件及其制造方法 | |
CN1283868A (zh) | 半导体器件及其制造方法 | |
CN1051640C (zh) | 半导体器件及其制造方法 | |
CN1501437A (zh) | 用于多晶化的掩模和用其制造薄膜晶体管的方法 | |
CN1188738C (zh) | 制作至少一个薄膜晶体管的方法 | |
CN1741257A (zh) | 晶体管和半导体电路的制造方法 | |
CN1183599C (zh) | 有源矩阵显示器件 | |
CN1365513A (zh) | 多晶半导体薄膜衬底及其制造方法、半导体器件和电子器件 | |
CN100347820C (zh) | 有源矩阵显示器件及其制作 | |
JP2000277746A (ja) | 半導体回路の作製方法 | |
JP2000299285A (ja) | 半導体回路の作製方法、液晶表示装置の作製方法および液晶表示装置 | |
CN1808694A (zh) | 多晶硅薄膜的制造方法 | |
JP2000269136A (ja) | 半導体回路の作製方法 | |
JP2001250961A (ja) | 半導体回路の作製方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20031029 Termination date: 20130312 |