CN107946196B - 氧化物薄膜晶体管及其制备方法、阵列基板和显示装置 - Google Patents
氧化物薄膜晶体管及其制备方法、阵列基板和显示装置 Download PDFInfo
- Publication number
- CN107946196B CN107946196B CN201711215165.0A CN201711215165A CN107946196B CN 107946196 B CN107946196 B CN 107946196B CN 201711215165 A CN201711215165 A CN 201711215165A CN 107946196 B CN107946196 B CN 107946196B
- Authority
- CN
- China
- Prior art keywords
- insulating layer
- region
- electrode
- layer
- conducted
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 43
- 239000010409 thin film Substances 0.000 title claims abstract description 40
- 238000002360 preparation method Methods 0.000 title claims abstract description 10
- 238000000034 method Methods 0.000 claims abstract description 60
- 239000004065 semiconductor Substances 0.000 claims abstract description 48
- 238000005530 etching Methods 0.000 claims description 18
- 239000004020 conductor Substances 0.000 claims description 16
- 238000004519 manufacturing process Methods 0.000 claims description 8
- 239000001301 oxygen Substances 0.000 claims description 6
- 229910052760 oxygen Inorganic materials 0.000 claims description 6
- QGZKDVFQNNGYKY-UHFFFAOYSA-N Ammonia Chemical compound N QGZKDVFQNNGYKY-UHFFFAOYSA-N 0.000 claims description 4
- QVGXLLKOCUKJST-UHFFFAOYSA-N atomic oxygen Chemical compound [O] QVGXLLKOCUKJST-UHFFFAOYSA-N 0.000 claims description 4
- 238000002161 passivation Methods 0.000 claims description 3
- UFHFLCQGNIYNRP-UHFFFAOYSA-N Hydrogen Chemical compound [H][H] UFHFLCQGNIYNRP-UHFFFAOYSA-N 0.000 claims description 2
- 229910021529 ammonia Inorganic materials 0.000 claims description 2
- 239000001307 helium Substances 0.000 claims description 2
- 229910052734 helium Inorganic materials 0.000 claims description 2
- SWQJXJOGLNCZEY-UHFFFAOYSA-N helium atom Chemical compound [He] SWQJXJOGLNCZEY-UHFFFAOYSA-N 0.000 claims description 2
- 239000001257 hydrogen Substances 0.000 claims description 2
- 229910052739 hydrogen Inorganic materials 0.000 claims description 2
- 230000000694 effects Effects 0.000 abstract description 8
- 239000010410 layer Substances 0.000 description 198
- 238000000059 patterning Methods 0.000 description 17
- 239000000463 material Substances 0.000 description 9
- 239000012535 impurity Substances 0.000 description 6
- 238000010586 diagram Methods 0.000 description 5
- 239000010408 film Substances 0.000 description 5
- 229920002120 photoresistant polymer Polymers 0.000 description 4
- 229910052738 indium Inorganic materials 0.000 description 3
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 description 3
- 229920000620 organic polymer Polymers 0.000 description 3
- -1 oxygen ions Chemical class 0.000 description 3
- 238000000623 plasma-assisted chemical vapour deposition Methods 0.000 description 3
- 239000011347 resin Substances 0.000 description 3
- 229920005989 resin Polymers 0.000 description 3
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 description 2
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 2
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 description 2
- 239000010949 copper Substances 0.000 description 2
- 229910052733 gallium Inorganic materials 0.000 description 2
- 229910000449 hafnium oxide Inorganic materials 0.000 description 2
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 2
- 229910052751 metal Inorganic materials 0.000 description 2
- 239000002184 metal Substances 0.000 description 2
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 2
- 239000004033 plastic Substances 0.000 description 2
- 229920003023 plastic Polymers 0.000 description 2
- 238000004904 shortening Methods 0.000 description 2
- 229910052814 silicon oxide Inorganic materials 0.000 description 2
- 239000010936 titanium Substances 0.000 description 2
- 230000009466 transformation Effects 0.000 description 2
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 2
- 229920000178 Acrylic resin Polymers 0.000 description 1
- 239000004925 Acrylic resin Substances 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- YCKRFDGAMUMZLT-UHFFFAOYSA-N Fluorine atom Chemical compound [F] YCKRFDGAMUMZLT-UHFFFAOYSA-N 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 229910001257 Nb alloy Inorganic materials 0.000 description 1
- 229910000583 Nd alloy Inorganic materials 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- ATJFFYVFTNAWJD-UHFFFAOYSA-N Tin Chemical compound [Sn] ATJFFYVFTNAWJD-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- BZHJMEDXRYGGRV-UHFFFAOYSA-N Vinyl chloride Chemical compound ClC=C BZHJMEDXRYGGRV-UHFFFAOYSA-N 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- UBSJOWMHLJZVDJ-UHFFFAOYSA-N aluminum neodymium Chemical compound [Al].[Nd] UBSJOWMHLJZVDJ-UHFFFAOYSA-N 0.000 description 1
- 230000009286 beneficial effect Effects 0.000 description 1
- 230000015572 biosynthetic process Effects 0.000 description 1
- 239000000919 ceramic Substances 0.000 description 1
- 239000002131 composite material Substances 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 238000000151 deposition Methods 0.000 description 1
- 230000008021 deposition Effects 0.000 description 1
- 239000003814 drug Substances 0.000 description 1
- 239000003822 epoxy resin Substances 0.000 description 1
- 239000011737 fluorine Substances 0.000 description 1
- 229910052731 fluorine Inorganic materials 0.000 description 1
- YZZNJYQZJKSEER-UHFFFAOYSA-N gallium tin Chemical compound [Ga].[Sn] YZZNJYQZJKSEER-UHFFFAOYSA-N 0.000 description 1
- 239000011521 glass Substances 0.000 description 1
- WIHZLLGSGQNAGK-UHFFFAOYSA-N hafnium(4+);oxygen(2-) Chemical compound [O-2].[O-2].[Hf+4] WIHZLLGSGQNAGK-UHFFFAOYSA-N 0.000 description 1
- 239000007788 liquid Substances 0.000 description 1
- 239000004973 liquid crystal related substance Substances 0.000 description 1
- 239000011159 matrix material Substances 0.000 description 1
- 229910044991 metal oxide Inorganic materials 0.000 description 1
- 150000004706 metal oxides Chemical class 0.000 description 1
- 239000000203 mixture Substances 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- DTSBBUTWIOVIBV-UHFFFAOYSA-N molybdenum niobium Chemical compound [Nb].[Mo] DTSBBUTWIOVIBV-UHFFFAOYSA-N 0.000 description 1
- 239000000615 nonconductor Substances 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- 238000001259 photo etching Methods 0.000 description 1
- 229920005668 polycarbonate resin Polymers 0.000 description 1
- 239000004431 polycarbonate resin Substances 0.000 description 1
- 229920000647 polyepoxide Polymers 0.000 description 1
- 229920001225 polyester resin Polymers 0.000 description 1
- 239000004645 polyester resin Substances 0.000 description 1
- 229920000139 polyethylene terephthalate Polymers 0.000 description 1
- 239000005020 polyethylene terephthalate Substances 0.000 description 1
- 229920001721 polyimide Polymers 0.000 description 1
- 239000009719 polyimide resin Substances 0.000 description 1
- 238000003672 processing method Methods 0.000 description 1
- 230000000750 progressive effect Effects 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229920002050 silicone resin Polymers 0.000 description 1
- 239000002356 single layer Substances 0.000 description 1
- JBQYATWDVHIOAR-UHFFFAOYSA-N tellanylidenegermanium Chemical compound [Te]=[Ge] JBQYATWDVHIOAR-UHFFFAOYSA-N 0.000 description 1
- 229910001887 tin oxide Inorganic materials 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 239000011787 zinc oxide Substances 0.000 description 1
Images
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/1333—Constructional arrangements; Manufacturing methods
- G02F1/1335—Structural association of cells with optical devices, e.g. polarisers or reflectors
- G02F1/133509—Filters, e.g. light shielding masks
- G02F1/133512—Light shielding layers, e.g. black matrix
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/01—Manufacture or treatment
- H10D30/021—Manufacture or treatment of FETs having insulated gates [IGFET]
- H10D30/031—Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6704—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device
- H10D30/6723—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device having light shields
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/673—Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
- H10D30/6733—Multi-gate TFTs
- H10D30/6734—Multi-gate TFTs having gate electrodes arranged on both top and bottom sides of the channel, e.g. dual-gate TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/01—Manufacture or treatment
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
- H10D86/423—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/451—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs characterised by the compositions or shapes of the interlayer dielectrics
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D99/00—Subject matter not provided for in other groups of this subclass
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
- G02F1/13685—Top gates
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Thin Film Transistor (AREA)
- Manufacturing & Machinery (AREA)
Abstract
本发明提供了一种氧化物薄膜晶体管及其制备方法、阵列基板和显示装置。在本发明提供的氧化物薄膜晶体管制备方法中,通过在半导体层上依次形成第二绝缘层、栅极和第三绝缘层后,去除半导体层中待导体化区域上覆盖的第二绝缘层和第三绝缘层,再通过导体化工艺处理待导体化区域,形成导体化区域。从而使得待导体化区域在第二绝缘层的遮盖下,有效避免在形成第三绝缘层时对该待导体化区域过导体化。进而有效避免短沟道效应的产生,有效提升了顶栅结构氧化物薄膜晶体管的电学性能。
Description
技术领域
本发明涉及显示技术领域,特别是涉及一种氧化物薄膜晶体管及其制备方法、阵列基板和显示装置。
背景技术
顶栅结构氧化物薄膜晶体管(Oxide Thin Film Transistor,Oxide TFT)是一种栅极在沟道区上方的TFT结构,因一般使用栅极对沟道区域进行光照保护,因此顶栅结构TFT电学性能通常优于底栅结构TFT。
然而,现有顶栅结构中氧化物半导体层在导体化处理后,会因后续工艺的高温以及等离子体轰击,导致该半导体层中已导体化的区域进一步导体化,使得沟道被缩短,产生短沟道效应。该短沟道效应会使得阈值电压负向漂移严重,影响TFT的稳定性,进而影响显示品质。
发明内容
本发明要解决的技术问题是提供一种氧化物薄膜晶体管及其制备方法、阵列基板和显示装置,解决顶栅结构TFT制成工艺中存在的短沟道效应问题。
一方面,提供了一种氧化物薄膜晶体管制备方法,包括:
提供基板;
在所述基板上依次形成遮光层、第一绝缘层和半导体层;
在所述半导体层上依次形成第二绝缘层、栅极和第三绝缘层,其中,第二绝缘层在所述基板上的投影覆盖所述半导体层在所述基板上的投影;
去除所述半导体层中待导体化区域上覆盖的第二绝缘层和第三绝缘层;
通过导体化工艺处理所述待导体化区域,形成导体化区域;
在所述导体化区域上形成第一电极和第二电极。
进一步地,在形成所述第三绝缘层前,通过构图工艺形成的第二绝缘层覆盖在所述半导体层上,以遮盖所述待导体化区域。
进一步地,覆盖在所述待导体化区域上的第二绝缘层的厚度大于预设厚度阈值。
进一步地,在所述导体化区域上形成第一电极和第二电极之前,还包括:去除所述遮光层设定区域上覆盖的第一绝缘层和第三绝缘层,形成电压平衡连接孔;其中,所述电压平衡连接孔用于在形成第一电极和第二电极后,实现遮光层与第一电极的连接。
进一步地,所述去除所述遮光层设定区域上覆盖的第一绝缘层和第三绝缘层,形成电压平衡连接孔的步骤,包括:去除所述遮光层设定区域上覆盖的第三绝缘层;在去除所述待导体化区域上覆盖的第三绝缘层和第二绝缘层的同时,去除所述遮光层设定区域上覆盖的第一绝缘层。
进一步地,所述去除所述遮光层设定区域上覆盖的第一绝缘层和第三绝缘层,形成电压平衡连接孔的步骤,包括:在去除所述待导体化区域上覆盖的第三绝缘层的同时,去除所述遮光层设定区域上覆盖的第三绝缘层;在去除所述待导体化区域上覆盖的第二绝缘层的同时,去除所述遮光层设定区域上覆盖的第一绝缘层。
进一步地,所述通过导体化工艺处理所述待导体化区域的步骤,包括:通过等离子体对所述待导体化区域进行导体化处理,以降低所述待导体化区域处半导体的氧含量。
进一步地,在所述导体化区域上形成第一电极和第二电极之后,还包括:在所述第一电极、所述第二电极以及所述第三绝缘层上形成第四绝缘层,作为钝化层。
另一方面,还提供了一种氧化物薄膜晶体管,采用上述任一种氧化物薄膜晶体管制备方法制备。
又一方面,还提供了一种阵列基板,包括如上所述的氧化物薄膜晶体管。
再一方面,还提供了一种显示装置,包括如上所述的阵列基板。
与现有技术相比,本发明包括以下优点:
本发明提供了一种氧化物薄膜晶体管及其制备方法、阵列基板和显示装置,在本发明提供的氧化物薄膜晶体管制备方法中,通过在半导体层上依次形成第二绝缘层、栅极和第三绝缘层后,去除半导体层中待导体化区域上覆盖的第二绝缘层和第三绝缘层,再通过导体化工艺处理待导体化区域,形成导体化区域。从而使得待导体化区域在第二绝缘层的遮盖下,有效避免在形成第三绝缘层时对该待导体化区域过导体化。进而有效避免短沟道效应的产生,有效提升了顶栅结构氧化物薄膜晶体管的电学性能。
附图说明
图1是本发明实施例提供的一种氧化物薄膜晶体管制备方法的流程图;
图2是本发明实施例提供的另一种氧化物薄膜晶体管制备方法的流程图;
图3是本发明实施例提供的一种制备氧化物薄膜晶体管的工艺流程示意图之一;
图4是本发明实施例提供的一种制备氧化物薄膜晶体管的工艺流程示意图之二;
图5是本发明实施例提供的一种制备氧化物薄膜晶体管的工艺流程示意图之三;
图6是本发明实施例提供的一种制备氧化物薄膜晶体管的工艺流程示意图之四;
图7是本发明实施例提供的一种制备氧化物薄膜晶体管的工艺流程示意图之五;
图8是本发明实施例提供的一种制备氧化物薄膜晶体管的工艺流程示意图之六;
图9是本发明实施例提供的一种制备氧化物薄膜晶体管的工艺流程示意图之七;
图10是本发明实施例提供的一种制备氧化物薄膜晶体管的工艺流程示意图之八;
图11是本发明实施例提供的另一种绝缘层刻蚀状态示意图;
图12是本发明实施例提供的一种阵列基板的剖面结构示意图。
具体实施方式
为使本发明的上述目的、特征和优点能够更加明显易懂,下面结合附图和具体实施方式对本发明作进一步详细的说明。
在本发明的描述中,除非另有说明,“多个”的含义是两个或两个以上;术语“上”、“下”、“左”、“右”、“内”、“外”等指示的方位或位置关系为基于附图所示的方位或位置关系,仅是为了便于描述本发明和简化描述,而不是指示或暗示所指的机或元件必须具有特定的方位、以特定的方位构造和操作,因此不能理解为对本发明的限制。
在本发明的描述中,需要说明的是,除非另有明确的规定和限定,术语“安装”、“相连”、“连接”应做广义理解,例如,可以是固定连接,也可以是可拆卸连接,或一体地连接;可以是机械连接,也可以是电连接;可以是直接相连,也可以通过中间媒介间接相连。对于本领域的普通技术人员而言,可以具体情况理解上述术语在本发明中的具体含义。本发明实施例中,为区分晶体管的除栅极之外的两极,将其中的源、漏极称为第一电极、第二电极。
下面结合附图和实施例对本发明的具体实施方式作进一步详细描述。以下实施例用于说明本发明,但不用来限制本发明的范围。
现有技术中,为了形成顶栅结构氧化物薄膜晶体管(Oxide Thin FilmTransistor,Oxide TFT),在通过构图工艺形成半导体层与栅极之间的第二绝缘层时,通常会完全刻蚀掉半导体层中待导体化区域上覆盖的第二绝缘层,将该待导体化区域显露出来,并通过导体化工艺处理该显露出来待导体化区域。在完成对该待导体化区域的导体化工艺处理后,再形成第三绝缘层。
然而,一方面,在形成该第三绝缘层时,该第三绝缘层将形成在导体化区域的表面,与导体化区域相接触。而且形成该第三绝缘层的过程存在高温、等离子轰击等工艺,例如,在通过化学气相沉积(Plasma Enhanced Chemical Vapor Deposition,PECVD)形成该第三绝缘层时,沉积的温度约为300℃,且PECVD设备腔室内含有大量等离子体。这些工艺将夺走半导体层中氧离子,导致原本已经导体化的半导体层进一步导体化,进而导致TFT的沟道缩短,产生短沟道效应。其中,该短沟道效应是指随着TFT沟道缩短,阈值电压Vth负向漂移严重,影响TFT的稳定性。
另一方面,在将导体化区域上覆盖的第三绝缘层刻蚀掉后,由于第二绝缘层和第三绝缘层的厚度较大。因此,该连接孔的深度将较深,容易堆积硬化光刻胶、有机聚合物等刻蚀过程中产生的杂质,且由于连接孔较深,使得硬化光刻胶、有机聚合物等杂质难以被剥离药液清除干净,从而成为孔内残留物。这些孔内残留物覆盖在导体化区域表面,会导致第一电极、第二电极与导体化区域的接触电阻增加,进而影响显示面板的显示品质。
针对上述缺陷,本发明实施例提供了一种氧化物薄膜晶体管制备方法。
参照图1,示出了本发明实施例提供的一种氧化物薄膜晶体管制备方法的流程图。参照图3-10,示出了本发明实施例提供的一种制备氧化物薄膜晶体管的工艺流程示意图。
步骤101,提供基板。
具体的,该基板301可以为刚性基板或者柔性基板。
步骤102,在基板上依次形成遮光层、第一绝缘层和半导体层。
如图3所示,可以在该基板301上通过不透光的材料形成遮光层302。例如,可以形成黑矩阵(Black Matrix,BM)层作为遮光层302,或者利用金属层作为遮光层302。其中,该BM层为通过构图工艺制作的黑色光刻胶层。
在形成遮光层302后,在遮光层302上形成绝缘薄膜,作为第一绝缘层303。在第一绝缘层303上形成金属氧化物半导体薄膜,并通过构图工艺形成半导体层304。其中,构图工艺包括光刻、刻蚀和剥离等步骤。
步骤103,在半导体层上依次形成第二绝缘层、栅极和第三绝缘层。
其中,第二绝缘层305在基板301上的投影覆盖半导体层304在基板301上的投影。
具体的,如图4所示,可以先形成第二绝缘层305和栅极306,并通过构图工艺依次使栅极306和第二绝缘层305图案化。其中,在通过构图工艺形成图案化的第二绝缘层305时,可以保留待导体化区域3041上覆盖的第二绝缘层305,使得在待导体化区域3041上覆盖的第二绝缘层305可以对待导体化区域3041起到保护作用,避免在形成第三绝缘层307时对该待导体化区域3041产生导体化影响。
如图5所示,在半导体层304上依次形成图案化的栅极306和第二绝缘层305后,继续形成第三绝缘层307。在形成第三绝缘层307时,半导体层304中的待导体化区域3041在第二绝缘层305的遮盖下,可以避免受到制备过程中高温、等离子轰击等因素的影响,从而避免半导体材料中的氧离子被夺走,使得该区域半导体层304的性质不会发生变化。
步骤104,去除半导体层中待导体化区域上覆盖的第二绝缘层和第三绝缘层。
在栅极306上形成第三绝缘层307后,便消除了第三绝缘层307的制备过程对待导体化区域3041的影响。对保持半导体特性的待导体化区域3041进行导体化处理,可以准确控制对该待导体化区域3041的导体化程度,避免过导体化。为了对待导体化区域3041进行导体化处理,需要去除半导体层304中待导体化区域3041上覆盖的第二绝缘层305和第三绝缘层307,以显露出该待导体化区域3041。
具体的,如图6、图7所示,在去除半导体层304中待导体化区域3041上覆盖的第二绝缘层305和第三绝缘层307时,由于第二绝缘层305和第三绝缘层307的厚度较大,可以通过分步刻蚀形成该连接孔。例如,可以先通过高速刻蚀去除待导体化区域3041上覆盖的一部分绝缘薄膜,再通过低速刻蚀去除剩余部分绝缘薄膜,以显露出该待导体化区域3041。从而使该连接孔具有较缓和的坡度角。
步骤105,通过导体化工艺处理待导体化区域,形成导体化区域。
具体的,如图8所示,在去除半导体层304中待导体化区域3041上覆盖的第二绝缘层305和第三绝缘层307后,可以通过导体化工艺处理待导体化区域3041,形成导体化区域3042。其中,导体化处理的方式不作限定,可根据具体的半导体材料选择相对应的导体化方式。
在实际应用中,导体化处理时使用的等离子体,在作用于待导体化区域3041表面时,可以去除刻蚀第三绝缘层307和第二绝缘时残留在待导体化区域3041表面的硬化光刻胶、有机聚合物等杂质。从而可以有效清洁待导体化区域3041表面,避免这些杂质增加第一电极308、第二电极309各自与导体化区域3042的接触电阻。
步骤106,在导体化区域上形成第一电极和第二电极。
具体的,如图9所示,在将待导体化区域3041通过导体化处理,形成导体化区域3042后,可以在该导体化区域3042上形成TFT的第一电极308和第二电极309。第一电极308和第二电极309覆盖在该导体化区域3042上,从而与该导体化区域3042连接。
综上所述,在本发明实施例中,通过在半导体层304上依次形成第二绝缘层305、栅极306和第三绝缘层307后,在第三绝缘层307上通过构图工艺,去除半导体层304中待导体化区域3041上覆盖的第二绝缘层305和第三绝缘层307,再通过导体化工艺处理待导体化区域3041,形成导体化区域3042。从而使得待导体化区域3041在第二绝缘层305的遮盖下,有效避免在形成第三绝缘层307时对该待导体化区域3041过导体化。进而有效避免短沟道效应的产生,有效提升了顶栅结构氧化物薄膜晶体管的电学性能。而且还能够通过导体化工艺清除待导体化区域3041表面堆积的杂质,从而降低了第一电极308、第二电极309各自与导体化区域3042的接触电阻,提升了显示面板的显示品质。
参照图2,示出了本发明实施例提供的另一种氧化物薄膜晶体管制备方法的流程图。
步骤201,提供基板。
具体的,该基板301可以为柔性基板或者刚性基板,可以由用于形成元件的具有优良机械强度或尺寸稳定性的的材料形成。例如,基板301的材料可以是玻璃、金属、陶瓷、塑料等。其中,用于制备基板301的塑料可以为聚碳酸酯树脂、丙烯酸树脂、氯乙烯树脂、聚对苯二甲酸乙二醇酯树脂、聚酰亚胺树脂、聚酯树脂、环氧树脂、硅树脂、含氟树脂等。
步骤202,在基板上依次形成遮光层、第一绝缘层和半导体层。
具体的,可以通过无机绝缘薄膜形成第一绝缘层303,制备该无机绝缘薄膜的材料可以为:硅的氧化物(SiOx)、硅的氮化物(SiNx)、铪的氧化物(HfOx)、硅的氮氧化物(SiON)、铝的氧化物(AlOx)或有机材料中的一种或几种的组合。在实际应用中,也可以通过该无机绝缘薄膜形成第二绝缘层305、第三绝缘层307和第四绝缘层310。可根据不同绝缘层所起的作用不同选择相对应的材料制备绝缘薄膜。
该半导体层304可以由氧化物半导体材料制备,该氧化物半导体材料可以为包含铟(In)、镓(Ga)、锌(Zn)、氧(O)、锡(Sn)等元素中一种或多种的氧化物半导体。优选的,该氧化物半导体材料可以为氧化铟镓锌(IGZO)、氧化铟锌(IZO)、氧化铟锡(InSnO)、氧化铟镓锡(InGaSnO)中的一种。优选的,该半导体层304的厚度可以在30-100nm之间。
步骤203,通过构图工艺形成第二绝缘层和栅极。
如图4所示,在基板301上依次形成遮光层302、第一绝缘层303和半导体层304后,可以先通过构图工艺形成栅极306,再通过构图工艺形成第二绝缘层305。
具体的,在通过构图工艺形成第二绝缘层305时,可以对未覆盖半导体层304的第二绝缘层305和覆盖在待导体化区域3041上的第二绝缘层305进行不同程度的刻蚀。例如,可以将未覆盖半导体层304的第二绝缘层305全部刻蚀掉,但不将覆盖在待导体化区域3041上的第二绝缘层305全部刻蚀掉,并使得覆盖在待导体化区域3041上的第二绝缘层305的厚度大于预设厚度阈值,以使该待导体化区域3041上的第二绝缘层305,能够有效保护该待导体化区域3041,避免在形成第三绝缘层307时对该待导体化区域3041产生导体化影响。而且将待导体化区域3041上覆盖的第二绝缘层305刻蚀掉一部分,也有利于在形成第三绝缘层307后对这两层绝缘层刻蚀时,减少刻蚀对象的厚度,从而节省刻蚀液用量,并且可以降低该工艺所需时间。
在实际应用中,制备栅极306、第一电极308、第二电极309的材料可以为钼(Mo)、钼铌合金(MoNb)、铝(Al)、铝钕合金(AlNd)、钛(Ti)和铜(Cu)中的一种或它们中多种材料形成的单层或多层复合叠层。
步骤204,在栅极上形成第三绝缘层,并通过构图工艺将第三绝缘层、第二绝缘层和第一绝缘层图案化。
在通过构图工艺将第三绝缘层307、第二绝缘层305和第一绝缘层303图案化时,可以通过构图工艺,去除半导体层304中待导体化区域3041上覆盖的第二绝缘层305和第三绝缘层307,以显露出待导体化区域3041。也可以通过构图工艺,去除遮光层302设定区域上覆盖的第一绝缘层303和第三绝缘层307,形成电压平衡连接孔。其中,该电压平衡连接孔用于在形成第一电极308和第二电极309后,实现遮光层与第一电极308的连接。从而使第一电极308能够及时导走遮光层302上堆积的电荷,提高阈值电压均一性。
具体的,可以先去除遮光层302设定区域上覆盖的第三绝缘层307。然后在去除待导体化区域3041上覆盖的第三绝缘层307和第二绝缘层305的同时,去除遮光层302设定区域上覆盖的第一绝缘层303,以形成该电压平衡连接孔。也可以在去除待导体化区域3041上覆盖的第三绝缘层307的同时,去除遮光层302设定区域上覆盖的第三绝缘层307。并在去除待导体化区域3041上覆盖的第二绝缘层305的同时,去除遮光层302设定区域上覆盖的第一绝缘层303。
在实际应用中,通过构图工艺将第三绝缘层307、第二绝缘层305和第一绝缘层303图案化的过程,可以如图6所示,先刻蚀电压平衡连接孔处的第三绝缘层307,再如图7所示,刻蚀待导体化区域3041上覆盖的第三绝缘层307、第二绝缘层305,以及电压平衡连接孔处的第一绝缘层303。参照图11,示出了本发明实施例提供的另一种绝缘层刻蚀状态示意图。如图11所示,可以先同时刻蚀电压平衡连接孔处的第三绝缘层307,以及待导体化区域3041上覆盖的第三绝缘层307。再刻蚀待导体化区域3041上覆盖的第二绝缘层305,以及电压平衡连接孔处的第一绝缘层303。具体的,可以根据各绝缘层的厚度,确定对各位置绝缘层的刻蚀顺序和刻蚀速度,不限于上述两种方法。
步骤205,通过导体化工艺处理待导体化区域,形成导体化区域。
具体的,如图8所示,可以通过等离子体对待导体化区域3041进行导体化处理,以降低该待导体化区域3041处半导体的氧含量。例如,可以通过氦气等离子体(He plasma)、氨气等离子体(NH3plasma)、氢气等离子体(H2plasma)等对待导体化区域3041进行导体化处理。
步骤206,在导体化区域上形成第一电极和第二电极。
具体的,如图9所示,在将待导体化区域3041通过导体化处理,形成导体化区域3042后,可以在该导体化区域3042上形成TFT的第一电极308和第二电极309。第一电极308和第二电极309覆盖在该导体化区域3042上,从而与该导体化区域3042连接。在实际应用中,如图10所示,在导体化区域上形成第一电极308和第二电极309后,还可以形成第四绝缘层310作为钝化层保护该氧化物薄膜晶体管。
综上所述,在本发明实施例中,通过在形成第三绝缘层307前,对待导体化区域3041上覆盖的第二绝缘层305进行部分刻蚀,既能够起到保护待导体化区域3041免受过导体化,又能够减轻形成第三绝缘层307后,对这两层绝缘层刻蚀的负担,从而节省刻蚀液用量,并且可以降低该工艺所需时间。而且,通过电压平衡连接孔使遮光层302与第一电极308或者第二电极309相连,使得第一电极308或者第二电极309能够及时导走遮光层302上堆积的电荷,提高阈值电压均一性。
在上述实施例基础上,参照图12,本发明实施例还提供了一种阵列基板,该阵列基板包括以上所述的氧化物薄膜晶体管。本领域技术人员可以知道的是,阵列基板还包括位于第四绝缘层310上的像素电极311。其中,该像素电极311的材质可以为氧化铟锡(IndiumTin Oxide,ITO)或者氧化铟锌(Indium Zinc Oxide,IZO)等透明导电物,但不限于上述几种。
此外,本发明实施例还提供了一种显示装置,该显示装置包括以上所述的阵列基板。具体地,该显示装置可以为:液晶显示面板、OLED显示面板、电子纸、有机发光显示面板、手机、平板电脑、电视机、显示器、笔记本电脑、数码相框、导航仪等任何具有显示功能的产品或部件。
本说明书中的各个实施例均采用递进的方式描述,每个实施例重点说明的都是与其他实施例的不同之处,各个实施例之间相同相似的部分互相参见即可。
以上对本发明所提供的一种氧化物薄膜晶体管及其制备方法、阵列基板和显示装置进行了详细介绍,本文中应用了具体个例对本发明的原理及实施方式进行了阐述,以上实施例的说明只是用于帮助理解本发明的方法及其核心思想;同时,对于本领域的一般技术人员,依据本发明的思想,在具体实施方式及应用范围上均会有改变之处,综上所述,本说明书内容不应理解为对本发明的限制。
Claims (9)
1.一种氧化物薄膜晶体管制备方法,包括:
提供基板;
在所述基板上依次形成遮光层、第一绝缘层和半导体层;
在所述半导体层上依次形成第二绝缘层、栅极和第三绝缘层,其中,所述第二绝缘层在所述基板上的正投影与所述半导体层在所述基板上的正投影重叠;且覆盖在待导体化区域上的所述第二绝缘层的厚度大于预设厚度阈值;
去除所述半导体层中所述待导体化区域上覆盖的所述第二绝缘层和所述第三绝缘层;
通过导体化工艺处理所述待导体化区域,形成导体化区域;
在所述导体化区域上形成第一电极和第二电极;
其中,对所述第二绝缘层和所述第三绝缘层先采用高速刻蚀,再采用低速刻蚀以形成连接孔;
所述第二绝缘层被配置为保护所述半导体层,以避免在形成所述第三绝缘层时对所述待导体化区域的过导体化;
其中,制备得到的所述氧化物薄膜晶体管的所述第二绝缘层包括第一区域和围绕所述第一区域的第二区域,所述第二绝缘层位于所述第一区域的部分沿垂直于所述基板方向的厚度大于所述第二绝缘层位于所述第二区域的部分沿垂直于所述基板方向的厚度;
所述栅极与所述第二绝缘层位于所述第一区域的部分直接接触;
所述第三绝缘层包括平坦部和围绕所述平坦部的凸出部,所述平坦部覆盖所述栅极远离所述基板的表面,所述凸出部包裹所述栅极的侧面、包裹所述第二绝缘层位于所述第一区域的部分的侧面、并延伸至所述第二绝缘层位于所述第二区域的部分处,所述凸出部与所述第二绝缘层位于所述第二区域的部分相连;
导体化工艺包括采用氦气等离子体、氨气等离子体、氢气等离子体对所述待导体化区域进行处理。
2.根据权利要求1所述的制备方法,其特征在于,在所述导体化区域上形成第一电极和第二电极之前,还包括:
去除所述遮光层设定区域上覆盖的第一绝缘层和第三绝缘层,形成电压平衡连接孔;
其中,所述电压平衡连接孔用于在形成第一电极和第二电极后,实现遮光层与第一电极的连接。
3.根据权利要求2所述的制备方法,其特征在于,所述去除所述遮光层设定区域上覆盖的第一绝缘层和第三绝缘层,形成电压平衡连接孔的步骤,包括:
去除所述遮光层设定区域上覆盖的第三绝缘层;
在去除所述待导体化区域上覆盖的第三绝缘层和第二绝缘层的同时,去除所述遮光层设定区域上覆盖的第一绝缘层。
4.根据权利要求2所述的制备方法,其特征在于,所述去除所述遮光层设定区域上覆盖的第一绝缘层和第三绝缘层,形成电压平衡连接孔的步骤,包括:
在去除所述待导体化区域上覆盖的第三绝缘层的同时,去除所述遮光层设定区域上覆盖的第三绝缘层;
在去除所述待导体化区域上覆盖的第二绝缘层的同时,去除所述遮光层设定区域上覆盖的第一绝缘层。
5.根据权利要求1所述的制备方法,其特征在于,所述通过导体化工艺处理所述待导体化区域的步骤,包括:
通过等离子体对所述待导体化区域进行导体化处理,以降低所述待导体化区域处半导体的氧含量。
6.根据权利要求1所述的制备方法,其特征在于,在所述导体化区域上形成第一电极和第二电极之后,还包括:
在所述第一电极、所述第二电极以及所述第三绝缘层上形成第四绝缘层,作为钝化层。
7.一种氧化物薄膜晶体管,其特征在于,采用如权利要求1至6中任一项所述的氧化物薄膜晶体管制备方法制备。
8.一种阵列基板,其特征在于,包括如权利要求7所述的氧化物薄膜晶体管。
9.一种显示装置,其特征在于,包括如权利要求8所述的阵列基板。
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711215165.0A CN107946196B (zh) | 2017-11-28 | 2017-11-28 | 氧化物薄膜晶体管及其制备方法、阵列基板和显示装置 |
US15/986,040 US20190165002A1 (en) | 2017-11-28 | 2018-05-22 | Oxide thin film transistor, fabricating method therefor, array substrate, and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201711215165.0A CN107946196B (zh) | 2017-11-28 | 2017-11-28 | 氧化物薄膜晶体管及其制备方法、阵列基板和显示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN107946196A CN107946196A (zh) | 2018-04-20 |
CN107946196B true CN107946196B (zh) | 2021-12-28 |
Family
ID=61949321
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201711215165.0A Active CN107946196B (zh) | 2017-11-28 | 2017-11-28 | 氧化物薄膜晶体管及其制备方法、阵列基板和显示装置 |
Country Status (2)
Country | Link |
---|---|
US (1) | US20190165002A1 (zh) |
CN (1) | CN107946196B (zh) |
Families Citing this family (9)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN108767016B (zh) * | 2018-05-21 | 2021-09-21 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及其制作方法、阵列基板、显示装置 |
KR102635447B1 (ko) * | 2018-06-25 | 2024-02-08 | 삼성디스플레이 주식회사 | 유기발광 표시장치의 제조방법 |
CN110875363A (zh) * | 2018-09-04 | 2020-03-10 | 京东方科技集团股份有限公司 | 阵列基板及其制备方法、以及显示面板 |
CN110289307A (zh) * | 2019-06-27 | 2019-09-27 | 京东方科技集团股份有限公司 | 薄膜晶体管驱动背板及其制备方法、显示面板 |
CN111370428B (zh) * | 2020-03-19 | 2023-02-28 | 合肥鑫晟光电科技有限公司 | 显示基板及其制作方法、显示装置 |
CN111584506B (zh) * | 2020-05-13 | 2024-02-27 | Tcl华星光电技术有限公司 | 一种显示面板的制作方法 |
CN111584423B (zh) * | 2020-05-20 | 2022-11-25 | 京东方科技集团股份有限公司 | 阵列基板及其制备方法和显示装置 |
CN111628005A (zh) * | 2020-06-08 | 2020-09-04 | 京东方科技集团股份有限公司 | 一种薄膜晶体管、阵列基板、显示面板及显示装置 |
CN117440711A (zh) * | 2023-10-19 | 2024-01-23 | 惠科股份有限公司 | 阵列基板及其制备方法、显示装置 |
Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107121852A (zh) * | 2017-06-20 | 2017-09-01 | 武汉华星光电技术有限公司 | 一种阵列基板及液晶面板 |
CN107248373A (zh) * | 2017-06-08 | 2017-10-13 | 京东方科技集团股份有限公司 | 一种显示面板及制作方法、显示装置 |
CN107302032A (zh) * | 2017-06-19 | 2017-10-27 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及其制作方法、阵列基板、显示面板 |
CN107302030A (zh) * | 2016-04-08 | 2017-10-27 | 群创光电股份有限公司 | 显示设备 |
CN206618932U (zh) * | 2017-03-14 | 2017-11-07 | 厦门天马微电子有限公司 | 显示面板及显示装置 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4664688B2 (ja) * | 2005-01-14 | 2011-04-06 | 東芝メモリシステムズ株式会社 | 工業製品の製造方法 |
CN100570836C (zh) * | 2006-07-26 | 2009-12-16 | 财团法人工业技术研究院 | 多晶硅薄膜晶体管及其制造方法 |
CN100585831C (zh) * | 2008-07-25 | 2010-01-27 | 友达光电股份有限公司 | 半导体元件、显示装置、光电装置及上述的制造方法 |
US9761201B2 (en) * | 2012-09-28 | 2017-09-12 | Sharp Kabushiki Kaisha | Liquid-crystal display device and drive method thereof |
KR20140056565A (ko) * | 2012-10-29 | 2014-05-12 | 삼성디스플레이 주식회사 | 유기 발광 표시 장치, 박막 트랜지스터 표시판 및 그 제조 방법 |
KR102230943B1 (ko) * | 2014-08-14 | 2021-03-24 | 엘지디스플레이 주식회사 | 광흡수층을 포함하는 유기발광 표시장치 및 이를 제조하는 방법 |
CN104882485A (zh) * | 2015-03-30 | 2015-09-02 | 深超光电(深圳)有限公司 | 薄膜晶体管及其制造方法 |
US20170084643A1 (en) * | 2015-09-17 | 2017-03-23 | Intermolecular, Inc. | Storage Capacitors for Displays and Methods for Forming the Same |
CN105679771B (zh) * | 2016-01-29 | 2018-10-12 | 厦门天马微电子有限公司 | 阵列基板及其制作方法、包含其的显示面板 |
CN106128962B (zh) * | 2016-09-08 | 2019-11-05 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及其制作方法、阵列基板、显示装置 |
CN107799570A (zh) * | 2017-10-09 | 2018-03-13 | 深圳市华星光电半导体显示技术有限公司 | 顶栅自对准金属氧化物半导体tft及其制作方法 |
-
2017
- 2017-11-28 CN CN201711215165.0A patent/CN107946196B/zh active Active
-
2018
- 2018-05-22 US US15/986,040 patent/US20190165002A1/en not_active Abandoned
Patent Citations (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN107302030A (zh) * | 2016-04-08 | 2017-10-27 | 群创光电股份有限公司 | 显示设备 |
CN206618932U (zh) * | 2017-03-14 | 2017-11-07 | 厦门天马微电子有限公司 | 显示面板及显示装置 |
CN107248373A (zh) * | 2017-06-08 | 2017-10-13 | 京东方科技集团股份有限公司 | 一种显示面板及制作方法、显示装置 |
CN107302032A (zh) * | 2017-06-19 | 2017-10-27 | 京东方科技集团股份有限公司 | 一种薄膜晶体管及其制作方法、阵列基板、显示面板 |
CN107121852A (zh) * | 2017-06-20 | 2017-09-01 | 武汉华星光电技术有限公司 | 一种阵列基板及液晶面板 |
Also Published As
Publication number | Publication date |
---|---|
US20190165002A1 (en) | 2019-05-30 |
CN107946196A (zh) | 2018-04-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN107946196B (zh) | 氧化物薄膜晶体管及其制备方法、阵列基板和显示装置 | |
CN108288621B (zh) | 阵列基板的制造方法、阵列基板及显示面板 | |
US9312146B2 (en) | Manufacturing method of a thin film transistor | |
CN103354218B (zh) | 阵列基板及其制作方法和显示装置 | |
US9236405B2 (en) | Array substrate, manufacturing method and the display device thereof | |
WO2019071725A1 (zh) | 顶栅自对准金属氧化物半导体tft及其制作方法 | |
CN104795448B (zh) | 薄膜晶体管、其制造方法和具有薄膜晶体管的平板显示器 | |
KR20140037808A (ko) | 어레이 기판을 제조하는 방법, 어레이 기판 및 표시 장치 | |
WO2016045241A1 (zh) | 阵列基板及其制作方法、显示装置 | |
TWI497689B (zh) | 半導體元件及其製造方法 | |
WO2020207119A1 (zh) | 显示基板及其制作方法、显示装置 | |
CN104966698B (zh) | 阵列基板、阵列基板的制造方法及显示装置 | |
KR20110072270A (ko) | 트랜지스터와 그 제조방법 및 트랜지스터를 포함하는 전자소자 | |
CN105529301A (zh) | 阵列基板的制造方法、阵列基板和显示装置 | |
WO2018113214A1 (zh) | 薄膜晶体管及其制作方法、显示基板、显示装置 | |
WO2016145769A1 (zh) | 薄膜晶体管及其制作方法、阵列基板及显示装置 | |
CN103137492B (zh) | 制造氧化物薄膜晶体管的方法和显示装置 | |
US20150311345A1 (en) | Thin film transistor and method of fabricating the same, display substrate and display device | |
US10205029B2 (en) | Thin film transistor, manufacturing method thereof, and display device | |
US9741861B2 (en) | Display device and method for manufacturing the same | |
US10141340B2 (en) | Thin-film-transistor, thin-film-transistor array substrate, fabricating methods thereof, and display panel | |
CN203503657U (zh) | 阵列基板以及显示装置 | |
CN104253158B (zh) | 薄膜晶体管及其制造方法 | |
US9685463B2 (en) | Array substrate, its manufacturing method, display panel and display device | |
KR102162888B1 (ko) | 액정표시장치 어레이 기판 및 그 제조방법 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
PB01 | Publication | ||
PB01 | Publication | ||
SE01 | Entry into force of request for substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
GR01 | Patent grant | ||
GR01 | Patent grant |