CN104076565A - 阵列基板及显示装置 - Google Patents
阵列基板及显示装置 Download PDFInfo
- Publication number
- CN104076565A CN104076565A CN201410258802.2A CN201410258802A CN104076565A CN 104076565 A CN104076565 A CN 104076565A CN 201410258802 A CN201410258802 A CN 201410258802A CN 104076565 A CN104076565 A CN 104076565A
- Authority
- CN
- China
- Prior art keywords
- sub
- pixel unit
- line
- base palte
- array base
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136286—Wiring, e.g. gate line, drain line
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/441—Interconnections, e.g. scanning lines
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/481—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs integrated with passive devices, e.g. auxiliary capacitors
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/136209—Light shielding layers, e.g. black matrix, incorporated in the active matrix substrate, e.g. structurally associated with the switching element
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F2201/00—Constructional arrangements not provided for in groups G02F1/00 - G02F7/00
- G02F2201/40—Arrangements for improving the aperture ratio
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Liquid Crystal (AREA)
- Power Engineering (AREA)
- Geometry (AREA)
Abstract
本发明公开了一种阵列基板,属于显示技术领域,解决了现有的液晶显示器存在的开口率较低的技术问题。该阵列基板,包括阵列式排布的若干个子像素单元,以及若干条信号线;相邻的两条信号线中,其中一条信号线位于与其对应的子像素单元的第一方向侧,另一条信号线位于与其对应的子像素单元的第二方向侧;所述第一方向侧和所述第二方向侧分别为子像素单元的相对两侧。本发明可用于液晶电视、液晶显示器、手机、平板电脑等显示装置。
Description
技术领域
本发明涉及显示技术领域,具体地说,涉及一种阵列基板及显示装置。
背景技术
随着显示技术的发展,液晶显示器已经成为最为常见的平板显示装置。
液晶显示器由阵列基板和彩膜基板组成。阵列基板上设置有阵列式排布的若干个子像素单元,以及分隔出各子像素单元的纵横交错的栅线和数据线,阵列基板上通常还设置有与栅线平行的公共电极线。彩膜基板上设置有彩膜层和黑矩阵,彩膜层的位置对应于阵列基板上的子像素单元,黑矩阵的位置对应于阵列基板上的栅线、数据线和公共电极线等子像素单元以外的区域,以防止子像素单元以外的区域发生漏光。
现有的液晶显示器中,为了能够完全覆盖栅线、数据线和公共电极线等部分,黑矩阵的面积较大,因此现有的液晶显示器存在开口率较低的技术问题。
发明内容
本发明的目的在于提供一种阵列基板及显示装置,以解决现有的液晶显示器存在的开口率较低的技术问题。
本发明提供一种阵列基板,包括阵列式排布的若干个子像素单元,以及若干条信号线;
相邻的两条信号线中,其中一条信号线位于与其对应的子像素单元的第一方向侧,另一条信号线位于与其对应的子像素单元的第二方向侧;
所述第一方向侧和所述第二方向侧分别为子像素单元的相对两侧。
在一种实现方式中,所述信号线为与每行所述子像素单元对应的栅线。
进一步,该阵列基板还包括对应于每行所述子像素单元的若干条公共电极线。
优选的,与同一行子像素单元对应的栅线和公共电极线,均位于该行子像素单元的同侧。
优选的,与同一行子像素单元对应的栅线和公共电极线中,公共电极线位于栅线与该行子像素单元之间。
或者,与同一行子像素单元对应的栅线和公共电极线中,栅线位于公共电极线与该行子像素单元之间。
优选的,所述栅线与所述公共电极线同层设置。
进一步,所述子像素单元中包括存储电容和像素电极;
所述存储电容的一端与栅线相连,所述存储电容的另一端与所述像素电极相连。
在另一种实现方式中,所述信号线为与每列所述子像素单元对应的数据线。
本发明还提供一种显示装置,包括彩膜基板和上述的阵列基板;
所述彩膜基板上设置有彩膜层和黑矩阵,所述彩膜层的位置对应于所述阵列基板上的子像素单元,所述黑矩阵的位置对应于所述阵列基板上的子像素单元以外的区域。
本发明带来了以下有益效果:本发明提供的阵列基板中,一条信号线位于与其对应的子像素单元的第一方向侧,与该信号线相邻的另一条信号线位于与其对应的子像素单元的第二方向侧,且第一方向侧和第二方向侧分别为子像素单元的相对两侧,从而使相邻的两条信号线靠近设置,即该相邻的两条信号线位于与其对应的两行(列)子像素单元之间。为了防止漏光,彩膜基板上的黑矩阵的边缘会有一部分超出信号线的边缘,如果该超出的部分的宽度为S,这两条信号线的宽度均为A,这两条信号线的间距为L,则覆盖这两条信号线的黑矩阵的宽度为2A+2S+L。
现有技术中,各条信号线单独设置,覆盖每条信号线的黑矩阵的宽度均为A+2S,则覆盖两条信号线的黑矩阵的总宽度为2A+4S。因此,与现有技术相比,本发明提供的技术方案中,覆盖每两条信号线的黑矩阵的宽度减少了2S-L,而相邻两条信号线的间距L可以设置得非常小,从而能够显著减小黑矩阵的面积,提高液晶显示器的开口率,解决了现有的液晶显示器的开口率较低的技术问题。
本发明的其它特征和优点将在随后的说明书中阐述,并且,部分地从说明书中变得显而易见,或者通过实施本发明而了解。本发明的目的和其他优点可通过在说明书、权利要求书以及附图中所特别指出的结构来实现和获得。
附图说明
为了更清楚地说明本发明实施例中的技术方案,下面将对实施例描述中所需要的附图做简单的介绍:
图1是本发明实施例一提供的阵列基板的示意图;
图2是图1中栅线和公共电极线部分的局部示意图;
图3是现有的阵列基板的示意图;
图4是图3中栅线和公共电极线部分的局部示意图;
图5是本发明实施例二提供的阵列基板的示意图;
图6是图5中栅线部分的局部示意图;
图7是本发明实施例三提供的阵列基板的示意图;
图8是图7中数据线部分的局部示意图;
图9是图3中数据线部分的局部示意图。
具体实施方式
以下将结合附图及实施例来详细说明本发明的实施方式,借此对本发明如何应用技术手段来解决技术问题,并达成技术效果的实现过程能充分理解并据以实施。需要说明的是,只要不构成冲突,本发明中的各个实施例以及各实施例中的各个特征可以相互结合,所形成的技术方案均在本发明的保护范围之内。
本发明实施例提供了一种阵列基板,包括阵列式排布的若干个子像素单元,以及分割出子像素单元的若干条信号线。相邻的两条信号线中,其中一条信号线位于与其对应的子像素单元的第一方向侧,另一条信号线位于与其对应的子像素单元的第二方向侧,且第一方向侧和第二方向侧分别为子像素单元的相对两侧。
本发明实施例提供的阵列基板中,一条信号线位于与其对应的子像素单元的第一方向侧,与该信号线相邻的另一条信号线位于与其对应的子像素单元的第二方向侧,且第一方向侧和第二方向侧分别为子像素单元的相对两侧,从而使相邻的两条信号线靠近设置,即该相邻的两条信号线位于与其对应的两行(列)子像素单元之间。为了防止漏光,彩膜基板上的黑矩阵的边缘会有一部分超出信号线的边缘,如果该超出的部分的宽度为S,这两条信号线的宽度均为A,这两条信号线的间距为L,则覆盖这两条信号线的黑矩阵的宽度为2A+2S+L。
现有技术中,各条信号线单独设置,覆盖每条信号线的黑矩阵的宽度均为A+2S,则覆盖两条信号线的黑矩阵的总宽度为2A+4S。因此,与现有技术相比,本发明实施例提供的技术方案中,覆盖每两条信号线的黑矩阵的宽度减少了2S-L,而相邻两条信号线的间距L可以设置得非常小,从而能够显著减小黑矩阵的面积,提高液晶显示器的开口率,解决了现有的液晶显示器的开口率较低的技术问题。
实施例一:
本发明实施例提供的阵列基板包括阵列式排布的若干个子像素单元,以及若干条信号线。本实施例中的信号线为与每行子像素单元1对应的栅线2,如图1所示。相邻的两条栅线2中,例如G(n)和G(n+1),其中G(n)位于与其对应的子像素单元1的下侧(第一方向侧),G(n+1)位于与其对应的子像素单元1的上侧(第二方向侧,且第一方向侧和第二方向侧分别为子像素单元的相对两侧)。又如,相邻的G(n+2)和G(n+3)中,G(n+2)位于与其对应的子像素单元1的下侧,G(n+3)位于与其对应的子像素单元1的上侧。
此外,还可以将G(n+1)和G(n+2)视为相邻的两条栅线,则相当于G(n+2)位于与其对应的子像素单元1的下侧(第一方向侧),G(n+1)位于与其对应的子像素单元1的上侧(第二方向侧,第一方向侧和第二方向侧分别为子像素单元的相对两侧)。
本发明实施例提供的阵列基板中,进一步还包括对应于每行子像素单元1的公共电极线3,用于为每个子像素单元1对应的公共电极(图中未示出)提供电压。栅线2与公共电极线3可以同层设置,从而使栅线2与公共电极线3可以在一次构图工艺中同时形成。
作为一个优选方案,与同一行子像素单元1对应的栅线2和公共电极线3,均位于该行子像素单元1的同侧,使该栅线2和该公共电极线3可以共同由一条黑矩阵覆盖,以减少黑矩阵的条数。例如图1中,G(n)和COM(n)均位于与其对应的子像素单元1的下侧,又如G(n+1)和COM(n+1)均位于与其对应的子像素单元1的上侧,这样就可以使G(n)、COM(n)、COM(n+1)、G(n+1)都由同一条黑矩阵覆盖。
本实施例中,与同一行子像素单元1对应的栅线2和公共电极线3中,公共电极线3位于栅线2与该行子像素单元1之间,使公共电极线3比栅线2更靠近子像素单元1,以方便公共电极线3为公共电极提供电压。例如图1中,COM(n)比G(n)更靠近其所对应的子像素单元1,又如COM(n+1)比G(n+1)更靠近其所对应的子像素单元1。
本发明实施例提供的阵列基板中,G(n)位于与其对应的子像素单元1的下侧,与G(n)相邻的G(n+1)位于与其对应的子像素单元1的上侧,从而使相邻的G(n)和G(n+1)靠近设置,即G(n)和G(n+1)位于与其对应的两行子像素单元1之间,并且与这两行子像素单元1对应的公共电极线COM(n)和COM(n+1),也位于这两行子像素单元1之间。
如图2所示,为了防止漏光,彩膜基板上的黑矩阵5的边缘会有一部分超出栅线2的边缘,如果该超出的部分的宽度为S,栅线2、公共电极线3及其间距的总宽度为A’,G(n)和G(n+1)的间距为L,则覆盖G(n)、COM(n)、COM(n+1)、G(n+1)的黑矩阵5的宽度为2A’+2S+L。
如图3和图4所示,现有技术中,各条栅线2、各条公共电极线3单独设置,覆盖G(n)和COM(n)的黑矩阵5的宽度为A’+2S,覆盖G(n+1)和COM(n+1)的黑矩阵5的宽度也为A’+2S,则覆盖G(n)、COM(n)、COM(n+1)、G(n+1)的黑矩阵5的总宽度为2A’+4S。因此,与现有技术相比,本发明实施例提供的技术方案中,覆盖每两条栅线2和两条公共电极线3的黑矩阵5的总宽度减少了2S-L,而相邻两条栅线2的间距L可以设置得非常小,L越小,黑矩阵5的宽度就越小,从而能够显著减小黑矩阵5的面积,提高液晶显示器的开口率,解决了现有的液晶显示器的开口率较低的技术问题。
在其他实施方式中,与同一行子像素单元对应的栅线和公共电极线中,也可以将栅线设置于公共电极线与该行子像素单元之间。并且,还可以进一步将两条靠近的公共电极线合并为一条公共电极线,从而进一步减小黑矩阵的宽度。该条公共电极线对应两行子像素单元,该条公共电极线为两行子像素单元的公共电极提供电压。
实施例二:
本实施例与实施例一基本相同,阵列基板中包括阵列式排布的若干个子像素单元1,以及若干条栅线。如图5所示。相邻的两条栅线2中,例如G(n)和G(n+1),其中G(n)位于与其对应的子像素单元1的下侧,G(n+1)位于与其对应的子像素单元1的上侧。又如,相邻的G(n+2)和G(n+3)中,G(n+2)位于与其对应的子像素单元1的下侧,G(n+3)位于与其对应的子像素单元1的上侧。
本实施例与实施例一之间的不同点在于,如图5所示,子像素单元1中包括存储电容6和像素电极(图中未示出),存储电容6的一端与栅线2相连,存储电容6的另一端与像素电极相连。具体的,可以使像素电极与栅线2之间具有重叠部分,该重叠部分形成存储电容6,从而省去了公共电极线。
如图6所示,本实施例中,黑矩阵5的边缘超出栅线2边缘的部分的宽度为S,栅线2的宽度为A,G(n)和G(n+1)的间距为L,则覆盖G(n)和G(n+1)的黑矩阵5的宽度为2A+2S+L。相比于实施例一中宽度为2A’+2S+L的黑矩阵,本实施例中栅线的宽度A只是实施例一中A’的一部分,因此本实施例提供的技术方案能够进一步减小黑矩阵5的宽度,使液晶显示器具有更高的开口率。
实施例三:
本发明实施例提供的阵列基板包括阵列式排布的若干个子像素单元1,以及若干条信号线。本实施例中的信号线为与每列子像素单元1对应的数据线4,如图7所示。相邻的两条数据线4中,例如D(n)和D(n+1),其中D(n)位于与其对应的子像素单元1的右侧(第一方向侧),D(n+1)位于与其对应的子像素单元1的左侧(第二方向侧,且第一方向侧和第二方向侧分别为子像素单元的相对两侧)。又如,相邻的D(n+2)和D(n+3)中,D(n+2)位于与其对应的子像素单元1的右侧,D(n+3)位于与其对应的子像素单元1的左侧。
此外,还可以将G(n+1)和G(n+2)视为相邻的两条数据线4,则相当于G(n+2)位于与其对应的子像素单元1的右侧(第一方向侧),G(n+1)位于与其对应的子像素单元1的左侧(第二方向侧,且第一方向侧和第二方向侧分别为子像素单元的相对两侧)。
本发明实施例提供的阵列基板中,D(n)位于与其对应的子像素单元1的右侧,与D(n)相邻的D(n+1)位于与其对应的子像素单元1的左侧,从而使相邻的D(n)和D(n+1)靠近设置,即D(n)和D(n+1)位于与其对应的两行子像素单元1之间。
如图8所示,为了防止漏光,彩膜基板上的黑矩阵5的边缘会有一部分超出数据线4的边缘,如果该超出的部分的宽度为S,数据线4的宽度为B,D(n)和D(n+1)的间距为L,则覆盖D(n)和D(n+1)的黑矩阵的宽度为2B+2S+L。
如图3和图9所示,现有技术中,各条数据线4单独设置,覆盖D(n)的黑矩阵5的宽度为B+2S,覆盖D(n+1)的黑矩阵5的宽度也为B+2S,则覆盖D(n)和D(n+1)的黑矩阵5的总宽度为2B+4S。因此,与现有技术相比,本发明实施例提供的技术方案中,覆盖每两条数据线4的黑矩阵5的宽度减少了2S-L,而相邻两条数据线4的间距L可以设置得非常小,L越小,黑矩阵5的宽度就越小,从而能够显著减小黑矩阵5的面积,提高液晶显示器的开口率,解决了现有的液晶显示器的开口率较低的技术问题。
应当说明的是,在具体实施中,也可以将实施例一、实施例二与实施例三相结合。也就是,将阵列基板上的栅线设置为,相邻的两条栅线位于与其对应的两行子像素单元之间;同时,阵列基板上的数据线也设置为,相邻的两条数据线位于与其对应的两行子像素单元之间,使与栅线、数据线位置对应的黑矩阵的宽度都能够得以减小,从而更大程度的提高液晶显示器的开口率。
实施例四:
本发明实施例提供一种显示装置,具体可以为液晶电视、液晶显示器、手机、平板电脑等显示装置。该显示装置包括彩膜基板和上述实施例一、实施例二或实施例三中提供的阵列基板。彩膜基板上设置有彩膜层和黑矩阵,彩膜层的位置对应于阵列基板上的子像素单元,黑矩阵的位置对应于阵列基板上的子像素单元以外的栅线、数据线、公共电极线、薄膜晶体管、板边走线等区域。
本发明实施例提供的显示装置与上述实施例一、实施例二、实施例三提供的阵列基板具有相同的技术特征,所以也能解决相同的技术问题,达到相同的技术效果。
虽然本发明所公开的实施方式如上,但所述的内容只是为了便于理解本发明而采用的实施方式,并非用以限定本发明。任何本发明所属技术领域内的技术人员,在不脱离本发明所公开的精神和范围的前提下,可以在实施的形式上及细节上作任何的修改与变化,但本发明的专利保护范围,仍须以所附的权利要求书所界定的范围为准。
Claims (10)
1.一种阵列基板,包括阵列式排布的若干个子像素单元,以及若干条信号线;
相邻的两条信号线中,其中一条信号线位于与其对应的子像素单元的第一方向侧,另一条信号线位于与其对应的子像素单元的第二方向侧;
所述第一方向侧和所述第二方向侧分别为子像素单元的相对两侧。
2.如权利要求1所述的阵列基板,其特征在于,所述信号线为与每行所述子像素单元对应的栅线。
3.如权利要求2所述的阵列基板,其特征在于,还包括对应于每行所述子像素单元的若干条公共电极线。
4.如权利要求3所述的阵列基板,其特征在于,与同一行子像素单元对应的栅线和公共电极线,均位于该行子像素单元的同侧。
5.如权利要求4所述的阵列基板,其特征在于,与同一行子像素单元对应的栅线和公共电极线中,公共电极线位于栅线与该行子像素单元之间。
6.如权利要求4所述的阵列基板,其特征在于,与同一行子像素单元对应的栅线和公共电极线中,栅线位于公共电极线与该行子像素单元之间。
7.如权利要求3所述的阵列基板,其特征在于,所述栅线与所述公共电极线同层设置。
8.如权利要求2所述的阵列基板,其特征在于,所述子像素单元中包括存储电容和像素电极;
所述存储电容的一端与栅线相连,所述存储电容的另一端与所述像素电极相连。
9.如权利要求1所述的阵列基板,其特征在于,所述信号线为与每列所述子像素单元对应的数据线。
10.一种显示装置,其特征在于,包括彩膜基板和权利要求1至9任一项所述的阵列基板;
所述彩膜基板上设置有彩膜层和黑矩阵,所述彩膜层的位置对应于所述阵列基板上的子像素单元,所述黑矩阵的位置对应于所述阵列基板上的子像素单元以外的区域。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410258802.2A CN104076565A (zh) | 2014-06-11 | 2014-06-11 | 阵列基板及显示装置 |
PCT/CN2014/081699 WO2015188420A1 (zh) | 2014-06-11 | 2014-07-04 | 阵列基板及显示装置 |
US14/416,449 US9507228B2 (en) | 2014-06-11 | 2014-07-04 | Array substrate and display device |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410258802.2A CN104076565A (zh) | 2014-06-11 | 2014-06-11 | 阵列基板及显示装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN104076565A true CN104076565A (zh) | 2014-10-01 |
Family
ID=51597927
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410258802.2A Pending CN104076565A (zh) | 2014-06-11 | 2014-06-11 | 阵列基板及显示装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US9507228B2 (zh) |
CN (1) | CN104076565A (zh) |
WO (1) | WO2015188420A1 (zh) |
Cited By (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105629610A (zh) * | 2016-02-19 | 2016-06-01 | 京东方科技集团股份有限公司 | 显示基板、显示面板、显示装置 |
CN106371256A (zh) * | 2016-11-30 | 2017-02-01 | 京东方科技集团股份有限公司 | 像素结构、显示面板及显示装置 |
CN106855672A (zh) * | 2017-02-28 | 2017-06-16 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法、显示面板和显示装置 |
CN109143703A (zh) * | 2018-09-07 | 2019-01-04 | 上海中航光电子有限公司 | 显示面板及3d打印装置 |
CN109471309A (zh) * | 2018-12-19 | 2019-03-15 | 惠科股份有限公司 | 显示面板的驱动方法及显示装置 |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2018167814A1 (ja) * | 2017-03-13 | 2018-09-20 | 太洋電機産業株式会社 | 制御装置および検査装置 |
CN108628045B (zh) * | 2017-03-21 | 2022-01-25 | 京东方科技集团股份有限公司 | 阵列基板、显示面板和显示装置 |
Family Cites Families (10)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100741890B1 (ko) * | 2003-06-26 | 2007-07-23 | 엘지.필립스 엘시디 주식회사 | 횡전계 방식의 액정표시장치 및 그의 제조방법 |
JP2006091062A (ja) * | 2004-09-21 | 2006-04-06 | Seiko Epson Corp | 電気光学装置、電気光学装置の製造方法、及び電子機器 |
KR101315381B1 (ko) * | 2005-03-09 | 2013-10-07 | 삼성디스플레이 주식회사 | 액정 표시 장치 |
US7796223B2 (en) | 2005-03-09 | 2010-09-14 | Samsung Electronics Co., Ltd. | Liquid crystal display apparatus having data lines with curved portions and method |
US7589703B2 (en) * | 2006-04-17 | 2009-09-15 | Au Optronics Corporation | Liquid crystal display with sub-pixel structure |
JP5191639B2 (ja) | 2006-09-15 | 2013-05-08 | 株式会社ジャパンディスプレイイースト | 液晶表示装置 |
US8125603B2 (en) * | 2007-05-17 | 2012-02-28 | Lg Display Co., Ltd. | In-plane switching mode liquid crystal display device and method for fabricating the same |
KR101352113B1 (ko) * | 2007-05-17 | 2014-01-15 | 엘지디스플레이 주식회사 | 수평 전계 인가형 액정 표시 패널 및 그 제조방법 |
KR20100053949A (ko) * | 2008-11-13 | 2010-05-24 | 삼성전자주식회사 | 액정 표시 장치 |
WO2010127515A1 (zh) * | 2009-05-06 | 2010-11-11 | 深超光电(深圳)有限公司 | 显示面板 |
-
2014
- 2014-06-11 CN CN201410258802.2A patent/CN104076565A/zh active Pending
- 2014-07-04 WO PCT/CN2014/081699 patent/WO2015188420A1/zh active Application Filing
- 2014-07-04 US US14/416,449 patent/US9507228B2/en not_active Expired - Fee Related
Cited By (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN105629610A (zh) * | 2016-02-19 | 2016-06-01 | 京东方科技集团股份有限公司 | 显示基板、显示面板、显示装置 |
CN106371256A (zh) * | 2016-11-30 | 2017-02-01 | 京东方科技集团股份有限公司 | 像素结构、显示面板及显示装置 |
US10591782B2 (en) | 2016-11-30 | 2020-03-17 | Boe Technology Group Co., Ltd. | Pixel structure, display panel and display device |
CN106855672A (zh) * | 2017-02-28 | 2017-06-16 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法、显示面板和显示装置 |
CN109143703A (zh) * | 2018-09-07 | 2019-01-04 | 上海中航光电子有限公司 | 显示面板及3d打印装置 |
CN109143703B (zh) * | 2018-09-07 | 2022-03-04 | 上海中航光电子有限公司 | 显示面板及3d打印装置 |
CN109471309A (zh) * | 2018-12-19 | 2019-03-15 | 惠科股份有限公司 | 显示面板的驱动方法及显示装置 |
CN109471309B (zh) * | 2018-12-19 | 2020-10-13 | 惠科股份有限公司 | 显示面板的驱动方法及显示装置 |
Also Published As
Publication number | Publication date |
---|---|
US9507228B2 (en) | 2016-11-29 |
WO2015188420A1 (zh) | 2015-12-17 |
US20150362809A1 (en) | 2015-12-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104880871B (zh) | 显示面板和显示装置 | |
US9423916B2 (en) | In-cell touch panel and display device | |
CN104465675B (zh) | 薄膜晶体管阵列基板、液晶面板以及液晶显示器 | |
US10168593B2 (en) | Liquid crystal display panel having dual capacitors connected in parallel to shift register unit and array substrate thereof | |
CN104076565A (zh) | 阵列基板及显示装置 | |
CN107015410B (zh) | 一种阵列基板、显示面板和显示装置 | |
US10216049B2 (en) | Display panel and display device | |
TWI415268B (zh) | 薄膜電晶體元件及顯示面板之畫素結構與驅動電路 | |
CN102967971B (zh) | 阵列基板以及显示装置 | |
JP2014056237A (ja) | アレイ基板およびその製造方法、表示装置 | |
CN104503172A (zh) | 阵列基板及显示装置 | |
CN104483792A (zh) | 阵列基板及显示装置 | |
CN104460152B (zh) | 阵列基板及显示装置 | |
CN206074968U (zh) | 阵列基板及显示装置 | |
CN104360549B (zh) | 一种阵列基板、显示装置 | |
CN105319784B (zh) | 显示面板 | |
CN101650502B (zh) | 液晶显示面板 | |
US11538835B2 (en) | Array substrate with dummy lead including disconnected conducting wires, method for manufacturing the same, display panel and display device | |
CN107422547A (zh) | 一种显示面板及显示装置 | |
CN106773403A (zh) | 像素单元结构及显示装置 | |
CN202421684U (zh) | 一种阵列基板及显示装置 | |
CN103926768A (zh) | 一种阵列基板、显示面板和显示装置 | |
CN105159002A (zh) | 像素结构 | |
CN107918221A (zh) | 显示基板及显示装置 | |
US11099440B2 (en) | Display device and array substrate thereof |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20141001 |
|
RJ01 | Rejection of invention patent application after publication |