CN103941509A - 阵列基板与液晶面板 - Google Patents
阵列基板与液晶面板 Download PDFInfo
- Publication number
- CN103941509A CN103941509A CN201410152726.7A CN201410152726A CN103941509A CN 103941509 A CN103941509 A CN 103941509A CN 201410152726 A CN201410152726 A CN 201410152726A CN 103941509 A CN103941509 A CN 103941509A
- Authority
- CN
- China
- Prior art keywords
- picture element
- public electrode
- array
- element unit
- firing point
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 239000004973 liquid crystal related substance Substances 0.000 title claims abstract description 35
- 239000000758 substrate Substances 0.000 title claims abstract description 20
- 238000010304 firing Methods 0.000 claims description 46
- 239000012528 membrane Substances 0.000 claims description 16
- 238000000034 method Methods 0.000 description 5
- 230000003321 amplification Effects 0.000 description 4
- 238000003199 nucleic acid amplification method Methods 0.000 description 4
- 238000010586 diagram Methods 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000001413 cellular effect Effects 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- MRNHPUHPBOKKQT-UHFFFAOYSA-N indium;tin;hydrate Chemical compound O.[In].[Sn] MRNHPUHPBOKKQT-UHFFFAOYSA-N 0.000 description 1
- 239000000463 material Substances 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Classifications
-
- G—PHYSICS
- G02—OPTICS
- G02F—OPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
- G02F1/00—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
- G02F1/01—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour
- G02F1/13—Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour based on liquid crystals, e.g. single liquid crystal display cells
- G02F1/133—Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
- G02F1/136—Liquid crystal cells structurally associated with a semi-conducting layer or substrate, e.g. cells forming part of an integrated circuit
- G02F1/1362—Active matrix addressed cells
- G02F1/1368—Active matrix addressed cells in which the switching element is a three-electrode device
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Liquid Crystal (AREA)
- Engineering & Computer Science (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Mathematical Physics (AREA)
- Chemical & Material Sciences (AREA)
- Crystallography & Structural Chemistry (AREA)
- General Physics & Mathematics (AREA)
- Optics & Photonics (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明提供一种液晶面板,包括一彩膜基板与一阵列基板,其特征在于,所述阵列基板包括复数阵列公共电极线、一画素阵列、复数闸极线与复数透明导电垫。所述画素阵列包括复数画素单元,排列成列与行。每一所述画素单元包括一画素之公共电极。同一行画素的各画素之公共电极连接到同一阵列公共电极线,同一列画素中相邻的画素单元的画素公共电极无直接连接。所述闸极线设置在每两行画素单元之间。透明导电垫各设置在同一列画素中相邻的两个画素单元之间,所述同一列画素中相邻的两个画素单元通过所述透明导电垫电连接。
Description
【技术领域】
一种液晶面板,尤涉及在改善液晶面板之阵列基板与彩膜基板的公共电极之间电压均匀性以增进液晶面板显示画面之均匀的一设计。
【背景技术】
液晶显示器(LCD,liquid Crystal Display)是最广泛使用的平板显示器之一,实现其图像显示有多种模式,如、平面内切换液晶(In Plane Switching liquid crystal,IPS)模式以及广域垂直(High Vertical Alignment liquid crystal,HVA)模式。
一般而言,在HVA模式中如何解决阵列基板与彩膜基板之间公共电压不均匀的方法如下:
参考图1与图2。图1绘示一种现有技术的液晶面板结构。图2绘示图1的液晶面板中部分A的放大细部结构图。液晶面板10包括一阵列基板20与一彩膜基板30。
所述阵列基板20包括由复数画素单元27组成的一画素阵列23、复数阵列公共电极线21与复数第一导通点25。
所述彩膜基板30进一步包括一彩膜公共电极31与一复数第二导通点32,所述第二导通点32与所述第一导通点25电连接。
仔细地,每个画素单元27包括一画素公共电极22。每一行画素中的画素单元27的画素公共电极22皆连接至同一阵列公共电极线21。使每一行的画素单元27的画素公共电极22的电压能够较为均匀。
阵列基板20一侧设置所述第一导通点25,通过将每一阵列公共电极线21分别连接到至少一个第一导通点25。同时通过所述第一导通点25与所述第二导通点32的连接,使所述彩膜公共电极31与每一所述阵列公共电极线21形成电连接。进而使所述彩膜公共电极31与每一所述阵列公共电极线21之间电压的均匀性增加。
然而,如图1所示,同一行中相邻的画素单元27的画素公共电极22只有透过阵列公共电极线21电连接,同一列的画素单元27则是彼此没有电连接的。
首先,随着液晶面板的尺寸越来越大。再者,每一所述阵列公共电极线21之间也会存在一定程度的差异。进而使所述彩膜公共电极31与每一所述阵列公共电极线21之间电压产生不均匀性(mura)。为了使提升显示效果,每一画素单元27的画素公共电极22与所述彩膜公共电极31之间的电压均匀性越显重要。如上所述,现有技术中由于每一列画素单元的公共电极没有彼此直接电联接,因此应用于大尺寸的液晶面板时,会因为每个画素单元之间的电压均匀性不足而产生画面的不均匀。
【发明内容】
本发明的目的在于提供一种液晶面板,可以提高液晶面板中阵列基板的公共电极与彩膜基板的公共电极之间的电压的均匀性。
为实现上述目的,本发明提供一种阵列基板,其特征在于,包括复数阵列公共电极线、一画素阵列、复数闸极线与复数透明导电垫。
所述画素阵列包括复数画素单元,排列成列与行。每一所述画素单元包括一画素之公共电极。同一行画素的各画素之公共电极连接到同一阵列公共电极线,同一列画素中相邻的画素单元的画素公共电极无直接连接。所述闸极线设置在每两行画素单元之间。所述透明导电垫各跨越所述闸极线设置在同一列画素中相邻的两个画素单元之间,所述同一列画素中相邻的两个画素单元通过所述透明导电垫电连接。
所述闸极线的两侧还包括复数导通孔,每一所述透明导电垫与同一列画素中相邻的两个画素单元通过所述导通孔电连接。
每一所述透明导电垫设置的位置是对应同一列画素中相邻的两个所述导通孔的位置。
所述阵列基板还包括一复数第一导通点。每一所述第一导通点直接电连接至少一阵列公共电极线,每一所述阵列公共电极线仅通过所述第一导通点电联接。
为实现上述目的,本发明提供一种液晶面板,包括一彩膜基板与一阵列基板,其特征在于,所述阵列基板还包括复数阵列公共电极线、一画素阵列、复数闸极线与复数透明导电垫。
所述画素阵列包括复数画素单元,排列成列与行。每一所述画素单元包括一画素之公共电极。同一行画素的各画素之公共电极连接到同一阵列公共电极线,同一列画素中相邻的画素单元的画素公共电极无直接连接。所述闸极线设置在每两行画素单元之间。所述透明导电垫各跨越所述闸极线设置在同一列画素中相邻的两个画素单元之间。所述同一列画素中相邻的两个画素单元通过所述透明导电垫电连接。
所述闸极线的两侧还包括复数导通孔,每一所述透明导电垫与同一列画素中相邻的两个画素单元通过所述导通孔电连接。
每一所述透明导电垫设置的位置是对应同一列画素中相邻的两个所述导通孔的位置。
所述阵列基板还包括一复数第一导通点。每一所述第一导通点直接电连接至少一阵列公共电极线,每一所述阵列公共电极线仅通过所述第一导通点电联接。
所述彩膜基板具有一彩膜公共电极。所述彩膜基板有一复数第二导通点,每一所述第二导通点与所述彩膜公共电极电连接。
所述第一导通点与所述第二导通点电连接,所述第一导通点与所述第二导通点的位置相对应。
通过本发明的上述技术方案,产生的有益技术效果在于,通过设置所述透明导电垫连接每一列的画素单元,增加所述阵列基板的画素单元的画素公共电极与所述彩膜基板的彩膜公共电极之间的电压的均匀性。进而提高液晶面板的显示均匀性与质量。
【附图说明】
图1绘示一种现有技术的液晶面板结构。
图2绘示图1的液晶面板中部份A的放大细部结构图。
图3绘示本发明的优选实施例的液晶面板的示意图。
图4绘示图3的液晶面板中部份B的放大细部放大图。
【具体实施方式】
以下各实施例的说明是参考附加的图式,用以例示本发明可用以实施的特定实施例。本发明所提到的方向用语,例如「上」、「下」、「前」、「后」、「左」、「右」、「内」、「外」、「侧面」等,仅是参考附加图式的方向。因此,使用的方向用语是用以说明及理解本发明,而非用以限制本发明。
参考图3与图4。图3绘示本发明的优选实施例的液晶面板的示意图。图4绘示图3的液晶面板中部分B的放大细部放大图。一液晶面板100包括一阵列基板200与一彩膜基板300。所述阵列基板200包括由复数画素单元270组成的一画素阵列230、复数阵列公共电极线210、复数闸极线280、复数透明导电垫240与复数第一导通点250。
所述画素阵列230分为复数行画素或复数列画素270。每一所述画素单元270包括一画素公共电极220。同一行画素单元270的画素公共电极220连接到同一阵列公共电极线210,同一列画素单元270中相邻的画素单元270的画素公共电极220没有直接电连接。也就是说,每一行画素单元270的画素公共电极220透过所述阵列公共电极线210彼此电连接;然而,每一列画素的画素单元270的画素公共电极220没有直接电连接。
每两行画素之间设置有所述闸极线280。所述闸极线280与所述阵列公共电极线210通常是平行设置的。
所述第一导通点250通常设置在所述阵列基板200的任一侧,通常会设置于所述阵列基板200与所述彩膜基板300重迭叠的部分。每一所述第一导通点250可以彼此独立,也可以彼此电联接。如图3所示,每四条所述阵列公共电极线210会连接至一所述第一导通点250,然而并不限制每一所述第一导通点250只会连接4条所述阵列公共点电极线210。也就是说,每一所述第一导通点250会电联接至少一所述阵列公共电极线210。因此,每一所述阵列公共电极线210通过所述第一导通点250电联接。
如前所述,每一列画素的画素单元270的画素公共电极220没有直接电连接。但是,通过各别设置在跨越闸极线280而设置在两侧的一透明导电垫240分别与同一列画素中相邻的两个画素单元270电连接,使每一列画素的画素单元270的画素公共电极220是彼此电连接。所述透明导电垫240的材料可以是氧化铟锡或氧化铟锌。
所述彩膜基板300还包括一彩膜公共电极310与一复数第二导通点320,所述第二导通点302与所述第一导通点250电连接。所述彩膜公共电极310与每一所述阵列公共电极线210会直接通过所述第一导通点250与所述第二导通点320直接电连接。所述第一导通点250与所述第二导通点320的位置相对应。
与现有技术相比,透过所述透明导电垫240的设置,使每个画素单元270的画素公共电极220能够与相邻(同一行或同一列)的画素单元270的画素公共电极220直接电连接,形成一个网状的公共电极,可以大幅度地提高每一画素单元270的画素共电极220与彩膜基板300的彩膜公共电极310的电压的一致性。
仔细地,所述闸极线280的两侧透过设置复数导通孔260,使每一所述透明导电垫240与同一列画素相邻的两个画素单元270通过所述导通孔260电连接。在本优选实施例中,同一列画素相邻的画素单元270a与画素单元270b个别有2个导通孔(260a,260c与260b,260d),所述两个画素单元(270a,270b)的公共电极(220a,220b)通过通过两个透明导电垫(240a,240b)电连接。换句话说,所述透明导电垫240a在导通孔(260a,260c)的位置与所述两个画素单元(270a,270b)的画素公共电极(220a,220b)电联接,所述透明导电垫240b在导通孔(260c,260d)的位置与所述两个画素单元(270a,270b)的画素公共电极(220a,220b)电联接。
仔细地,每一所述透明导电垫240设置的位置是对应同一列画素中相邻的两个所述导通孔260的位置。在产生所述导通孔260后,在制作所述阵列基板200上的一透明导电层的通过调整光罩的设计一并制作所述透明导电垫240,不需增加额外工序。
与现有技术相比,本发明透过在现有结构上设置一透明导电垫连接阵列基板中相邻画素单元的阵列公共电极,增加阵列公共电极与彩膜公共电极之间电压的均匀性,因此可以降低液晶面板在显示过程中出现不均匀现象的机会。
综上所述,虽然本发明已以优选实施例揭露如上,但上述优选实施例并非用以限制本发明,本领域的普通技术人员,在不脱离本发明的精神和范围内,均可作各种更动与润饰,因此本发明的保护范围以权利要求界定的范围为准。
Claims (10)
1.一种阵列基板,其特征在于,包括:
复数阵列公共电极线;
一画素阵列,包括复数画素单元,排列成列与行,每一所述画素单元包括一画素之公共电极,同一行画素的各画素之公共电极连接到同一阵列公共电极线,同一列画素中相邻的画素单元的画素公共电极无直接连接;
复数闸极线,设置在每两行画素单元之间;以及
复数透明导电垫,各跨越所述闸极线设置在同一列画素中相邻的两个画素单元之间,所述同一列画素中相邻的两个画素单元通过所述透明导电垫电连接。
2.根据权利要求1所述之阵列基板,其特征在于,所述闸极线的两侧还包括复数导通孔,每一所述透明导电垫与同一列画素中相邻的两个画素单元通过所述导通孔电连接。
3.根据权利要求2所述之阵列基板,其特征在于,每一所述透明导电垫设置的位置是对应同一列画素中相邻的两个所述导通孔的位置。
4.根据权利要求1所述之阵列基板,其特征在于,所述阵列基板还包括一复数第一导通点,每一所述第一导通点直接电连接至少一阵列公共电极线,每一所述阵列公共电极线仅通过所述第一导通点电联接。
5.一种液晶面板,包括一彩膜基板与一阵列基板,其特征在于,所述阵列基板还包括:
复数阵列公共电极线;
一画素阵列,包括复数画素单元,排列成列与行,每一所述画素单元包括一画素之公共电极,同一行画素的各画素之公共电极连接到同一阵列公共电极线,同一列画素中相邻的画素单元的画素公共电极无直接连接;
复数闸极线,设置在每两行画素单元之间;以及
复数透明导电垫,各跨越所述闸极线设置在同一列画素中相邻的两个画素单元之间,所述同一列画素中相邻的两个画素单元通过所述透明导电垫电连接。
6.根据权利要求5所述液晶面板,其特征在于,所述闸极线的两侧还包括复数导通孔,每一所述透明导电垫与同一列画素中相邻的两个画素单元通过所述导通孔电连接。
7.根据权利要求6所述之阵列基板,其特征在于,每一所述透明导电垫设置的位置是对应同一列画素中相邻的两个所述导通孔的位置。
8.根据权利要求5所述液晶面板,其特征在于,所述阵列基板还包括一复数第一导通点,每一所述第一导通点直接电连接至少一阵列公共电极线,每一所述阵列公共电极线仅通过所述第一导通点电联接。
9.根据权利要求8所述之液晶面板,其特征在于,所述彩膜基板具有一彩膜公共电极,所述彩膜基板有一复数第二导通点,每一所述第二导通点与所述彩膜公共电极电连接,所述第一导通点与所述第二导通点电连接。
10.根据权利要求9所述之液晶面板,其特征在于,所述第一导通点与所述第二导通点的位置相对应。
Priority Applications (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410152726.7A CN103941509A (zh) | 2014-04-16 | 2014-04-16 | 阵列基板与液晶面板 |
US14/360,656 US20150301419A1 (en) | 2014-04-16 | 2014-05-12 | Array plate and liquid crystal display panel having the same |
PCT/CN2014/077205 WO2015158021A1 (zh) | 2014-04-16 | 2014-05-12 | 阵列基板与液晶面板 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201410152726.7A CN103941509A (zh) | 2014-04-16 | 2014-04-16 | 阵列基板与液晶面板 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN103941509A true CN103941509A (zh) | 2014-07-23 |
Family
ID=51189237
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201410152726.7A Pending CN103941509A (zh) | 2014-04-16 | 2014-04-16 | 阵列基板与液晶面板 |
Country Status (2)
Country | Link |
---|---|
CN (1) | CN103941509A (zh) |
WO (1) | WO2015158021A1 (zh) |
Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN1945838A (zh) * | 2006-10-27 | 2007-04-11 | 京东方科技集团股份有限公司 | 一种tft lcd阵列基板结构及其制造方法 |
CN1945842A (zh) * | 2006-10-27 | 2007-04-11 | 京东方科技集团股份有限公司 | 一种tft lcd阵列基板结构及其制造方法 |
CN101063781A (zh) * | 2006-04-30 | 2007-10-31 | 京东方科技集团股份有限公司 | 一种tft lcd阵列基板器件结构及其制造方法 |
US20100245700A1 (en) * | 2009-03-30 | 2010-09-30 | Beijing Boe Optoelectronics Technology Co., Ltd. | Tft-lcd array substrate, manufacturing method thereof, and liquid crystal display panel |
US20110063538A1 (en) * | 2009-09-15 | 2011-03-17 | Beijing Boe Optoelectronics Technology Co., Ltd. | Tft-lcd assembly substrate, liquid crystal display and method of manufacturing the same |
CN102023429A (zh) * | 2009-09-17 | 2011-04-20 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板及其制造和断线修复方法 |
CN102023424A (zh) * | 2009-09-09 | 2011-04-20 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板及其制造方法 |
CN102468308A (zh) * | 2010-10-28 | 2012-05-23 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法和液晶显示器 |
Family Cites Families (5)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
KR100579190B1 (ko) * | 2003-10-28 | 2006-05-11 | 삼성에스디아이 주식회사 | 액정표시장치 |
JP5067690B2 (ja) * | 2007-05-18 | 2012-11-07 | Nltテクノロジー株式会社 | 液晶表示装置、及び、端末装置 |
CN101666948B (zh) * | 2008-09-03 | 2011-01-05 | 北京京东方光电科技有限公司 | Tft-lcd像素结构、制造方法和断线修复方法 |
JP5845035B2 (ja) * | 2011-09-28 | 2016-01-20 | 株式会社ジャパンディスプレイ | 液晶表示装置 |
CN103135298B (zh) * | 2011-11-30 | 2016-09-07 | 上海中航光电子有限公司 | Tft-lcd阵列基板及其制造方法以及显示屏 |
-
2014
- 2014-04-16 CN CN201410152726.7A patent/CN103941509A/zh active Pending
- 2014-05-12 WO PCT/CN2014/077205 patent/WO2015158021A1/zh active Application Filing
Patent Citations (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101063781A (zh) * | 2006-04-30 | 2007-10-31 | 京东方科技集团股份有限公司 | 一种tft lcd阵列基板器件结构及其制造方法 |
CN1945838A (zh) * | 2006-10-27 | 2007-04-11 | 京东方科技集团股份有限公司 | 一种tft lcd阵列基板结构及其制造方法 |
CN1945842A (zh) * | 2006-10-27 | 2007-04-11 | 京东方科技集团股份有限公司 | 一种tft lcd阵列基板结构及其制造方法 |
US20100245700A1 (en) * | 2009-03-30 | 2010-09-30 | Beijing Boe Optoelectronics Technology Co., Ltd. | Tft-lcd array substrate, manufacturing method thereof, and liquid crystal display panel |
CN102023424A (zh) * | 2009-09-09 | 2011-04-20 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板及其制造方法 |
US20110063538A1 (en) * | 2009-09-15 | 2011-03-17 | Beijing Boe Optoelectronics Technology Co., Ltd. | Tft-lcd assembly substrate, liquid crystal display and method of manufacturing the same |
CN102023429A (zh) * | 2009-09-17 | 2011-04-20 | 北京京东方光电科技有限公司 | Tft-lcd阵列基板及其制造和断线修复方法 |
CN102468308A (zh) * | 2010-10-28 | 2012-05-23 | 京东方科技集团股份有限公司 | 阵列基板及其制造方法和液晶显示器 |
Also Published As
Publication number | Publication date |
---|---|
WO2015158021A1 (zh) | 2015-10-22 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN104880871B (zh) | 显示面板和显示装置 | |
CN107219700B (zh) | 一种液晶显示面板及显示装置 | |
CN110082970A (zh) | 液晶显示面板及显示装置 | |
CN105278194B (zh) | 一种阵列基板及其制备方法、显示装置及其控制方法 | |
CN203365869U (zh) | 阵列基板及显示装置 | |
US9488881B2 (en) | Array substrate and display device | |
US20160253022A1 (en) | In-cell touch panel and display device | |
CN104795043A (zh) | 一种阵列基板、液晶显示面板及显示装置 | |
CN103336393B (zh) | 一种像素结构、阵列基板及显示装置 | |
CN102799033A (zh) | 显示面板及其制作方法、显示装置 | |
JP2017502354A (ja) | アレイ基板の配線構造 | |
CN104656324A (zh) | 阵列基板及其制作方法以及显示装置 | |
CN105372892A (zh) | 阵列基板及液晶显示面板 | |
US10295876B2 (en) | Array substrate and method for manufacturing the same, display apparatus | |
CN107490917A (zh) | 一种薄膜晶体管阵列基板及显示装置 | |
CN207742427U (zh) | 阵列基板和液晶显示面板 | |
KR20130104429A (ko) | 액정 표시 장치 및 이의 제조 방법 | |
CN103995634A (zh) | 一种触摸屏和显示装置 | |
CN107123384B (zh) | 一种显示基板的测试方法及应用于显示设备的基板 | |
CN204065627U (zh) | 一种基板和显示装置 | |
GB2557159A (en) | Array substrate, liquid crystal display panel, and liquid crystal display device | |
CN104280963A (zh) | 阵列基板及其制造方法、显示装置 | |
US20200168173A1 (en) | Active matrix substrate and display panel | |
CN103913910B (zh) | 一种像素单元结构、阵列基板结构及液晶显示装置 | |
CN105445993B (zh) | 一种曲面液晶面板 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
RJ01 | Rejection of invention patent application after publication |
Application publication date: 20140723 |
|
RJ01 | Rejection of invention patent application after publication |