CN103094203A - 阵列基板及其制造方法 - Google Patents
阵列基板及其制造方法 Download PDFInfo
- Publication number
- CN103094203A CN103094203A CN2012100052543A CN201210005254A CN103094203A CN 103094203 A CN103094203 A CN 103094203A CN 2012100052543 A CN2012100052543 A CN 2012100052543A CN 201210005254 A CN201210005254 A CN 201210005254A CN 103094203 A CN103094203 A CN 103094203A
- Authority
- CN
- China
- Prior art keywords
- layer
- gate
- drain
- array substrate
- organic insulating
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000000758 substrate Substances 0.000 title claims abstract description 96
- 238000004519 manufacturing process Methods 0.000 title claims abstract description 40
- 239000010410 layer Substances 0.000 claims abstract description 270
- 239000004065 semiconductor Substances 0.000 claims abstract description 58
- 229920002120 photoresistant polymer Polymers 0.000 claims abstract description 34
- 239000011241 protective layer Substances 0.000 claims abstract description 19
- 238000000034 method Methods 0.000 claims description 43
- 239000000463 material Substances 0.000 claims description 28
- -1 polyethylene terephthalate Polymers 0.000 claims description 18
- 229920005570 flexible polymer Polymers 0.000 claims description 16
- 239000004642 Polyimide Substances 0.000 claims description 11
- 229920001721 polyimide Polymers 0.000 claims description 11
- XLOMVQKBTHCTTD-UHFFFAOYSA-N Zinc monoxide Chemical compound [Zn]=O XLOMVQKBTHCTTD-UHFFFAOYSA-N 0.000 claims description 9
- 229920001296 polysiloxane Polymers 0.000 claims description 7
- 239000002253 acid Substances 0.000 claims description 5
- 229920003207 poly(ethylene-2,6-naphthalate) Polymers 0.000 claims description 5
- 239000011112 polyethylene naphthalate Substances 0.000 claims description 5
- 229920000139 polyethylene terephthalate Polymers 0.000 claims description 5
- 239000005020 polyethylene terephthalate Substances 0.000 claims description 5
- 229920003229 poly(methyl methacrylate) Polymers 0.000 claims description 4
- 239000004926 polymethyl methacrylate Substances 0.000 claims description 4
- 239000011787 zinc oxide Substances 0.000 claims description 4
- GYHNNYVSQQEPJS-UHFFFAOYSA-N Gallium Chemical compound [Ga] GYHNNYVSQQEPJS-UHFFFAOYSA-N 0.000 claims description 3
- JJTLZYRNWLKWIW-UHFFFAOYSA-N [Cu].[La].S=O Chemical compound [Cu].[La].S=O JJTLZYRNWLKWIW-UHFFFAOYSA-N 0.000 claims description 3
- PBAJOOJQFFMVGM-UHFFFAOYSA-N [Cu]=O.[Sr] Chemical compound [Cu]=O.[Sr] PBAJOOJQFFMVGM-UHFFFAOYSA-N 0.000 claims description 3
- HPSHZZDEEIEFFA-UHFFFAOYSA-N chromium;oxotin Chemical compound [Cr].[Sn]=O HPSHZZDEEIEFFA-UHFFFAOYSA-N 0.000 claims description 3
- 238000001312 dry etching Methods 0.000 claims description 3
- 229910052733 gallium Inorganic materials 0.000 claims description 3
- YZZNJYQZJKSEER-UHFFFAOYSA-N gallium tin Chemical compound [Ga].[Sn] YZZNJYQZJKSEER-UHFFFAOYSA-N 0.000 claims description 3
- 229910052738 indium Inorganic materials 0.000 claims description 3
- APFVFJFRJDLVQX-UHFFFAOYSA-N indium atom Chemical compound [In] APFVFJFRJDLVQX-UHFFFAOYSA-N 0.000 claims description 3
- YULBFWISFJEMQB-UHFFFAOYSA-N oxotin titanium Chemical compound [Sn]=O.[Ti] YULBFWISFJEMQB-UHFFFAOYSA-N 0.000 claims description 3
- KYKLWYKWCAYAJY-UHFFFAOYSA-N oxotin;zinc Chemical compound [Zn].[Sn]=O KYKLWYKWCAYAJY-UHFFFAOYSA-N 0.000 claims description 3
- 229910001887 tin oxide Inorganic materials 0.000 claims description 3
- UNRNJMFGIMDYKL-UHFFFAOYSA-N aluminum copper oxygen(2-) Chemical compound [O-2].[Al+3].[Cu+2] UNRNJMFGIMDYKL-UHFFFAOYSA-N 0.000 claims description 2
- 150000002148 esters Chemical class 0.000 claims 2
- HCHKCACWOHOZIP-UHFFFAOYSA-N Zinc Chemical compound [Zn] HCHKCACWOHOZIP-UHFFFAOYSA-N 0.000 claims 1
- 229910052725 zinc Inorganic materials 0.000 claims 1
- 239000011701 zinc Substances 0.000 claims 1
- 238000005530 etching Methods 0.000 description 4
- 239000011521 glass Substances 0.000 description 3
- 238000000206 photolithography Methods 0.000 description 3
- 238000004544 sputter deposition Methods 0.000 description 3
- BAPJBEWLBFYGME-UHFFFAOYSA-N Methyl acrylate Chemical compound COC(=O)C=C BAPJBEWLBFYGME-UHFFFAOYSA-N 0.000 description 2
- 239000004020 conductor Substances 0.000 description 2
- 238000010586 diagram Methods 0.000 description 2
- 239000010409 thin film Substances 0.000 description 2
- VYZAMTAEIAYCRO-UHFFFAOYSA-N Chromium Chemical compound [Cr] VYZAMTAEIAYCRO-UHFFFAOYSA-N 0.000 description 1
- RYGMFSIKBFXOCR-UHFFFAOYSA-N Copper Chemical compound [Cu] RYGMFSIKBFXOCR-UHFFFAOYSA-N 0.000 description 1
- ZOKXTWBITQBERF-UHFFFAOYSA-N Molybdenum Chemical compound [Mo] ZOKXTWBITQBERF-UHFFFAOYSA-N 0.000 description 1
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- RTAQQCXQSZGOHL-UHFFFAOYSA-N Titanium Chemical compound [Ti] RTAQQCXQSZGOHL-UHFFFAOYSA-N 0.000 description 1
- 229910007717 ZnSnO Inorganic materials 0.000 description 1
- 229910052782 aluminium Inorganic materials 0.000 description 1
- XAGFODPZIPBFFR-UHFFFAOYSA-N aluminium Chemical compound [Al] XAGFODPZIPBFFR-UHFFFAOYSA-N 0.000 description 1
- 229910021417 amorphous silicon Inorganic materials 0.000 description 1
- 238000005229 chemical vapour deposition Methods 0.000 description 1
- 229910052804 chromium Inorganic materials 0.000 description 1
- 239000011651 chromium Substances 0.000 description 1
- 238000000576 coating method Methods 0.000 description 1
- 229910052802 copper Inorganic materials 0.000 description 1
- 239000010949 copper Substances 0.000 description 1
- AMGQUBHHOARCQH-UHFFFAOYSA-N indium;oxotin Chemical compound [In].[Sn]=O AMGQUBHHOARCQH-UHFFFAOYSA-N 0.000 description 1
- 229910052809 inorganic oxide Inorganic materials 0.000 description 1
- 239000011810 insulating material Substances 0.000 description 1
- 238000012986 modification Methods 0.000 description 1
- 230000004048 modification Effects 0.000 description 1
- 229910052750 molybdenum Inorganic materials 0.000 description 1
- 239000011733 molybdenum Substances 0.000 description 1
- 239000011368 organic material Substances 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 229910052719 titanium Inorganic materials 0.000 description 1
- 239000010936 titanium Substances 0.000 description 1
- YVTHLONGBIQYBO-UHFFFAOYSA-N zinc indium(3+) oxygen(2-) Chemical compound [O--].[Zn++].[In+3] YVTHLONGBIQYBO-UHFFFAOYSA-N 0.000 description 1
Images
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/674—Thin-film transistors [TFT] characterised by the active materials
- H10D30/6755—Oxide semiconductors, e.g. zinc oxide, copper aluminium oxide or cadmium stannate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02551—Group 12/16 materials
- H01L21/02554—Oxides
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/02104—Forming layers
- H01L21/02365—Forming inorganic semiconducting materials on a substrate
- H01L21/02518—Deposited layers
- H01L21/02521—Materials
- H01L21/02565—Oxide semiconducting materials not being Group 12/16 materials, e.g. ternary compounds
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/02—Manufacture or treatment of semiconductor devices or of parts thereof
- H01L21/04—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
- H01L21/34—Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer the devices having semiconductor bodies not provided for in groups H01L21/18, H10D48/04 and H10D48/07, with or without impurities, e.g. doping materials
- H01L21/46—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428
- H01L21/461—Treatment of semiconductor bodies using processes or apparatus not provided for in groups H01L21/428 to change their surface-physical characteristics or shape, e.g. etching, polishing, cutting
- H01L21/4763—Deposition of non-insulating, e.g. conductive -, resistive -, layers on insulating layers; After-treatment of these layers
- H01L21/47635—After-treatment of these layers
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6704—Thin-film transistors [TFT] having supplementary regions or layers in the thin films or in the insulated bulk substrates for controlling properties of the device
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6729—Thin-film transistors [TFT] characterised by the electrodes
- H10D30/6737—Thin-film transistors [TFT] characterised by the electrodes characterised by the electrode materials
- H10D30/6739—Conductor-insulator-semiconductor electrodes
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D30/00—Field-effect transistors [FET]
- H10D30/60—Insulated-gate field-effect transistors [IGFET]
- H10D30/67—Thin-film transistors [TFT]
- H10D30/6758—Thin-film transistors [TFT] characterised by the insulating substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D62/00—Semiconductor bodies, or regions thereof, of devices having potential barriers
- H10D62/80—Semiconductor bodies, or regions thereof, of devices having potential barriers characterised by the materials
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D64/00—Electrodes of devices having potential barriers
- H10D64/60—Electrodes characterised by their materials
- H10D64/66—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes
- H10D64/68—Electrodes having a conductor capacitively coupled to a semiconductor by an insulator, e.g. MIS electrodes characterised by the insulator, e.g. by the gate insulator
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0231—Manufacture or treatment of multiple TFTs using masks, e.g. half-tone masks
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/411—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs characterised by materials, geometry or structure of the substrates
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/421—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer
- H10D86/423—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs having a particular composition, shape or crystalline structure of the active layer comprising semiconductor materials not belonging to the Group IV, e.g. InGaZnO
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/40—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs
- H10D86/60—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates characterised by multiple TFTs wherein the TFTs are in active matrices
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D99/00—Subject matter not provided for in other groups of this subclass
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
- H10D86/021—Manufacture or treatment of multiple TFTs
- H10D86/0221—Manufacture or treatment of multiple TFTs comprising manufacture, treatment or patterning of TFT semiconductor bodies
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Thin Film Transistor (AREA)
- Devices For Indicating Variable Information By Combining Individual Elements (AREA)
Abstract
本发明在此揭露一种阵列基板及其制造方法。此制造方法包括下列步骤。提供一基材。在基材上形成源极以及漏极。依序形成半导体层、有机绝缘层以与栅极层来覆盖基材、源极及漏极。在栅极层上形成图案化光阻层。移除暴露出的栅极层及其下方的有机绝缘层与半导体层,以形成栅极。在栅极、源极及漏极上形成有机保护层,其中有机保护层具有接触窗以露出部分的漏极。在有机保护层以及露出部分的漏极上形成像素电极。
Description
技术领域
本发明是有关于一种阵列基板及其制造方法,特别是一种应用于显示器的阵列基板及其制造方法。
背景技术
显示器中的阵列基板主要包含有薄膜晶体管以及其它电子组件。一般是使用5道以上光罩制程来制造阵列基板。其中薄膜晶体管结构中的半导体层大多为非晶硅。绝缘层多为无机氧化物,例如氧化硅或氮化硅。然而,由于一般需使用化学气相沉积法来制造半导体层及绝缘层,故制程温度较高。因此必须选用耐高温的材料。故基板多为耐热的玻璃材质,使得阵列基板不具有可挠性。
但由于目前对于显示器轻、薄与可挠折的需求,使得软性显示器的开发越来越重要。然而制造软性显示器的阵列基板也需要使用5-6道光罩制程。
因此,需要一种可以减少制程所需光罩及制程步骤的制造方法以降低制程成本与提高产能。
发明内容
本发明的一方面是在提供一种阵列基板及其制造方法,能以4道光罩制程来制作阵列基板。
在本发明一或多个实施方式中,制造方法包括下列步骤。提供一基材。在基材上形成源极以及漏极。依序形成半导体层、有机绝缘层以与栅极层来覆盖基材、源极及漏极。在栅极层上形成图案化光阻层。移除暴露出的栅极层及其下方的有机绝缘层与半导体层,以形成栅极。在栅极、源极及漏极上形成有机保护层,其中有机保护层具有接触窗以露出部分的漏极。在有机保护层以及露出部分的漏极上形成像素电极。
在本发明一或多个实施方式中,制造方法包括下列步骤。在基材上形成源极以及漏极。形成半导体层覆盖基材、源极及漏极。在半导体层上形成图案化有机绝缘层,以定义半导体层的通道层。在图案化有机绝缘层以及半导体层上形成栅极层。在栅极层上形成图案化光阻层,其中图案化光阻层位于图案化有机绝缘层的上方。移除露出的栅极层及其下方的半导体层,以形成栅极及通道层。在栅极、源极及漏极上形成有机保护层,其中有机保护层具有接触窗以露出一部分的漏极。在有机保护层以及露出部分的漏极上形成像素电极。
本发明的另一方面是在提供一种阵列基板,包含基材、源极与漏极、作为通道层的半导体层、作为栅绝缘层的有机绝缘层、栅极、有机保护层以及像素电极。
源极与漏极设置于基材上。半导体层设置于源极、漏极以及位于源极与漏极间的基材上。有机绝缘层设置于半导体层上。栅极设置于有机绝缘层上。有机保护层覆盖栅极、源极、漏极及基材,其中有机保护层中具有接触窗以露出一部分的漏极。像素电极设置于露出部分的漏极及有机保护层上。
因此,本发明上述实施方式具有下列优点:
(1)能以4道光罩制程制作显示器阵列基板,可提高产能与节省运作成本。
(2)有机绝缘层及有机保护层不需在高温下制作,因此可节省运作成本。
(3)有机绝缘层、有机保护层及半导体层的结构可使薄膜晶体管具有较高的电子移动度。
附图说明
为让本发明的上述和其它目的、特征、优点与实施例能更明显易懂,所附附图的说明如下:
图1A-1D是绘示依照本发明一实施方式的阵列基板的制造方法的各制程阶段剖面示意图;
图2A-2D是绘示依照本发明另一实施方式的阵列基板的制造方法的各制程阶段剖面示意图。
【主要组件符号说明】
100a、200a:像素区
100b、200b:走线区
110、210:刚性基板
120、220:可挠性高分子层
130a、230a:源极
130b、230b:漏极
130c、230c:第一连接垫
140、240:氧化物半导体层
140a、240a:通道层
150:有机绝缘层
150a:栅绝缘层
160、260:栅极层
160a、260a:栅极
160b、260b:第二连接垫
170a、170b、270a、270b:图案化光阻层
180、280:有机保护层
182、282:接触窗
184、284:第一开口
186、286:第二开口
190a、290a:像素电极
190b、290b:透明导电层
250a:图案化有机绝缘层
具体实施方式
图1A-1D是绘示依照本发明一实施方式的阵列基板的制造方法的各制程阶段剖面示意图。在本实施例中,阵列基板可为应用于显示器的阵列基板,但不以此为限。
首先,提供一基材100,如图1A所示。基材100包含有像素区100a以及走线区100b。走线区100b的电路是用以连接其它电子组件,例如驱动芯片(driver IC)。在一实施例中,基材100包含刚性基板110以及可挠性高分子层120。可挠性高分子层120形成在刚性基板110上。刚性基板110可为玻璃基板。可挠性高分子层120可例如为聚酰亚胺(Polyimide)、聚对苯二甲酸乙二醇酯(Polyethylene Terephthalate,PET)、聚萘二甲酸乙二酯(PolyethyleneNaphthalate,PEN)或聚甲基丙烯酸甲酯(Poly(methyl methacrylate),PMMA)。在另一实施例中,基材100仅为玻璃基板,而不包含上述可挠性高分子层120。
然后,在基材100上形成源极130a与漏极130b,如图1A所示。源极130a与漏极130b可形成在可挠性高分子层120上。源极130a电性连接一信号线(未绘示),例如源极130a可为信号线的一部分。源极130a与漏极130b的材料可为铬、铝、铜、钼、钛或其它导电材料。可使用溅镀制程及光学微影制程来形成源极130a与漏极130b。
在一实施方式中,在形成源极130a与漏极130b的同时,可在走线区100b中形成第一连接垫130c。第一连接垫130c用以连接驱动芯片(图未示),且第一连接垫130c电性连接源极130a。
在形成源极130a与漏极130b后,依序形成氧化物半导体层140、有机绝缘层150以与栅极层160,以覆盖基材100、源极130a以及漏极130b,如第1B图所示。
上述氧化物半导体层140的材质可例如为氧化锌(ZnO)、氧化锌锡(ZnSnO)、氧化铬锡(CdSnO)、氧化镓锡(GaSnO)、氧化钛锡(TiSnO)、氧化铟镓锌(InGaZnO)、氧化铜铝(CuAlO)、氧化锶铜(SrCuO)或硫氧化镧铜(LaCuOS)。可使用溅镀制程来形成氧化物半导体层140。上述氧化物半导体层140可在室温下以溅镀方式形成,因此,在一实施方式中,氧化物半导体层140可直接形成在可挠性高分子层120上。
上述有机绝缘层150的材质可为聚酰亚胺(Polyimide)或聚硅氧烷(polysiloxane)等。可使用任何已知的涂布方式来形成有机绝缘层150。相较于无机绝缘层的制程温度,有机绝缘层150可以在较低温的条件下制作。因此,可适用于耐热性较差的可挠性高分子层120。
上述栅极层160的材料可与源极130a与漏极130b的材料相同或不同。栅极层160与氧化物半导体层140之间设置有机绝缘层150,用以避免栅极层160直接接触氧化物半导体层140。
接着,在栅极层160上形成图案化光阻层170a,如图1B所示。上述图案化光阻层170a用以定义栅极的位置,因此图案化光阻层170a设置在欲形成栅极位置的正上方。可使用任何已知的光学微影制程来形成图案化光阻层170a。
在一实施方式中,在形成图案化光阻层170a的同时,可在走线区100b中形成图案化光阻层170b。图案化光阻层170b用以定义第二连接垫160b,下文中将更详细叙述。
在形成图案化光阻层170a后,移除暴露出图案化光阻层170a外的栅极层160及其下方的有机绝缘层150和氧化物半导体层140,以形成栅极160a、栅绝缘层150a以及通道层140a,如图1C所示。上述栅极160a电性连接扫描线(未绘示),例如,栅极160a可为扫描线的一部分。
承上所述,可使用湿式酸蚀刻制程或干式蚀刻制程来移除暴露出的栅极层160及其下方的有机绝缘层150及氧化物半导体层140。具体来说,可使用相同的蚀刻剂来移除栅极层160、有机绝缘层150与氧化物半导体层140,以减少制程步骤。或者,可先用湿式酸蚀刻制程来移除暴露出的栅极层160,接着使用干式蚀刻制程或显影液来移除露出的有机绝缘层150,再使用湿式酸蚀刻制程来溶解露出的氧化物半导体层140。因此,可通过一道光罩制程来形成栅极160a、栅绝缘层150a以及通道层140a,使通道层140a、栅绝缘层150a与栅极160a具有大致相同的上视轮廓,并节省制造成本。在完成上述步骤后,移除图案化光阻层170a。
在一实施方式中,在移除上述栅极层160、有机绝缘层150和氧化物半导体层140的同时,可在走线区100b中形成第二连接垫160b。换言之,第二连接垫160b是与栅极160a、栅绝缘层150a以及通道层140a同时形成。在本实施方式中,第二连接垫160b用以连接一驱动芯片,且第二连接垫160b电性连接栅极160a(图未示)。
在形成上述栅极160a、栅绝缘层150a以及通道层140a之后,在栅极160a、源极130a与漏极130b上形成有机保护层180,如第1D图所示。有机保护层180具有接触窗182,以露出一部分的漏极130b。有机保护层180的材质可与有机绝缘层150的材质相同或不同。有机保护层180的材质可为聚酰亚胺(Polyimide)或聚硅氧烷(Polysiloxane)等。可使用任何已知的光学微影制程来形成有机保护层180。
在一实施方式中,走线区100b中的有机保护层180可具有第一开口184及第二开口186,以分别露出第二连接垫160b及第一连接垫130c。
在形成有机保护层180后,形成像素电极190a于有机保护层180及露出部分的漏极130b上。像素电极190a透过接触窗182与漏极130b电性连接。像素电极190a的材质可为氧化铟锡、氧化铟锌或其它透明导电材料。
在一实施方式中,在形成像素电极190a时,可同时在露出的第二连接垫160b及第一连接垫130c上形成透明导电层190b。因此,透明导电层190b可透过第一开口184连接驱动扫描线的芯片(scan driver IC),并可透过第二开口186连接驱动信号线芯片(data driver IC)。
在一实施方式中,在完成上述步骤后,将刚性基板110与可挠性高分子层120分离,而得到形成在可挠性高分子层120上的软性显示器阵列基板。举例来说,可使用准分子激光的方法来分离刚性基板110与可挠性高分子层120,而得到软性显示器阵列基板。
图2A-2D是绘示依照本发明另一实施方式的显示器阵列基板的各制程阶段剖面示意图。在本实施例中,阵列基板可为应用于显示器的阵列基板,但不以此为限。
首先,在基材200上形成源极230a与漏极230b,如图2A所示。基材200包含有像素区200a以及走线区200b。走线区200b的电路是用以连接其它电子组件。基材200、源极230a、漏极230b的材质及其制造方法可参考第1A图中的基材100、源极130a与漏极130b的叙述。
在一实施方式中,可于形成源极230a、漏极230b时,于走线区200b中同时形成第一连接垫230c。
然后,在基材200、源极230a与漏极230b上形成氧化物半导体层240,如图2A所示。上述氧化物半导体层240的材质及其制造方法可参考图1B中的氧化物半导体层140的叙述。
接着,在氧化物半导体层240上形成图案化有机绝缘层250a以定义氧化物半导体层240的通道层240a,如图2A所示。具体来说,可先在氧化物半导体层240上涂布一层感旋光性的有机绝缘材料,然后再进行烘烤。接着进行曝光及显影制程,而形成图案化有机绝缘层250a。上述曝光制程所选用的光波长需搭配有机绝缘层250a的材料来调整。通常,光波长可为可见光或紫外光范围,例如波长为436nm的G-line、波长为405nm的H-line或波长为365nm的I-line。有机绝缘层250a材料可为感光的有机材料,例如聚酰亚胺(Polyimide)或聚硅氧烷(Polysiloxane)等。
在形成上述图案化有机绝缘层250a后,形成栅极层260覆盖图案化有机绝缘层250a及氧化物半导体层240,如图2B所示。上述栅极层260的材质及其制造方法可参考图1B中的栅极层160的叙述。
然后,在栅极层260上形成图案化光阻层270a,如图2B所示。图案化光阻层270a可位于图案化有机绝缘层250a的正上方,并用以定义栅极的位置。上述图案化光阻层270a的材质及其制造方法可参考图1B中的图案化光阻层170a的叙述。
在一实施方式中,在形成图案化光阻层270a的同时,可在走线区200b中形成图案化光阻层270b。图案化光阻层270b可用以定义第二连接垫,下文中将更详细叙述。
在形成图案化光阻层270a后,选择性地移除暴露出图案化光阻层270a外的栅极层260及其下方的氧化物半导体层240,以形成栅极260a及通道层240a,如图2C所示。例如,可使用相同的蚀刻剂来移除栅极层260及氧化物半导体层240,以减少制程步骤。在上述蚀刻过程中,图案化有机绝缘层250a定义通道层240a的区域,因此,通道层240a与图案化有机绝缘层250a具有大致相同的上视轮廓。在一实施例中,栅极260a的面积略小于有机绝缘层250a的面积。在完成上述步骤后,移除图案化光阻层270a。
在一实施方式中,在移除上述栅极层260及氧化物半导体层240的同时,可在走线区200b中形成第二连接垫260b。
在形成上述栅极260a及通道层240a之后,在栅极260a、源极230a及漏极230b上形成有机保护层280,如图2D所示。有机保护层280具有接触窗282,以露出漏极230b。上述有机保护层280的材质及其制造方法可参考图1D中有机保护层180的叙述。
在一实施方式中,走线区200b中的有机保护层280可具有第一开口284及第二开口286,以分别露出第二连接垫260b及第一连接垫230c。
在形成有机保护层280后,形成像素电极290a于有机保护层280及露出部分的漏极230b上,以使像素电极290a透过接触窗282与漏极230b电性连接,如图2D所示。上述像素电极290a的材质及其制造方法可参考图1D中像素电极190a的叙述。
在一实施方式中,在形成像素电极290a时,可同时形成透明导电层290b于露出的第二连接垫260b及第一连接垫230c上。因此,透明导电层290b可透过第一开口284连接驱动扫描线的芯片(scan driver IC),并可透过第二开口286连接驱动信号线芯片(data driver IC)。
上述实施方式的一特点在于,先形成图案化有机绝缘层250a,用以定义通道层240a。因此,若选择使用耐酸蚀刻的有机绝缘层材料,则可在移除步骤中以相同的蚀刻剂来移除栅极层260及氧化物半导体层240。所以可减少制程步骤。
根据本发明的另一方面,是提供一种应用于显示器的阵列基板。请参照图1D,显示器阵列基板包含基材100、源极130a、漏极130b、氧化物半导体层(即通道层140a)、有机绝缘层(即栅绝缘层150a)、栅极160a、有机保护层180以及像素电极190a。源极130a与漏极130b设置于基材100上。氧化物半导体层(即通道层140a)设置于源极130a、漏极130b以及位于源极130a与漏极130b间的基材100上。有机绝缘层(即栅绝缘层150a)设置于通道层140a上。栅极160a设置于有机绝缘层上。有机保护层150a覆盖栅极160a、源极130a、漏极130b及基材100,其中有机保护层150a具有接触窗182以露出一部分的漏极130b。像素电极190a设置于露出部分的漏极130b及有机保护层180上,使像素电极190a透过接触窗182与漏极130b电性连接。
由此可知,上述实施方式能以4道光罩制程制作显示器阵列基板,可以减少制程步骤以提高产能与节省运作成本。另外,上述实施方式结合有机绝缘层、有机保护层及氧化物半导体层的结构,可以使阵列基板具有较高的电子移动度特性。
上述显示器阵列基板也可应用软性显示器上,如有机发光二极管显示器或电泳显示器。举例来说,可应用本发明实施方式并结合有机发光二极管组件或电泳组件,来设计有机发光二极管显示器或电泳显示器的结构及其制造方法,以提高产能与节省运作成本。
虽然本发明已以实施方式揭露如上,然其并非用以限定本发明,任何熟悉此技艺者,在不脱离本发明的精神和范围内,当可作各种的更动与润饰,因此本发明的保护范围当视所附的权利要求书所界定的范围为准。
Claims (18)
1.一种阵列基板的制造方法,其特征在于,包含:
提供一基材;
形成一源极以及一漏极于该基材上;
依序形成一半导体层、一有机绝缘层以及一栅极层覆盖该基材、该源极及该漏极;
形成一图案化光阻层于该栅极层上;
移除暴露出该图案化光阻层外的该栅极层及其下方的该有机绝缘层与该半导体层,以形成一栅极;
形成一有机保护层于该栅极、该源极及该漏极上,其中该有机保护层具有一接触窗以露出一部分的该漏极;以及
形成一像素电极于该有机保护层上,以使该像素电极透过该接触窗与该漏极电性连接。
2.根据权利要求1所述的阵列基板的制造方法,其特征在于,提供该基材的步骤包含:
提供一刚性基板;以及
形成一可挠性高分子层于该刚性基板上,其中该源极以及该漏极形成于该可挠性高分子层上。
3.根据权利要求2所述的阵列基板的制造方法,其特征在于,在形成该像素电极于该有机保护层上的步骤后,还包含移除该刚性基板。
4.根据权利要求2所述的阵列基板的制造方法,其特征在于,该可挠性高分子层的材质为聚酰亚胺、聚对苯二甲酸乙二醇酯、聚萘二甲酸乙二酯或聚甲基丙烯酸甲酯。
5.根据权利要求1所述的阵列基板的制造方法,其特征在于,移除暴露出该图案化光阻层外的该栅极层及其下方的该有机绝缘层与该半导体层的步骤包含使用一湿式酸蚀刻制程。
6.根据权利要求1所述的阵列基板的制造方法,其特征在于,移除暴露出该图案化光阻层外的该栅极层及其下方的该有机绝缘层与该半导体层的步骤包含使用一干式蚀刻制程。
7.根据权利要求1所述的阵列基板的制造方法,其特征在于,该半导体层的材质包含一材料是选自由氧化锌、氧化锌锡、氧化铬锡、氧化镓锡、氧化钛锡、氧化铟镓锌、氧化铜铝、氧化锶铜以及硫氧化镧铜所组成的群组。
8.根据权利要求1所述的阵列基板的制造方法,其特征在于,该有机绝缘层的材质包含聚酰亚胺或聚硅氧烷。
9.一种阵列基板的制造方法,其特征在于,包含:
提供一基材;
形成一源极以及一漏极于该基材上;
形成一半导体层覆盖该基材、该源极及该漏极;
形成一图案化有机绝缘层于该半导体层上,以定义该半导体层的一通道层;
形成一栅极层于该图案化有机绝缘层以及该半导体层上;
形成一图案化光阻层于该栅极层上,其中该图案化光阻层位于该图案化有机绝缘层上方;
移除暴露出该图案化光阻层外的该栅极层及其下方的该半导体层,以形成一栅极以及该通道层;
形成一有机保护层于该栅极、该源极及该漏极上,其中该有机保护层具有一接触窗以露出一部分的该漏极;以及
形成一像素电极于该有机保护层上,以使该像素电极透过该接触窗与该漏极电性连接。
10.根据权利要求9所述的阵列基板的制造方法,其特征在于,移除暴露出该图案化光阻层外的该栅极层及其下方的该有机绝缘层与该半导体层的步骤包括:使用相同的一蚀刻剂蚀刻该栅极层以及该半导体层。
11.根据权利要求9所述的阵列基板的制造方法,其特征在于,该图案化光阻层的一面积小于该图案化有机绝缘层的一面积。
12.根据权利要求9所述的阵列基板的制造方法,其特征在于,该有机绝缘层的材质包含聚酰亚胺或聚硅氧烷。
13.一种阵列基板,其特征在于,包含:
一基材;
一源极及一漏极,设置于该基材上;
一半导体层,设置于该源极、该漏极以及该基材上;
一有机绝缘层,设置于该半导体层上;
一栅极,设置于该有机绝缘层上;
一有机保护层,覆盖该栅极、该源极、该漏极及该基材,其中该有机保护层中具有一接触窗以露出一部分该漏极;以及
一像素电极,设置于该有机保护层上,并透过该接触窗与该漏极电性连接。
14.根据权利要求13所述的阵列基板,其特征在于,该半导体层、该有机绝缘层及该栅极具有相同的一轮廓。
15.根据权利要求13所述的阵列基板,其特征在于,该半导体层的材质包含一材料是选自由氧化锌、氧化锌锡、氧化铬锡、氧化镓锡、氧化钛锡、氧化铟镓锌、氧化铜铝、氧化锶铜以及硫氧化镧铜所组成的群组。
16.根据权利要求13所述的阵列基板,其特征在于,该有机绝缘层的材质包含聚酰亚胺或聚硅氧烷。
17.根据权利要求13所述的阵列基板,其特征在于,该有机保护层的材质包含聚酰亚胺或聚硅氧烷。
18.根据权利要求13所述的阵列基板,其特征在于,该基材包含一可挠性高分子层,且该可挠性高分子层为聚酰亚胺、聚对苯二甲酸乙二醇酯、聚萘二甲酸乙二酯或聚甲基丙烯酸甲酯。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
TW100139964A TWI544263B (zh) | 2011-11-02 | 2011-11-02 | 陣列基板及其製造方法 |
TW100139964 | 2011-11-02 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN103094203A true CN103094203A (zh) | 2013-05-08 |
CN103094203B CN103094203B (zh) | 2016-02-24 |
Family
ID=48171456
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201210005254.3A Active CN103094203B (zh) | 2011-11-02 | 2012-01-06 | 阵列基板及其制造方法 |
Country Status (3)
Country | Link |
---|---|
US (3) | US9165955B2 (zh) |
CN (1) | CN103094203B (zh) |
TW (1) | TWI544263B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015131443A1 (zh) * | 2014-03-03 | 2015-09-11 | 深圳市华星光电技术有限公司 | 一种阵列基板及其制备方法、液晶显示面板 |
CN107978615A (zh) * | 2017-11-24 | 2018-05-01 | 成都捷翼电子科技有限公司 | 一种柔性有机薄膜晶体管基板的制造方法 |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
TWI544263B (zh) * | 2011-11-02 | 2016-08-01 | 元太科技工業股份有限公司 | 陣列基板及其製造方法 |
TW201427025A (zh) * | 2012-12-25 | 2014-07-01 | Hon Hai Prec Ind Co Ltd | 薄膜電晶體 |
WO2015089062A1 (en) * | 2013-12-09 | 2015-06-18 | Orthogonal, Inc. | Patterning functional materials |
CN105118854B (zh) * | 2015-07-01 | 2019-03-01 | 京东方科技集团股份有限公司 | 金属氧化物半导体薄膜、薄膜晶体管、制备方法及装置 |
TW201804613A (zh) * | 2016-07-26 | 2018-02-01 | 聯華電子股份有限公司 | 氧化物半導體裝置 |
CN116454097A (zh) * | 2020-03-31 | 2023-07-18 | 群创光电股份有限公司 | 电子装置 |
TWI787720B (zh) * | 2021-01-25 | 2022-12-21 | 友達光電股份有限公司 | 有機半導體基板 |
Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070108445A1 (en) * | 2005-11-16 | 2007-05-17 | Wei-Chou Lan | Electronic ink display device |
US20070252934A1 (en) * | 2006-04-27 | 2007-11-01 | Lg Philips Lcd Co., Ltd. | Organic thin film transistor array substrate and fabrication method thereof |
CN101937157A (zh) * | 2009-07-01 | 2011-01-05 | 元太科技工业股份有限公司 | 可挠式显示装置的制造方法 |
US20110031499A1 (en) * | 2009-08-07 | 2011-02-10 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7285440B2 (en) * | 2002-11-25 | 2007-10-23 | International Business Machines Corporation | Organic underlayers that improve the performance of organic semiconductors |
KR20050080276A (ko) * | 2004-02-09 | 2005-08-12 | 삼성전자주식회사 | 박막 트랜지스터 표시판 및 그 제조 방법 |
US7476908B2 (en) * | 2004-05-21 | 2009-01-13 | Semiconductor Energy Laboratory Co., Ltd. | Light emitting device |
US7888702B2 (en) * | 2005-04-15 | 2011-02-15 | Semiconductor Energy Laboratory Co., Ltd. | Display device and manufacturing method of the display device |
KR101217662B1 (ko) * | 2005-12-20 | 2013-01-02 | 엘지디스플레이 주식회사 | 유기 반도체 물질을 이용한 박막트랜지스터와 이를 구비한액정표시장치용 어레이 기판의 제조방법 |
KR101212152B1 (ko) * | 2005-12-29 | 2012-12-13 | 엘지디스플레이 주식회사 | 유기박막트랜지스터 및 그 제조방법 |
JP4301302B2 (ja) * | 2007-02-06 | 2009-07-22 | セイコーエプソン株式会社 | 半導体装置、半導体装置の製造方法及び電子機器 |
KR101326129B1 (ko) * | 2007-07-24 | 2013-11-06 | 삼성디스플레이 주식회사 | 유기 박막 트랜지스터 표시판 및 그 제조 방법 |
US7968388B2 (en) * | 2007-08-31 | 2011-06-28 | Seiko Epson Corporation | Thin-film device, method for manufacturing thin-film device, and display |
JP5123141B2 (ja) | 2008-11-19 | 2013-01-16 | 株式会社東芝 | 表示装置 |
JP2010140919A (ja) * | 2008-12-09 | 2010-06-24 | Hitachi Ltd | 酸化物半導体装置及びその製造方法並びにアクティブマトリクス基板 |
TWI476915B (zh) * | 2008-12-25 | 2015-03-11 | Semiconductor Energy Lab | 半導體裝置及其製造方法 |
US8461582B2 (en) * | 2009-03-05 | 2013-06-11 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
FR2951028B1 (fr) * | 2009-10-05 | 2012-08-03 | Commissariat Energie Atomique | Memoire organique a double grille et procede de realisation |
JP5515660B2 (ja) * | 2009-11-13 | 2014-06-11 | セイコーエプソン株式会社 | 半導体装置用基板の製造方法 |
JP5397175B2 (ja) * | 2009-11-13 | 2014-01-22 | セイコーエプソン株式会社 | 半導体装置用基板及びその製造方法、半導体装置並びに電子機器 |
KR101597214B1 (ko) | 2010-01-14 | 2016-02-25 | 삼성디스플레이 주식회사 | 박막 트랜지스터 기판 및 그 제조 방법 |
TWI544263B (zh) | 2011-11-02 | 2016-08-01 | 元太科技工業股份有限公司 | 陣列基板及其製造方法 |
-
2011
- 2011-11-02 TW TW100139964A patent/TWI544263B/zh active
-
2012
- 2012-01-06 CN CN201210005254.3A patent/CN103094203B/zh active Active
- 2012-06-21 US US13/530,098 patent/US9165955B2/en active Active
-
2015
- 2015-09-04 US US14/845,291 patent/US9614101B2/en active Active
- 2015-09-21 US US14/859,371 patent/US9564537B2/en active Active
Patent Citations (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20070108445A1 (en) * | 2005-11-16 | 2007-05-17 | Wei-Chou Lan | Electronic ink display device |
US20070252934A1 (en) * | 2006-04-27 | 2007-11-01 | Lg Philips Lcd Co., Ltd. | Organic thin film transistor array substrate and fabrication method thereof |
CN101937157A (zh) * | 2009-07-01 | 2011-01-05 | 元太科技工业股份有限公司 | 可挠式显示装置的制造方法 |
US20110031499A1 (en) * | 2009-08-07 | 2011-02-10 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device and method for manufacturing the same |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015131443A1 (zh) * | 2014-03-03 | 2015-09-11 | 深圳市华星光电技术有限公司 | 一种阵列基板及其制备方法、液晶显示面板 |
CN107978615A (zh) * | 2017-11-24 | 2018-05-01 | 成都捷翼电子科技有限公司 | 一种柔性有机薄膜晶体管基板的制造方法 |
Also Published As
Publication number | Publication date |
---|---|
US9614101B2 (en) | 2017-04-04 |
US9564537B2 (en) | 2017-02-07 |
US20130105789A1 (en) | 2013-05-02 |
TW201319698A (zh) | 2013-05-16 |
CN103094203B (zh) | 2016-02-24 |
TWI544263B (zh) | 2016-08-01 |
US20160013322A1 (en) | 2016-01-14 |
US9165955B2 (en) | 2015-10-20 |
US20150380445A1 (en) | 2015-12-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103094203B (zh) | 阵列基板及其制造方法 | |
CN103715137B (zh) | 阵列基板及其制造方法、显示装置 | |
CN102812555B (zh) | 半导体装置及其制造方法 | |
CN102263111B (zh) | 阵列基板及制造该阵列基板的方法 | |
CN102646633B (zh) | 阵列基板及其制作方法 | |
WO2013131380A1 (zh) | 阵列基板及其制作方法和显示装置 | |
CN103794510A (zh) | 背沟道蚀刻氧化物薄膜晶体管工艺架构 | |
CN103227148B (zh) | 一种阵列基板制备方法及阵列基板和显示装置 | |
CN103426820B (zh) | 避免有机发光二极管显示设备中金属线路短路的方法 | |
CN107785309B (zh) | 制造薄膜晶体管的方法、制造显示基板的方法及显示基板 | |
CN109509707A (zh) | 显示面板、阵列基板、薄膜晶体管及其制造方法 | |
CN110620120A (zh) | 阵列基板及其制作方法、显示装置 | |
US8658480B2 (en) | Method for manufacturing active array substrate | |
CN105161541A (zh) | 薄膜晶体管及阵列基板的制备方法、阵列基板及显示装置 | |
CN103222037B (zh) | 薄膜晶体管基板、具有它的显示装置和薄膜晶体管基板的制造方法 | |
CN102956550B (zh) | 制造主动阵列基板的方法与主动阵列基板 | |
CN104465510A (zh) | 一种阵列基板及其制作方法和显示面板 | |
CN103117224A (zh) | 一种薄膜晶体管和阵列基板的制作方法 | |
CN105990332B (zh) | 薄膜晶体管基板及其显示面板 | |
CN106935660A (zh) | 薄膜晶体管及其制作方法、阵列基板和显示装置 | |
CN105374827A (zh) | 显示设备和用于制造该显示设备的方法 | |
US8273590B2 (en) | Methods for manufacturing array substrates | |
CN106997903A (zh) | 薄膜晶体管及其制作方法 | |
CN100380634C (zh) | 像素结构的制作方法 | |
CN104282767B (zh) | 薄膜晶体管及其制造方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |