[go: up one dir, main page]

WO2015001648A1 - 半導体装置の製造方法、半導体装置 - Google Patents

半導体装置の製造方法、半導体装置 Download PDF

Info

Publication number
WO2015001648A1
WO2015001648A1 PCT/JP2013/068408 JP2013068408W WO2015001648A1 WO 2015001648 A1 WO2015001648 A1 WO 2015001648A1 JP 2013068408 W JP2013068408 W JP 2013068408W WO 2015001648 A1 WO2015001648 A1 WO 2015001648A1
Authority
WO
WIPO (PCT)
Prior art keywords
terminal
semiconductor device
dummy
main
substrate
Prior art date
Application number
PCT/JP2013/068408
Other languages
English (en)
French (fr)
Inventor
誠一郎 猪ノ口
光徳 愛甲
慎太郎 荒木
辻 夏樹
Original Assignee
三菱電機株式会社
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 三菱電機株式会社 filed Critical 三菱電機株式会社
Priority to US14/785,314 priority Critical patent/US9472538B2/en
Priority to DE112013007214.9T priority patent/DE112013007214T5/de
Priority to PCT/JP2013/068408 priority patent/WO2015001648A1/ja
Priority to JP2015524976A priority patent/JP6065978B2/ja
Priority to CN201380078021.9A priority patent/CN105359262B/zh
Publication of WO2015001648A1 publication Critical patent/WO2015001648A1/ja

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of semiconductor or other solid state devices
    • H01L25/18Assemblies consisting of a plurality of semiconductor or other solid state devices the devices being of the types provided for in two or more different main groups of the same subclass of H10B, H10D, H10F, H10H, H10K or H10N
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/48Manufacture or treatment of parts, e.g. containers, prior to assembly of the devices, using processes not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07
    • H01L21/4814Conductive parts
    • H01L21/4821Flat leads, e.g. lead frames with or without insulating supports
    • H01L21/4825Connection or disconnection of other leads to or from flat leads, e.g. wires, bumps, other flat leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/02Manufacture or treatment of semiconductor devices or of parts thereof
    • H01L21/04Manufacture or treatment of semiconductor devices or of parts thereof the devices having potential barriers, e.g. a PN junction, depletion layer or carrier concentration layer
    • H01L21/50Assembly of semiconductor devices using processes or apparatus not provided for in a single one of the groups H01L21/18 - H01L21/326 or H10D48/04 - H10D48/07 e.g. sealing of a cap to a base of a container
    • H01L21/56Encapsulations, e.g. encapsulation layers, coatings
    • H01L21/565Moulds
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/02Containers; Seals
    • H01L23/04Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls
    • H01L23/043Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body
    • H01L23/051Containers; Seals characterised by the shape of the container or parts, e.g. caps, walls the container being a hollow construction and having a conductive base as a mounting as well as a lead for the semiconductor body another lead being formed by a cover plate parallel to the base plate, e.g. sandwich type
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/28Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection
    • H01L23/31Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape
    • H01L23/3107Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed
    • H01L23/3121Encapsulations, e.g. encapsulating layers, coatings, e.g. for protection characterised by the arrangement or shape the device being completely enclosed a substrate forming part of the encapsulation
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/36Selection of materials, or shaping, to facilitate cooling or heating, e.g. heatsinks
    • H01L23/367Cooling facilitated by shape of device
    • H01L23/3675Cooling facilitated by shape of device characterised by the shape of the housing
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/34Arrangements for cooling, heating, ventilating or temperature compensation ; Temperature sensing arrangements
    • H01L23/42Fillings or auxiliary members in containers or encapsulations selected or arranged to facilitate heating or cooling
    • H01L23/433Auxiliary members in containers characterised by their shape, e.g. pistons
    • H01L23/4334Auxiliary members in encapsulations
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/481Internal lead connections, e.g. via connections, feedthrough structures
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49541Geometry of the lead-frame
    • H01L23/49562Geometry of the lead-frame for individual devices of subclass H10D
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49575Assemblies of semiconductor devices on lead frames
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/488Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of soldered or bonded constructions
    • H01L23/495Lead-frames or other flat leads
    • H01L23/49589Capacitor integral with or on the leadframe
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/48Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
    • H01L23/50Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor for integrated circuit devices, e.g. power bus, number of leads
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L23/00Details of semiconductor or other solid state devices
    • H01L23/52Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
    • H01L23/522Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
    • H01L23/5228Resistive arrangements or effects of, or between, wiring layers
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L24/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of semiconductor or other solid state devices
    • H01L25/03Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group subclass H10D
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L25/00Assemblies consisting of a plurality of semiconductor or other solid state devices
    • H01L25/03Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes
    • H01L25/04Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers
    • H01L25/07Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group subclass H10D
    • H01L25/072Assemblies consisting of a plurality of semiconductor or other solid state devices all the devices being of a type provided for in a single subclass of subclasses H10B, H10F, H10H, H10K or H10N, e.g. assemblies of rectifier diodes the devices not having separate containers the devices being of a type provided for in group subclass H10D the devices being arranged next to each other
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/05Structure, shape, material or disposition of the bonding areas prior to the connecting process of an individual bonding area
    • H01L2224/0554External layer
    • H01L2224/0555Shape
    • H01L2224/05552Shape in top view
    • H01L2224/05553Shape in top view being rectangular
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/02Bonding areas; Manufacturing methods related thereto
    • H01L2224/04Structure, shape, material or disposition of the bonding areas prior to the connecting process
    • H01L2224/06Structure, shape, material or disposition of the bonding areas prior to the connecting process of a plurality of bonding areas
    • H01L2224/0601Structure
    • H01L2224/0603Bonding areas having different sizes, e.g. different heights or widths
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L2224/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • H01L2224/37001Core members of the connector
    • H01L2224/3701Shape
    • H01L2224/37011Shape comprising apertures or cavities
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L2224/39Structure, shape, material or disposition of the strap connectors after the connecting process
    • H01L2224/40Structure, shape, material or disposition of the strap connectors after the connecting process of an individual strap connector
    • H01L2224/401Disposition
    • H01L2224/40135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/40137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48135Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip
    • H01L2224/48137Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate
    • H01L2224/48139Connecting between different semiconductor or solid-state bodies, i.e. chip-to-chip the bodies being arranged next to each other, e.g. on a common substrate with an intermediate bond, e.g. continuous wire daisy chain
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/481Disposition
    • H01L2224/48151Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive
    • H01L2224/48221Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked
    • H01L2224/48245Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic
    • H01L2224/48247Connecting between a semiconductor or solid-state body and an item not being a semiconductor or solid-state body, e.g. chip-to-substrate, chip-to-passive the body and the item being stacked the item being metallic connecting the wire to a bond pad of the item
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/42Wire connectors; Manufacturing methods related thereto
    • H01L2224/47Structure, shape, material or disposition of the wire connectors after the connecting process
    • H01L2224/48Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
    • H01L2224/484Connecting portions
    • H01L2224/4847Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond
    • H01L2224/48472Connecting portions the connecting portion on the bonding area of the semiconductor or solid-state body being a wedge bond the other connecting portion not on the bonding area also being a wedge bond, i.e. wedge-to-wedge
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/73Means for bonding being of different types provided for in two or more of groups H01L2224/10, H01L2224/18, H01L2224/26, H01L2224/34, H01L2224/42, H01L2224/50, H01L2224/63, H01L2224/71
    • H01L2224/732Location after the connecting process
    • H01L2224/73201Location after the connecting process on the same surface
    • H01L2224/73221Strap and wire connectors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/83Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a layer connector
    • H01L2224/838Bonding techniques
    • H01L2224/83801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/842Applying energy for connecting
    • H01L2224/84201Compression bonding
    • H01L2224/84205Ultrasonic bonding
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/84801Soldering or alloying
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/80Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected
    • H01L2224/84Methods for connecting semiconductor or other solid state bodies using means for bonding being attached to, or being formed on, the surface to be connected using a strap connector
    • H01L2224/848Bonding techniques
    • H01L2224/8485Bonding techniques using a polymer adhesive, e.g. an adhesive based on silicone, epoxy, polyimide, polyester
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L24/00Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
    • H01L24/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L24/34Strap connectors, e.g. copper straps for grounding power devices; Manufacturing methods related thereto
    • H01L24/36Structure, shape, material or disposition of the strap connectors prior to the connecting process
    • H01L24/37Structure, shape, material or disposition of the strap connectors prior to the connecting process of an individual strap connector
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/0001Technical content checked by a classifier
    • H01L2924/00014Technical content checked by a classifier the subject-matter covered by the group, the symbol of which is combined with the symbol of this group, being disclosed without further technical details
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1305Bipolar Junction Transistor [BJT]
    • H01L2924/13055Insulated gate bipolar transistor [IGBT]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/10Details of semiconductor or other solid state devices to be connected
    • H01L2924/11Device type
    • H01L2924/13Discrete devices, e.g. 3 terminal devices
    • H01L2924/1304Transistor
    • H01L2924/1306Field-effect transistor [FET]
    • H01L2924/13091Metal-Oxide-Semiconductor Field-Effect Transistor [MOSFET]
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/151Die mounting substrate
    • H01L2924/156Material
    • H01L2924/15786Material with a principal constituent of the material being a non metallic, non metalloid inorganic material
    • H01L2924/15787Ceramics, e.g. crystalline carbides, nitrides or oxides
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2924/00Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
    • H01L2924/15Details of package parts other than the semiconductor or other solid state devices to be connected
    • H01L2924/181Encapsulation

Definitions

  • the present invention relates to a method of manufacturing a semiconductor device used, for example, for switching a large current, and a semiconductor device manufactured by the method.
  • Patent Document 1 discloses that a semiconductor element is mounted on a lead frame having a plurality of leads (terminals) and dummy leads (dummy terminals).
  • the lead frame is set in a mold and then sealed with a mold resin.
  • a semiconductor device handling a large current includes a main terminal for flowing a main current, and a signal terminal for transmitting a control signal. These terminals are connected, on the one hand, to the semiconductor element inside the mold resin and, on the other hand, extend outside the mold resin.
  • the mold used to form the mold resin needs to have a shape corresponding to the arrangement of these terminals. Further, since the arrangement of the main terminals and the signal terminals is different for each type of semiconductor device, there is a problem that a mold is required for each type of semiconductor device. If different molds are prepared for each type of semiconductor device, the cost increases. Moreover, since it takes time to replace the mold, the production efficiency is reduced.
  • the present invention has been made to solve the above problems, and a method of manufacturing a semiconductor device capable of resin sealing of a plurality of types of semiconductor devices with one mold, and a semiconductor device manufactured by the method are disclosed. Intended to be provided.
  • a step of fixing a semiconductor element to a substrate, a frame, a signal terminal connected to the inside of the frame, and the signal terminal connected to the inside of the frame The signal terminal and the main terminal of a terminal assembly having a wide main terminal and a dummy terminal connected to the inside of the frame electrically connected to the semiconductor element, and the substrate, the semiconductor element And a step of forming a sealed body in which the terminal assembly is integrated, a plurality of blocks formed in the lower mold, and the signal terminal, the main terminal, and the dummy terminal so as not to have a gap.
  • the lower surface of the upper mold is stacked on the upper surface of the terminal without a gap to accommodate the substrate and the semiconductor element.
  • a semiconductor device comprises a substrate, a semiconductor element fixed to the substrate, a signal terminal for transmitting a signal for switching on / off of the semiconductor element, and a width wider than the signal terminal.
  • the semiconductor element so as to expose a main terminal for passing a main current of the element, a dummy terminal not electrically connected to the semiconductor element, the signal terminal, the main terminal, and a part of the dummy terminal to the outside And a mold resin covering the substrate.
  • FIG. 1 is a plan view of a semiconductor device according to Embodiment 1 of the present invention. It is a top view which shows the inside of mold resin of FIG.
  • FIG. 3 is a cross-sectional view of the semiconductor device along the line III-III ′ of FIG. 2; It is a top view which shows having fixed the semiconductor element to the board
  • FIG. 7 is a cross-sectional view of lower and upper molds stacked and clamped. FIG.
  • FIG. 9 is a cross-sectional view taken along the line EE 'of FIG. 8; It is a top view which shows having mounted a to-be-sealed body to a lower mold. It is the perspective view which expanded a part of FIG. It is sectional drawing of the to-be-sealed body after mold clamping, a lower mold, and an upper mold.
  • FIG. 13 is a cross-sectional view taken along the line JJ of FIG. 12; It is a top view of the to-be-sealed body sealed by mold resin. It is a perspective view of the semiconductor device which bent the terminal. It is a top view of a terminal assembly. It is a top view which shows having fixed the terminal assembly with respect to the board
  • FIG. 7 is a plan view of a semiconductor device according to Embodiment 2 of the present invention. It is a top view of the semiconductor device concerning a modification.
  • FIG. 10 is a plan view of a semiconductor device according to Embodiment 3 of the present invention. It is a top view of the semiconductor device concerning a modification. It is a perspective view of the semiconductor device concerning Embodiment 4 of this invention.
  • FIG. 21 is a plan view of a semiconductor device according to Embodiment 8 of the present invention. It is a perspective view which shows a part of lower mold used in Embodiment 8 of this invention. It is a top view of the semiconductor device concerning a modification.
  • FIG. 35 is a plan view of a semiconductor device according to Embodiment 13 of the present invention. It is a top view of the semiconductor device concerning a modification.
  • FIG. 44 is a perspective view of a semiconductor device in accordance with a fourteenth embodiment of the present invention.
  • FIG. 1 is a plan view of a semiconductor device 10 according to a first embodiment of the present invention.
  • the semiconductor device 10 is provided with a mold resin 11.
  • the mold resin 11 is rectangular in plan view.
  • the terminals T1-T9 are exposed to the outside from the upper side of the mold resin 11.
  • From the right side of the mold resin 11, the terminals R1-R18 are exposed to the outside.
  • From the left side of the mold resin 11, the terminals L1-L18 are exposed to the outside.
  • the terminals B1-B8 are exposed to the outside.
  • the terminals are exposed to the outside from all the side surfaces of the mold resin 11.
  • FIG. 2 is a plan view showing the inside of the mold resin 11 of FIG.
  • a part of mold resin 11 is omitted.
  • a part of the mold resin 11 may be omitted as in FIG.
  • Inside the mold resin 11 is a substrate 12 which functions as a heat sink.
  • the substrate 12 is formed of, for example, a conductive material such as metal.
  • Semiconductor elements 14 and 16 are fixed to the substrate 12.
  • the semiconductor element 14 is an IGBT chip provided with a gate 14 a and an emitter 14 b on the front surface, and a collector connected to the substrate 12 on the back surface.
  • the semiconductor element 16 is a diode chip provided with the anode 16 a on the front surface and the cathode connected to the substrate 12 on the back surface. Since the semiconductor elements 14 and 16 and the substrate 12 are covered with the mold resin 11, they are located at the center of the semiconductor device 10.
  • the terminals T2 and B5 are main terminals to which main currents of the semiconductor elements 14 and 16 flow.
  • the main terminal T2 is fixed to the substrate 12 by solder, for example.
  • the main terminal T 2 is connected to the collector of the semiconductor element 14 and the cathode of the semiconductor element 16 through the substrate 12.
  • the main terminal B5 is fixed to the emitter 14b and the anode 16a by, for example, a solder.
  • the terminals T4, T5, T6, and T7 are signal terminals that transmit signals for switching the semiconductor element 14 on and off.
  • the signal terminals T4, T5, T6 and T7 are connected to the gate 14a by a metal wire 50.
  • the terminals T1, T3, T8, T9, R1-R18, L1-L18, B1-B4, and B6-B8 are dummy terminals not electrically connected to the semiconductor elements 14 and 16.
  • the main terminals, the signal terminals, and part of the dummy terminals are exposed to the outside from the mold resin 11.
  • the main terminals T2 and B5 are formed to be wider than the signal terminals and the dummy terminals.
  • Three openings are formed in the main terminal T2.
  • Four openings are formed in the main terminal B5. The widths of the signal terminal and the dummy terminal are equal.
  • FIG. 3 is a cross-sectional view of the semiconductor device 10 taken along the line III-III ′ of FIG.
  • the collector 14 c of the semiconductor element 14 is fixed to the substrate 12 by the solder 60.
  • the emitter 14 b is fixed to the main terminal B 5 by the solder 62.
  • the cathode 16 b of the semiconductor element 16 is fixed to the substrate 12 by the solder 64.
  • the anode 16 a is fixed to the main terminal B 5 by solder 66.
  • a part (rear surface) of the substrate 12 is exposed to the outside from the mold resin 11.
  • a ceramic substrate may be provided between the substrate 12 and the semiconductor element 14 and between the substrate 12 and the semiconductor element 16.
  • FIG. 4 is a plan view showing that the semiconductor elements 14 and 16 are fixed to the substrate 12.
  • the terminal assembly is fixed to the substrate 12 and the semiconductor elements 14 and 16.
  • FIG. 5 is a plan view of the terminal assembly 70.
  • the terminal assembly 70 is provided with a frame 72. Inside the frame 72, main terminals T2 and B5, signal terminals T4 to T7, and dummy terminals T1, T3, T8, T9, R1 to R18, L1 to L18, B1 to B4, and B6 to B8 are connected. There is.
  • FIG. 6 is a plan view showing that the terminal assembly 70 is fixed to the substrate 12 and the semiconductor elements 14 and 16.
  • the signal terminal T4-T7 and the gate 14a are connected by the metal wire 50.
  • the main terminal T2 is connected to the substrate 12 by solder, and the main terminal B5 is connected to the emitter 14b and the anode 16a.
  • the signal terminals T4 to T7 and the main terminals T2 and B5 are electrically connected to the semiconductor elements 14 and 16, and the substrate 12, the semiconductor elements 14 and 16, and the terminal assembly 70 are integrated to be sealed Form the body 74.
  • FIG. 7 is a perspective view of the lower mold 100.
  • the lower mold 100 has a first surface 102, a second surface 104 which is a surface one step lower than the first surface 102, and a third surface 106 which is a surface one step lower than the second surface 104.
  • the second surface 104 is formed to surround the third surface 106.
  • the first surface 102 is formed to surround the second surface 104.
  • the boundary between the second surface 104 and the third surface 106 is rectangular in plan view.
  • a plurality of blocks are formed along this boundary. That is, on the second surface 104, blocks TB1 to TB11, blocks RB1 to RB17, blocks LB1 to LB17, and blocks BB1 to BB11 are respectively formed along the sides of the quadrangle bounding to the third surface 106. . Also, blocks CB1 to CB4 are formed in contact with the corners of the boundaries of the quadrilateral.
  • the interblock spaces (the spaces between a block and blocks adjacent to the block) are all equal.
  • the blocks TB1-TB11, blocks RB1-RB17, blocks LB1-LB17, blocks BB1-BB11, and blocks CB1-CB4 may be collectively referred to as "plural blocks”.
  • the top surfaces of the plurality of blocks and the first surface 102 have the same height.
  • FIG. 8 is a plan view of the lower mold 100.
  • FIG. 9 is a plan view of the upper mold 150.
  • the upper mold 150 has a first surface 152 and a second surface 154 which is a surface one step lower than the first surface 152.
  • the shape and area of the second surface 154 correspond to the shape and area of the third surface 106 of the lower mold 100.
  • FIG. 10 is a cross-sectional view of the lower mold 100 and the upper mold 150 when they are stacked and clamped.
  • FIG. 10A is a cross-sectional view taken along the line AA 'of FIG. There is an air gap between the second surface 104 of the lower mold 100 and the upper mold 150.
  • FIG. 10B is a cross-sectional view taken along the line BB 'of FIG. Since there are blocks C 1, LB, C 2, a comb-like gap 160 is formed between the lower mold 100 and the upper mold 150.
  • 10C is a cross-sectional view taken along the line CC 'of FIG.
  • the C-C 'line is a line passing through the block.
  • a cavity 170 is formed between the third surface 106 of the lower mold 100 and the second surface 154 of the upper mold 150.
  • 10D is a cross-sectional view taken along the line DD 'of FIG.
  • the DD 'line is a line not passing through the block.
  • An interblock space 162 is connected to the cavity 170 between the third surface 106 of the lower mold 100 and the second surface 154 of the upper mold 150.
  • FIG. 11 is a cross-sectional view taken along the line EE 'of FIG.
  • the line EE ' is a line not passing through the block.
  • An interblock space 164 is connected to the cavity 170 between the third surface 106 of the lower mold 100 and the second surface 154 of the upper mold 150.
  • the lower mold 100 and the upper mold 150 are patterned for the convenience of description.
  • FIG. 12 is a plan view showing that the object to be sealed 74 is mounted on the lower mold 100.
  • the object to be sealed 74 is placed on the lower mold 100, and the plurality of blocks formed on the lower mold 100 are engaged with the main terminals, the signal terminals, and the dummy terminals without leaving a gap.
  • FIG. 13 is an enlarged perspective view of the blocks TB, C1, C4 and the terminal T of FIG. Three blocks TB2-TB4 are accommodated in the three openings of the main terminal T2.
  • all interblock spaces of the lower mold 100 are filled with the main terminals, signal terminals or dummy terminals of the terminal assembly 70.
  • the terminals T1 and T3-T9 are filled with the terminals T1 and T3-T9, and 4 are filled with the main terminal T2.
  • the main terminal T2 can fill the space between the four blocks because the blocks TB2-TB4 are accommodated in the three openings of the main terminal T2.
  • the 18 inter-block spaces formed by the blocks C4, RB, C3 are filled by the terminals R1-R18.
  • the 18 interblock spaces formed by the blocks C1, LB, C2 are filled by the terminals L1 to L18.
  • the main terminal B5 can fill the space between the five blocks because the blocks BB5-BB8 are accommodated in the four openings of the main terminal B5.
  • the upper surfaces of the main terminals, the signal terminals, and the dummy terminals, the upper surfaces of the plurality of blocks, and the first surface 102 are surfaces of the same height.
  • the upper surfaces of the main terminals, the signal terminals, and the dummy terminals, the upper surfaces of the plurality of blocks, and the first surface 102 are collectively referred to as contact surfaces.
  • FIG. 14 is a cross-sectional view of the object to be sealed 74, the lower mold 100, and the upper mold 150 after clamping.
  • FIG. 14A is a cross-sectional view taken along the line FF ′ of FIG.
  • 14B is a cross-sectional view taken along the line GG ′ of FIG.
  • the GG 'line is a line passing through the block LB. The space between the blocks is filled by the terminal L.
  • FIG. 14C is a cross-sectional view taken along the line HH ′ of FIG.
  • the HH 'line is a line passing through the block.
  • FIG. 14D is a cross-sectional view taken along line II ′ of FIG.
  • the I-I 'line is a line not passing through the block.
  • the interblock space (interblock space 162 in FIG. 10D) is filled with terminals T5 and B5.
  • FIG. 15 is a cross-sectional view taken along the line JJ 'of FIG.
  • the J-J 'line is a line which does not pass through the block.
  • the interblock space (interblock space 164 in FIG. 11) is filled with terminals L14 and R14.
  • the lower surface (first surface 152) of the upper mold 150 is superimposed on the upper surfaces of the blocks, the upper surfaces of the main terminals, the upper surfaces of the signal terminals, and the upper surfaces of the dummy terminals to form a cavity 170. .
  • FIG. 16 is a plan view of the object to be sealed 74 sealed with the mold resin 11.
  • the mold resin 11 is partially omitted so that the inside of the mold resin 11 can be seen. All the terminals have a portion covered with the mold resin 11 and a portion extending out of the mold resin 11.
  • the frame is separated from the main terminal, the signal terminal, and the dummy terminal.
  • This process is referred to as a separation process.
  • the semiconductor device 10 shown in FIGS. 1 and 2 is completed.
  • fold a terminal suitably, as shown in FIG.
  • FIG. 18 is a plan view showing a terminal assembly 180 having a terminal arrangement different from that of the terminal assembly 70 of FIG.
  • the terminals T, R, L, and B are connected to the inside of the frame 182.
  • the terminals T2, R6, L11 and B5 are main terminals. Three openings are formed in the main terminal T2. Three openings are formed in the main terminal R6. Four openings are formed in the main terminal B5. The main terminal R6 and the main terminal B5 are connected to form one main terminal. Three openings are formed in the main terminal L11. Terminals T5-T7 and L5 are signal terminals. The other terminals are dummy terminals.
  • FIG. 19 is a plan view showing that the terminal assembly 180 is fixed to the substrate 12 and the semiconductor elements 14 and 16. By fixing the terminal assembly 180 to the semiconductor elements 14 and 16, the object to be sealed 184 is completed. After that, the mounting process is performed. In the mounting step, the object to be sealed 184 is placed on the lower mold 100, and the plurality of blocks formed on the lower mold 100 are engaged with the main terminals, the signal terminals, and the dummy terminals without leaving a gap. .
  • the arrangement of main terminals and signal terminals is different between the terminal assembly 70 of FIG. 5 and the terminal assembly 180 of FIG.
  • the terminal arrangements of the terminal assembly 70 and the terminal assembly 180 are matched. Therefore, they can be mounted on the same lower mold 100.
  • the semiconductor device shown in FIG. 22 is a semiconductor device sealed with a resin by the lower mold 100 and the upper mold 150.
  • the main terminal T1 having five openings fills the space between the six blocks in the mounting process.
  • the main terminal B4 having six openings fills the space between the seven blocks in the mounting process. The current density of the main terminal can be reduced by thus widening the width of the main terminal.
  • the main terminal according to Embodiment 1 of the present invention has an opening, and in the mounting step, at least one of the plurality of blocks is accommodated in the opening.
  • the opening in the main terminal it is possible to widen the width of the main terminal while sharing the mold among the plurality of types.
  • a semiconductor device can be manufactured in which a main current of several tens to several hundreds A or more is flowed to the main terminal.
  • the arrangement of the terminals can be arbitrarily changed as long as the main terminals, the signal terminals and the dummy terminals are provided so as to fill the space between all the blocks.
  • FIG. 23 discloses a semiconductor device in which the metal film 192 is formed on the back surface of the substrate 12 via the insulating sheet 190.
  • a semiconductor device in which metal films 196 and 198 are formed on both sides of an insulating substrate 194 is disclosed in FIG.
  • the IGBT chip and the diode chip are used as the semiconductor elements in the first embodiment of the present invention, for example, a semiconductor element such as a MOSFET chip may be used.
  • FIG. 25 is a plan view showing the inside of the mold resin 11 of the semiconductor device according to the second embodiment of the present invention.
  • a control IC 200 for controlling the semiconductor element 14 is formed inside the mold resin 11.
  • the control IC 200 is fixed to the substrate 202.
  • the signal terminals T2-T12, L3 and L4 are connected to the control IC 200 by metal wires.
  • the control IC 200 is connected to the gate 14a by a metal wire.
  • Terminals B5, B7 and R18 are main terminals. Four openings are formed in the main terminal B5. The main terminals B7 and R18 are connected. Two openings are formed in the main terminals B7 and R18.
  • the block BB11 is accommodated in the opening on the left side of the main terminals B7 and R18, and the block C3 is accommodated in the opening on the right side.
  • Terminals T1, R1-R17, L1, L2, L5-L18, B1-B4, and B6 are dummy terminals.
  • the semiconductor device concerning Embodiment 2 of the present invention can be manufactured at the same process as the manufacturing method of the semiconductor device of Embodiment 1. That is, in the mounting process, the space between all the blocks of the lower mold 100 is filled with the above-mentioned main terminal, signal terminal or dummy terminal. Therefore, the lower mold 100 and the upper mold 150 described in the first embodiment can be used.
  • FIG. 26 is a plan view of a semiconductor device according to a modification. Inside the mold resin 11, there is provided a gate resistor 210 for connecting the control IC 200 and the semiconductor element 14. The gate resistor 210 is formed at a part of the signal terminal R4. The gate resistor 210 is formed between the control IC 200 and the semiconductor element 14. One gate 14 a is metal-connected to the control IC 200 via the gate resistor 210.
  • the provision of the signal terminal R4 and the gate resistor 210 facilitates the evaluation of the semiconductor device. That is, the gate resistance can be adjusted by changing the specification of the gate resistance 210. Also, a gate signal can be directly input from the signal terminal R4 to the gate 14a. Note that a component such as a thermistor may be attached to a terminal to evaluate the semiconductor device.
  • FIG. 27 is a plan view showing the inside of the mold resin 11 of the semiconductor device according to the third embodiment of the present invention.
  • the emitter 14 b and the anode 16 a are connected by a metal wire 220.
  • the anode 16 a and the main terminal B 5 are connected by a metal wire 222.
  • the terminal and the semiconductor element can be electrically connected by the metal wire.
  • FIG. 28 is a plan view of a semiconductor device according to a modification.
  • the signal terminals T3 to T6 and the gate 14a are connected by four relay terminals 224.
  • the four relay terminals 224 are connected to the terminals T3-T6 and the gate 14a by, for example, ultrasonic bonding or a conductive adhesive.
  • FIG. 29 is a perspective view of the semiconductor device according to the fourth embodiment of the present invention.
  • An external substrate 230 is disposed outside the mold resin 11.
  • the dummy terminals T1 to T16, R13, and L13 are fixed to the external substrate 230 by brazing or welding while penetrating the external substrate 230.
  • the external substrate 230 is, for example, a control substrate or a radiation fin.
  • FIG. 29 is a perspective view of a semiconductor device according to a modification.
  • An external substrate 232 is disposed below the mold resin 11.
  • the dummy terminals R 1, R 9, and L 9 are fixed to the external substrate 232 while penetrating the external substrate 232.
  • FIG. 31 is a perspective view of the semiconductor device according to the fifth embodiment of the present invention.
  • the plurality of dummy terminals have plate-like portions R and L outside the mold resin 11.
  • the plate-like portion R is formed by bundling all dummy terminals exposed from the right side surface of the mold resin 11.
  • the plate-like portion L is formed by bundling all dummy terminals exposed from the left side surface of the mold resin 11.
  • Through holes Ra and La are formed in the plate-like portions R and L and the outer substrate 240.
  • the plate-like parts R and L are fixed to the external substrate 240 by tightening bolts and nuts from above and below the through holes Ra and La.
  • This semiconductor device can be manufactured by performing a fixing step of fixing the plate-like parts R and L to the external substrate 240 after the separating step.
  • the dummy terminals can be formed into a plate shape and used for connection with the external substrate 240.
  • FIG. 32 is a perspective view of a semiconductor device according to a modification.
  • the plate-like portion R is fixed to the external substrate 244 by an adhesive 242.
  • the plate-like portion L is fixed to the external substrate 244 by an adhesive 246. Grease may be used instead of the adhesive.
  • the plate-like portions R and L in FIGS. 31 and 32 are used for connection with an external substrate and at the same time function as heat dissipating fins.
  • the shapes of the main terminals or the signal terminals may be heat radiation fins.
  • FIG. 33 is a perspective view of a semiconductor device according to another modification.
  • the dummy terminal exposed from the right side surface of the mold resin 11 includes a press-fit terminal 250 connected to the plate-like portion R.
  • the dummy terminal exposed from the left side surface of the mold resin 11 includes a press-fit terminal 252 connected to the plate-like portion L.
  • the press fit terminals 250, 252 are inserted into the openings 254 a, 254 b of the outer substrate 254 and press fit connected to the outer substrate 254. By thus providing the press-fit terminals 250 and 252 on the dummy terminal, connection to the external substrate 254 is facilitated.
  • FIG. 34 is a perspective view of the semiconductor device according to the sixth embodiment of the present invention.
  • the semiconductor device is characterized in that the plurality of dummy terminals form a plate spring outside the mold resin. All dummy terminals exposed from the right side surface of the mold resin 11 are united to form a plate spring R. All dummy terminals exposed from the left side surface of the mold resin 11 are united to form a plate spring L.
  • the dummy terminal of this semiconductor device has a plate-like portion outside the mold resin. Then, after the separation step, a step of bending the plate-like portion to make the plate-like portions into the plate springs R and L is performed.
  • a constant load can be applied, and the mountability of the semiconductor device can be enhanced. In addition, it may replace with a leaf
  • FIG. 35 is a plan view of the semiconductor device according to the seventh embodiment of the present invention.
  • Bushings 270, 272, 274, and 276 are formed on portions of the dummy terminals R1, R18, L1, and L18, respectively.
  • the bushes 270, 272, 274, 276 form four through holes vertically penetrating the semiconductor device.
  • the bushes 270, 272, 274, 276 are parts for fitting the semiconductor device into a shaft or a cylindrical member or the like.
  • FIG. 36 is a perspective view of a semiconductor device according to a modification.
  • Bushes 280, 282, 284 and 286 respectively formed on parts of the dummy terminals R 1, R 13, L 1 and L 13 are mounted on the mold resin 11. That is, the bush may be formed in the mold resin, or may be formed outside the mold resin.
  • FIG. 37 is a plan view of a semiconductor device according to the eighth embodiment of the present invention.
  • the main terminals T2 and B5 have no opening. Therefore, it is necessary to make the width of the space between blocks which accommodates the main terminals T2 and T5 in the space between blocks of the lower die larger than the width of the space between blocks which accommodates the signal terminals or the dummy terminals. Therefore, although the semiconductor device according to the embodiment 1-7 can be manufactured by one mold (the lower mold 100 and the upper mold 150), the semiconductor device according to the embodiment 8 is a metal different from this mold. Need to be manufactured in a mold.
  • FIG. 38 is a perspective view showing a part of the lower mold used in the eighth embodiment of the present invention.
  • the width of the inter-block space between the block TB1 and the block TB2 is formed larger than the width of the other inter-block space.
  • the main terminal T2 of the terminal assembly 290 is accommodated in the inter-block space between the block TB1 and the block TB2.
  • the semiconductor device according to the eighth embodiment of the present invention can maintain a wide width over the entire main terminal because the main terminals T2 and B5 have no opening. Thus, the current density of the main terminals T2 and B5 can be reduced.
  • semiconductor devices of other types having a terminal arrangement different from the terminal arrangement of the semiconductor device of FIG. 37 can be manufactured. In this case, the position of the main terminal may be matched with the position of main terminals T2 and B5 in FIG. 37, or the main terminal having the opening of the first embodiment is used to position main terminals T2 and B5 in FIG. May have a wide dummy terminal.
  • FIG. 39 is a plan view of a semiconductor device according to a modification.
  • First dummy terminals R1-R3, R5, R6, R8, R9, R11, R12, L1-L3, L5, L6, L8, L9, L11, L12, B1 and the first dummy terminals are used as dummy terminals.
  • the second dummy terminals T1, T7, R4, R7, R10, L4, L7, L10, B2, and B4 are wide.
  • the first dummy terminal is accommodated in the narrow inter-block space
  • the second dummy terminal is accommodated in the wide inter-block space.
  • the main terminal By forming the main terminal in the portion where the second dummy terminal is formed, it is possible to provide the main terminal having a wide width and no opening. For example, the number of replacements of the second dummy terminal with the main terminal is increased to correspond to a plurality of types as the type of the current capacity is higher.
  • the main terminals T2 and B3 of the semiconductor device of FIG. 39 have an opening, they may be used as a main terminal without an opening.
  • FIG. 40 is a perspective view of the semiconductor device according to the ninth embodiment of the present invention.
  • the terminal 300 is exposed to the outside from the top surface of the mold resin 11.
  • the terminal 300 is a main terminal, a signal terminal, or a dummy terminal.
  • a hole corresponding to the terminal 300 is formed in the second surface 154 of the upper mold.
  • the terminal 300 may be exposed to the outside from the lower surface of the mold resin 11.
  • FIG. 41 is a perspective view of a semiconductor device according to a modification. This semiconductor device takes out terminals from only two side surfaces of the mold resin 11.
  • FIG. 42 is a plan view of the semiconductor device according to the tenth embodiment of the present invention.
  • the main terminal B3 has an opening, and the width is maximum at the part where the opening is formed. That is, the width X1 of the portion where the opening of the main terminal B3 is formed is larger than the width X2 of the portion where the opening is not formed.
  • the portion where the opening of main terminal B3 is formed is wider than the portion where the opening is not formed, so the current density is high in the portion where the opening is formed. Can be prevented.
  • FIG. 43 is a plan view of the semiconductor device according to the eleventh embodiment of the present invention.
  • the substrate 310 includes an additional main terminal 310a and a main body 310b connected to the additional main terminal 310a.
  • the additional main terminal 310 a is exposed to the outside from the side surface of the mold resin 11.
  • the semiconductor elements 14 and 16 are fixed to the main body portion 310b.
  • the additional main terminal 310a functions as a main terminal.
  • the additional main terminal 310a Three openings are formed in the additional main terminal 310a. In the mounting process, blocks are accommodated in these openings. Then, in the mounting process, the additional main terminal 310a fills the space between the four blocks. Thus, by forming the additional main terminal 310a functioning as a main terminal on a part of the substrate 310, connection between the main terminal and the substrate can be omitted.
  • the additional main terminal 310a may not have an opening. In that case, the additional main terminal fills the space between the blocks formed wide. With or without the opening of the additional main terminal, in the mounting process, the additional main terminal fills the space between at least one block.
  • FIG. 44 is a plan view of the semiconductor device according to the twelfth embodiment of the present invention.
  • a first terminal B3 connected to the front surface electrode (emitter 14b and anode 16a) of the semiconductor elements 14 and 16 as a main terminal, and a first terminal B3 electrically connected to back surface electrodes (collector and cathode) of the semiconductor elements 14 and 16
  • Two terminals B5 and R17 are provided.
  • a capacitor 320 connects the first terminal B3 and the second terminals B5 and R17 outside the mold resin 11. The capacitor 320 can prevent the inter-PN surge.
  • FIG. 45 is a plan view of the semiconductor device according to the thirteenth embodiment of the present invention.
  • This semiconductor device is a 6 in 1 IGBT module having a 6 arm inverter bridge. Three upper arms are formed on the substrate 400. One lower arm is formed on each of the substrates 402, 404, and 406.
  • FIG. 46 is a plan view of a semiconductor device according to a modification.
  • This semiconductor device is a 2-in-1 IGBT module having a 2-arm inverter bridge.
  • the semiconductor device of FIG. 45 and the semiconductor device of FIG. 46 can be manufactured using the same mold.
  • FIG. 47 is a perspective view of the semiconductor device according to the fourteenth embodiment of the present invention.
  • the mold resin 11 has a mounting through hole 11 a used for screwing or the like. By providing the mounting through holes 11a, the semiconductor device can be easily connected to the outside.
  • the features of the semiconductor device manufacturing method and the semiconductor device according to the first to fourth embodiments may be combined as appropriate.

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Computer Hardware Design (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Manufacturing & Machinery (AREA)
  • Chemical & Material Sciences (AREA)
  • Materials Engineering (AREA)
  • Structures Or Materials For Encapsulating Or Coating Semiconductor Devices Or Solid State Devices (AREA)
  • Encapsulation Of And Coatings For Semiconductor Or Solid State Devices (AREA)
  • Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)

Abstract

基板(12)に半導体素子(14,16)を固定し、枠体、信号端子(T4-T7)、該信号端子より幅が広い主端子(T2,B5)、及びダミー端子(T1,T3,T8,T9,R1-R18,L1-L18,B1-B4,B6-B8)を有する端子集合体の、該信号端子と該主端子を該半導体素子に電気的に接続して、該基板、該半導体素子、及び該端子集合体が一体化した被封止体を形成する。下金型に形成された複数のブロックと、該信号端子、該主端子、及び該ダミー端子とを隙間がないように噛み合わせて、該被封止体を該下金型にのせる。その後に、該複数のブロックの上面、該信号端子の上面、該主端子の上面、及び該ダミー端子の上面に上金型の下面を隙間なく重ねて、該基板と該半導体素子を収容する空洞を形成し、該空洞にモールド樹脂を注入する。

Description

半導体装置の製造方法、半導体装置
 この発明は、例えば大電流のスイッチングなどに用いられる半導体装置の製造方法とその方法で製造された半導体装置に関する。
 特許文献1には、複数のリード(端子)とダミーリード(ダミー端子)を有するリードフレームに半導体素子を搭載したことが開示されている。このリードフレームは金型にセットされた後、モールド樹脂で封止される。
日本特開2006-173649号公報
 大電流を扱う半導体装置は、主電流を流す主端子、及び制御信号を伝送する信号端子を備える。これらの端子は、一方でモールド樹脂の内部の半導体素子に接続され、他方でモールド樹脂の外部に伸びる。モールド樹脂の形成に用いる金型は、これらの端子の配置に対応した形状とする必要がある。そして、半導体装置の品種毎に主端子と信号端子の配置が異なるので、半導体装置の品種毎に金型が必要となる問題があった。半導体装置の品種毎に異なる金型を用意するとコスト高となる。しかも、金型の交換に時間を要するので生産効率が低下する。
 本発明は上述の問題を解決するためになされたものであり、1つの金型で、複数品種の半導体装置の樹脂封止ができる半導体装置の製造方法、及びその方法で製造された半導体装置を提供することを目的とする。
 本願の発明に係る半導体装置の製造方法は、基板に半導体素子を固定する工程と、枠体、該枠体の内側に接続された信号端子、該枠体の内側に接続された該信号端子より幅が広い主端子、及び該枠体の内側に接続されたダミー端子を有する端子集合体の、該信号端子と該主端子を該半導体素子に電気的に接続して、該基板、該半導体素子、及び該端子集合体が一体化した被封止体を形成する工程と、下金型に形成された複数のブロックと、該信号端子、該主端子、及び該ダミー端子とを隙間がないように噛み合わせて、該被封止体を該下金型にのせる搭載工程と、該搭載工程の後に、該複数のブロックの上面、該信号端子の上面、該主端子の上面、及び該ダミー端子の上面に上金型の下面を隙間なく重ねて、該基板と該半導体素子を収容する空洞を形成する工程と、該空洞にモールド樹脂を注入するモールド工程と、を備えたことを特徴とする。
 本願の発明にかかる半導体装置は、基板と、該基板に固定された半導体素子と、該半導体素子のオンオフを切り替える信号を伝送する信号端子と、該信号端子よりも太い幅で形成され、該半導体素子の主電流を流す主端子と、該半導体素子と電気的に接続されていないダミー端子と、該信号端子、該主端子、及び該ダミー端子の一部を外部に露出させるように該半導体素子と該基板を覆うモールド樹脂と、を備えたことを特徴とする。
 本発明のその他の特徴は以下に明らかにする。
 この発明によれば、1つの金型で端子配列の異なる複数品種の半導体装置を樹脂封止できる。
本発明の実施の形態1に係る半導体装置の平面図である。 図1のモールド樹脂の内部を示す平面図である。 図2のIII-III´線に沿った半導体装置の断面図である。 基板に半導体素子を固定したことを示す平面図である。 端子集合体の平面図である。 基板及び半導体素子に対し端子集合体を固定したことを示す平面図である。 下金型の斜視図である。 下金型の平面図である。 上金型の平面図である。 下金型と上金型を重ねて型締めしたときのこれらの断面図である。 図8のE-E´線における断面図である。 被封止体を下金型に搭載したことを示す平面図である。 図12の一部を拡大した斜視図である。 型締め後の被封止体、下金型、及び上金型の断面図である。 図12のJ-J´線における断面図である。 モールド樹脂で封止された被封止体の平面図である。 端子を折り曲げた半導体装置の斜視図である。 端子集合体の平面図である。 基板及び半導体素子に対し、端子集合体を固定したことを示す平面図である。 モールド樹脂で封止された被封止体の平面図である。 切り離し工程後の半導体装置の平面図である。 半導体装置の平面図である。 変形例に係る半導体装置の断面図である。 他の変形例に係る半導体装置の断面図である。 本発明の実施の形態2に係る半導体装置の平面図である。 変形例に係る半導体装置の平面図である。 本発明の実施の形態3に係る半導体装置の平面図である。 変形例に係る半導体装置の平面図である。 本発明の実施の形態4に係る半導体装置の斜視図である。 変形例に係る半導体装置の斜視図である。 本発明の実施の形態5に係る半導体装置の斜視図である。 変形例に係る半導体装置の斜視図である。 別の変形例に係る半導体装置の斜視図である。 本発明の実施の形態6に係る半導体装置の斜視図である。 本発明の実施の形態7に係る半導体装置の平面図である。 変形例に係る半導体装置の斜視図である。 本発明の実施の形態8に係る半導体装置の平面図である。 本発明の実施の形態8で用いる下金型の一部を示す斜視図である。 変形例に係る半導体装置の平面図である。 本発明の実施の形態9に係る半導体装置の斜視図である。 変形例に係る半導体装置の斜視図である。 本発明の実施の形態10に係る半導体装置の平面図である。 本発明の実施の形態11に係る半導体装置の平面図である。 本発明の実施の形態12に係る半導体装置の平面図である。 本発明の実施の形態13に係る半導体装置の平面図である。 変形例に係る半導体装置の平面図である。 本発明の実施の形態14に係る半導体装置の斜視図である。
 本発明の実施の形態に係る半導体装置の製造方法と半導体装置について図面を参照して説明する。同じ又は対応する構成要素には同じ符号を付し、説明の繰り返しを省略する場合がある。
実施の形態1.
 図1は、本発明の実施の形態1に係る半導体装置10の平面図である。半導体装置10はモールド樹脂11を備えている。モールド樹脂11は平面視すると四角形となっている。モールド樹脂11の上側からは端子T1-T9が外部に露出している。モールド樹脂11の右側からは端子R1-R18が外部に露出している。モールド樹脂11の左側からは端子L1-L18が外部に露出している。モールド樹脂11の下側からは端子B1-B8が外部に露出している。このように、モールド樹脂11のすべての側面から端子が外部に露出している。
 図2は、図1のモールド樹脂11の内部を示す平面図である。図2ではモールド樹脂11の内部を示すためにモールド樹脂11の一部を省略している。以後の図においても図2と同様にモールド樹脂11の一部を省略することがある。モールド樹脂11の内部にはヒートシンクとして機能する基板12がある。基板12は、例えば金属などの導電性の材料で形成されている。基板12には半導体素子14、16が固定されている。半導体素子14は、表面にゲート14aとエミッタ14bを備え、裏面に基板12に接続されたコレクタを備えるIGBTチップである。半導体素子16は、表面にアノード16aを備え、裏面に基板12に接続されたカソードを備えるダイオードチップである。半導体素子14、16と基板12はモールド樹脂11に覆われるため、半導体装置10の中央に位置している。
 端子T2、B5は、半導体素子14、16の主電流を流す主端子である。主端子T2は例えばはんだにより基板12に固定されている。主端子T2は基板12を介して半導体素子14のコレクタ及び半導体素子16のカソードと接続されている。主端子B5は例えばはんだによりエミッタ14b及びアノード16aに固定されている。
 端子T4、T5、T6、T7は、半導体素子14のオンオフを切り替える信号を伝送する信号端子である。信号端子T4、T5、T6、T7は金属ワイヤ50によってゲート14aと接続されている。
 端子T1、T3、T8、T9、R1-R18、L1-L18、B1-B4、B6-B8は、半導体素子14、16と電気的に接続されていないダミー端子である。主端子、信号端子、及びダミー端子の一部はモールド樹脂11から外部に露出している。主端子T2、B5は、信号端子及びダミー端子よりも太い幅で形成されている。主端子T2には3つの開口が形成されている。主端子B5には4つの開口が形成されている。信号端子とダミー端子の幅は等しい。
 図3は、図2のIII-III´線に沿った半導体装置10の断面図である。半導体素子14のコレクタ14cははんだ60により基板12に固定されている。エミッタ14bははんだ62により主端子B5に固定されている。半導体素子16のカソード16bははんだ64により基板12に固定されている。アノード16aははんだ66により主端子B5に固定されている。なお、これらの固定にははんだではなく導電性接着剤を利用してもよい。
 基板12の一部(裏面)がモールド樹脂11から外部に露出している。なお、基板12と半導体素子14の間、及び基板12と半導体素子16の間にセラミック基板を設けてもよい。
 本発明の実施の形態1に係る半導体装置10の製造方法を説明する。まず、はんだを用いて基板12に半導体素子14、16を固定する。図4は、基板12に半導体素子14、16を固定したことを示す平面図である。次いで、基板12及び半導体素子14、16に対し端子集合体を固定する。図5は端子集合体70の平面図である。端子集合体70は枠体72を備えている。枠体72の内側には、主端子T2、B5、信号端子T4-T7、及びダミー端子T1、T3、T8、T9、R1-R18、L1-L18、B1-B4、B6-B8が接続されている。
 図6は、基板12及び半導体素子14、16に対し端子集合体70を固定したことを示す平面図である。この工程では、金属ワイヤ50により信号端子T4-T7とゲート14aを接続する。さらに、はんだにより、主端子T2を基板12に接続し、主端子B5をエミッタ14b及びアノード16aに接続する。このように、信号端子T4-T7と主端子T2、B5を半導体素子14、16に電気的に接続して、基板12、半導体素子14、16、及び端子集合体70が一体化した被封止体74を形成する。
 次いで、下金型について説明する。図7は下金型100の斜視図である。下金型100は第1面102、第1面102より一段下の面である第2面104、及び第2面104より一段下の面である第3面106を有している。第2面104は第3面106を囲むように形成されている。第1面102は第2面104を囲むように形成されている。
 第2面104と第3面106の境界は平面視で四角形となっている。第2面104には、この境界に沿って複数のブロックが形成されている。つまり、第2面104には、第3面106との境界の四角形の各辺に沿ってブロックTB1-TB11、ブロックRB1-RB17、ブロックLB1-LB17、及びブロックBB1-BB11がそれぞれ形成されている。また、この四角形の境界の角に接するようにブロックCB1-CB4が形成されている。ブロック間空間(あるブロックとそのブロックに隣接するブロックとの間の空間をいう)は全て等しくなっている。
 ブロックTB1-TB11、ブロックRB1-RB17、ブロックLB1-LB17、ブロックBB1-BB11、及びブロックCB1-CB4をまとめて「複数のブロック」と称することがある。複数のブロックの上面と第1面102は同じ高さの面となっている。
 図8は、下金型100の平面図である。図9は、上金型150の平面図である。上金型150は、第1面152と第1面152より一段下の面である第2面154を備えている。第2面154の形状及び面積は、下金型100の第3面106の形状及び面積と一致している。
 図10は、下金型100と上金型150を重ねて型締めしたときのこれらの断面図である。図10Aは図8のA-A´線における断面図である。下金型100の第2面104と上金型150の間に空隙がある。図10Bは図8のB-B´線における断面図である。ブロックC1、LB、C2があるので、下金型100と上金型150の間に櫛歯状の空隙160が形成されている。
 図10Cは図8のC-C´線における断面図である。C-C´線はブロックを通る線である。下金型100の第3面106と上金型150の第2面154の間に空洞170が形成されている。図10Dは図8のD-D´線における断面図である。D-D´線はブロックを通らない線である。下金型100の第3面106と上金型150の第2面154の間の空洞170に、ブロック間空間162がつながっている。
 図11は、図8のE-E´線における断面図である。E-E´線はブロックを通らない線である。下金型100の第3面106と上金型150の第2面154の間の空洞170に、ブロック間空間164がつながっている。なお、図10、11では説明の便宜上、下金型100と上金型150に模様をつけた。
 上述した下金型100に被封止体74を搭載する。この工程を搭載工程と称する。図12は、被封止体74を下金型100に搭載したことを示す平面図である。搭載工程では、被封止体74を下金型100にのせて、下金型100に形成された複数のブロックと、主端子、信号端子、及びダミー端子とを、隙間がないように噛み合わせる。図13は、図12のブロックTB、C1、C4と端子Tを拡大した斜視図である。主端子T2の3つの開口には、3つのブロックTB2-TB4が収容されている。
 こうして、下金型100のすべてのブロック間空間は端子集合体70の主端子、信号端子、又はダミー端子によって埋められる。例えば、ブロックC1、TB、C4によって形成された12個のブロック間空間のうち、8個は端子T1、T3-T9が埋め、4個は主端子T2が埋めている。主端子T2が4個のブロック間空間を埋めることができるのは、主端子T2の3つの開口にブロックTB2-TB4が収容されるためである。
 ブロックC4、RB、C3によって形成された18個のブロック間空間は、端子R1-R18によって埋められている。ブロックC1、LB、C2によって形成された18個のブロック間空間は、端子L1-L18によって埋められている。ブロックC2、B、C3によって形成された12個のブロック間空間のうち、7個は端子B1-B4、B6-B8が埋め、5個は端子B5が埋めている。主端子B5が5個のブロック間空間を埋めることができるのは、主端子B5の4つの開口にブロックBB5-BB8が収容されるためである。
 搭載工程後には、主端子、信号端子、及びダミー端子の上面、複数のブロックの上面、並びに第1面102は同じ高さの面となっている。主端子、信号端子、及びダミー端子の上面、複数のブロックの上面、並びに第1面102をまとめて、接触面と称する。
 次いで、下金型100と上金型150で型締めを行う。この工程を型締め工程と称する。型締め工程では、接触面に上金型150の第1面152を接触させる。図14は型締め後の被封止体74、下金型100、及び上金型150の断面図である。図14Aは、図12のF-F´線における断面図である。下金型100の第2面104と上金型150の間の空隙に端子Lがある。図14Bは、図12のG-G´線における断面図である。G-G´線はブロックLBを通る線である。ブロック間空間は端子Lによって埋められている。
 図14Cは、図12のH-H´線における断面図である。H-H´線はブロックを通る線である。空洞170には基板12、及び半導体素子14、16等が収容されている。図14Dは、図12のI-I´線における断面図である。I-I´線はブロックを通らない線である。ブロック間空間(図10Dのブロック間空間162)は、端子T5、B5で埋められている。
 図15は、図12のJ-J´線における断面図である。J-J´線はブロックを通らない線である。ブロック間空間(図11のブロック間空間164)は端子L14、R14で埋められている。型締め工程では、複数のブロックの上面、主端子の上面、信号端子の上面、及びダミー端子の上面に上金型150の下面(第1面152)を隙間なく重ねて、空洞170を形成する。
 次いで、空洞170にモールド樹脂を注入する。この工程をモールド工程と称する。モールド工程の後、モールド樹脂で封止された被封止体74を金型から取り出す。図16は、モールド樹脂11で封止された被封止体74の平面図である。図16では、モールド樹脂11の内部が分かるように、モールド樹脂11を一部省略している。すべての端子は、モールド樹脂11で覆われる部分とモールド樹脂11の外に伸びる部分を備えている。
 次いで、主端子、信号端子、及びダミー端子から枠体を切り離す。この工程を切り離し工程と称する。図16の枠体72を切り離すことで図1、2に示す半導体装置10が完成する。なお、図17に示すように適宜に端子を折り曲げても良い。
 本発明により、端子配列の異なる複数品種の半導体装置を、1つの金型(下金型100と上金型150)で樹脂封止することができる。下金型100と上金型150を用いて半導体装置10とは異なる端子配置の半導体装置を樹脂封止することについて説明する。図18は、図5の端子集合体70と異なる端子配置を有する端子集合体180を示す平面図である。枠体182の内側には端子T、R、L、Bが接続されている。
 端子T2、R6、L11、B5は主端子である。主端子T2には3つの開口が形成されている。主端子R6には3つの開口が形成されている。主端子B5には4つの開口が形成されている。主端子R6と主端子B5が接続されて1つの主端子となっている。主端子L11には3つの開口が形成されている。端子T5-T7、L5は信号端子である。その他の端子はダミー端子である。
 図19は、基板12及び半導体素子14、16に対し端子集合体180を固定したことを示す平面図である。端子集合体180を半導体素子14、16に固定することで、被封止体184が完成する。その後、搭載工程を実施する。搭載工程では、被封止体184を下金型100にのせて、下金型100に形成された複数のブロックと、主端子、信号端子、及びダミー端子とを、隙間がないように噛み合わせる。
 こうして、下金型100のすべてのブロック間空間は端子集合体180の主端子、信号端子、又はダミー端子によって埋められる。その後、型締め工程とモールド工程を実施することで図20の構造を得る。最後に切り離し工程を実施し図21の半導体装置が完成する。
 図5の端子集合体70と図18の端子集合体180では主端子と信号端子の配列が異なる。しかしながら端子集合体70、180にダミー端子を形成することで端子集合体70と端子集合体180の端子配列を一致させている。従って、これらを同一の下金型100に搭載できる。
 当然ながら、端子集合体70、180と異なる位置に主端子と信号端子を備えた端子集合体についても、端子が下金型100のすべてのブロック間空間を埋めるようにダミー端子を付加することで、下金型100に搭載できる。従って、端子集合体の端子配列を変えるだけで、1つの金型によって、複数品種の半導体装置の樹脂封止ができる。
 例えば、図22に示す半導体装置は、下金型100と上金型150で樹脂封止された半導体装置である。5つの開口を有する主端子T1は、搭載工程で6個のブロック間空間を埋める。また、6つの開口を有する主端子B4は、搭載工程で7個のブロック間空間を埋める。このように主端子の幅を広くすることで主端子の電流密度を低下させることができる。
 本発明の実施の形態1に係る主端子は開口を有し、搭載工程ではその開口に複数のブロックの少なくとも1つが収容される。主端子に開口を形成することで、複数品種間で金型を共有しつつ、主端子の幅を広げることができる。これにより、例えば主端子に数10~数100A以上の主電流を流す半導体装置を製造することができる。さらに、すべてのブロック間空間を埋めるように主端子、信号端子、及びダミー端子を設ける限り、任意に端子の配列を変更できる。
 本発明の実施の形態1に係る半導体装置の製造方法と半導体装置は、本発明の範囲を逸脱しない範囲において様々な変形が可能である。例えば、半導体素子14、16の裏面側の構造は様々な変形が可能である。図23、24は、変形例に係る半導体装置の断面図である。図23には、基板12の裏面に絶縁シート190を介して金属膜192を形成した半導体装置が開示されている。図24には、絶縁基板194の両面に金属膜196、198を形成した半導体装置が開示されている。本発明の実施の形態1では半導体素子としてIGBTチップとダイオードチップを用いたが、例えばMOSFETチップなどの半導体素子を用いてもよい。なお、これらの変形は以下の実施の形態に係る半導体装置の製造方法と半導体装置にも応用できる。
 以下の実施の形態に係る半導体装置の製造方法と半導体装置については、実施の形態1との相違点を中心に説明する。
実施の形態2.
 図25は、本発明の実施の形態2に係る半導体装置のモールド樹脂11内部を示す平面図である。モールド樹脂11の内部に、半導体素子14を制御する制御IC200が形成されている。制御IC200は基板202に固定されている。信号端子T2-T12、L3、L4が金属ワイヤで制御IC200に接続されている。制御IC200は金属ワイヤでゲート14aに接続されている。
 端子B5、B7、R18は主端子である。主端子B5には4つの開口が形成されている。主端子B7、R18は接続されている。主端子B7、R18には2つの開口が形成されている。搭載工程において、主端子B7、R18の左側の開口にはブロックBB11が収容され、右側の開口にはブロックC3が収容される。端子T1、R1-R17、L1、L2、L5-L18、B1-B4、B6はダミー端子である。
 本発明の実施の形態2に係る半導体装置は、実施の形態1の半導体装置の製造方法と同じ工程で製造できる。つまり、搭載工程においては下金型100のすべてのブロック間空間を前述の主端子、信号端子、又はダミー端子によって埋める。よって、実施の形態1で説明した下金型100と上金型150を利用することができる。
 図26は、変形例に係る半導体装置の平面図である。モールド樹脂11の内部に、制御IC200と半導体素子14を接続するゲート抵抗210を有している。ゲート抵抗210は信号端子R4の一部に形成されている。ゲート抵抗210は、制御IC200と半導体素子14の間に形成されている。1つのゲート14aは、ゲート抵抗210を介して制御IC200に金属ワイヤ接続されている。
 信号端子R4とゲート抵抗210を設けることで半導体装置の評価が容易となる。つまり、ゲート抵抗210の仕様を変更することでゲート抵抗を調整できる。また、信号端子R4からゲート14aに直接ゲート信号を入力することができる。なお、端子にサーミスタなどの部品を取り付けて半導体装置の評価を行うこととしてもよい。
実施の形態3.
 図27は、本発明の実施の形態3に係る半導体装置のモールド樹脂11内部を示す平面図である。エミッタ14bとアノード16aは金属ワイヤ220で接続されている。アノード16aと主端子B5は金属ワイヤ222で接続されている。本発明の実施の形態3に係る半導体装置によれば、金属ワイヤによって端子と半導体素子を電気的に接続できる。
 図28は変形例に係る半導体装置の平面図である。信号端子T3-T6とゲート14aは、4本の中継端子224によって接続されている。4本の中継端子224は、例えば超音波接合又は導電性接着剤により、端子T3-T6及びゲート14aに接続する。
実施の形態4.
 図29は、本発明の実施の形態4に係る半導体装置の斜視図である。モールド樹脂11の外側に外部基板230が配置されている。ダミー端子T1-T16、R13、L13は、外部基板230を貫通しつつ、ろう付け又は溶接により外部基板230に固定されている。外部基板230は、例えば制御基板又は放熱フィンである。
 図29の半導体装置は、切り離し工程の後に、ダミー端子T1-T16、R13、L13を外部基板230に固定する固定工程を実施することで製造できる。このように、ダミー端子を外部基板230との接続に用いることで、これらを接続するための部材を省略できる。図30は、変形例に係る半導体装置の斜視図である。モールド樹脂11の下方に外部基板232が配置されている。ダミー端子R1、R9、L9が外部基板232を貫通しつつ、外部基板232に固定されている。
実施の形態5.
 図31は、本発明の実施の形態5に係る半導体装置の斜視図である。複数のダミー端子は、モールド樹脂11の外部に板状部R、Lを有している。板状部Rは、モールド樹脂11の右側面から露出する全てのダミー端子が結束して形成されている。板状部Lは、モールド樹脂11の左側面から露出する全てのダミー端子が結束して形成されている。
 板状部R、Lと外部基板240には貫通孔Ra、Laが形成されている。この貫通孔Ra、Laの上下からボルトとナットを締めて、板状部R、Lを外部基板240に固定する。この半導体装置は、切り離し工程後に、板状部R、Lを外部基板240に固定する固定工程を実施することで製造できる。このように、ダミー端子を板状にして外部基板240との接続に用いることができる。
 図32は、変形例に係る半導体装置の斜視図である。板状部Rは接着剤242で外部基板244に固定されている。板状部Lは接着剤246で外部基板244に固定されている。接着剤の代わりにグリースを用いても良い。図31、32の板状部R、Lは、外部基板との接続に用いられると同時に、放熱フィンとして機能する。なお、ダミー端子だけでなく、主端子又は信号端子の形状を放熱フィン形状としてもよい。
 図33は、別の変形例に係る半導体装置の斜視図である。モールド樹脂11の右側面から露出するダミー端子は、板状部Rに接続されたプレスフィット端子250を備えている。モールド樹脂11の左側面から露出するダミー端子は、板状部Lに接続されたプレスフィット端子252を備えている。プレスフィット端子250、252は、外部基板254の開口254a、254bに挿入され、外部基板254にプレスフィット接続される。このように、ダミー端子にプレスフィット端子250、252を設けることで、外部基板254への接続が容易になる。
実施の形態6.
 図34は、本発明の実施の形態6に係る半導体装置の斜視図である。この半導体装置は、複数のダミー端子がモールド樹脂の外部で板ばねを形成していることを特徴とする。モールド樹脂11の右側面から露出する全てのダミー端子が結束して板ばねRを形成している。モールド樹脂11の左側面から露出する全てのダミー端子が結束して板ばねLを形成している。
 この半導体装置の製造方法について説明する。この半導体装置のダミー端子はモールド樹脂の外部で板状部を有している。そして、切り離し工程の後に、板状部を折り曲げて、板状部を板ばねR、Lとする工程を実施する。板ばねR、Lにより、半導体装置を放熱フィンなどの外部基板へ取り付ける際に一定の荷重を加えることでき、半導体装置の実装性を高めることができる。なお、板ばねに代えて皿ばねを形成してもよい。
実施の形態7.
 図35は、本発明の実施の形態7に係る半導体装置の平面図である。ダミー端子R1、R18、L1、L18の一部にはそれぞれブッシュ270、272、274、276が形成されている。ブッシュ270、272、274、276により、半導体装置を上下に貫く4つの貫通孔が形成される。ブッシュ270、272、274、276は、半導体装置を軸又は筒状の部材などに嵌め込むための部品である。
 図36は、変形例に係る半導体装置の斜視図である。ダミー端子R1、R13、L1、L13の一部にそれぞれ形成されたブッシュ280、282、284、286はモールド樹脂11の上にのっている。つまり、ブッシュはモールド樹脂の中に形成しても良いし、モールド樹脂の外に形成しても良い。
実施の形態8.
 図37は、本発明の実施の形態8に係る半導体装置の平面図である。主端子T2、B5は開口を有していない。従って、下金型のブロック間空間のうち、主端子T2、T5を収容するブロック間空間の幅を、信号端子又はダミー端子を収容するブロック間空間の幅より大きくする必要がある。そのため、実施の形態1-7に係る半導体装置は1つの金型(下金型100と上金型150)で製造できるが、実施の形態8に係る半導体装置はこの金型とは別の金型で製造する必要がある。
 図38は、本発明の実施の形態8で用いる下金型の一部を示す斜視図である。ブロックTB1とブロックTB2の間のブロック間空間の幅は、他のブロック間空間の幅より大きく形成されている。搭載工程では、ブロックTB1とブロックTB2の間のブロック間空間に、端子集合体290の主端子T2を収容する。
 本発明の実施の形態8に係る半導体装置は、主端子T2、B5に開口がないので主端子全体に渡って広い幅を維持できる。よって、主端子T2、B5の電流密度を低下させることができる。ところで、本発明の実施の形態8で用いる金型を利用して図37の半導体装置の端子配列とは異なる端子配列を有する他品種の半導体装置を製造することができる。この場合、主端子の位置を図37の主端子T2、B5の位置と一致させてもよいし、実施の形態1の開口を有する主端子を採用して図37の主端子T2、B5の位置には幅の広いダミー端子を設けてもよい。
 図39は、変形例に係る半導体装置の平面図である。ダミー端子として、第1ダミー端子R1-R3、R5、R6、R8、R9、R11、R12、L1-L3、L5、L6、L8、L9、L11、L12、B1と、第1ダミー端子よりも幅が広い第2ダミー端子T1、T7、R4、R7、R10、L4、L7、L10、B2、B4とを備えている。
 搭載工程において、第1ダミー端子は幅の狭いブロック間空間に収容され、第2ダミー端子は幅の広いブロック間空間に収容される。第2ダミー端子が形成された部分に主端子を形成することにより、幅が広くかつ開口のない主端子を提供できる。例えば、電流容量の高い品種ほど、第2ダミー端子の主端子への置き換え数を増やして、複数品種に対応する。なお、図39の半導体装置の主端子T2、B3は開口を有しているが、これらを開口のない主端子としてもよい。
実施の形態9.
 図40は、本発明の実施の形態9に係る半導体装置の斜視図である。端子300は、モールド樹脂11の上面から外部に露出している。端子300は、主端子、信号端子、又はダミー端子である。端子300を設けるためには、上金型の第2面154に端子300に対応した孔を形成する。なお、端子300をモールド樹脂11の下面から外部に露出させてもよい。
 このように、端子はモールド樹脂11のどの面から取り出しても良い。図41は、変形例に係る半導体装置の斜視図である。この半導体装置は、モールド樹脂11の2つの側面のみから端子を取り出すものである。
実施の形態10.
 図42は、本発明の実施の形態10に係る半導体装置の平面図である。主端子B3は開口を有し、開口が形成された部分で幅が最大となっている。つまり、主端子B3の開口が形成された部分の幅X1は、開口が形成されていない部分の幅X2よりも大きくなっている。本発明の実施の形態10に係る半導体装置によれば、主端子B3の開口が形成された部分は、開口が形成されない部分より幅が広いので、開口が形成された部分において電流密度が高くなることを防止できる。
実施の形態11.
 図43は、本発明の実施の形態11に係る半導体装置の平面図である。基板310は、追加主端子310aと、追加主端子310aに接続された本体部310bを備えている。追加主端子310aはモールド樹脂11の側面から外部に露出している。本体部310bには半導体素子14、16が固定されている。追加主端子310aは主端子として機能している。
 追加主端子310aには3つの開口が形成されている。搭載工程では、これらの開口にブロックが収容される。そして、搭載工程では、追加主端子310aが4つのブロック間空間を埋める。このように、基板310の一部に主端子として機能する追加主端子310aを形成することで、主端子と基板の接続を省略できる。
 なお、追加主端子310aに開口を設けなくてもよい。その場合は、幅が広く形成されたブロック間空間を追加主端子が埋める。追加主端子の開口の有無にかかわらず、搭載工程では、追加主端子が少なくとも1つのブロック間空間を埋める。
実施の形態12.
 図44は、本発明の実施の形態12に係る半導体装置の平面図である。主端子として、半導体素子14、16の表面電極(エミッタ14bとアノード16a)に接続された第1端子B3と、半導体素子14、16の裏面電極(コレクタとカソード)に電気的に接続された第2端子B5、R17とを備えている。そして、モールド樹脂11の外部でコンデンサ320が第1端子B3と第2端子B5、R17を接続している。コンデンサ320によりPN間サージ対策ができる。
実施の形態13.
 図45は、本発明の実施の形態13に係る半導体装置の平面図である。この半導体装置は6アームのインバータブリッジを有する6in1IGBTモジュールである。基板400に3つの上アームが形成されている。基板402、404、406にはそれぞれ1つの下アームが形成されている。
 図46は、変形例に係る半導体装置の平面図である。この半導体装置は2アームのインバータブリッジを有する2in1IGBTモジュールである。図45の半導体装置と図46の半導体装置は、同一の金型を用いて製造できる。
実施の形態14.
 図47は、本発明の実施の形態14に係る半導体装置の斜視図である。モールド樹脂11は、ねじ止めなどに用いる取り付け用貫通孔11aを有している。取り付け用貫通孔11aを設けることで、半導体装置を容易に外部に接続できる。なお、ここまでの実施の形態1-14に係る半導体装置の製造方法、及び半導体装置の特徴を適宜組み合わせてもよい。
 10 半導体装置、 11 モールド樹脂、 T1-T9,R1-R18,L1-L18,B1-B8 端子、 12 基板、 14,16 半導体素子、 14a ゲート、 14b エミッタ、 14c コレクタ、 16a アノード、 16b カソード、 50 金属ワイヤ、 70,180,290 端子集合体、 72,182 枠体、 74,184 被封止体、 100 下金型、 102 第1面、 104 第2面、 106 第3面、 TB1-TB11,RB1-RB17,LB1-LB17,BB1-BB11,C1-C4 ブロック、 150 上金型、 152 第1面、 154 第2面、 160 空隙、 162,164 ブロック間空間、 170 空洞、 200 制御IC、 202 基板、 210 ゲート抵抗、 220,222 金属ワイヤ、 224 中継端子、 R,L 板状部、 230,232,240,244,254 外部基板、 250,252 プレスフィット端子、270,272,274,276,280,282,284,286 ブッシュ、 310 基板、 310a 追加主端子、 310b 本体部、 320 コンデンサ

Claims (26)

  1.  基板に半導体素子を固定する工程と、
     枠体、前記枠体の内側に接続された信号端子、前記枠体の内側に接続された前記信号端子より幅が広い主端子、及び前記枠体の内側に接続されたダミー端子を有する端子集合体の、前記信号端子と前記主端子を前記半導体素子に電気的に接続して、前記基板、前記半導体素子、及び前記端子集合体が一体化した被封止体を形成する工程と、
     下金型に形成された複数のブロックと、前記信号端子、前記主端子、及び前記ダミー端子とを隙間がないように噛み合わせて、前記被封止体を前記下金型にのせる搭載工程と、
     前記搭載工程の後に、前記複数のブロックの上面、前記信号端子の上面、前記主端子の上面、及び前記ダミー端子の上面に上金型の下面を隙間なく重ねて、前記基板と前記半導体素子を収容する空洞を形成する工程と、
     前記空洞にモールド樹脂を注入するモールド工程と、を備えたことを特徴とする半導体装置の製造方法。
  2.  前記搭載工程では、前記主端子に形成された開口に、前記複数のブロックの少なくとも1つが収容されることを特徴とする請求項1に記載の半導体装置の製造方法。
  3.  前記主端子の前記開口が形成された部分の幅は、前記開口が形成されていない部分の幅より大きいことを特徴とする請求項2に記載の半導体装置の製造方法。
  4.  前記基板は導電性の材料で形成され、
     前記基板は、追加主端子と、前記追加主端子に接続され前記半導体素子が固定された本体部とを有し、
     前記搭載工程では、前記追加主端子が、前記複数のブロックによって形成されたブロック間空間の少なくとも1つを埋め、
     前記追加主端子が前記モールド樹脂の側面から外部に露出することを特徴とする請求項1乃至3のいずれか1項に記載の半導体装置の製造方法。
  5.  前記モールド工程の後に、前記信号端子、前記主端子、及び前記ダミー端子から前記枠体を切り離す切り離し工程を備えたことを特徴とする請求項1乃至4のいずれか1項に記載の半導体装置の製造方法。
  6.  前記切り離し工程の後に、前記ダミー端子を外部基板に固定する固定工程を備えたことを特徴とする請求項5に記載の半導体装置の製造方法。
  7.  前記固定工程では、前記ダミー端子が前記外部基板を貫通しつつ前記外部基板に固定されることを特徴とする請求項6に記載の半導体装置の製造方法。
  8.  前記ダミー端子は、前記モールド樹脂の外部に板状部を有し、
     前記固定工程では、前記板状部を前記外部基板に固定することを特徴とする請求項6に記載の半導体装置の製造方法。
  9.  前記ダミー端子は、プレスフィット端子を有し、
     前記固定工程では、前記プレスフィット端子を前記外部基板の開口に挿入することを特徴とする請求項6に記載の半導体装置の製造方法。
  10.  前記ダミー端子は、前記モールド樹脂の外部に板状部を有し、
     前記切り離し工程の後に、前記板状部を折り曲げて、前記板状部を板ばね又は皿ばねとする工程を備えたことを特徴とする請求項5に記載の半導体装置の製造方法。
  11.  基板と、
     前記基板に固定された半導体素子と、
     前記半導体素子のオンオフを切り替える信号を伝送する信号端子と、
     前記信号端子よりも太い幅で形成され、前記半導体素子の主電流を流す主端子と、
     前記半導体素子と電気的に接続されていないダミー端子と、
     前記信号端子、前記主端子、及び前記ダミー端子の一部を外部に露出させるように前記半導体素子と前記基板を覆うモールド樹脂と、を備えたことを特徴とする半導体装置。
  12.  前記モールド樹脂の内部に、前記半導体素子を制御する制御ICを備えたことを特徴とする請求項11に記載の半導体装置。
  13.  前記モールド樹脂の内部に、前記制御ICと前記半導体素子を接続するゲート抵抗を備えたことを特徴とする請求項12に記載の半導体装置。
  14.  前記モールド樹脂の外側に配置され、前記ダミー端子に固定された外部基板を備えたことを特徴とする請求項11乃至13のいずれか1項に記載の半導体装置。
  15.  前記ダミー端子は前記外部基板を貫通しつつ、前記外部基板に固定されたことを特徴とする請求項14に記載の半導体装置。
  16.  前記ダミー端子は、前記モールド樹脂の外部に板状部を有し、
     前記板状部が前記外部基板に固定されたことを特徴とする請求項14に記載の半導体装置。
  17.  前記ダミー端子は、プレスフィット端子を有し、
     前記プレスフィット端子が前記外部基板の開口に挿入されたことを特徴とする請求項14に記載の半導体装置。
  18.  前記ダミー端子は、前記モールド樹脂の外部に板ばね又は皿ばねを有することを特徴とする請求項11乃至13のいずれか1項に記載の半導体装置。
  19.  前記ダミー端子、前記主端子、又は前記信号端子の前記モールド樹脂外部の形状を放熱フィン形状としたことを特徴とする請求項11乃至18のいずれか1項に記載の半導体装置。
  20.  前記ダミー端子の一部にはブッシュが形成されたことを特徴とする請求項11乃至19のいずれか1項に記載の半導体装置。
  21.  前記ダミー端子は、第1ダミー端子と、前記第1ダミー端子よりも幅が広い第2ダミー端子とを備えたことを特徴とする請求項11乃至20のいずれか1項に記載の半導体装置。
  22.  前記主端子、前記信号端子、又は前記ダミー端子は、前記モールド樹脂の上面又は下面から外部に露出したことを特徴とする請求項11乃至21のいずれか1項に記載の半導体装置。
  23.  前記主端子は開口を有し、
     前記主端子の前記開口が形成された部分の幅は、前記開口が形成されていない部分の幅より大きいことを特徴とする請求項11乃至22のいずれか1項に記載の半導体装置。
  24.  前記基板は導電性の材料で形成され、
     前記基板は、前記モールド樹脂の側面から外部に露出する追加主端子と、前記追加主端子に接続され前記半導体素子が固定された本体部とを有することを特徴とする請求項11乃至23のいずれか1項に記載の半導体装置。
  25.  前記主端子は、前記半導体素子の表面電極に接続された第1端子と、前記半導体素子の裏面電極に電気的に接続された第2端子とを備え、
     前記モールド樹脂の外部で前記第1端子と前記第2端子を接続するコンデンサを備えたことを特徴とする請求項11乃至24のいずれか1項に記載の半導体装置。
  26.  前記モールド樹脂は、取り付け用貫通孔を有することを特徴とする請求項11乃至25のいずれか1項に記載の半導体装置。
PCT/JP2013/068408 2013-07-04 2013-07-04 半導体装置の製造方法、半導体装置 WO2015001648A1 (ja)

Priority Applications (5)

Application Number Priority Date Filing Date Title
US14/785,314 US9472538B2 (en) 2013-07-04 2013-07-04 Semiconductor device manufacturing method and semiconductor device
DE112013007214.9T DE112013007214T5 (de) 2013-07-04 2013-07-04 Halbleitervorrichtung-Herstellungsverfahren und Halbleitervorrichtung
PCT/JP2013/068408 WO2015001648A1 (ja) 2013-07-04 2013-07-04 半導体装置の製造方法、半導体装置
JP2015524976A JP6065978B2 (ja) 2013-07-04 2013-07-04 半導体装置の製造方法、半導体装置
CN201380078021.9A CN105359262B (zh) 2013-07-04 2013-07-04 半导体装置的制造方法、半导体装置

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/JP2013/068408 WO2015001648A1 (ja) 2013-07-04 2013-07-04 半導体装置の製造方法、半導体装置

Publications (1)

Publication Number Publication Date
WO2015001648A1 true WO2015001648A1 (ja) 2015-01-08

Family

ID=52143267

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2013/068408 WO2015001648A1 (ja) 2013-07-04 2013-07-04 半導体装置の製造方法、半導体装置

Country Status (5)

Country Link
US (1) US9472538B2 (ja)
JP (1) JP6065978B2 (ja)
CN (1) CN105359262B (ja)
DE (1) DE112013007214T5 (ja)
WO (1) WO2015001648A1 (ja)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2016157850A (ja) * 2015-02-25 2016-09-01 トヨタ自動車株式会社 半導体モジュール、半導体装置、及び、半導体装置の製造方法
WO2018207656A1 (ja) * 2017-05-11 2018-11-15 三菱電機株式会社 パワーモジュール、電力変換装置、およびパワーモジュールの製造方法
WO2019142257A1 (ja) * 2018-01-17 2019-07-25 新電元工業株式会社 電子モジュール
JP2019201077A (ja) * 2018-05-15 2019-11-21 トヨタ自動車株式会社 半導体装置
US10622287B2 (en) 2017-11-07 2020-04-14 Fuji Electric Co., Ltd. Semiconductor package
JP2021114511A (ja) * 2020-01-17 2021-08-05 三菱電機株式会社 電力変換装置
WO2022079759A1 (ja) * 2020-10-12 2022-04-21 三菱電機株式会社 半導体モジュール

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR102048481B1 (ko) 2017-02-20 2019-11-25 신덴겐코교 가부시키가이샤 전자 장치, 접속체 및 전자 장치의 제조 방법
US10985092B2 (en) * 2017-09-05 2021-04-20 Shindengen Electric Manufacturing Co., Ltd. Semiconductor device
CN109887907A (zh) * 2019-03-01 2019-06-14 深圳市慧成功率电子有限公司 多芯片一体布线焊接的功率模块及功率模组
JP7137516B2 (ja) * 2019-04-12 2022-09-14 株式会社日立製作所 半導体装置および電力変換装置
WO2023063976A1 (en) * 2021-10-15 2023-04-20 Vitesco Technologies USA, LLC Semiconductor power device with press-fit mounting
US12034033B2 (en) 2022-01-25 2024-07-09 Ge Aviation Systems Llc Semiconductor device package and method of forming

Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04284656A (ja) * 1991-03-14 1992-10-09 Fuji Electric Co Ltd 樹脂封止形半導体装置およびリードフレーム
JP2002237558A (ja) * 2001-02-08 2002-08-23 Mitsubishi Electric Corp 電力用半導体装置及びそれの実装体
JP2004165406A (ja) * 2002-11-13 2004-06-10 Mitsubishi Electric Corp 電力用半導体装置
JP2005129826A (ja) * 2003-10-27 2005-05-19 Mitsubishi Electric Corp パワー半導体装置
JP2005515618A (ja) * 2001-10-22 2005-05-26 フェアチャイルド セミコンダクター コーポレイション 薄い熱的に強化されたflmpパッケージ
JP2008112932A (ja) * 2006-10-31 2008-05-15 Nippon Steel Corp 半導体素子の接続リード
JP2010192591A (ja) * 2009-02-17 2010-09-02 Mitsubishi Electric Corp 電力用半導体装置とその製造方法
JP2011187650A (ja) * 2010-03-08 2011-09-22 Renesas Electronics Corp 半導体装置

Family Cites Families (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2517465B2 (ja) 1990-09-28 1996-07-24 三洋電機株式会社 リ―ドフレ―ム
JPH04199552A (ja) * 1990-11-28 1992-07-20 Mitsubishi Electric Corp Icパッケージ
JPH05251616A (ja) * 1992-03-05 1993-09-28 Rohm Co Ltd 表面実装型半導体装置
JP2554694Y2 (ja) * 1992-06-29 1997-11-17 アイワ株式会社 プリント基板
JP2880878B2 (ja) * 1993-06-15 1999-04-12 九州日本電気株式会社 縦型表面実装樹脂封止型半導体装置
JP3491481B2 (ja) * 1996-08-20 2004-01-26 株式会社日立製作所 半導体装置とその製造方法
JP3391372B2 (ja) 1998-03-02 2003-03-31 サンケン電気株式会社 絶縁物封止型電子装置及びその製造方法
JP3843185B2 (ja) 1998-10-30 2006-11-08 三菱電機株式会社 半導体装置
KR20000057810A (ko) * 1999-01-28 2000-09-25 가나이 쓰토무 반도체 장치
JP4614586B2 (ja) 2001-06-28 2011-01-19 三洋電機株式会社 混成集積回路装置の製造方法
JP3733341B2 (ja) * 2002-04-15 2006-01-11 三菱電機株式会社 電力半導体装置の製造方法
JP2005051109A (ja) 2003-07-30 2005-02-24 Matsushita Electric Ind Co Ltd パワー半導体モジュール
JP4453498B2 (ja) 2004-09-22 2010-04-21 富士電機システムズ株式会社 パワー半導体モジュールおよびその製造方法
JP4207133B2 (ja) 2006-02-15 2009-01-14 富士電機デバイステクノロジー株式会社 樹脂封止形半導体装置
JP2006253734A (ja) * 2006-06-27 2006-09-21 Renesas Technology Corp 半導体装置
JP5232367B2 (ja) 2006-07-12 2013-07-10 ルネサスエレクトロニクス株式会社 半導体装置
JP5341339B2 (ja) 2006-10-31 2013-11-13 セミコンダクター・コンポーネンツ・インダストリーズ・リミテッド・ライアビリティ・カンパニー 回路装置
US7957158B2 (en) 2006-10-31 2011-06-07 Sanyo Electric Co., Ltd. Circuit device
JP2008118067A (ja) * 2006-11-08 2008-05-22 Hitachi Ltd パワーモジュール及びモータ一体型コントロール装置
JP4946488B2 (ja) 2007-02-15 2012-06-06 パナソニック株式会社 回路モジュール
JP2009188327A (ja) 2008-02-08 2009-08-20 Toyota Motor Corp パワーモジュールとその製造方法
JP2009206406A (ja) 2008-02-29 2009-09-10 Mitsubishi Electric Corp パワー半導体装置
JP4634498B2 (ja) 2008-11-28 2011-02-16 三菱電機株式会社 電力用半導体モジュール
JP5422663B2 (ja) * 2009-10-22 2014-02-19 パナソニック株式会社 パワー半導体モジュール
JP2012142466A (ja) 2011-01-04 2012-07-26 Mitsubishi Electric Corp 半導体装置
CN103314437B (zh) * 2011-03-24 2016-03-30 三菱电机株式会社 功率半导体模块及电源单元装置
JP5441956B2 (ja) * 2011-05-26 2014-03-12 三菱電機株式会社 樹脂封止形電子制御装置及びその製造方法
JP5921491B2 (ja) * 2013-06-13 2016-05-24 三菱電機株式会社 電力用半導体装置

Patent Citations (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH04284656A (ja) * 1991-03-14 1992-10-09 Fuji Electric Co Ltd 樹脂封止形半導体装置およびリードフレーム
JP2002237558A (ja) * 2001-02-08 2002-08-23 Mitsubishi Electric Corp 電力用半導体装置及びそれの実装体
JP2005515618A (ja) * 2001-10-22 2005-05-26 フェアチャイルド セミコンダクター コーポレイション 薄い熱的に強化されたflmpパッケージ
JP2004165406A (ja) * 2002-11-13 2004-06-10 Mitsubishi Electric Corp 電力用半導体装置
JP2005129826A (ja) * 2003-10-27 2005-05-19 Mitsubishi Electric Corp パワー半導体装置
JP2008112932A (ja) * 2006-10-31 2008-05-15 Nippon Steel Corp 半導体素子の接続リード
JP2010192591A (ja) * 2009-02-17 2010-09-02 Mitsubishi Electric Corp 電力用半導体装置とその製造方法
JP2011187650A (ja) * 2010-03-08 2011-09-22 Renesas Electronics Corp 半導体装置

Cited By (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US10043735B2 (en) 2015-02-25 2018-08-07 Toyota Jidosha Kabushiki Kaisha Semiconductor module, semiconductor device, and method for manufacturing semiconductor devices
JP2016157850A (ja) * 2015-02-25 2016-09-01 トヨタ自動車株式会社 半導体モジュール、半導体装置、及び、半導体装置の製造方法
WO2018207656A1 (ja) * 2017-05-11 2018-11-15 三菱電機株式会社 パワーモジュール、電力変換装置、およびパワーモジュールの製造方法
US10622287B2 (en) 2017-11-07 2020-04-14 Fuji Electric Co., Ltd. Semiconductor package
WO2019142257A1 (ja) * 2018-01-17 2019-07-25 新電元工業株式会社 電子モジュール
JP6594556B1 (ja) * 2018-01-17 2019-10-23 新電元工業株式会社 電子モジュール
US11309250B2 (en) 2018-01-17 2022-04-19 Shindengen Electric Manufacturing Co., Ltd. Electronic module
JP2019201077A (ja) * 2018-05-15 2019-11-21 トヨタ自動車株式会社 半導体装置
JP7070070B2 (ja) 2018-05-15 2022-05-18 株式会社デンソー 半導体装置
JP2021114511A (ja) * 2020-01-17 2021-08-05 三菱電機株式会社 電力変換装置
WO2022079759A1 (ja) * 2020-10-12 2022-04-21 三菱電機株式会社 半導体モジュール
JPWO2022079759A1 (ja) * 2020-10-12 2022-04-21
JP7395010B2 (ja) 2020-10-12 2023-12-08 三菱電機株式会社 半導体モジュール

Also Published As

Publication number Publication date
US9472538B2 (en) 2016-10-18
JPWO2015001648A1 (ja) 2017-02-23
CN105359262A (zh) 2016-02-24
CN105359262B (zh) 2019-02-19
US20160079221A1 (en) 2016-03-17
DE112013007214T5 (de) 2016-04-28
JP6065978B2 (ja) 2017-01-25

Similar Documents

Publication Publication Date Title
WO2015001648A1 (ja) 半導体装置の製造方法、半導体装置
US9379083B2 (en) Semiconductor device and method for manufacturing semiconductor device
CN104412383B (zh) 半导体装置以及半导体装置的连接构造
TWI473229B (zh) 多層引線框封裝及其製備方法
CN100527411C (zh) 半导体器件
US8497572B2 (en) Semiconductor module and method of manufacturing the same
CN103534805B (zh) 功率模块
US7855464B2 (en) Semiconductor device having a semiconductor chip and resin sealing portion
US20140159216A1 (en) Semiconductor module, semiconductor device having semiconductor module, and method of manufacturing semiconductor module
CN103794582A (zh) 半导体装置
US10943877B2 (en) Semiconductor device
EP3522213B1 (en) Semiconductor device
CN210607250U (zh) 封装
JP6929813B2 (ja) パワー半導体装置
CN103858228B (zh) 半导体装置及其制造方法
JP7142784B2 (ja) 電気回路装置
US10950526B2 (en) Semiconductor device
JP7113936B1 (ja) 電力用半導体モジュール
JP7650784B2 (ja) 半導体モジュール、電力変換装置、および半導体モジュールの製造方法
CN114144965B (zh) 电路装置
JP2019140364A (ja) 半導体装置
WO2025115471A1 (ja) 電力変換装置
KR20250039090A (ko) 양면 냉각 구조를 갖는 파워 모듈
JP2018133463A (ja) 半導体モジュール

Legal Events

Date Code Title Description
WWE Wipo information: entry into national phase

Ref document number: 201380078021.9

Country of ref document: CN

121 Ep: the epo has been informed by wipo that ep was designated in this application

Ref document number: 13888874

Country of ref document: EP

Kind code of ref document: A1

ENP Entry into the national phase

Ref document number: 2015524976

Country of ref document: JP

Kind code of ref document: A

WWE Wipo information: entry into national phase

Ref document number: 14785314

Country of ref document: US

WWE Wipo information: entry into national phase

Ref document number: 112013007214

Country of ref document: DE

122 Ep: pct application non-entry in european phase

Ref document number: 13888874

Country of ref document: EP

Kind code of ref document: A1