[go: up one dir, main page]

WO2002061846A1 - Semiconductor device and fabrication method therefor - Google Patents

Semiconductor device and fabrication method therefor Download PDF

Info

Publication number
WO2002061846A1
WO2002061846A1 PCT/JP2002/000791 JP0200791W WO02061846A1 WO 2002061846 A1 WO2002061846 A1 WO 2002061846A1 JP 0200791 W JP0200791 W JP 0200791W WO 02061846 A1 WO02061846 A1 WO 02061846A1
Authority
WO
WIPO (PCT)
Prior art keywords
semiconductor device
layer
region
element isolation
semiconductor layer
Prior art date
Application number
PCT/JP2002/000791
Other languages
English (en)
French (fr)
Inventor
Kazuhide Koyama
Original Assignee
Sony Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sony Corporation filed Critical Sony Corporation
Priority to US10/240,347 priority Critical patent/US6664165B2/en
Publication of WO2002061846A1 publication Critical patent/WO2002061846A1/ja

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • H10D30/673Thin-film transistors [TFT] characterised by the electrodes characterised by the shapes, relative sizes or dispositions of the gate electrodes
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/01Manufacture or treatment
    • H10D30/021Manufacture or treatment of FETs having insulated gates [IGFET]
    • H10D30/031Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT]
    • H10D30/0321Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon
    • H10D30/0323Manufacture or treatment of FETs having insulated gates [IGFET] of thin-film transistors [TFT] comprising silicon, e.g. amorphous silicon or polysilicon comprising monocrystalline silicon
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6729Thin-film transistors [TFT] characterised by the electrodes
    • H10D30/6737Thin-film transistors [TFT] characterised by the electrodes characterised by the electrode materials
    • H10D30/6739Conductor-insulator-semiconductor electrodes
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D30/00Field-effect transistors [FET]
    • H10D30/60Insulated-gate field-effect transistors [IGFET]
    • H10D30/67Thin-film transistors [TFT]
    • H10D30/6758Thin-film transistors [TFT] characterised by the insulating substrates
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L21/00Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
    • H01L21/70Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
    • H01L21/71Manufacture of specific parts of devices defined in group H01L21/70
    • H01L21/76Making of isolation regions between components
    • H01L21/762Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
    • H01L21/7624Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
    • H01L21/76264SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
    • H01L21/76283Lateral isolation by refilling of trenches with dielectric material

Definitions

  • the present invention relates to a semiconductor device that forms a MOS transistor in an element region divided by an element isolation region and a method of manufacturing the same. It relates to a new method of controlling diffusion. Background art
  • the junction capacitance between the substrate and the junction is reduced, and power consumption is reduced.
  • SOI Silicon On Insulator
  • isolation between elements using a silicon oxide film as an insulating film is performed, so even in a highly integrated SII type semiconductor device, soft errors and latch-ups are easily suppressed, and high reliability is achieved. Can be secured.
  • the junction capacitance in the impurity diffusion layer in the element region can be reduced, so that the charge / discharge current associated with the switching is reduced. But it is advantageous.
  • FIG. 6 is a cross-sectional view of a semiconductor device illustrating the isolation between elements of a conventional SOI type semiconductor device by the LOCOS method.
  • the LOCOS oxide film 111 is formed by selective oxidation using the patterned nitride film as a mask. When oxidation proceeds until the LOCOS oxide film reaches the buried oxide film in the narrow device isolation region and the devices are completely separated, as shown in Fig. 6, the LOCOS oxide film in the wide device isolation region 1 1 1 In this case, the SOI layer 112 is deformed into a parse beak shape at a portion 114 in contact with the element isolation region under the influence of the oxidation caused by the wraparound from the buried oxide film 113. 1 15 is a silicon substrate.
  • the STI (Shallow Trench Isolation) method and the element isolation method using the Mesa-type isolation technology are promising as element isolation methods for SOI semiconductor devices that reduce the stress problem or the size conversion difference problem in the LOCOS method. Have been watched.
  • FIG. 7 is a diagram showing a cross-sectional structure of an SOI semiconductor device separated from STI.
  • the STI isolation method after processing the SI layer 112 to form an island-shaped element formation region, the element isolation region is buried with an STI insulating film 116, and then the surface is subjected to chemical mechanical polishing (CMP). Is flattened. After that, the element separation mask is removed. 1 17 is the gate oxide film, 1 18 is the gate electrode You.
  • CMP chemical mechanical polishing
  • FIG. 8 is a diagram showing a cross-sectional structure of an SOI type semiconductor device separated from a Mesa type.
  • the SOI layer 112 is processed to form silicon islands, the sidewalls are oxidized, and then the element isolation mask is removed. Thereafter, impurities are introduced, gate oxidation is performed, and the process proceeds to a gate electrode 118 forming process.
  • the Mesa type isolation can separate the element region only by selectively separating and adding the SOI layer 112, and is applied to an SOI type semiconductor device having a thin SOI layer 112.
  • the influence of the impurity diffused in the SOI layer 112 also diffuses into the buried oxide film 113 thereunder.
  • the impurity concentration in the SOI active layer decreases.
  • diffusion occurs in the horizontal and oblique directions, and the concentration profile of the active layer changes, resulting in non-uniformity.
  • a parasitic MOS FET with a low threshold voltage is formed there.
  • humps occur in the sub-threshold characteristics of the entire transistor, resulting in a problem that excellent turn-off characteristics cannot be obtained.
  • An object of the present invention is to prevent the decrease in the concentration in the SOI active layer and to prevent the formation of the parasitic MOS FET when forming the MOSFET by applying the Mesa type separation technology or the STI separation method.
  • An object of the present invention is to provide a semiconductor device having an SII structure and an improved method of manufacturing the same. Disclosure of the invention
  • a semiconductor device in which a MOS transistor is formed in an element region divided by an element isolation region.
  • This semi A body device comprising: an insulating substrate; a semiconductor layer formed in an element region on the insulating substrate; and an insulating layer formed so as to cover a sidewall surface of the semiconductor layer; and a part of a surface of the insulating substrate. , And nitrogen atoms are introduced into the insulating layer.
  • the method for manufacturing a semiconductor device includes: a masking step of forming an element isolation mask for removing the semiconductor layer from the element isolation region in the semiconductor layer on the insulating substrate; and A removing step of removing a semiconductor layer; and performing a nitridation oxidation process on the insulating substrate to introduce nitrogen atoms into a portion of the element region which is in contact with a side wall surface of the semiconductor layer and the semiconductor layer on the insulating substrate.
  • the method comprises a nitrogen introducing step, an element forming step of introducing an impurity into a semiconductor layer in the element region to form an active layer region, and a gate forming step of forming an oxide film and an electrode in the element region.
  • the diffusion of impurities into the insulating substrate at the end of the S ⁇ I active layer in the S ⁇ I type semiconductor device can be suppressed.
  • FIG. 1 is a cross-sectional view of a semiconductor device illustrating an element isolation step in the first embodiment.
  • FIG. 2 is a cross-sectional view of the semiconductor device illustrating a nitrogen introduction step in the first embodiment.
  • FIG. 3 is a cross-sectional view of the semiconductor device illustrating an insulating layer embedding step, an element forming step, and a gate forming step in the first embodiment.
  • FIG. 4 is a diagram showing a cross-sectional structure of a Mesa-type separated SOI semiconductor device.
  • FIG. 5 is a diagram showing a cross-sectional structure of an SII type semiconductor device in which a sidewall made of Si 3 N 4 is formed on a side wall surface of an SII layer.
  • FIG. 6 is a cross-sectional view of a semiconductor device illustrating the isolation between elements of a conventional SOI semiconductor device by the LOCOS method.
  • FIG. 7 is a cross-sectional view of a semiconductor device illustrating isolation between elements of an SOI type semiconductor device by a conventional STI type isolation method.
  • FIG. 8 is a cross-sectional view of a semiconductor device illustrating isolation between elements of an S-I type semiconductor device by a conventional Mesa type isolation method.
  • a plurality of element regions are separately formed by the STI method.
  • this element isolation step first, a semiconductor layer (SOI layer) is etched from an element isolation region using a stacked film of a nitride film (Si 3 N 4 ) and an oxide film (Si 2 ) as an element isolation mask. Remove. Next, a SiON film is formed on the sidewall of the SOI layer by the nitridation and oxidation process. After that, device isolation is performed by the STI method, and finally an oxide film and electrodes are formed to complete the MOS FET.
  • SOI layer semiconductor layer
  • Si 3 N 4 nitride film
  • Si 2 oxide film
  • 1 to 3 are process diagrams illustrating the first embodiment.
  • a buried oxide film on a silicon substrate 1 (S i 0 2) 2 and the insulating base plate S_ ⁇ I layer 3 a desired thickness, thinned to example 1 5 0 nm.
  • the thermal oxide film (S i 0 2) 4 formed by the 6 nm thick on the surface of the S_ ⁇ I layer 3, by low pressure chemical vapor deposition (LP-CVD) method on the, if e Example 1 A 50 nm nitride film (Si 3 N 4 ) 5 is formed.
  • the conditions of Si 3 N 4 film formation by LP-CVD method are as follows.
  • Substrate heating temperature 760 ° C
  • Etching conditions S i sN ZS i 0 2 laminated film are as follows.
  • the photoresist is removed. Further, the Si layer 3 in the element isolation region 6 is removed by etching using the nitride film 5 as a mask.
  • the etching conditions for the SOI layer are as follows.
  • a SiON film 7 is formed to a thickness of 4 nm on the side wall surface of the SOI layer 3 by nitridation and oxidation. At this time, nitrogen is also introduced into the S 0 I layer 3 in contact with the peripheral portion buried oxide film (S i 0 2) 2 (in the figure indicated by X marks).
  • the film forming conditions of the SiON film 7 are as follows. ⁇
  • An oxide film (S i ⁇ 2 ) is formed on the entire surface including the element isolation region 6 by LP-CVD, for example, to a thickness of 300 nm and annealed.
  • the device isolation region from which the SOI layer 3 has been removed is filled with the STI insulating layer 8, and the CVD oxide film other than the device isolation region is removed by chemical mechanical polishing (CMP).
  • CMP chemical mechanical polishing
  • the nitride film 5 is removed from the element region by LP-CVD by wet etching with HOT phosphoric acid.
  • LP- that by the CVD S I_ ⁇ second film forming conditions are as follows.
  • Substrate heating temperature 5 20 ° C
  • Aniru condition S i 0 2 is as follows.
  • CMP condition S i 0 2 is as follows.
  • Polishing head rotation speed 30 rpm
  • Polishing pad IC-1100 (product name)
  • V th adjustment process (d) V th adjustment process (Fig. 3) Various impurities are introduced into the SOI layer 3 in the eight element regions, and the threshold voltage Vth in the MOS FET body is adjusted. Thereafter, a dilute hydrofluoric acid treatment is performed to remove the thermal oxide film 4 remaining in the SOI active layer region.
  • a gate oxide film 9 is formed in a predetermined pattern on the SOI layer 3 in the element region, a polysilicon film is formed, and a gate electrode 10 having a predetermined shape is formed by etching. After that, necessary impurities are introduced, and the source and drain are formed to complete the SOI type MOFET.
  • the conditions for forming the polysilicon film are as follows.
  • the etching conditions for polysilicon are as follows.
  • the STI element isolation technology when the STI element isolation technology is applied to the thick SOI layer 3 of about 150 nm, Nitrogen was introduced into the buried oxide film 2 in contact with the contacting portion and the periphery of the SOI layer 3 to form the SiON film 7, so that the boundary between the gate electrode 10 and the element isolation region from the SOI active layer region. In the region, it is possible to prevent impurities at the edge of the SOI active layer from diffusing into the buried oxide film 2. Therefore, it is possible to suppress a parasitic M ⁇ S having a low threshold voltage due to a decrease in the impurity concentration.
  • element isolation is performed by a Mesa type isolation method, and a plurality of element regions are separately formed.
  • the semiconductor layer SOI layer
  • Si 3 N 4 a nitride film
  • Si 2 oxide film
  • Si ⁇ N film a Si ⁇ N film is formed on the side wall surface of the S ⁇ I layer by the nitridation oxidation process.
  • an oxide film and an electrode are formed to complete MOSFET.
  • FIG. 4 is a diagram showing a cross-sectional structure of a SOI type semiconductor device separated by a Mesa type.
  • an SOI layer 13 having a buried oxide film (Si 2 ) 12 as an insulating substrate is thinned to a desired thickness, for example, 30 nm on a silicon substrate 11.
  • a thermal oxide film (S i ⁇ 2 ) is formed to a thickness of 6 nm on the surface of the S ⁇ I layer 13, and a low pressure chemical vapor deposition (LP-CVD) method is formed thereon.
  • LP-CVD low pressure chemical vapor deposition
  • a 0 nm nitride film (Si 3 N 4 ) is formed.
  • the conditions for the Si 3 N 4 film formation by the LP-CVD method are the same as those in the first embodiment.
  • the nitride film 5 and the thermal oxide film 4 in the element isolation region 6 are removed by etching to expose the SOI layer 3, and the SOI layer 3 in the element isolation region 6 is removed.
  • a SiON film 14 is formed to a thickness of 4 nm on the side wall surface of the SOI layer 13 by nitriding oxidation.
  • nitrogen is also introduced into the buried oxide film (S i ⁇ 2 ) 12 in contact with the periphery of the S ⁇ I layer 13 (indicated by X in the figure) (here, the S i ON film 14 film forming conditions of the first step, and also the second step, the same as in the first embodiment.
  • the element region S i 3 N The four films 14 are removed by a wet etching process using HOT phosphoric acid.
  • Various impurities are introduced into the S ⁇ I layer 13 of the element region, and the threshold voltage Vth in the MOS FET body is adjusted. Thereafter, a dilute hydrofluoric acid treatment is performed to remove the thermal oxide film left in the SII active layer region.
  • a gate oxide film 15 is formed in a predetermined pattern on the Si layer 13 in the element region, a polysilicon film is formed, and a gate electrode 16 having a predetermined shape is formed by etching. After that, necessary impurities are introduced and the source and drain are formed to complete the S-I type MOS SFET.
  • the film formation conditions and etching conditions of the polysilicon are the same as those of the first embodiment.
  • FIG. 5 shows that a side wall of Si 3 N 4 is formed on the side wall surface of the SOI layer before removing the element isolation mask. This shows what was formed.
  • a 50-nm nitride film (Si 3 N 4 ) is formed by an LP-CVD method, and an etch pack process is performed.
  • a Si 3 N 4 side wall 17 is formed so as to cover the S i ON film 14 on the side wall surface of the SOI layer 13.
  • the etch-back conditions for the Si 3 N 4 film are as follows.
  • the gate electrode 16 was a boundary region from the SOI active layer region to the element isolation region, and impurities at the end of the SOI active layer were buried in the buried oxide film. Can be avoided. Therefore, a parasitic MOS having a low threshold voltage due to a decrease in the impurity concentration can be suppressed.
  • the substrate, element isolation mask, various insulating layers, and the like of the SOI semiconductor device are not limited to the materials described in the above embodiments.
  • the substrate is not limited to the silicon substrate used in the above-described embodiment, and various types of semiconductor substrates can be used.
  • an insulating layer constituting the insulating substrate S 0 I structure is used here buried oxide film by S I_ ⁇ 2, S i 3 N 4, S i N, or these multilayer films, further For example, a laminated film to which an insulating material such as Si ⁇ 2 , Si ⁇ N, or SiOF is added can be used.
  • the method for manufacturing a semiconductor device of the present invention diffusion of impurities into the insulating substrate at the end of the S ⁇ I active layer in the S ⁇ I type semiconductor device can be suppressed.
  • the sub-threshold characteristics of the entire transistor can be improved, and a semiconductor device having excellent turn-off characteristics can be provided.

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Manufacturing & Machinery (AREA)
  • Computer Hardware Design (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Thin Film Transistor (AREA)
  • Element Separation (AREA)

Description

明細: 半導体装置及びその製造方法 技術分野
この発明は、 素子分離領域によって区分された素子領域に MOS トラ ンジス夕を形成する半導体装置及びその製造方法に関し、 特に、 SO I 型半導体装置で S〇 I活性層の端部における絶縁基板に対する不純物拡 散を抑制する新規な方法に関する。 背景技術
近年、 半導体集積回路の微細化が進展し、 シリコン基板と MOS トラ ンジス夕間に絶縁体を設けることで、 基板と接合部 (ジャンクション) との間の接合容量を低減して、 消費電力を下げるようにした S O I (Silicon On Insulator) 構造が注目されている。 こうした SO I型 半導体装置では、 シリコン酸化膜を絶縁膜とする素子間の分離が行われ るため、 集積度の高い S〇 I型半導体装置でも容易にソフトエラー及び ラッチアツプが抑制され、 高い信頼性が確保できる。 また、 S O I構造 の集積回路装置では、 素子領域における不純物拡散層での接合容量を減 らすことができるので、 スイッチングに伴う充放電電流が少なくなつて. 高速化、 低消費電力化を図るうえでも有利となる。
S O I型半導体装置では、 素子領域にトランジスタを形成する際、 ゲ 一ト構造及び配線工程等には、 通常のバルクシリコンゥエーハにトラン ジス夕を形成するのと同様のプロセスが適用できる。 しかし、 従来から よく知られている L 0 C〇 S (Local Oxidation of Silicon) 法を 適用して、 S〇 I型半導体装置の素子間分離を行う場合には、 フィール ド酸化速度にパターン依存性があるために、 通常のバルクシリコンゥェ 一八に適用されるプロセスを用いると、 次のような問題があった。 以下に、 従来の素子分離法について図面を参照しながら説明する。 第 6図は、 LOCOS法による従来の SO I型半導体装置の素子間分 離を説明する半導体装置の断面図である。 LOCO S酸化膜 1 1 1は、 パターン化された窒化膜をマスクに選択酸化によって形成される。 狭い 素子分離領域で LOCO S酸化膜が埋め込み酸化膜に到達し、 素子間が 完全に分離するまで酸化を進めると、 第 6図に示すように、 広い素子分 離領域の LOCOS酸化膜 1 1 1では、 S O I層 1 1 2が埋め込み酸化 膜 1 1 3からの廻り込みによる酸化の影響を受けて、 素子分離領域に接 する部分 1 14でパーズビーク状に変形する。 1 1 5はシリコン基板で ある。 S O I層 1 1 2が変形すると、 変形部分 1 14からの応力ひずみ (ストレス) が助長され、 S〇 I層 1 1 2の素子領域に結晶欠陥が形成 され、 ソース、 ドレイン間のリークをもたらすという問題があった。 ま た、 回路の微細化に伴い、 通常のバルクシリコンゥェ一ハと同様に、 L 〇c〇s端部での寸法変換差も問題になる。
そこで、 LOCOS法におけるストレスの問題、 或いは寸法変換差の 問題を軽減する S O I型半導体装置の素子分離方法として、 S T I (Shallow Trench Isolation) 法、 及び M e s a型分離技術による 素子間分離の方法が有力視されている。
第 7図は、 ST I分離された SO I型半導体装置の断面構造を示す図 である。 S T I分離法では、 S〇 I層 1 1 2を加工して島状の素子形成 領域を形成した後、 素子分離領域を S T I絶縁膜 1 1 6で埋め込んでか ら化学機械研磨 (CMP) によって表面を平坦化する。 その後、 素子分 離マスクを除去する。 1 1 7はゲート酸化膜、 1 1 8はゲート電極であ る。 この S T I分離法は、 S〇 I層 1 1 2が 5 0 nm以上に厚く形成さ れた S 0 I型半導体装置に適用されることが多い。
第 8図は、 Me s a型分離された S O I型半導体装置の断面構造を示 す図である。 M e s a型分離技術では、 S 0 I層 1 1 2を加工してシリ コンの島を形成し、 側壁を酸化した後、 素子分離マスクを除去する。 そ の後、 不純物を導入し、 ゲート酸化を行い、 さらにゲート電極 1 1 8の 形成工程に進む。 Me s a型分離は、 S O I層 1 1 2を選択的に分離加 ェするだけで素子領域の分離が可能であり、 S O I層 1 1 2が薄い S O I型半導体装置に適用される。
しかし、 第 7図、 第 8図に示すいずれの分離方法を適用した場合でも, S O I層 1 1 2内に拡散された不純物がその下の埋め込み酸化膜 1 1 3 中にも拡散する影響で、 S O I活性層での不純物濃度が低下する。 また, 熱酸化膜を介してゲート電極が S 0 I層と接している部分 1 1 2 aでは, 横方向や斜め方向での拡散も生じるために、 活性層の濃度プロファイル が変わって不均一になり、 そこに閾値電圧の低い寄生 MO S F ETが形 成される。 その結果、 トランジスタ全体のサブスレッシュホールド特性 にハンプが発生し、 優れたターンオフ特性が得られないという問題があ つ ノこ。
この発明の目的は、 Me s a型分離技術、 或いは S T I分離法を適用 して、 MO S F ETを形成する場合、 S 0 I活性層での濃度低下を防止 するとともに、 寄生 MOS F ETが形成されないように改良された S〇 I構造の半導体装置及びその製造方法を提供することにある。 発明の開示
上記目的を達成するために、 素子分離領域によって区分された素子領 域に MOS トランジスタを形成する半導体装置が提供される。 この半導 体装置は、 絶縁基板と、 前記絶縁基板上の素子領域に形成された半導体 層と、 前記半導体層の側壁面を覆うように形成された絶縁層とを備え、 前記絶縁基板の表面の一部、 及び前記絶縁層に窒素原子が導入されてい ることを特徴とする。
また、 絶縁基板上の素子分離領域によって区分された素子領域に M O S トランジスタを形成する半導体装置の製造方法を提供することができ る。 この半導体装置の製造方法は、 前記絶縁基板上の半導体層のうち素 子分離領域から半導体層を除去する素子分離用マスクを形成するマスク 工程と、 前記素子分離用マスクを用いて素子分離領域から半導体層を除 去する除去工程と、 前記絶縁基板に対して窒化酸化処理を行って、 前記 素子領域の半導体層の側壁面及び前記絶縁基板上の半導体層と接する部 分に窒素原子を導入する窒素導入工程と、 前記素子領域の半導体層に不 純物を導入し活性層領域を形成する素子形成工程と、 前記素子領域に酸 化膜及び電極を形成するゲート作成工程とから構成される。
この発明によれば、 S〇 I型半導体装置で S〇 I活性層の端部におけ る絶縁基板に対する不純物拡散を抑制できる。 図面の簡単な説明
第 1図は、 第一の実施形態における素子分離工程を説明する半導体装 置の断面図である。
第 2図は、 第一の実施形態における窒素導入工程を説明する半導体装 置の断面図である。
第 3図は、 第一の実施形態における絶縁層埋め込み工程、 素子形成ェ 程、 及びゲート作成工程を説明する半導体装置の断面図である。
第 4図は、 M e s a型分離された S O I型半導体装置の断面構造を示 す図である。 第 5図は、 S〇 I層の側壁面に S i 3N4によるサイドウオールが形 成された S〇 I型半導体装置の断面構造を示す図である。
第 6図は、 LOCOS法による従来の S O I型半導体装置の素子間分 離を説明する半導体装置の断面図である。
第 7図は、 従来の S T I型分離法による S O I型半導体装置の素子間 分離を説明する半導体装置の断面図である。
第 8図は、従来の Me s a型分離法による S〇 I型半導体装置の素子 間分離を説明する半導体装置の断面図である。 発明を実施するための最良の形態
以下、 この発明の実施形態について、 図面を参照して説明する。
(第一の実施形態)
第一の実施形態では、 S T I法によって複数の素子領域が分離形成さ れる。 この素子分離工程においては、 まず窒化膜 (S i 3N4) と酸化膜 (S i〇2) との積層膜を素子分離マスクとして、 素子分離領域から半 導体層 (S O I層) をエッチングにより除去する。 つぎに、 窒化酸化処 理により S 0 I層側壁面に S i ON膜が形成される。 その後、 S T I法 で素子分離を行って、 最後に酸化膜及び電極を形成して MOS FETが 完成する。
第 1図乃至第 3図は、 第一の実施形態を説明する工程図である。
(a) 素子分離工程 (第 1図)
最初に、 シリコン基板 1上に埋め込み酸化膜 (S i 02) 2を絶縁基 板とする S〇 I層 3を所望の厚さ、 例えば 1 5 0 nmまで薄膜化する。 その後、 S〇 I層 3の表面に熱酸化膜 (S i 02) 4を 6 nmの厚さで 形成し、 その上に減圧化学的気相成長 (L P— CVD) 法によって、 例 えば 1 5 0 nmの窒化膜 (S i 3N4) 5を成膜する。 L P— CVD法による S i 3N4成膜の条件は、 以下の通りである。
ガス : S i H2CI2ノ NH3ZN2 (= 5 0 / 2 0 0 / 200 s c cm) 圧力 : 7 0 P a
基板加熱温度: 7 6 0 °C
つぎに、 リソグラフィとドライエッチング工程によって、 素子分離領 域 6の窒化膜 5と熱酸化膜 4とをエッチング除去して、 S 0 I層 3を露 出させる。 S i sN ZS i 02積層膜のエッチング条件は、 以下の通り である。
ガス : C F4/A r (= 1 0 0/9 0 0 s c cm)
圧力 : 1 0 5 P a
基板温度: 1 o°c
RFパワー : 60 0W
その後、 フォトレジストは除去される。 さらに、 窒化膜 5をマスクと するエッチングにより素子分離領域 6の S〇 I層 3を除去する。 S O I 層のエッチング条件は、 以下の通りである。
ガス : C^FsZC^ZA r (= 5/4/ 100 s c cm)
圧力 : 5. 3 P a
基板温度: 1 0 °C
R Fパワー : 40 0 W
(b) 窒素導入工程 (第 2図)
窒化酸化処理により S O I層 3の側壁面に S i ON膜 7を 4 nmの厚 さに成膜する。 このとき、 S 0 I層 3の周辺部に接する埋め込み酸化膜 (S i 02) 2中にも窒素が導入される (図では X印で示す) 。 ここで. S i ON膜 7の成膜条件は、 以下の通りである。 ·
第 1ステップ (P y r o Ox. )
温度: 8 0 0 °C 第 2ステップ (窒化)
ガス : N〇ZN2 (= 20 0/3 8 0 0 s c cm)
温度: 9 00 °C
(c) 絶縁層埋め込み工程 (第 3図)
素子分離領域 6を含めた全面に L P— CVD法による酸化膜 (S i 〇 2) を、 例えば 300 nm成膜してァニールする。 これにより、 SO I 層 3が除去された素子分離領域が ST I絶縁層 8で埋め込まれ、 素子分 離領域以外の CVD酸化膜は、 化学的機械研磨 (CMP) によって除去 される。 つぎに、 HOTリン酸によるウエットエッチング処理によって, 素子領域の LP— CVDによる窒化膜 5を除去する。 L P— CVDによ る S i〇2成膜の条件は、 以下の通りである。
ガス : S i H4/02/N2 (= 2 5 0/2 5 0/1 00 s e c m) 圧力: 1 3. 3 P a
基板加熱温度: 5 20 °C
また、 S i 02のァニール条件は、 以下の通りである。
ァニール温度: 1 0 00
ァニール時間: 3 0 m i n
さらに、 S i 02の CMP条件は、 以下の通りである。
研磨圧力 : 3 00 gZ c m2
定盤回転数: 30 r pm
研磨へッド回転数: 3 0 r pm
研磨パッド : I C一 1 0 0 (商品名)
スラリー: NH4〇Hベース (ヒュームドシリカ含有)
流量: 1 0 0 c c Zm i n
温度: 2 5〜 3 0 °C
(d) V t h調整工程 (第 3図) 8 素子領域の S O I層 3に各種の不純物を導入して、 MO S FETポデ ィ部でのしきい値電圧 V t hの調整が行われる。 その後に希弗酸処理を 行い、 S 0 I活性層領域に残された熱酸化膜 4を除去する。
(e) ゲート作成工程 (第 3図)
素子領域の S O I層 3に、 所定パターンでゲート酸化膜 9を形成した 後、 ポリシリコンを成膜し、 さらにエッチング加工によって所定形状の ゲート電極 1 0を形成する。 その後に必要な不純物を導入し、 ソース、 ドレインが形成されて S O I型 MO S F ETが完成する。 ポリシリコン の成膜条件は、 以下の通りである。
ガス : S i H4/N2/H e (= 1 0 0/2 0 0/4 0 0 s c cm) 圧力 : 7 0 P a
基板加熱温度: 6 1 0
また、 ポリシリコンのエッチング条件は、 以下の通りである。
ガス : C2C13F3/S F6 (= 6 0/ 1 0 s c cm)
圧力 : 1. 3 P a
基板温度: 2 0 °C
R Fパワー: 1 5 0 W
以上のような工程 (a) 乃至 (e) からなる第一の実施形態では、 1 5 0 nm程度の厚い S O I層 3に S T I素子分離技術を適用した場合に S〇 I層 3の側壁面に接する部分、 及び S O I層 3周辺に接する埋め込 み酸化膜 2に窒素を導入して S i ON膜 7を形成したので、 ゲ一ト電極 1 0が S O I活性層領域から素子分離領域にかかる境界領域で、 S O I 活性層端部における不純物が埋め込み酸化膜 2中に拡散することを回避 できる。 そのため、 不純物濃度の低下による閾値電圧の低い寄生 M〇 S を抑制できる。
(第二の実施形態) 第二の実施形態では、 Me s a型分離法で素子分離を行って、 複数の 素子領域が分離形成される。 この素子分離工程においては、 窒化膜 (S i 3N4) と酸化膜 (S i 〇2) との積層膜を素子分離マスクとして、 素 子分離領域から半導体層 (S O I層) をエッチングにより除去して、 M e s a型に分離する。 つぎに、 窒化酸化処理により S〇 I層側壁面に S i〇N膜が形成される。 最後に酸化膜及び電極を形成して MO S F ET が完成する。
第 4図は、 Me s a型分離された SO I型半導体装置の断面構造を示 す図である。
(a) 素子分離工程 (第 4図)
最初に、 シリコン基板 1 1上に埋め込み酸化膜 (S i〇2) 1 2を絶 縁基板とする S O I層 1 3を所望の厚さ、 例えば 3 0 nmまで薄膜化す る。 その後、 S〇 I層 1 3の表面に熱酸化膜 (S i〇2) を 6 nmの厚 さで形成し、 その上に減圧化学的気相成長 (L P— CVD) 法によって. 例えば 1 0 0 nmの窒化膜 (S i 3N4) を成膜する。 L P—CVD法に よる S i 3N4成膜の条件は、 第一の実施形態の場合と同じである。
さらに、 S T I法の場合と同様に、 素子分離領域 6の窒化膜 5と熱酸 化膜 4とをエッチング除去して、 S O I層 3を露出させ、 素子分離領域 6の S O I層 3を除去する。
(b) 窒素導入工程 (第 4図)
窒化酸化処理により S 0 I層 1 3の側壁面に S i ON膜 14を 4 nm の厚さに成膜する。 このとき、 S〇 I層 1 3の周辺部に接する埋め込み 酸化膜 (S i 〇2) 1 2中にも窒素が導入される (図では X印で示す) ( ここで、 S i ON膜 14の成膜条件は、 第 1ステップ、 第 2ステップと も、 第一の実施形態の場合と同じである。 その後、 素子領域の S i 3N 4膜 1 4は、 HOTリン酸によるゥエツトエッチング処理によって除去 される。
(c) V t h調整工程 (第 4図)
素子領域の S〇 I層 1 3に各種の不純物を導入して、 MOS F E Tポ ディ部でのしきい値電圧 V t hの調整が行われる。 その後に希弗酸処理 を行い、 S〇 I活性層領域に残された熱酸化膜を除去する。
(d) ゲート作成工程 (第 4図)
素子領域の S〇 I層 1 3に、 所定パターンでゲート酸化膜 1 5を形成 した後、 ポリシリコンを成膜し、 さらにエッチング加工によって所定形 状のゲート電極 1 6を形成する。 その後に必要な不純物を導入し、 ソ一 ス、 ドレインが形成されて S〇 I型 MO S F E Tが完成する。 ポリシリ コンの成膜条件、 及びエッチング条件は、 第一の実施形態と同じである, 第 5図は、 素子分離マスクの除去前に、 S O I層の側壁面に S i 3N4 によるサイ ドウオールを形成したものを示す。
ここでは、 上述した (b) 窒素導入工程後において、 L P— CVD法 によって 5 0 nmの窒化膜 (S i 3N4) を成膜して、 エッチパック処理 を施す。 これにより、 S O I層 1 3の側壁面の S i ON膜 14を覆うよ うに S i 3N4サイドウォール 1 7が形成される。 ここで、 S i 3N4膜の エッチバック条件は、 以下の通りである。
ガス : C F4ZA r (= 5 0/9 5 0 s c c m)
圧力 : 1 0 5 P a
基板温度: 1 0 °C
RFパワー: 2 0 0W
以上のような工程 (a) 乃至 (d) からなる第二の実施形態では、 薄 い S O I層に Me s a型素子分離技術を適用した場合でも、 S O I層 1 3の側壁面に接する部分、 及び S O I層周辺に接する埋め込み酸化膜 1 200791
11
2に窒素を導入して S i ON膜 1 4を形成したので、 ゲート電極 1 6が S O I活性層領域から素子分離領域にかかる境界領域で、 SO I活性層 端部における不純物が埋め込み酸化膜中に拡散することを回避できる。 そのため、 不純物濃度の低下による閾値電圧の低い寄生 MOSを抑制で きる。
なお、 S O I型半導体装置の基板、 素子分離マスク、 各種絶縁層等は, 上述した実施形態で説明した材料に限定されない。 例えば基板には、 上 述した実施形態で用いたシリコン基板に限らず、 各種の半導体基板を用 いることができる。 また、 S 0 I構造の絶縁基板を構成する絶縁層とし て、 ここでは S i〇2 による埋め込み酸化膜を用いているが、 S i 3N4, S i N、 或いはこれらの積層膜、 さらには S i〇2、 S i〇N、 S i O F等の化合物である絶縁材料を付加した積層膜を用いることもできる。 以上に説明したように、 この発明の半導体装置の製造方法によれば、 S〇 I型半導体装置で S〇 I活性層の端部における絶縁基板に対する不 純物拡散を抑制できるので、 トランジスタエッジ部での不純物濃度の低 下による閾値電圧の低い寄生 MO Sの発生を抑制することにより、 トラ ンジス夕全体のサブスレツシュホールド特性が改善され、 ターンオフ特 性の優れた半導体装置を提供できる。

Claims

請求の範囲
1 . 素子分離領域によって区分された素子領域に M O S トランジスタを 形成する半導体装置において、 絶縁基板と、 前記絶縁基板上の素子領域 に形成された半導体層と、 前記半導体層の側壁面を覆うように形成され た絶縁層とを備え、 前記絶縁基板の表面の一部、 及び前記絶縁層に窒素 原子が導入されていることを特徴とする半導体装置。
2 . 前記半導体層がシリコンであることを特徴とする請求の範囲第 1項 に記載の半導体装置。
3 . 前記絶縁層には S i O N膜が形成されていることを特徴とする請求 の範囲第 1項に記載の半導体装置。
4 . 前記絶縁基板は、 シリコン基板上に形成されたシリコン酸化膜であ ることを特徴とする請求の範囲第 1項に記載の半導体装置。
5 . 前記絶縁層にはシリコン酸化膜が含まれていることを特徴とする請 求の範囲第 1項に記載の半導体装置。
6 . 前記絶縁基板上の素子分離領域によって区分された素子領域に M〇
S トランジスタを形成する半導体装置の製造方法において、 前記絶縁基 板上の半導体層のうち素子分離領域から半導体層を除去する素子分離用 マスクを形成するマスク工程と、 前記素子分離用マスクを用いて素子分 離領域から半導体層を除去する除去工程と、 前記絶縁基板に対して窒化 酸化処理を行って、 前記素子領域の半導体層の側壁面及び前記絶縁基板 上の半導体層と接する部分に窒素原子を導入する窒素導入工程と、 前記 素子領域の半導体層に不純物を導入し活性層領域を形成する素子形成ェ 程と、 前記素子領域に酸化膜及び電極を形成するゲート作成工程とを備 えることを特徴とする半導体装置の製造方法。
7 . 前記絶縁基板上の半導体層がシリコンであって、 前記素子領域の半 導体層の側壁面に S i O N膜を形成する工程を含んでいることを特徴と する請求の範囲第 6項に記載の半導体装置の製造方法。
8 . 前記窒素導入工程の後に、 前記半導体層が除去された素子分離領域 を絶縁層で埋め込んで平坦化処理を施すことを特徴とする請求の範囲第 6項に記載の半導体装置の製造方法。
9 . 前記窒素導入工程の後に、 前記素子分離用マスクを除去して M e s a型素子分離を行うことを特徴とする請求の範囲第 6項に記載の半導体 装置の製造方法。
PCT/JP2002/000791 2001-02-01 2002-01-31 Semiconductor device and fabrication method therefor WO2002061846A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
US10/240,347 US6664165B2 (en) 2001-02-01 2002-01-31 Semiconductor device and fabrication method therefor

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2001025273A JP5194328B2 (ja) 2001-02-01 2001-02-01 半導体装置及びその製造方法
JP2001-25273 2001-02-01

Publications (1)

Publication Number Publication Date
WO2002061846A1 true WO2002061846A1 (en) 2002-08-08

Family

ID=18890298

Family Applications (1)

Application Number Title Priority Date Filing Date
PCT/JP2002/000791 WO2002061846A1 (en) 2001-02-01 2002-01-31 Semiconductor device and fabrication method therefor

Country Status (5)

Country Link
US (1) US6664165B2 (ja)
JP (1) JP5194328B2 (ja)
KR (1) KR100839894B1 (ja)
TW (1) TW522516B (ja)
WO (1) WO2002061846A1 (ja)

Families Citing this family (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP4907839B2 (ja) * 2003-03-26 2012-04-04 ルネサスエレクトロニクス株式会社 半導体装置の製造方法
JP4397248B2 (ja) * 2004-02-20 2010-01-13 Okiセミコンダクタ株式会社 半導体装置及びその製造方法
FR2872958B1 (fr) * 2004-07-12 2008-05-02 Commissariat Energie Atomique Procede de fabrication d'un film mince structure et film mince obtenu par un tel procede
JP4499623B2 (ja) * 2005-06-28 2010-07-07 Okiセミコンダクタ株式会社 半導体素子の製造方法
JP5428121B2 (ja) * 2005-09-30 2014-02-26 セイコーエプソン株式会社 半導体装置の製造方法

Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05206421A (ja) * 1992-01-24 1993-08-13 Nippon Telegr & Teleph Corp <Ntt> Soi型半導体装置の製造方法
JPH07273188A (ja) * 1994-03-31 1995-10-20 Canon Inc 半導体装置及びその製造方法
JPH11135615A (ja) * 1997-10-31 1999-05-21 Nec Corp 半導体装置及びその製造方法
JP2000269320A (ja) * 1999-03-18 2000-09-29 Mitsubishi Electric Corp 半導体装置及びその製造方法

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO1997048136A1 (en) * 1996-06-14 1997-12-18 Mitsubishi Denki Kabushiki Kaisha Semiconductor device having soi structure and method for manufacturing the device
US6225151B1 (en) 1997-06-09 2001-05-01 Advanced Micro Devices, Inc. Nitrogen liner beneath transistor source/drain regions to retard dopant diffusion
US5972777A (en) 1997-07-23 1999-10-26 Taiwan Semiconductor Manufacturing Company, Ltd. Method of forming isolation by nitrogen implant to reduce bird's beak
US6229184B1 (en) * 1999-02-16 2001-05-08 Advanced Micro Devices, Inc. Semiconductor device with a modulated gate oxide thickness
TW580730B (en) * 2001-03-09 2004-03-21 Macronix Int Co Ltd Method of forming a silicon oxide layer with different thickness using pulsed nitrogen plasma implantation

Patent Citations (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH05206421A (ja) * 1992-01-24 1993-08-13 Nippon Telegr & Teleph Corp <Ntt> Soi型半導体装置の製造方法
JPH07273188A (ja) * 1994-03-31 1995-10-20 Canon Inc 半導体装置及びその製造方法
JPH11135615A (ja) * 1997-10-31 1999-05-21 Nec Corp 半導体装置及びその製造方法
JP2000269320A (ja) * 1999-03-18 2000-09-29 Mitsubishi Electric Corp 半導体装置及びその製造方法

Also Published As

Publication number Publication date
JP5194328B2 (ja) 2013-05-08
US6664165B2 (en) 2003-12-16
KR20020081462A (ko) 2002-10-26
US20030104661A1 (en) 2003-06-05
KR100839894B1 (ko) 2008-06-20
JP2002231957A (ja) 2002-08-16
TW522516B (en) 2003-03-01

Similar Documents

Publication Publication Date Title
US6900094B2 (en) Method of selective removal of SiGe alloys
US6797579B2 (en) Semiconductor device having trench isolation structure and method of fabricating the same
KR100224700B1 (ko) 반도체장치의 소자분리방법
JPH08213494A (ja) 半導体装置およびその製造方法
US20030049893A1 (en) Method for isolating semiconductor devices
US5264387A (en) Method of forming uniformly thin, isolated silicon mesas on an insulating substrate
JP5194328B2 (ja) 半導体装置及びその製造方法
JPH09293873A (ja) 半導体装置及びその製造方法
JP4472434B2 (ja) 半導体装置の製造方法
US5851901A (en) Method of manufacturing an isolation region of a semiconductor device with advanced planarization
KR100510772B1 (ko) 반도체용 실리콘 온 인슐레이터 기판의 형성 방법
US20040082141A1 (en) Method of fabricating a semiconductor device having trenches
JP2002222956A (ja) 半導体装置の製造方法
JP3053009B2 (ja) 半導体装置の製造方法
JP3321527B2 (ja) 半導体装置の製造方法
JP2009177063A (ja) 半導体装置の製造方法および半導体装置
JP2002158357A (ja) Soi型半導体装置及びその製造方法
KR19990013335A (ko) 반도체 소자와 반도체 소자 제조 방법
CN115732395A (zh) 具有场氧化物的深沟槽隔离
JP2000340647A (ja) 基板の素子分離方法、半導体装置の製造方法及び半導体装置
JPH1065128A (ja) 半導体基板及びその製造方法
JP2002237601A (ja) 半導体装置およびその製造方法
JPH0888268A (ja) 半導体装置の製造方法
JP2003133384A (ja) 基板評価用素子、その製造方法及びsoi基板の評価方法
JPH10308444A (ja) 基板、その製造方法および半導体装置

Legal Events

Date Code Title Description
AK Designated states

Kind code of ref document: A1

Designated state(s): KR US

WWE Wipo information: entry into national phase

Ref document number: 1020027012265

Country of ref document: KR

WWE Wipo information: entry into national phase

Ref document number: 10240347

Country of ref document: US

WWP Wipo information: published in national office

Ref document number: 1020027012265

Country of ref document: KR